CN101526834B - 自动调节伺服器的主板的***识别码的装置及其伺服器 - Google Patents

自动调节伺服器的主板的***识别码的装置及其伺服器 Download PDF

Info

Publication number
CN101526834B
CN101526834B CN2008100817229A CN200810081722A CN101526834B CN 101526834 B CN101526834 B CN 101526834B CN 2008100817229 A CN2008100817229 A CN 2008100817229A CN 200810081722 A CN200810081722 A CN 200810081722A CN 101526834 B CN101526834 B CN 101526834B
Authority
CN
China
Prior art keywords
mainboard
servomechanism
pin
identification
register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2008100817229A
Other languages
English (en)
Other versions
CN101526834A (zh
Inventor
季海毅
刘士豪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inventec Corp
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to CN2008100817229A priority Critical patent/CN101526834B/zh
Publication of CN101526834A publication Critical patent/CN101526834A/zh
Application granted granted Critical
Publication of CN101526834B publication Critical patent/CN101526834B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Mounting Of Printed Circuit Boards And The Like (AREA)

Abstract

本发明公开了一种自动调节伺服器的主板的***识别码的装置及其伺服器。本发明所提出的自动调节伺服器的主板的***识别码的装置主要是通过机架式伺服器在因应不同伺服***所需设计的扩充卡会不同,而塔式伺服器不需扩充卡的条件下,先将相容多种伺服***的伺服器的主板设计在相同的状态(亦即不再改变伺服器的主板上任何配置的状态),且仅需将相应的扩充卡或装置卡***至伺服器的主板的插槽后,即可达到自动调节伺服器的主板的***识别码的目的。

Description

自动调节伺服器的主板的***识别码的装置及其伺服器
技术领域
本发明是有关于一种伺服器,且特别是有关于一种可以自动调节伺服器的主板的***识别码的装置及其伺服器。
背景技术
目前伺服器(server)广为各企业所使用,发展的范围除了结合网际网络(internet)与电信业的应用外,也更深入到一般人生活中,例如金融、财经、网络银行、网络***的使用...等,这些都必需靠着伺服器强大的运算能力,才能做到数据高度保密且不易被破解的程度。
一般而言,现今伺服器的种类有很多种,而比较常见的则有机架式伺服器(rackserver)与塔式伺服器(tower server),其中机架式伺服器大至分有1U、2U及4U伺服***,而塔式伺服器则大至分有5U及6U伺服***。而为了要提升当今伺服器的主板的应用层面,一般伺服器的主板设计人员常常会将一块伺服器的主板设计成可以相容多种伺服***,例如可以相容机架式伺服器的1U、2U伺服***及塔式伺服器的5U伺服***。
故基于上述,为了要使得相容多种伺服***的伺服器的主板可以得知其所应用的伺服***(例如1U、2U及5U伺服***其中之一),传统做法是会在伺服器的主板上设置两位元的***识别码(system ID),且透过改变此两位元的***识别码的状态,如此即可使得相容多种伺服***的伺服器的主板可以得知其所应用的伺服***为何者。
举例来说,假设所述两位元的***识别码分别为“00”与“01”时,表示相容多种伺服***的伺服器的主板分别应用在机架式伺服器的1U及2U伺服***。因此,当相容多种伺服***的伺服器的主板得知其所设置的两位元***识别码为“00”时,则其可得知其所应用的伺服***为机架式伺服器的1U伺服***;而当相容多种伺服***的伺服器的主板得知其所设置的两位元***识别码为“01”时,则其可得知其所应用的伺服***为机架式伺服器的2U伺服***。
而众所皆知的是,所述两位元的***识别码一般会储存在伺服器的主板的***芯片(例如南桥芯片),或者是储存在软件的寄存器中,且以现今改变设置于伺服器的主板上的两位元***识别码的作法大至可分为以下三种:
1、配置电阻于伺服器的主板上,并以直接通过电阻上拉(Pull-up)或下拉(Pull-down)的方式来设置***识别码,如此即可改变储存在伺服器的主板的***芯片的两位元***识别码的状态。
2、以刷新软件的方式来改变储存在软件的寄存器的两位元***识别码的状态。
3、配置指拨开关于伺服器的主板上,并以拨动指拨开关的方式来设置***识别码,如此即可改变储存在伺服器的主板的***芯片的两位元***识别码的状态。
然而,由于上述三种作法皆需透过人为的方式来改变设置于伺服器的主板上的两位元***识别码,因此容易出差错。再者,由于上述三种作法皆已改变了设置于伺服器的主板上的两位元***识别码,所以在伺服器的主板量产出厂前,还必须花费人力来归类不同伺服***的伺服器的主板,如此不但会使得相容多种伺服***的伺服器的主板在面临不同伺服器种类无法达到随取随用外,其应用灵活性亦受到了限制。
发明内容
有鉴于此,本发明的目的在于提供一种自动调节伺服器的主板的***识别码的装置及其伺服器,其可以达到自动调节设置于伺服器的主板上的***识别码,藉此不但可以达到降低人为操作上的差错,且更可以使得相容多种伺服***的伺服器的主板在面临不同伺服器种类除了能达到随取随用外,其应用灵活性亦不受到任何限制。
基于上述及其所欲成的目的,本发明提供一种自动调节伺服器的主板的***识别码的装置,其特征在于其包括:插槽、扩充卡,以及***芯片。所述插槽配置于所述主板上,且具有第一识别接脚与第二识别接脚,其中所述第一识别接脚与所述第二识别接脚会耦接至一***电源。所述扩充卡具有第一预留接脚与第二预留接脚,其中所述第一预留接脚与所述第二预留接脚不是耦接至一接地电位,就是保持在一浮接状态。所述***芯片配置于所述主板上,且耦接所述插槽,用以储存所述主板的***识别码。
于本发明的一实施例中,当所述扩充卡透过一介面***至所述插槽时,所述第一识别接脚会与所述第一预留接脚耦接,而所述第二识别接脚会与所述第二预留接脚耦接,藉以使得所述***芯片会依据所述第一识别接脚与所述第二识别接脚的电压电平来自动调节其所储存的主板的***识别码。
于本发明的一实施例中,所述***芯片包括:第一通用输入输出接脚、第二通用输入输出接脚、第一寄存器,以及第二寄存器。所述第一通用输入输出接脚会耦接所述第一识别接脚。所述第二通用输入输出接脚会耦接所述第二识别接脚。所述第一寄存器用以储存相应于所述第一通用输入输出接脚所接收的信息。所述第二寄存器用以储存相应于所述第二通用输入输出接脚所接收的信息。其中,所述第一寄存器与所述第二寄存器所储存的信息会构成所述主板的***识别码。
于本发明的一实施例中,当所述第一预留接脚与所述第二预留接脚皆耦接至所述接地电位时,所述第一寄存器与所述第二寄存器所储存的信息皆会为“0”,藉以使得所述主板的***识别码为“00”。在此条件下,所述主板上还配置有一基本输入输出***(BIOS),而所述基本输入输出***会透过读取所述第一寄存器与所述第二寄存器所储存的信息,而得知所述伺服器是属于机架式伺服器的1U伺服***。
于本发明的另一实施例中,当所述第一预留接脚保持在所述浮接状态,而所述第二预留接脚耦接至所述接地电位时,所述第一寄存器所储存的信息会为“1”,而所述第二寄存器所储存的信息会为“0”,藉以使得所述主板的***识别码为“01”。在此条件下,所述主板上还配置有一基本输入输出***,而所述基本输入输出***会透过读取所述第一寄存器与所述第二寄存器所储存的信息,而得知所述伺服器是属于机架式伺服器的2U伺服***。
于本发明的再一实施例中,当所述第一预留接脚耦接至所述接地电位,而所述第二预留接脚保持在所述浮接状态时,所述第一寄存器所储存的信息会为“0”,而所述第二寄存器所储存的信息会为“1”,藉以使得所述主板的***识别码为“10”。在此条件下,所述主板上还配置有一基本输入输出***,而所述基本输入输出***会透过读取所述第一寄存器与所述第二寄存器所储存的信息,而得知所述伺服器是属于机架式伺服器的4U伺服***。
于本发明的又一实施例中,所述自动调节伺服器的主板的***识别码的装置还包括一装置卡(device card)。其中,当所述装置卡透过所述介面***至所述插槽时,所述第一寄存器与所述第二寄存器所储存的信息皆会为“1”,藉以使得所述主板的***识别码为“11”。在此条件下,所述主板上还配置有一基本输入输出***,而所述基本输入输出***会透过读取所述第一寄存器与所述第二寄存器所储存的信息,而得知所述伺服器是属于塔式伺服器的5U或6U伺服***。
于上述实施例中,所述第一识别接脚与所述第二识别接脚还会各别透过一上拉电阻而耦接至所述***电源。
于上述实施例中,当所述第一预留接脚与所述第二预留接脚为耦接至所述接地电位时,所述第一预留接脚与所述第二预留接脚不是透过一下拉电阻耦接至所述接地电位,就是直接耦接至所述接地电位。
于上述实施例中,所述***芯片包括一南桥芯片(south bridge)与一基板管理控制器(BMC)至少其中之一。
于上述实施例中,所述插槽为PCIE插槽(PCIE slot)、所述介面为PCIE介面(PCIE interface),而所述扩充卡为PCIE扩充卡(PCIE riser card)。
从另一观点来看,本发明提供一种具有上述本发明所提供的自动调节伺服器的主板的***识别码的装置的伺服器。
本发明所提出的自动调节伺服器的主板的***识别码的装置主要是通过机架式伺服器在因应不同伺服***所需设计的扩充卡会不同,而塔式伺服器不需扩充卡的条件下,先将相容多种伺服***的伺服器的主板设计在相同的状态(亦即不再改变伺服器的主板上任何配置的状态),且仅需将相应的扩充卡或装置卡***至伺服器的主板的插槽后,即可达到自动调节伺服器的主板的***识别码的目的。
也亦因如此,本发明所提出的自动调节伺服器的主板的***识别码的装置不但可以达到降低人为操作上的差错,且更可以使得相容多种伺服***的伺服器的主板在面临不同伺服器种类除了能达到随取随用外,其应用灵活性亦不受到任何限制。
为让本发明的上述和其他目的、特征和优点能更明显易懂,下文特举本发明几个实施例,并配合附图,作详细说明如下。
附图说明
图1绘示为本发明一实施例的伺服器100的***架构图。
图2绘示为本实施例的PCIE插槽101e配置于主板101上的电路示意图。
图3A~图3C各别绘示为本发明针对机架式伺服器的1U、2U及4U伺服***所设计的PCIE扩充卡103的设计示意图。
具体实施方式
本发明所欲达成的技术功效主要是为了要达到能自动调节伺服器的主板的***识别码。而以下内容将针对本案的技术特征来做一详加描述,以提供给本发明领域的技术人员参详。
图1绘示为本发明一实施例的伺服器100的***架构图。请参照图1,伺服器100包括主板(motherboard)101与扩充卡(本实施例是以PCIE riser card来做说明)103。其中,主板101上配置有中央处理器(center processor unit,CPU)101a、北桥芯片(north bridge)101b、南桥芯片(south bridge)101c、基本输入输出***(basic input output system,BIOS)101d,以及PCIE插槽(PCIE slot)101e。
于此先值得一提的是,主板101上还配置有其他元件,例如与北桥芯片101b相连接的存储器模块(memory module,未绘示),但本实施例仅绘示相关说明部分于其中,藉以来清楚地说明本发明所欲阐述的精神。另外,本发明所提供的自动调节伺服器100的主板101的***识别码(system ID)SYS_ID0/1的装置主要是由一***芯片(例如南桥芯片101c)、PCIE扩充卡103,以及PCIE插槽101e所构成。
而为何本发明可以在不改变伺服器的主板上任何配置的状态下,且仅需将相应的扩充卡或装置卡***至伺服器的主板的插槽后,即可达到自动调节伺服器的主板的***识别码的目的。以下将搭配几张相关图示来解释,藉以让本发明领域的技术人员能够轻易地了解本发明所欲阐述的精神。
首先,图2绘示为本实施例的PCIE插槽101e配置于主板101上的电路示意图。请合并参照图1及图2,PCIE插槽101e具有第一识别接脚A19与第二识别接脚A32,其中第一识别接脚A19与第二识别接脚A32分别会透过一上拉电阻(pullhigh resistor)RPU而耦接至一***电源(例如主板101上的3.3V***/预备电源)P3V3_STBY。
接着,图3A绘示为本发明一实施例的PCIE扩充卡103的设计示意图,其适用于机架式伺服器的1U伺服***。请合并参照图1~图3A,图3A中所标示的标号A1’~A32’及B1’~B32’为PCIE扩充卡103的金手指(finger)。PCIE扩充卡103具有第一预留接脚A19’与第二预留接脚A32’,其中第一预留接脚A19’与第二预留接脚A32’不是透过一下拉电阻(pull low resistor,未绘示)耦接至一接地电位GND,就是直接耦接至接地电位GND。
然后,图3B绘示为本发明另一实施例的PCIE扩充卡103的设计示意图,其适用于机架式伺服器的2U伺服***。请合并参照图1~图3B,图3B中所标示的标号A1’~A32’及B1’~B32’亦为PCIE扩充卡103的金手指(finger)。PCIE扩充卡103具有第一预留接脚A19’与第二预留接脚A32’,其中第一预留接脚A19’保持在浮接(floating)状态,而第二预留接脚A32’不是透过一下拉电阻(pull lowresistor,未绘示)耦接至一接地电位GND,就是直接耦接至接地电位GND。
最后,图3C绘示为本发明再一实施例的PCIE扩充卡103的设计示意图,其适用于机架式伺服器的4U伺服***。请合并参照图1~图3C,图3C中所标示的标号A1’~A32’及B1’~B32’亦为PCIE扩充卡103的金手指(finger)。PCIE扩充卡103具有第一预留接脚A19’与第二预留接脚A32’,其中第一预留接脚A19’不是透过一下拉电阻(pull low resistor,未绘示)耦接至一接地电位GND,就是直接耦接至接地电位GND,而第二预留接脚A32’保持在浮接(floating)状态。
于此先值得一提的是,由于第一预留接脚A19’与第二预留接脚A32’在PCIEExpress介面定义是属于预留(reserved)接脚之用,所以本发明才能针对机架式伺服器之不同伺服***设计相应的PCIE扩充卡103。
请继续参照图1~图3C,南桥芯片101c会耦接PCIE插槽101e,用以储存主板101的***识别码(system ID)SYS_ID0/1。于本实施例中,当PCIE扩充卡103透过一介面(亦即PCIE介面,PCIE interface)***至PCIE插槽101e时,PCIE插槽101e的第一识别接脚A19会与PCIE扩充卡103的第一预留接脚A19’耦接,而PCIE插槽101e的第二识别接脚A32会与PCIE扩充卡103的第二预留接脚A32’耦接,藉以使得南桥芯片101c会依据PCIE插槽101e的第一识别接脚A19与第二识别接脚A32的电压电平来自动调节其所储存的主板101的***识别码SYS_ID0/1。
于本实施例中,南桥芯片101c包括有第一通用输入输出接脚(general purposeinput/output,GPIO)GPIO’、第二通用输入输出接脚GPIO”、第一寄存器(未绘示),以及第二寄存器(未绘示)。第一通用输入输出接脚GPIO’会耦接PCIE插槽101e的第一识别接脚A19。第二通用输入输出接脚GPIO”会耦接PCIE插槽101e的第二识别接脚A32。
所述第一寄存器用以储存相应于第一通用输入输出接脚GPIO’所接收的信息。所述第二寄存器用以储存相应于所述第二通用输入输出接脚GPIO”所接收的信息。其中,所述第一寄存器与所述第二寄存器所储存之信息会构成所述主板101的***识别码SYS_ID0/1。
于此先假设所述两位元的***识别码SYS_ID0/1分别为“00”、“01”、“10”及“11”时,表示相容多种伺服***的伺服器100的主板101分别应用在机架式伺服器的1U、2U、4U伺服***及塔式伺服器的5U或6U伺服***。
故基于上述,当图3A所绘示的PCIE扩充卡103***至PCIE插槽101e时,由于PCIE扩充卡103的第一预留接脚A19’与第二预留接脚A32’皆耦接至接地电位GND,所以南桥芯片101c内的第一寄存器与第二寄存器所储存的信息皆便会为“0”,藉以使得主板101的***识别码SYS_ID0/1为“00”。在此条件下,主板101的基本输入输出***(BIOS)101d便会透过读取南桥芯片101c内的第一寄存器与第二寄存器所储存的信息,而得知伺服器100是属于机架式伺服器的1U伺服***。
另外,当图3B所绘示的PCIE扩充卡103***至PCIE插槽101e时,由于PCIE扩充卡103的第一预留接脚A19’为浮接状态,而PCIE扩充卡103的第二预留接脚A32’为耦接至接地电位GND,所以南桥芯片101c内的第一寄存器与第二寄存器各别所储存的信息便会为“1”与“0”,藉以使得主板101的***识别码SYS_ID0/1为“01”。在此条件下,主板101的基本输入输出***(BIOS)101d便会透过读取南桥芯片101c内的第一寄存器与第二寄存器所储存的信息,而得知伺服器100是属于机架式伺服器的2U伺服***。
再者,当图3C所绘示的PCIE扩充卡103***至PCIE插槽101e时,由于PCIE扩充卡103的第一预留接脚A19’为耦接至接地电位GND,而PCIE扩充卡103的第二预留接脚A32’为浮接状态,所以南桥芯片101c内的第一寄存器与第二寄存器各别所储存的信息便会为“0”与“1”,藉以使得主板101的***识别码SYS_ID0/1为“10”。在此条件下,主板101的基本输入输出***(BIOS)101d便会透过读取南桥芯片101c内的第一寄存器与第二寄存器所储存的信息,而得知伺服器100是属于机架式伺服器的4U伺服***。
据此,依据上述实施例的解释后可知,本发明仅需将相应的PCIE扩充卡103***至伺服器100的主板101的PCIE插槽101e后,即可达到自动调节伺服器100的主板101的***识别码SYS_ID0/1的目的。另外,PCIE扩充卡103亦可透过PCIE总线(PCIE bus)来与北桥芯片101b、南桥芯片101c,以及CPU 101a等***芯片进行数据传递的工作。
除此之外,为使主板101亦可相容塔式伺服器的5U或6U伺服***,本发明所提供的自动调节伺服器100的主板101的***识别码SYS_ID0/1的装置还包括一装置卡(device card,未绘示)。在此先值得一提的是,由于塔式伺服器并不需要于PCIE插槽101e上装设PCIE扩充卡103,其可将装置卡直接装设于PCIE插槽101e上。
因此,当装置卡透过PCIE介面***至PCIE插槽101e时,由于标准定义的装置卡对于PCIE插槽101e的第一识别接脚A19与第二识别接脚A32是不起任何作用的,所以南桥芯片101c内的第一寄存器与第二寄存器各别所储存的信息便会为“1”与“1”,藉以使得主板101的***识别码SYS_ID0/1为“11”。在此条件下,主板101的基本输入输出***(BIOS)101d便会透过读取南桥芯片101c内的第一寄存器与第二寄存器所储存的信息,而得知伺服器100是属于塔式伺服器的5U或6U伺服***。
据此,依据上述实施例的解释后可知,本发明亦仅需将装置卡***至伺服器100的主板101的PCIE插槽101e后,同样可达到自动调节伺服器100的主板101的***识别码SYS_ID0/1的目的。
当然,以上实施例仅为方便说明所做的例举,而依据本发明的精神,并不限制上述***芯片为南桥芯片101d而已。更清楚来说,只要配置于主板101上的任一***芯片具备有通用输入输出接脚(GPIO)时,例如基板管理控制器(BMC),其皆可取代南桥芯片101d,如此亦可达到上述实施例所欲达到的技术功效。
综上所述,本发明所提出的自动调节伺服器的主板的***识别码的装置主要是通过机架式伺服器在因应不同伺服***所需设计的扩充卡会不同,而塔式伺服器不需扩充卡的条件下,先将相容多种伺服***的伺服器的主板设计在相同的状态(亦即不再改变伺服器的主板上任何配置的状态),且仅需将相应的扩充卡或装置卡***至伺服器的主板的插槽后,即可达到自动调节伺服器的主板的***识别码的目的。
也亦因如此,本发明所提出的自动调节伺服器的主板的***识别码的装置不但可以达到降低人为操作上的差错,且更可以使得相容多种伺服***的伺服器的主板在面临不同伺服器种类除了能达到随取随用外,其应用灵活性亦不受到任何限制。
虽然本发明已以多个实施例揭示如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许更动与润饰,因此本发明的保护范围当以权利要求所界定的为准。

Claims (16)

1.一种自动调节伺服器的主板的***识别码的装置,其特征在于其包括:
一插槽,配置于该主板上,且具有一第一识别接脚与一第二识别接脚,其中该第一识别接脚与该第二识别接脚会耦接至一***电源;
一扩充卡,具有一第一预留接脚与一第二预留接脚,其中该第一预留接脚与该第二预留接脚不是耦接至一接地电位,就是保持在一浮接状态;以及
一***芯片,配置于该主板上,且耦接该插槽,用以储存该主板的***识别码;
其中,当该扩充卡通过一介面***至该插槽时,该第一识别接脚会与该第一预留接脚耦接,而该第二识别接脚会与该第二预留接脚耦接,藉以使得该***芯片会依据该第一识别接脚与该第二识别接脚的电压来自动调节其所储存的该主板的***识别码。
2.如权利要求1所述的自动调节伺服器的主板的***识别码的装置,其特征在于,该***芯片包括:
一第一通用输入输出接脚,耦接该第一识别接脚;
一第二通用输入输出接脚,耦接该第二识别接脚;
一第一寄存器,用以储存相应于该第一通用输入输出接脚所接收的信息;以及
一第二寄存器,用以储存相应于该第二通用输入输出接脚所接收的信息;
其中,该第一寄存器与该第二寄存器所储存之信息会构成该主板的***识别码。
3.如权利要求2所述的自动调节伺服器的主板的***识别码的装置,其特征在于,当该第一预留接脚与该第二预留接脚皆耦接至该接地电位时,该第一寄存器与该第二寄存器所储存的信息皆会为“0”,藉以使得该主板的***识别码为“00”。
4.如权利要求3所述的自动调节伺服器的主板的***识别码的装置,其特征在于,该主板上还配置有一基本输入输出***,而该基本输入输出***会通过读取该第一寄存器与该第二寄存器所储存的信息,而得知该伺服器是属于机架式伺服器的1U伺服***。
5.如权利要求2所述的自动调节伺服器的主板的***识别码的装置,其特征在于,当该第一预留接脚保持在该浮接状态,而该第二预留接脚耦接至该接地电位时,该第一寄存器所储存的信息会为“1”,而该第二寄存器所储存的信息会为“0”,藉以使得该主板的***识别码为“01”。
6.如权利要求5所述的自动调节伺服器的主板的***识别码的装置,其特征在于,该主板上还配置有一基本输入输出***,而该基本输入输出***会通过读取该第一寄存器与该第二寄存器所储存的信息,而得知该伺服器是属于机架式伺服器的2U伺服***。
7.如权利要求2所述的自动调节伺服器的主板的***识别码的装置,其特征在于,当该第一预留接脚耦接至该接地电位,而该第二预留接脚保持在该浮接状态时,该第一寄存器所储存的信息会为“0”,而该第二寄存器所储存的信息会为“1”,藉以使得该主板的***识别码为“10”。
8.如权利要求7所述的自动调节伺服器的主板的***识别码的装置,其特征在于,该主板上还配置有一基本输入输出***,而该基本输入输出***会通过读取该第一寄存器与该第二寄存器所储存的信息,而得知该伺服器是属于机架式伺服器的4U伺服***。
9.如权利要求2所述的自动调节伺服器的主板的***识别码的装置,其特征在于,还包括一装置卡。
10.如权利要求9所述的自动调节伺服器的主板的***识别码的装置,其特征在于,当该装置卡通过该介面***至该插槽时,该第一寄存器与该第二寄存器所储存的信息皆会为“1”,藉以使得该主板的***识别码为“11”。
11.如权利要求10所述的自动调节伺服器的主板的***识别码的装置,其特征在于,该主板上还配置有一基本输入输出***,而该基本输入输出***会通过读取该第一寄存器与该第二寄存器所储存的信息,而得知该伺服器是属于塔式伺服器的5U或6U伺服***。
12.如权利要求1所述的自动调节伺服器的主板的***识别码的装置,其特征在于,该第一识别接脚与该第二识别接脚还会分别通过一上拉电阻而耦接至该***电源。
13.如权利要求1所述的自动调节伺服器的主板的***识别码的装置,其特征在于,当该第一预留接脚与该第二预留接脚为耦接至该接地电位时,该第一预留接脚与该第二预留接脚不是通过一下拉电阻耦接至该接地电位,就是直接耦接至该接地电位。
14.如权利要求1所述的自动调节伺服器的主板的***识别码的装置,其特征在于,该***芯片包括一南桥芯片与一基板管理控制器至少其中之一。
15.如权利要求1所述的自动调节伺服器的主板的***识别码的装置,其特征在于,该插槽为PCIE插槽、该介面为PCIE介面,而该扩充卡为PCIE扩充卡。
16.一种具有如权利要求1所述的自动调节伺服器的主板的***识别码的装置的伺服器。
CN2008100817229A 2008-03-06 2008-03-06 自动调节伺服器的主板的***识别码的装置及其伺服器 Expired - Fee Related CN101526834B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2008100817229A CN101526834B (zh) 2008-03-06 2008-03-06 自动调节伺服器的主板的***识别码的装置及其伺服器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2008100817229A CN101526834B (zh) 2008-03-06 2008-03-06 自动调节伺服器的主板的***识别码的装置及其伺服器

Publications (2)

Publication Number Publication Date
CN101526834A CN101526834A (zh) 2009-09-09
CN101526834B true CN101526834B (zh) 2010-12-01

Family

ID=41094718

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008100817229A Expired - Fee Related CN101526834B (zh) 2008-03-06 2008-03-06 自动调节伺服器的主板的***识别码的装置及其伺服器

Country Status (1)

Country Link
CN (1) CN101526834B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103716200A (zh) * 2013-12-13 2014-04-09 上海斐讯数据通信技术有限公司 盒式光线路终端设备多无源光纤网络卡的芯片号识别方法
CN107038139A (zh) * 2017-04-13 2017-08-11 广东浪潮大数据研究有限公司 一种基于ft1500a的国产服务器主板的实现方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1400532A (zh) * 2001-07-31 2003-03-05 威达电股份有限公司 网络集中储存***及其使用的服务器和转接装置
CN2570844Y (zh) * 2002-04-22 2003-09-03 神基科技股份有限公司 用于笔记本计算机与电话进行无线传输的调制解调器
CN1821929A (zh) * 2005-02-18 2006-08-23 蚬壳星盈科技有限公司 刀片式计算机服务器和网络交换机的安装设计及连接方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1400532A (zh) * 2001-07-31 2003-03-05 威达电股份有限公司 网络集中储存***及其使用的服务器和转接装置
CN2570844Y (zh) * 2002-04-22 2003-09-03 神基科技股份有限公司 用于笔记本计算机与电话进行无线传输的调制解调器
CN1821929A (zh) * 2005-02-18 2006-08-23 蚬壳星盈科技有限公司 刀片式计算机服务器和网络交换机的安装设计及连接方法

Also Published As

Publication number Publication date
CN101526834A (zh) 2009-09-09

Similar Documents

Publication Publication Date Title
CN106557340B (zh) 一种配置方法及装置
US8898358B2 (en) Multi-protocol communication on an I2C bus
CN1085864C (zh) 用于pci总线计算机具有有效/无效扩充rom的内插式板卡
US20100017552A1 (en) Converter and control system
CN113872796B (zh) 服务器及其节点设备信息获取方法、装置、设备、介质
US8972620B2 (en) Methods and systems to simplify population of modular components in an information handling system
US20150149684A1 (en) Handling two ses sidebands using one smbus controller on a backplane controller
CN111752871A (zh) 一种同一pcie槽位兼容不同pcie带宽的pcie设备、装置及方法
CN104615572A (zh) 热插拔处理***及方法
CN101208913A (zh) I2c从设备中的多个i/o组的同时控制
KR20060047693A (ko) 스카시 및 사스 하드웨어 검증시스템 및 방법
US20040177182A1 (en) Embedded control and monitoring of hard disk drives in an information handling system
TW201321983A (zh) 隨插即用式模組、電子系統以及相應的判斷方法與查詢方法
CN103098039A (zh) 高速***器件互连总线端口配置方法及设备
US20090222609A1 (en) Apparatus for automatically regulating system id of motherboard of server and server having the same
CN201374055Y (zh) 主动辨识主板的计算机***
CN115167629A (zh) 一种双路服务器cpu主板
CN103412838B (zh) 一种扩展***、通信方法、地址配置方法、设备及装置
CN101526834B (zh) 自动调节伺服器的主板的***识别码的装置及其伺服器
US6954809B2 (en) Apparatus and method for accessing computer system resources via serial bus
CN101853232B (zh) 扩展适配卡
CN103164357B (zh) 电子装置及usb设备的移除策略设定方法
CN102902647B (zh) 设置在i2c从机印刷电路板的asic芯片和印刷电路板
KR101854805B1 (ko) I/o 성능이 개선된 메인보드 및 컴퓨터
CN111352883A (zh) 一种主板到riser卡上i2c地址配置装置和方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20101201

Termination date: 20190306

CF01 Termination of patent right due to non-payment of annual fee