CN101383133A - 消除残影的装置、移位缓存器单元、液晶显示设备及方法 - Google Patents

消除残影的装置、移位缓存器单元、液晶显示设备及方法 Download PDF

Info

Publication number
CN101383133A
CN101383133A CNA2008101697046A CN200810169704A CN101383133A CN 101383133 A CN101383133 A CN 101383133A CN A2008101697046 A CNA2008101697046 A CN A2008101697046A CN 200810169704 A CN200810169704 A CN 200810169704A CN 101383133 A CN101383133 A CN 101383133A
Authority
CN
China
Prior art keywords
signal
eliminate ghost
high levle
clock signal
switch module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2008101697046A
Other languages
English (en)
Other versions
CN101383133B (zh
Inventor
张立勋
余秋美
陈文彬
许哲豪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Priority to CN2008101697046A priority Critical patent/CN101383133B/zh
Publication of CN101383133A publication Critical patent/CN101383133A/zh
Application granted granted Critical
Publication of CN101383133B publication Critical patent/CN101383133B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种消除残影的装置、移位缓存器单元、液晶显示设备及方法,仅需搭配关机时电源装置产生的高电压源延迟放电现象,来带动移位缓存器单元即有数个信号源之中的任两个信号源形成高准位以控制一放电开关模块对像素单元进行充放电,既可改善关机残影问题,同时亦还具有开机信号重置(Reset)的功用。

Description

消除残影的装置、移位缓存器单元、液晶显示设备及方法
技术领域
本发明是关于一种用于消除残影的装置、移位缓存器单元、液晶显示设备及方法,特别是关于一种可消除关机残影的移位缓存器单元。
背景技术
一般液晶显示器(LCD)多是利用驱动模块(Driving Circuit)来控制该液晶显示器的面板上多个像素(Pixel)的灰阶信号的产生,该驱动模块主要包括一栅极驱动器(Gate Driver)电连接数条扫描线(或称栅极线)以分别输出栅极脉冲信号(Gate Pulse Signal)至每一对应像素,以及一源极驱动器(Source Driver)电连接数条数据线(或称源极线)以分别传送数据信号(Data Signal)至每一对应像素,且每一条扫描线与每一条数据线的交会处还分别连接一对应像素的主动元件的两极性端(如薄膜晶体管(TFT)的栅极与源极)。目前,一些已知液晶显示器(LCD)面板如低温多晶硅(Low Temperature Poly-Silicon,LTPS)已将原本位于一栅极驱动器芯片内的移位缓存器(Shift Register)改作在玻璃基板上,形成多级串接的移位缓存器(Shift Register Stages)模块以实现GOA(Gate onArray)。当该栅极驱动器的各组移位缓存器(Shift Registers)依序输出栅极脉冲信号以逐一开启每一条扫描线上连接的薄膜晶体管时,该源极驱动器会同时输出对应的数据信号以对这些数据线上的薄膜晶体管的储存电容(Cs)及液晶电容(Clc)充电至所需的像素电位,藉以显示不同的灰阶。但因为充电的关系,已知液晶显示器(LCD)在经过长时间显示图像之后,会在两对应电极(如共通电极及显示电极)之间的液晶电容(Clc)中累积电荷,使其维持在一特定的像素电位(Pixel Potential);此时,若将液晶显示器(LCD)的电源供应关闭(Power off),其瞬间画面上仍可能残留部分上一次图像(Afterimage),而这些已知液晶显示器(LCD)只能通过对应每一像素的薄膜晶体管本身的漏电流(Current leakage)来逐渐达成像素电位放电(Discharge)的目的,因而造成关机残影(Power-offafterimage)现象持续较久。
为了解决关机残影现象,必需在***关机后的瞬间,同时将每一条栅极线的输出电位拉升至比最大像素电位还要高,才能快速释放储存在液晶电容之中的电荷。同时将所有栅极线输出电位瞬间拉升的方法有许多种,其中一种已知方法是利用一个整合于阵列基板的栅极驱动电路(Gate Driver CircuitIntegrated On Array,GOA),其使用两组不同的时钟(Clock)信号(CLK1和CLK2)以分别提供奇、偶数级的栅极脉冲信号输出,且输出的栅极脉冲信号从第一级至最末级依序传递,以及使用一低电压源(Vss),且通过改良一电源控制电路输出的CLK1,CLK2及Vss电路,使***关机后,CLK1,CLK2及VSS能在瞬间同时一起提升至一高电压准位如Vdd,藉此使每一级栅极驱动电路的栅极脉冲信号同时输出高电位,来达成关机后像素快速放电的目的。
另一种已知方法如图1A所示的一个整合于阵列基板的栅极驱动电路单元(Gate Driver Circuit Integrated On Array unit,GOA unit)2,其结构部分与前述已知栅极驱动电路类似,具有多组栅极驱动电路22如移位缓存器,用于分别连接每一条栅极线4的第一末端,以依序产生栅极脉冲信号输出至每一条栅极线4及数据线5交界处的对应薄膜晶体管(TMIN)的栅极,但其中与前述栅极驱动电路设计较不同之处在于:该每一条栅极线5的相对第二末端电性加设一XON电路9,其包含一组准位移位器(level shifter)10与多组充/放电电路(charge/discharge circuit)11分别连接这些栅极线5的第二末端。
如图1A及图1B所示,当***开机(Power on)期间,准位移位器10依据一XON输入信号的准位,输出低准位(Vgl)以关闭每一充/放电电路11,因此不会对任一栅极线4作做充放电的动作;反之,当***关机(Power off)的瞬间,准位移位器10依据不同准位的XON输入信号,输出高准位(Vgh)以致能每一充/放电电路11对这些栅极线4充电至高电位后,再慢慢放电至接地(GND)准位(如图1B的Gn波形),以释放储存在液晶电容Cs之中的电荷,藉此可改善关机残影的现象。而且,该栅极驱动电路单元的设计势必要额外增加XON电路9的元件成本,以及因为需应用一额外的XON输入信号来控制像素的充放电,故会增加***设计的复杂度。
发明内容
本发明的目的在于提供一种用于消除残影的装置、移位缓存器单元、液晶显示设备及方法,是利用移位缓存器单元使用的数个既有的信号源包括初始设定信号(STV)、第一时钟信号(CKV1)及第二时钟信号(CKV2)之中的任两个信号源来控制至少一放电开关模块以对对应的像素单元进行充放电,藉此消除关机残影(Power-off afterimage),而无需特别建立额外的信号源来驱动放电开关模块,亦无需使用额外的准位移位器,故能减少元件成本并降低***复杂度。
为达成本发明目的,本发明提供一种用于消除残影的液晶显示设备,其包括:上下基板、数个像素单元、至少一信号控制单元、一移位缓存器单元及用于消除残影的装置。该信号控制单元包括一电源控制装置及一准位移位装置,并提供一第一信号及一第二信号予该移位缓存器单元及用于消除残影的装置。当信号控制单元接收到一电源输入信号的波形是呈下降边缘时,同时提供皆呈高准位的第一信号及第二信号,其中该第一信号可为一初始设定信号,以及该第二信号可为一第一时钟信号或一第二时钟信号两者其中之一,该两时钟信号可互为反相,但是当该电源输入信号与初始设定信号皆为高准位时,第一时钟信号及第二时钟信号皆为低准位。在其他实施例中,该第一信号可为第一时钟信号或第二时钟信号两者其中之一,以及该第二信号可为初始设定信号。
该移位缓存器单元电连接该信号控制单元传来的各信号源且具有多级移位缓存器,每一级移位缓存器具有至少一上拉驱动模块、一上拉模块连接该上拉驱动模块并具有一栅极信号输出端,并依据该第一信号及一第二信号两者其中之一信号,于该栅极信号输出端输出一栅极信号对应的像素单元,以及至少一下拉控制模块。
该用于消除残影的装置可为至少一组放电开关模块或由多组模块所组成,且该放电开关模块可设于该移位缓存器内部或外部,于本实施例中为一薄膜晶体管,其具有一栅极连接该第一信号、源极连接第二信号,以及一漏极连接至移位缓存器的栅极信号输出端与上拉模块。其中该信号控制单元是从一接触垫经由具有单一截面结构的走线直接连接至该用于消除残影装置的放电开关模块以传递第一信号或第二信号,其中该走线为单一种金属所制成。该放电开关模块(薄膜晶体管的栅极)是电连接该高准位的第二信号及移位缓存器的栅极信号输出端,当该放电开关模块(薄膜晶体管的栅极)受高准位的第一信号触发时,对其对应的像素单元进行充放电,藉此消除关机残影。
此外,本发明亦提供一种用于消除残影的方法,适用于液晶显示设备,其具有一信号控制单元及至少一移位缓存器,包括:当该液晶显示设备在关机的瞬间,信号控制单元同时提供皆呈高准位的一第一信号及一第二信号,且该第一信号及第二信号的其中一信号用于初始设定其中一移位缓存器;以及利用高准位的第一信号触发一放电开关模块,使该放电开关模块电连接高准位的第二信号及移位缓存器的一栅极信号输出端,对液晶显示设备中的至少一对应像素单元进行放电,藉此消除关机残影。在第一信号及第二信号呈现高准位之后,再缓慢放电至一低准位。
附图说明
图1A是显示一已知栅极驱动电路单元的电路图;
图1B是显示图1A的已知栅极驱动电路单元中数个不同信号的波形图;
图2A是显示一种根据本发明的第一较佳实施例的液晶显示设备的功能方框图;
图2B是显示依据本发明的第一较佳实施例的移位缓存器单元的电路示意图;
图2C是显示依据本发明的第一较佳实施例的其中一移位缓存器的电路示意图;
图2D是显示依据本发明的第一较佳实施例的数个不同信号的波形图;
图3是显示依据本发明的第一较佳实施例的放电开关模块的结构简示图;
图4A是显示依据本发明的第二较佳实施例的一移位缓存器的电路示意图;
图4B是显示本发明的第二较佳实施例的数个不同信号的波形图;
图5A是显示依据本发明的第一较佳实施例的移位缓存器单元中的各时钟信号的模拟波形图;
图5B是显示依据本发明的第一较佳实施例的数个不同大小的薄膜晶体管所对应产生的像素电位的模拟波形图;以及
图5C是显示本发明的第一较佳实施例的数个不同大小的薄膜晶体管所对应产生的栅极脉冲信号的模拟波形图。
附图标号:
1        电源控制电路                  2        栅极驱动电路单元
4,2422  栅极线                        5,2442  数据线
9        XON电路                       10       准位移位器
11       充/放电电路                   22       栅极驱动电路
20       液晶显示设备                  24       栅极阵列基板
26       信号控制单元                  242      栅极驱动电路单元
244      源极驱动电路单元              246,446 移位缓存器
252      薄膜晶体管                    262      升压转换电路
264      电源控制装置                  268      准位移位装置
270         可挠性电路板       272      接触垫
250         像素单元           280      上升驱动模块
282              上升模块
284              第一时钟下拉控制模块
288              第二时钟下拉控制模块
290              用于消除残影的装置
300              走线
292,492,G      栅极
294,494,S      源极
296,D           漏极
400              波形标示
Q                上升模块的输入节点
OUT              上升模块的栅极信号输出端
N-1              上一级移位缓存器单元的设定信号
ST,STV          初始设定信号
CKV1             第一时钟信号
CKV2             第二时钟信号
T1,T2,T3,TMIN  薄膜晶体管
Gn,G(1)~G(N)    栅极脉冲信号
D(1)~D(M)        数据
Vin               电源输入信号
VSS,Vgl           低电压源
VDD,Vgh           高电压源
XON                XON输入信号
CLC                液晶电容
CS                 储存电容
t0      延迟放电期间
t1      关机时间
t2      取样时间
具体实施方式
以下将就图示详细说明本发明的技术内容。
请先参阅图2A及图2B所示,为一种根据本发明的一第一较佳实施例的用于消除残影的液晶显示设备20,具有一上基板(未显示)及一下基板如栅极阵列基板24,且该上下基板之间封存液晶(LC)分子。该栅极阵列基板24上配置一栅极驱动电路单元242(如GOA)及一源极驱动电路单元244。如图2B所示的本实施例中,该该栅极驱动电路单元242可为一移位缓存器单元,具有多个的奇数级移位缓存器246与多个的偶数级移位缓存器246,其中这些奇数级及偶数级移位缓存器单元246皆经由数条栅极线(或扫描线)2422依序输出栅极脉冲信号(G(1)~G(N))以分别触发构成阵列像素(Pixel)单元250的各薄膜晶体管(TFT)252的栅极(G),并将源极驱动电路单元244经由相关数据线(D(1)~D(N))2442传来的灰阶数据传送至薄膜晶体管(TFT)252的源极(S),以对漏极(D)连接的储存电容(CS)及液晶电容(CLC)进行充放电。事实上,当液晶显示设备20的开机(Power on)期间,会使该两基板之间产生电场,使对应像素单元250的液晶(LC)带电荷如同形成液晶电容(CS)。
如图2A及图2B所示,该液晶显示设备20还具有一传统的信号控制单元26,于本实施例中可通过一可挠性电路板(FPC)270电连接该栅极阵列基板24边缘的接触垫(Pad)272以传送各信号源予该栅极阵列基板24。该传统信号控制单元26可为业界所习用的产品,其包括一升压转换电路(Boost circuit)262、一电源控制装置(如PWM IC)264及一准位移位装置(Level shifter)268。因为升压转换电路262的组成为一大电容及电感,以提升由电源控制装置264产生的高电压源(Vgh)及低电压源(Vgl)的电位,在有***电源供应的情况下会对该大电容进行充电;反之,在电源供应被切断后的瞬间,该大电容会放电输出一接近高电压源(Vgh)的电位。该准位移位装置(Level shifter)268依据输入的高电压源(Vgh)及低电压源(Vgl)产生准位移位的高电压源(VDD)及低电压源(VSS)予各移位缓存器246,以作为各移位缓存器246输出栅极脉冲信号(G(1)~G(N))的高低电位参考。因为电源控制装置264是接收一电源输入信号Vin,因此该电源控制装置264输出的各信号源准位变换皆以该电源输入信号Vin的准位为参考。举例而言,当该信号控制单元26的电源控制装置264接收到一波形呈下降边缘的电源输入信号Vin的同时,代表***电源供应已被切断,促使该升压转换电路(Boost circuit)262的大电容放电输出一接近高电压源(Vgh)的高准位,然后再逐渐下降,形成一高电压源延迟(Vgh Delay)放电,其中除了低电压源(VSS)的准位不受影响而逐渐升到0V外,会连带影响该信号控制单元26在此瞬间同时提供皆呈高准位的初始设定信号(STV)、第一时钟信号(CKV1)、第二时钟信号(CKV2)(如图2D所示)予该栅极阵列基板24的栅极驱动电路单元242的各级移位缓存器246使用。
如图2A、图2B及图2C所示,该栅极阵列基板24的栅极驱动电路单元242的各级移位缓存器246具有一栅极信号输出端OUT,并电连接各接触垫272的走线分别传来的数个信号源包括如初始设定信号(STV)、第一时钟信号(CKV1)、第二时钟信号(CKV2)及低电压源(VSS),于该栅极信号输出端OUT输出一栅极脉冲信号G(N)至对应的像素单元250的薄膜晶体管(TFT)252。其中第一时钟信号(CKV1)与第二时钟信号(CKV2)可互为反相,并依奇数级或偶数级移位缓存器246的不同,信号的连接方式也有所不同。于本实施例中,除了第一级移位缓存器246是接收该初始设定信号(STV)输出栅极脉冲信号G(N)外,其他第N级移位缓存器246是接收上一级的移位缓存器246的输出信号(N-1)来进行驱动,但并非用于限制本发明的精神,本发明也可用其他方式来串接移位缓存器246。
如图2C是显示依据本发明的第一实施例的各级移位缓存器246的内部电路示意图,该移位缓存器246主要包括一上拉驱动模块280、一上拉模块282、一第一时钟下拉控制模块284、一第二时钟下拉控制模块288及一用于消除残影的装置290,其中该上拉驱动模块280包括一第一晶体管T1,其漏极(Drain)与栅极(Gate)是共同连接初始设定信号(如STV)来作初始设定或由上一级移位缓存器传来的设定信号(N-1),并其源极(Source)连接的一输入节点Q产生驱动信号。
该上拉模块282具有一第二晶体管T2,其栅极连接该输入节点Q以受上拉驱动模块280的驱动信号触发,其漏极依该移位缓存器246为奇数级或偶数级选择连接第一时钟信号(CKV1)或第二时钟信号(CKV2),且其源极连接该栅极信号输出端OUT。
该第一时钟下拉控制模块284及第二时钟下拉控制模块288分别电连接该上拉模块282的栅极信号输出端OUT,其中至少一下拉控制模块284,288包括一下拉驱动模块及一下拉模块(未显示),藉此当该级移位缓存器246输出一栅极脉冲信号G(N)后,利用该第一时钟下拉控制模块284及第二时钟下拉控制模块288电连接该低电压源(VSS)以分别下拉第一时钟信号(CKV1)或第二时钟信号(CKV2)的准位。
根据本发明的第一较佳实施例的用于消除残影的用于消除残影的装置290包括至少一放电开关模块(亦可以由多组模块形成),于本第一实施例中,是以一第三晶体管T3实现,该第三晶体管T3的栅极292是电连接初始设定信号(STV),其源极294电连接至第一时钟信号(CKV1),其漏极296电连接至栅极信号输出端OUT及该上拉模块282的第二晶体管T2的源极。
如图2A、图2C及图2D所示,当该信号控制单元26的电源控制装置264接收到一高准位的电源输入信号Vin时,代表***电源供应是在开机状态;反之,当电源控制装置264接收到一波形呈下降边缘的电源输入信号Vin的瞬间,代表***电源供应已关机,利用电源控制装置264的设计,使高电压源(Vgh)波形初始呈现瞬间高准位然后逐渐下降的延迟放电期间(DelayDischarge Time)t0,藉此除了低电压源(VSS)的准位不受影响而逐渐上升到0V外,会连带影响初始设定信号(STV)、第一时钟信号(CKV1)及第二时钟信号(CKV2)在此延迟放电期间t0内亦出现瞬间高准位,然后再逐渐放电下降到0V(如图2D所示)的波形。此外,在初始设定信号(STV)、第一时钟信号(CKV1)及第二时钟信号(CKV2)从瞬间高准位逐渐放电至0V的这一段期间t0,各级移位缓存器246的第三晶体管T3的栅极292依据高准位的初始设定信号(STV)的触发,电连接高准位的第一时钟信号(CKV1)及该栅极信号输出端OUT,使得各级移位缓存器246能同时输出高准位的栅极脉冲信号(G(1)~G(N)),再逐渐下降至0V,以对显示区内的对应各像素单元进行充放电,使液晶电容CS中的电荷获得释放以降低像素电位(Pixel Potential)。需特别注意的是,利用本发明的设计,在***电源开机期间(即电源输入信号Vin呈高准位),如放电开关模块(第三晶体管T3)的源极294连接的第一时钟信号(CKV1)为高准位时,初始设定信号(STV)皆为低准位,因此不会触发放电开关模块(第三晶体管T3)的栅极292而影响到各级移位缓存器246原本的正常工作。于另一实施例中,该用于消除残影的装置290亦可改设于该各级移位缓存器246之外,只要有电连接各移位缓存器246与信号控制单元26的各信号源即可。于其他实施例中,该第三晶体管T3的栅极292亦可改接第一时钟信号(CKV1),其源极294改接初始设定信号(STV),但相较起来,在第一实施例中以栅极292连接初始设定信号(STV)所获得的***可靠度(Relability)较佳。
当***电源一开机(即电源输入信号Vin呈高准位)时,该初始设定信号(STV)为高准位,但放电开关模块(第三晶体管T3)的源极294连接的第一时钟信号(CKV1)为低准位,藉此可同时下拉各级移位缓存器246的栅极脉冲信号(G(1)~G(N))至低准位,如同将各级移位缓存器246的输出信号重设(Reset),因此本发明亦能达到开机时有信号重设的功能。
此外,于第一实施例中,为避免关机时瞬间的大电流造成贯孔(Throughhole)烧毁,如图2A及图3所示,该信号控制单元26从接触垫272经由单一种金属组成的走线300直接连接至该每一移位缓存器246的用于消除残影的装置290的放电开关模块(即第三晶体管T3的源极294)以传递第一时钟信号(CKV1)(或第二时钟信号CKV2),且该走线300具有单一截面积并不使用贯孔(Through hole)方式与其他元件连接。
如图4A是显示依据本发明的第二实施例的各级移位缓存器446的内部电路示意图,其配置与前述第一实施例相似,唯一不同之处在于:第二实施例的移位缓存器446的第三晶体管T3的源极494改接第二时钟信号(CKV2),其余端点如栅极492连接初始设定信号(STV)不变。而且因为源极494连接的信号源有改变,所以如图4B的一方框标号400显示,在电源输入信号Vin与初始设定信号(STV)皆为高准位的期间,对应的第二时钟信号波形要改设为低准位,才能达成达到开机时有信号重设的功能。至于其他信号波形因为与图2B所示的第一实施例相同,在此不再赘述。
请进一步同时参考图5A、图5B及图5C,图5A显示第一时钟信号(CKV1)及第二时钟信号(CKV2)的模拟波形图,其中模拟在***关机时间t1的瞬间,该第一时钟信号V(CKV1)及第二时钟信号V(CKV2)皆上升约至一28,60761V的高准位,在***关机时间t1之后约1000us的测量期间中该第一时钟信号(CKV1)维持在呈28,60761V高准位的方波,然后下降至接近-0.00164V,其中t2为取样时间。
图5B显示像素电位(Pixel Potential)的模拟波形图,其中利用多个不同大小的薄膜晶体管(TFT)作为前述移位缓存器446的第三晶体管T3分别进行测试,因为放电的效能可取决于薄膜晶体管(TFT)的大小,所谓的薄膜晶体管(TFT)大小是以该薄膜晶体管(TFT)的通道宽度与长度比(W/L)而论。一般而言,通道宽度与长度比(W/L)愈大者,放电效能愈佳(即放电时间愈快),如图5B所示的V(P1_W500)代表W/L=500/5.5的最小薄膜晶体管对应的像素电位,V(P1_W750)代表W/L=750/5.5的薄膜晶体管对应的像素电位,V(P1_W1000)代表W/L=1000/5.5的薄膜晶体管对应的像素电位,V(P1_W1500)代表W/L=1500/5.5的薄膜晶体管对应的像素电位。自图5B中可发现,在同一高准位第一时钟信号CKV1的驱动下,于***关机时间t1之后约1000us的测量期间,这些不同大小的薄膜晶体管(TFT)的放电效能以V(P1_W500)所代表的最小薄膜晶体管表现最差,其取样时间t2对应的像素电位仍高达11.81739V,而V(P1_W1500)所代表的最大薄膜晶体管的放电速度表现最快,其取样时间t2对应的像素电位已近-0.0000V,但为了考虑元件成本的问题,以V(P1_W750)所代表的薄膜晶体管的放电效能最适当。图5C显示移位缓存器(如GOA)的栅极脉冲信号输出的模拟波形图,其中同样以多个不同大小的薄膜晶体管(TFT)作为前述移位缓存器446的第三晶体管T3以进行测试,如V(G1_W500)代表W/L=500/5.5的最小薄膜晶体管对应的栅极脉冲信号,V(G1_W750)代表W/L=750/5.5的薄膜晶体管对应的栅极脉冲信号,V(G1_W1000)代表W/L=1000/5.5的薄膜晶体管对应的栅极脉冲信号,V(G1_W1500)代表W/L=1500/5.5的薄膜晶体管对应的栅极脉冲信号。
此外,在此介绍一种依据本发明的较佳实施例的用于消除残影的方法,适用于液晶显示设备,其具有一信号控制单元及多级移位缓存器,包括:
当该液晶显示设备在关机的瞬间,信号控制单元同时提供皆呈高准位的一第一信号及一第二信号,且该第一信号及第二信号的其中一信号为初始设定信号(STV)用于初始设定第一级移位缓存器,而另一信号可为第一时钟信号CKV1或第二时钟信号CKV2;以及
利用高准位的第一信号触发一放电开关模块如一薄膜晶体管的栅极,使该放电开关模块电连接高准位的第二信号及该级移位缓存器的一栅极信号输出端,以输出一高准位的栅极脉冲信号予使液晶显示设备的一对应像素单元中的液晶电容CS进行充放电,故能减少关机残影(Power-off Afterimage)的问题。在第一信号及第二信号呈现高准位之后,会再缓慢放电至一低准位。
基于前述,本发明提供的一种用于消除残影的装置、移位缓存器单元、液晶显示设备及方法,仅需搭配关机时电源装置(如PWM IC)产生的高电压源延迟放电(Vgh delay discharge)现象,带动移位缓存器单元既有的数个信号源(如初始设定信号(STV)、第一时钟信号(CKV1)及第二时钟信号(CKV2))之中的任两个信号源形成高准位以控制放电开关模块对像素单元进行充放电,因此可在关机瞬间释放显示区内的残留电荷,改善关机残影的问题,而无需要特别建立额外的信号源来驱动放电开关模块,ASIC也不需变更,亦无需使用额外的准位移位器,故能减少元件成本并降低***复杂度,同时亦还具有开机信号重置(Reset)的功用。
综上所述,本发明符合发明专利要素,于是依法提出专利申请。而且以上所述者仅为本发明的较佳实施例,凡熟悉本领域的技术人员,在依本发明精神架构下所做的等效修饰或变化,皆应包含于所附的权利要求范围内。

Claims (24)

1.一种用于消除残影的装置,其特征在于,所述装置是电连接液晶显示设备的至少一移位缓存器与一信号控制单元,其中所述信号控制单元具有一第一信号及一第二信号,当所述信号控制单元接收到一电源输入信号的波形是呈下降边缘时,同时提供具高准位的所述第一信号及所述第二信号,且所述第一信号及第二信号的其中一信号用于初始设定其中一移位缓存器,所述用于消除残影的装置包括:
至少一放电开关模块,电连接所述高准位的第二信号以及移位缓存器的一栅极信号输出端,其中所述放电开关模块是依据高准位的第一信号触发启动,使液晶显示设备中的至少一对应像素单元进行放电。
2.如权利要求1所述的用于消除残影的装置,其特征在于,所述放电开关模块设于所述移位缓存器之中,且所述移位缓存器具有一上拉模块电连接所述栅极信号输出端及所述放电开关模块。
3.如权利要求2所述的用于消除残影的装置,其特征在于,所述至少一放电开关模块包括一薄膜晶体管,其具有一栅极连接所述第一信号、一源极连接第二信号,以及一漏极连接至移位缓存器的栅极信号输出端与上拉模块。
4.如权利要求1所述的用于消除残影的装置,其特征在于,所述第一信号为一初始设定信号,以及第二信号为一第一时钟信号及一第二时钟信号两者其中之一。
5.如权利要求1所述的用于消除残影的装置,其特征在于,所述第一信号为一第一时钟信号及一第二时钟信号两者其中之一,以及第二信号为一初始设定信号。
6.如权利要求4或5所述的用于消除残影的装置,其特征在于,当第一信号或第二信号为第一时钟信号时,第一时钟信号为低准位以对应所述电源输入信号与初始设定信号皆为高准位,并与第二时钟信号互为反相。
7.如权利要求4或5所述的用于消除残影的装置,其特征在于,当第一信号或第二信号为第二时钟信号时,第二时钟信号为低准位以对应所述电源输入信号与初始设定信号皆为高准位,并与第一时钟信号互为反相。
8.如权利要求1所述的用于消除残影的装置,其特征在于,所述信号控制单元包括一电源控制装置及一准位移位装置是提供电源予所述移位缓存器及放电开关模块。
9.如权利要求1所述的用于消除残影的装置,其特征在于,所述信号控制单元从至少一接触垫经由具有单一截面结构的走线直接连接至所述至少一放电开关模块以传递第一信号或第二信号。
10.如权利要求9所述的用于消除残影的装置,其特征在于,所述走线为单一种金属所制成。
11.一种用于消除残影的移位缓存器单元,其特征在于,所述移位缓存器单元适用于液晶显示设备中并连接一信号控制单元,其中所述信号控制单元具有一第一信号及一第二信号,当所述信号控制单元接收到一电源输入信号的波形是呈下降边缘时,同时提供具有高准位的第一信号及第二信号,所述移位缓存器单元包括:至少一移位缓存器具有:
至少一上拉驱动模块;
一上拉模块,连接所述上拉驱动模块并具有一栅极信号输出端,并依据所述第一信号及一第二信号两者其中之一信号,于所述栅极信号输出端输出一栅极信号至液晶显示设备的至少一对应像素单元;
至少一下拉控制模块,连接所述上拉模块的栅极信号输出端;以及
至少一放电开关模块,电连接高准位的第二信号以及所述上拉模块的栅极信号输出端,其中所述放电开关模块是依据高准位的第一信号触发启动,对液晶显示设备中的至少一对应像素单元进行放电。
12.如权利要求11所述的用于消除残影的移位缓存器单元,其特征在于,所述至少一上拉驱动模块,是接收所述第一信号及第二信号的其中一信号以供初始设定。
13.如权利要求11所述的用于消除残影的移位缓存器单元,其特征在于,所述至少一放电开关模块包括一薄膜晶体管,其具有一栅极连接所述第一信号、一源极连接第二信号,以及一漏极连接至上拉模块的栅极信号输出端。
14.如权利要求11所述的用于消除残影的移位缓存器单元,其特征在于,所述至少一下拉控制模块包括一下拉驱动模块及一下拉模块。
15.如权利要求11所述的用于消除残影的移位缓存器单元,其特征在于,所述第一信号为一初始设定信号,以及第二信号为一第一时钟信号及一第二时钟信号的两者其中之一。
16.如权利要求11所述的用于消除残影的移位缓存器单元,其特征在于,所述第一信号为一第一时钟信号及一第二时钟信号两者其中之一,以及第二信号为一初始设定信号。
17.如权利要求15或16所述的用于消除残影的移位缓存器单元,其特征在于,当第一信号或第二信号为第一时钟信号时,第一时钟信号为低准位以对应所述电源输入信号与初始设定信号皆为高准位,并与第二时钟信号互为反相。
18.如权利要求15或16所述的用于消除残影的移位缓存器单元,其特征在于,当第一信号或第二信号为第二时钟信号时,第二时钟信号为低准位以对应所述电源输入信号与初始设定信号皆为高准位,并与第一时钟信号互为反相。
19.如权利要求11所述的用于消除残影的移位缓存器单元,其特征在于,所述信号控制单元包括一电源控制装置及一准位移位装置以提供电源予所述移位缓存器。
20.如权利要求11所述的用于消除残影的移位缓存器单元,其特征在于,所述信号控制单元从至少一接触垫经由具有单一截面结构的走线直接连接至所述至少一放电开关模块以传递第一信号或第二信号。
21.如权利要求20所述的用于消除残影的移位缓存器单元,其特征在于,所述走线为单一种金属所制成。
22.一种用于消除残影的液晶显示设备,其特征在于,所述设备包括:
数个像素单元;
至少一信号控制单元,具有一第一信号及一第二信号,当所述信号控制单元接收到一电源输入信号的波形是呈下降边缘时,同时提供具有高准位的所述第一信号及所述第二信号;
至少一移位缓存器具有一栅极信号输出端,并依据所述第一信号及一第二信号两者其中之一信号,于所述栅极信号输出端输出一栅极信号至至少一对应像素单元;以及
至少一放电开关模块,电连接高准位的第二信号以及所述移位缓存器的栅极信号输出端,依据高准位的第一信号触发,对所述至少一像素单元进行放电。
23.一种用于消除残影的方法,其特征在于,所述方法适用于液晶显示设备,其具有一信号控制单元及至少一移位缓存器,包括:
当所述液晶显示设备在关机的瞬间,信号控制单元同时提供皆呈高准位的一第一信号及一第二信号,且所述第一信号及第二信号的其中一信号用于初始设定其中一移位缓存器;以及
利用高准位的第一信号触发一放电开关模块,使所述放电开关模块电连接高准位的第二信号以及移位缓存器的一栅极信号输出端,进而使液晶显示设备中的至少一对应像素单元进行放电。
24.如权利要求23所述的用于消除残影的方法,其特征在于,当第一信号及第二信号呈现高准位之后,再放电至一低准位。
CN2008101697046A 2008-10-20 2008-10-20 一种用于消除残影的移位缓存器单元 Expired - Fee Related CN101383133B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2008101697046A CN101383133B (zh) 2008-10-20 2008-10-20 一种用于消除残影的移位缓存器单元

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2008101697046A CN101383133B (zh) 2008-10-20 2008-10-20 一种用于消除残影的移位缓存器单元

Publications (2)

Publication Number Publication Date
CN101383133A true CN101383133A (zh) 2009-03-11
CN101383133B CN101383133B (zh) 2010-12-01

Family

ID=40462938

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008101697046A Expired - Fee Related CN101383133B (zh) 2008-10-20 2008-10-20 一种用于消除残影的移位缓存器单元

Country Status (1)

Country Link
CN (1) CN101383133B (zh)

Cited By (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101996559A (zh) * 2010-10-19 2011-03-30 友达光电股份有限公司 栅极数组移位缓存器
CN101847377B (zh) * 2009-03-27 2012-05-30 北京京东方光电科技有限公司 液晶显示器栅极驱动装置
CN102637416A (zh) * 2011-02-11 2012-08-15 奇美电子股份有限公司 液晶显示面板
CN102005187B (zh) * 2009-09-03 2012-08-29 奇景光电股份有限公司 液晶显示器及其驱动电路
CN102662284A (zh) * 2009-12-17 2012-09-12 联咏科技股份有限公司 栅极驱动电路及相关液晶显示器
CN103869516A (zh) * 2014-03-12 2014-06-18 京东方科技集团股份有限公司 显示面板放电电路及显示装置
CN103927998A (zh) * 2013-12-27 2014-07-16 上海天马微电子有限公司 驱动单元、移位寄存器电路、阵列基板及残影清零方法
CN104464673A (zh) * 2014-12-22 2015-03-25 南京中电熊猫液晶显示科技有限公司 显示装置及其控制方法、电路
CN104517570A (zh) * 2014-12-15 2015-04-15 广东威创视讯科技股份有限公司 一种led显示屏静态脉幅控制驱动方法及led驱动器
CN104575433A (zh) * 2015-02-04 2015-04-29 京东方科技集团股份有限公司 Goa复位电路及驱动方法、阵列基板、显示面板和装置
CN105047158A (zh) * 2015-08-21 2015-11-11 深圳市华星光电技术有限公司 一种goa电路及液晶显示器
CN105096903A (zh) * 2015-09-28 2015-11-25 深圳市华星光电技术有限公司 一种goa电路及液晶显示器
CN105096902A (zh) * 2015-09-28 2015-11-25 京东方科技集团股份有限公司 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN105185333A (zh) * 2015-09-14 2015-12-23 深圳市华星光电技术有限公司 一种液晶显示装置的栅极驱动电路
WO2017054270A1 (zh) * 2015-09-30 2017-04-06 深圳市华星光电技术有限公司 液晶屏信号控制电路、显示面板及显示装置
CN107358924A (zh) * 2017-07-12 2017-11-17 深圳市华星光电半导体显示技术有限公司 Goa电路及其驱动方法、显示面板
CN107967889A (zh) * 2018-01-02 2018-04-27 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路以及控制方法
WO2018126732A1 (zh) * 2017-01-03 2018-07-12 京东方科技集团股份有限公司 移位寄存器电路、驱动方法、goa电路和显示装置
CN109545164A (zh) * 2019-01-02 2019-03-29 合肥京东方显示技术有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
WO2019095548A1 (en) * 2017-11-20 2019-05-23 Boe Technology Group Co., Ltd. A shift-register circuit, a driving method thereof, and related display apparatus
US10403220B2 (en) 2017-07-12 2019-09-03 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd GOA circuit, driving method, and display panel
CN110264948A (zh) * 2019-06-25 2019-09-20 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
WO2019227791A1 (zh) * 2018-05-28 2019-12-05 武汉华星光电技术有限公司 阵列基板行驱动电路
CN110929645A (zh) * 2019-11-22 2020-03-27 北京集创北方科技股份有限公司 信号采集装置、采集方法、显示装置及电子设备
CN113257202A (zh) * 2021-04-30 2021-08-13 北海惠科光电技术有限公司 一种显示面板的栅极驱动电路、驱动方法和显示装置
DE102014108434B4 (de) 2013-12-30 2023-02-02 Tianma Micro-Electronics Co., Ltd. Dünnschichttransistor-Ansteuerschaltung und Ansteuerverfahren desselben und Flüssigkristall-Display-Vorrichtung

Cited By (51)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8384649B2 (en) 2009-03-27 2013-02-26 Beijing Boe Optoelectronics Technology Co., Ltd. Gate drive device for a liquid crystal display including multiple stages of shift register units
CN101847377B (zh) * 2009-03-27 2012-05-30 北京京东方光电科技有限公司 液晶显示器栅极驱动装置
CN102005187B (zh) * 2009-09-03 2012-08-29 奇景光电股份有限公司 液晶显示器及其驱动电路
CN102662284A (zh) * 2009-12-17 2012-09-12 联咏科技股份有限公司 栅极驱动电路及相关液晶显示器
CN102662284B (zh) * 2009-12-17 2014-12-31 联咏科技股份有限公司 栅极驱动电路及相关液晶显示器
CN101996559B (zh) * 2010-10-19 2012-10-24 友达光电股份有限公司 栅极数组移位缓存器
CN101996559A (zh) * 2010-10-19 2011-03-30 友达光电股份有限公司 栅极数组移位缓存器
CN102637416A (zh) * 2011-02-11 2012-08-15 奇美电子股份有限公司 液晶显示面板
CN103927998A (zh) * 2013-12-27 2014-07-16 上海天马微电子有限公司 驱动单元、移位寄存器电路、阵列基板及残影清零方法
DE102014108434B4 (de) 2013-12-30 2023-02-02 Tianma Micro-Electronics Co., Ltd. Dünnschichttransistor-Ansteuerschaltung und Ansteuerverfahren desselben und Flüssigkristall-Display-Vorrichtung
CN103869516B (zh) * 2014-03-12 2016-04-06 京东方科技集团股份有限公司 显示面板放电电路及显示装置
CN103869516A (zh) * 2014-03-12 2014-06-18 京东方科技集团股份有限公司 显示面板放电电路及显示装置
US9704445B2 (en) 2014-03-12 2017-07-11 Boe Technology Group Co., Ltd. Time-delayed discharge circuits for display panels and display devices
CN104517570A (zh) * 2014-12-15 2015-04-15 广东威创视讯科技股份有限公司 一种led显示屏静态脉幅控制驱动方法及led驱动器
CN104517570B (zh) * 2014-12-15 2017-04-05 广东威创视讯科技股份有限公司 一种led显示屏静态脉幅控制驱动方法及led驱动器
CN104464673A (zh) * 2014-12-22 2015-03-25 南京中电熊猫液晶显示科技有限公司 显示装置及其控制方法、电路
CN104464673B (zh) * 2014-12-22 2017-06-13 南京中电熊猫液晶显示科技有限公司 显示装置及其控制方法、电路
CN104575433A (zh) * 2015-02-04 2015-04-29 京东方科技集团股份有限公司 Goa复位电路及驱动方法、阵列基板、显示面板和装置
CN105047158A (zh) * 2015-08-21 2015-11-11 深圳市华星光电技术有限公司 一种goa电路及液晶显示器
US9818357B2 (en) 2015-08-21 2017-11-14 Shenzhen China Star Optoelectronics Technology Co., Ltd GOA circuit and liquid crystal display device
CN105185333A (zh) * 2015-09-14 2015-12-23 深圳市华星光电技术有限公司 一种液晶显示装置的栅极驱动电路
CN105185333B (zh) * 2015-09-14 2018-05-11 深圳市华星光电技术有限公司 一种液晶显示装置的栅极驱动电路
US9799293B2 (en) 2015-09-14 2017-10-24 Shenzhen China Star Optoelectronics Technology Co., Ltd Liquid crystal display device and gate driving circuit
US9818361B2 (en) 2015-09-28 2017-11-14 Shenzhen China Star Optoelectronics Technology Co., Ltd GOA circuits and liquid crystal devices
US10186221B2 (en) 2015-09-28 2019-01-22 Boe Technology Group Co., Ltd. Shift register, driving method thereof, gate driving circuit and display device
CN105096903A (zh) * 2015-09-28 2015-11-25 深圳市华星光电技术有限公司 一种goa电路及液晶显示器
CN105096902A (zh) * 2015-09-28 2015-11-25 京东方科技集团股份有限公司 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN105096902B (zh) * 2015-09-28 2018-09-11 京东方科技集团股份有限公司 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
GB2557832B (en) * 2015-09-30 2021-05-26 Shenzhen China Star Optoelect Panel signal control circuit, display panel and display device
KR20180059882A (ko) * 2015-09-30 2018-06-05 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 Lcd 화면 신호 제어 회로, 디스플레이 패널 및 디스플레이 장치
GB2557832A (en) * 2015-09-30 2018-06-27 Shenzhen China Star Optoelect Liquid crystal display screen signal control circuit, display panel and display device
WO2017054270A1 (zh) * 2015-09-30 2017-04-06 深圳市华星光电技术有限公司 液晶屏信号控制电路、显示面板及显示装置
KR101978618B1 (ko) 2015-09-30 2019-05-14 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 Lcd 화면 신호 제어 회로, 디스플레이 패널 및 디스플레이 장치
WO2018126732A1 (zh) * 2017-01-03 2018-07-12 京东方科技集团股份有限公司 移位寄存器电路、驱动方法、goa电路和显示装置
CN107358924A (zh) * 2017-07-12 2017-11-17 深圳市华星光电半导体显示技术有限公司 Goa电路及其驱动方法、显示面板
WO2019010754A1 (zh) * 2017-07-12 2019-01-17 深圳市华星光电半导体显示技术有限公司 Goa电路及其驱动方法、显示面板
US10403220B2 (en) 2017-07-12 2019-09-03 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd GOA circuit, driving method, and display panel
CN107358924B (zh) * 2017-07-12 2019-03-15 深圳市华星光电半导体显示技术有限公司 Goa电路及其驱动方法、显示面板
WO2019095548A1 (en) * 2017-11-20 2019-05-23 Boe Technology Group Co., Ltd. A shift-register circuit, a driving method thereof, and related display apparatus
WO2019134413A1 (zh) * 2018-01-02 2019-07-11 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及其控制方法
CN107967889A (zh) * 2018-01-02 2018-04-27 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路以及控制方法
US11403981B2 (en) 2018-01-02 2022-08-02 Beijing Boe Display Technology Co., Ltd. Shift register unit, gate driving circuit, display apparatus and control method thereof
US11004380B2 (en) 2018-05-28 2021-05-11 Wuhan China Star Optoelectronics Technology Co., Ltd. Gate driver on array circuit
WO2019227791A1 (zh) * 2018-05-28 2019-12-05 武汉华星光电技术有限公司 阵列基板行驱动电路
CN109545164B (zh) * 2019-01-02 2021-04-09 合肥京东方显示技术有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN109545164A (zh) * 2019-01-02 2019-03-29 合肥京东方显示技术有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
US11250751B2 (en) 2019-01-02 2022-02-15 Hefei Boe Display Technology Co., Ltd. Shift register unit, gate driver, driving method thereof and display device
CN110264948A (zh) * 2019-06-25 2019-09-20 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN110264948B (zh) * 2019-06-25 2022-04-01 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN110929645A (zh) * 2019-11-22 2020-03-27 北京集创北方科技股份有限公司 信号采集装置、采集方法、显示装置及电子设备
CN113257202A (zh) * 2021-04-30 2021-08-13 北海惠科光电技术有限公司 一种显示面板的栅极驱动电路、驱动方法和显示装置

Also Published As

Publication number Publication date
CN101383133B (zh) 2010-12-01

Similar Documents

Publication Publication Date Title
CN101383133B (zh) 一种用于消除残影的移位缓存器单元
TWI393110B (zh) 用於消除殘影之裝置、移位暫存器單元、液晶顯示設備及方法
US8957882B2 (en) Gate drive circuit and display apparatus having the same
CN102629444B (zh) 栅极集成驱动电路、移位寄存器及显示屏
KR101511126B1 (ko) 게이트 구동회로 및 이를 구비한 표시 장치
US7283603B1 (en) Shift register with four phase clocks
KR101471553B1 (ko) 게이트 구동 회로 및 이를 갖는 표시 장치
US9047803B2 (en) Display apparatus including bi-directional gate drive circuit
US9666140B2 (en) Display device and method for driving same
KR101552420B1 (ko) 주사 신호선 구동 회로, 그것을 구비한 표시 장치 및 주사 신호선의 구동 방법
US9293094B2 (en) Liquid crystal display device and driving method thereof
US8552958B2 (en) Method of driving a gate line, gate drive circuit for performing the method and display apparatus having the gate drive circuit
US9311881B2 (en) Liquid crystal display device and drive method for same
KR101552408B1 (ko) 주사 신호선 구동 회로 및 주사 신호선 구동 방법
CN101364390B (zh) 平面显示器
CN102855938B (zh) 移位寄存器、栅极驱动电路及显示装置
US20100177082A1 (en) Gate driving circuit and display apparatus having the same
US20150310819A1 (en) Gate Driver for Narrow Bezel LCD
CN107909971B (zh) Goa电路
KR20100098925A (ko) 액정 표시 장치
US7825887B2 (en) Gate driver
KR20140147203A (ko) 쉬프트 레지스터 및 이를 포함하는 평판 표시 장치
KR20120060298A (ko) 게이트 구동회로 및 이를 포함하는 표시 장치
CN101944322B (zh) 移位寄存电路
CN103680452A (zh) 一种移位寄存器、栅极驱动电路、阵列基板和显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20101201

Termination date: 20201020