CN101351967B - 针对数模转换器和低通滤波器组合连续时间级与开关电容级的架构 - Google Patents
针对数模转换器和低通滤波器组合连续时间级与开关电容级的架构 Download PDFInfo
- Publication number
- CN101351967B CN101351967B CN2006800499916A CN200680049991A CN101351967B CN 101351967 B CN101351967 B CN 101351967B CN 2006800499916 A CN2006800499916 A CN 2006800499916A CN 200680049991 A CN200680049991 A CN 200680049991A CN 101351967 B CN101351967 B CN 101351967B
- Authority
- CN
- China
- Prior art keywords
- digital
- signal
- output
- intercaste
- switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/50—Digital/analogue converters using delta-sigma modulation as an intermediate step
- H03M3/502—Details of the final digital/analogue conversion following the digital delta-sigma modulation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H19/00—Networks using time-varying elements, e.g. N-path filters
- H03H19/004—Switched capacitor networks
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Analogue/Digital Conversion (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Filters That Use Time-Delay Elements (AREA)
- Arrangements For Transmission Of Measured Signals (AREA)
Abstract
数模转换器(DAC)包括第一连续时间级,该第一连续时间级接收与数字信号相关联的输入信号并对输入信号执行连续时间数模转换运算。该第一连续时间级输出第一输出信号。第二开关电容级接收第一输出信号并执行该第一输出信号的开关电容滤波。第二开关电容级输出第二输出信号,该信号被发送给低通滤波器以形成与数字信号相关联的连续模拟信号。
Description
优先权信息
本申请要求来自2005年12月28日提交的美国临时申请S/N 60/754,405的优先权,该申请通过引用全部结合于此。
发明背景
本发明涉及数模转换器(DAC)领域,尤其涉及针对数模转换器(DAC)和低通滤波器组合连续时间级与开关电容级。
音频信号越来越多地作为数字音频信号被储存于CD、计算机硬盘驱动器、以及诸如MP3设备的便携式音乐播放器。所储存的数字信号通常被储存为一系列原始模拟声音的数字字(digital word)样本。这种数字音频信号需要被转换成相应的模拟信号,以应用于诸如扩音器和耳机的音频换能器,并且也常常应用于放大、混音、开关、或滤波级。
实现这种转换同时保持低失真和其它所需特性的各种方法是公知的。图1A示出其中来自诸如CD播放器的数字源1的数字N位采样信号直接输入到包括电阻器网络的N位DAC2的一种方法。这给出量化到2N电压电平并以音频采样速率采样并保持的中间模拟信号;该信号然后被传递通过低通滤波器3a以给出平滑的模拟波形。因为音频采样速率通常仅为44.1kHz或48kHz,所以快速滚降滤波器3a需要以20kHz传递信号但以大约44.1kHz-20kHz=24kHz衰减信号,以便于避免混叠效应。同样,DAC 2需要具有全分辨率的数字字以便于获得大约-100dB的失真,需要线性失真比16位好的DAC 2,这是困难、昂贵且消耗功率的。然而,对于低性能的应用,比方说电话,该技术可能是适当的。如所指明地,该DAC可包括如图所示的电阻器串和选择开关,或者可选择地包括可选择并行电流源的阵列、或如所公知的开关电容电路。
图1B示出一备选方案。来自数字源1的该N位数字字输入到数字Δ-∑调制器4,该调制器4以高得多的采样速率(例如6MHz)输出单个位的数字流。所引入的量化噪音被光谱成形,以将其移出音频频带。DAC 4现在仅需要是简单的1位DAC,实际上是两个电压电平之间的开关。其双电平输出然后需要滤波,但抗混叠要求在给定较高采样速率的情况下也宽松得多,从而可实现更简单、更便宜的滤波器3b。在各个实现中,DAC开关可将电压驱动到后面滤波器的电阻器,或者可控制开关电容滤波器中电容器的开关,或者可控制馈入后面滤波器中的电流源。
图1C示出另一备选方案,其中使用多位(n位)Δ-∑转换器6。该多位输出具有比单个位实现少的带内量化噪声,从而对给定时钟频率允许较佳性能,并且比1位方案对时钟抖动较不敏感。电阻器网络DAC 7可如所示地被用来生成n位采样模拟中间信号,尽管在实际实现中可使用开关电容或开关电流电路。平滑滤波器3c之前的中间波形具有较少的频带外量化噪音,从而进一步简化对该滤波器的要求。因为较高的采样速率,所以诸如动态元件匹配的公知技术可被用于将因n位DAC 7的构成元件的失配所引起的失真分量移出音频频带。
术语“Δ-∑”,如在本文中使用的例如“Δ-∑调制器”或“Δ-∑转换器”或“Δ-∑比特流”在此被用来包括任何类似方案,诸如“噪音形成电路”,该电路取得低采样速率、大比特宽度的数据输入数据流,并输出高采样速率、小比特宽度的数据流,从而常常但并非必然成形所得额外量化噪音的频谱以使其落在感兴趣的信号频带之外。
在各个以上***中,需要单位或多位的DAC(2,4,6),还需要用于平滑输出波形的滤波器(3a,3b,3c)。通常现在DAC和滤波器适用CMOS集成电路技术实现。DAC和滤波器可使用开关电容技术来实现,尽管滤波的部分或全部可仅使用芯片上或芯片外的CMOS运算放大器与无源电阻器和电容器来实现。
发明内容
根据本发明的一方面,提供了一种数模转换器(DAC)。该DAC包括第一连续时间级,该第一连续时间级接收与数字信号相关联的输入信号并对输入信号执行连续时间数模转换运算。该第一连续时间级输出第一输出信号。第二开关电容级接收第一输出信号并执行该第一输出信号的开关电容滤波。第二开关电容级输出与数字信号相关联的连续模拟信号。
根据本发明的一方面,提供了一种形成数模转换器(DAC)的方法。该方法包括提供第一连续时间级,该第一连续时间级接收与数字信号相关联的输入信号并对输入信号执行连续时间数模转换运算。该第一连续时间级输出第一输出信号。此外,该方法还包括提供第二开关电容级,该第二开关电容级接收第一输出信号并执行该第一输出信号的开关电容滤波。第二开关电容级输出与数字信号相关联的连续模拟信号。
根据本发明的一方面,提供了一种执行数模转换的方法。该方法包括接收与数字信号相关联的输入信号,并对该输入信号执行连续时间数模转换运算。第一输出信号被输出。开关电容滤波对该第一输出信号执行。此外,该方法包括输出与数字信号相关联的连续模拟信号。
附图简要说明
图1A是示出其中数字N位采样信号(字)被直接输入到N位DAC的数模转换器配置的示意图;图1B是示出其中数字Δ-∑单位数字比特流被施加于1位DAC的一备选配置的示意图;图1C是示出其中多位(n位)Δ-∑比特流被施加于n位DAC的又一备选配置的示意图;
图2是根据本发明使用的数模转换器(DAC)的流程图概览;
图3是示出根据本发明使用的创造性二阶滤波器配置的细节的示意图。
具体实施方式
本发明提供了一种解决与数模转换相关联的难题的新颖方法。本发明使连续时间滤波器配置纳入所公知的开关电容架构,以有助于处理数字调制器所接收的数据。
图2是根据本发明使用的数模转换器(DAC)2的流程图概览。DAC 20包括两侧,即数字部分35和模拟部分36,它们用于执行数模转换。在数字部分35,数字信号38由DAC 20通过∑-Δ调制器22接收。该∑-Δ调制器22取得具有低采样速率、大比特宽度数据的数字信号38,并提供具有高采样速率、小比特宽度的输出信号34,从而常常但并非必然成形所得额外量化噪音的频谱以使其落在感兴趣的信号频带之外。扰频器24接收输出信号34,并提供与改变数据单元的选择以实现输出信号34的给定值的电平相关联的输出信号37。扰频器24在伪随机基础上选择数据单元的不同组合以获得驱动模拟侧36的所需信号电流。
在模拟部分36上,它包括二阶低通滤波器装置27,该二阶低通滤波器装置27包括第一连续时间级26和第二开关电容级30。第一连续时间级26接收输出信号37并使用连续时间∑-Δ调制器中常用的连续时间电路执行过滤。第一连续时间级26然后输出模拟信号31。注意,这种连续时间架构可在噪音混音信号芯片中实现较高的信噪性能,因为它们对瞬变和基片噪音较不敏感。第二开关电容级30接收输出信号31,并执行通常由在∑-ΔDAC中使用的开关电容电路所执行的滤波操作。该第二开关电容级30对输出器件32输出连续信号39。
本发明将第一连续时间级26和第二开关电容级30组合在一起。第一连续时间级26获得比全开关电容设计所实践的更高的信噪性能。全开关电容架构将对瞬变和基片噪音更为敏感。这使得难以在将它们用于包括数字电路的混音信号芯片时改进其信噪比性能。第二开关电容级30以比第一连续时间级26低的成本和比其小的面积添加附加的低通滤波。
图3是示出根据本发明使用的创造性二阶滤波器配置的细节的示意图。第一连续时间级42包括用来驱动放大器A2的倒相和非倒相输入节点的开关电流源46。开关电流源46接收由图2所示的扰频器产生的信号64作为输入,并提供两个输出信号66和68。基于输入信号64,开关电流源46指示相应电容器C1和C2充电。注意,输出信号66被耦合到运算放大器A2的倒相输入节点,而开关68被耦合到运算放大器A2的非倒相输入节点。
电容器C1被耦合到运算放大器A2的倒相输入节点和非倒相输出节点。电阻器R4耦合到运算放大器A2的倒相输入节点。
电容器C2被耦合到运算放大器A2的非倒相输入节点和倒相输出节点。电阻器R3耦合到运算放大器A2的非倒相输入节点。
第二开关电容级44接收运算放大器A2的倒相输出节点和非倒相输出节点作为输入。开关66和68被耦合到运算放大器A2的非倒相和倒相输出节点。电容器C3被耦合到开关66而电容器C4被耦合到开关68。注意,开关66和68部分地基于它们所接收到的信号来开或关。同样,当开关66和68闭合时,两个电容器C3和C4相应地充电,直到其相应开关66和68打开使它们放电。然而,开关66和68从不同时开关。
电容器C3经由开关56被耦合到运算放大器A3的倒相输入节点。充电电容器C5被耦合到运算放大器A3的倒相输入节点和非倒相输出节点。电阻器R4的另一端被耦合到运算放大器A3的非倒相输出节点。
电容器C4经由开关58被耦合到运算放大器A3的倒相输入节点。充电电容器C6被耦合到运算放大器A3的非倒相输入节点和倒相输出节点。电阻器R3的另一端被耦合到运算放大器A3的倒相输出节点。
在对电容器C5和C6充电时,一组开关5被置于第二开关电容级44中的各处。这些开关5的组接收时钟信号CLK,该时钟信号CLK指示何时这些开关同时开关。
注意,开关5、52、54、56、58、66和68接收确定这些相应开关何时将开或关的相应时钟信号。
电阻器R3和R4也被安置成在第一时间连续级42提供RC滤波器配置,并有助于提供由运算放大器A3输出的稳定连续信号74。
本发明通过引入具有连续时间和开关电容架构的两级低通滤波器配置,提供执行数模转换的新颖方法。此外,本发明提高了信噪比性能,这对全开关电容设计是实用的,并提供比常规连续时间设计成本低、面积小的附加低通滤波。
尽管本发明已参照其若干优选实施例示出和描述,但可在其中对其形式和细节作出各种改变、省略和添加,而不背离本发明的精神和范围。
Claims (17)
1.一种数模转换器,包括:
第一连续时间级,所述第一连续时间级接收与数字信号相关联的输入信号并对所述输入信号执行连续时间数模转换运算,所述第一连续时间级输出第一输出信号;以及
第二开关电容级,所述第二开关电容级接收第一输出信号并对所述第一输出信号执行开关电容滤波,所述第二开关电容级输出与所述数字信号相关联的连续模拟信号。
2.如权利要求1所述的数模转换器,其特征在于,所述第一连续时间级和所述第二开关电容级形成二阶低通滤波器配置。
3.如权利要求1所述的数模转换器,其特征在于,还包括数字调制器,所述数字调制器接收具有低采样速率、大比特宽度数据的所述数字信号并向扰频器提供具有高采样速率、小比特宽度的第三输出信号,其中所述扰频器接收所述第三输出信号,通过在伪随机基础上选择数据单元的不同组合以获得驱动所述第一连续时间级的所需信号电流来输出第四输出信号,其中所述第四输出信号构成所述与数字信号相关联的输入信号。
4.如权利要求3所述的数模转换器,其特征在于,所述数字调制器包括∑-Δ调制器。
5.如权利要求1所述的数模转换器,其特征在于,所述第一连续级包括多个RC滤波器配置。
6.如权利要求1所述的数模转换器,其特征在于,所述第二开关电容级包括其中设置有多个电容器以使其相应电荷充电和放电的电路配置。
7.如权利要求5所述的数模转换器,其特征在于,所述第一连续级包括用以操作所述RC滤波器配置的运算放大器。
8.如权利要求6所述的数模转换器,其特征在于,所述第二开关电容级包括有助于对所述电容器充电和放电的运算放大器。
9.一种形成数模转换器的方法,包括:
提供第一连续时间级,所述第一连续时间级接收与数字信号相关联的输入信号并对所述输入信号执行连续时间数模转换运算,所述第一连续时间级输出第一输出信号;以及
提供第二开关电容级,所述第二开关电容级接收所述第一输出信号并对所述第一输出信号执行开关电容滤波,所述第二开关电容级输出与所述数字信号相关联的连续模拟信号。
10.如权利要求9所述的方法,其特征在于,所述第一连续时间级和所述第二开关电容级形成二阶低通滤波器配置。
11.如权利要求9所述的方法,其特征在于,还包括数字调制器接收具有低采样速率、大比特宽度数据的所述数字信号,向扰频器提供具有高采样速率、小比特宽度的第三输出信号;以及所述扰频器接收所述第三输出信号,并通过在伪随机基础上选择数据单元的不同组合以获得驱动所述第一连续时间级的所需信号电流来输出第四输出信号,其中所述第四输出信号构成所述与数字信号相关联的输入信号。
12.如权利要求11所述的方法,其特征在于,所述数字调制器包括∑-Δ调制器。
13.如权利要求9所述的方法,其特征在于,所述第一连续级包括多个RC滤波器配置。
14.如权利要求9所述的方法,其特征在于,所述第二开关电容级包括其中设置有多个电容器以使其相应电荷充电和放电的电路配置。
15.如权利要求13所述的方法,其特征在于,所述第一连续级包括用以操作所述RC滤波器配置的运算放大器。
16.如权利要求14所述的方法,其特征在于,所述第二开关电容级包括有助于对所述电容器充电和放电的运算放大器。
17.一种执行数模转换的方法,包括:
接收与数字信号相关联的输入信号,
对所述输入信号执行连续时间数模转换运算;
输出第一输出信号;
对所述第一输出信号执行开关电容滤波;以及
输出与所述数字信号相关联的连续模拟信号。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US75440505P | 2005-12-28 | 2005-12-28 | |
US60/754,405 | 2005-12-28 | ||
PCT/US2006/049326 WO2007079097A2 (en) | 2005-12-28 | 2006-12-27 | Architecture combining a continuous-time stage with a switched-capacitor stage for digital-to-analog converters and low-pass filters |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101351967A CN101351967A (zh) | 2009-01-21 |
CN101351967B true CN101351967B (zh) | 2012-05-30 |
Family
ID=38094435
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2006800499916A Active CN101351967B (zh) | 2005-12-28 | 2006-12-27 | 针对数模转换器和低通滤波器组合连续时间级与开关电容级的架构 |
Country Status (7)
Country | Link |
---|---|
US (1) | US7423573B2 (zh) |
EP (1) | EP1966894B1 (zh) |
JP (1) | JP4747199B2 (zh) |
CN (1) | CN101351967B (zh) |
AT (1) | ATE457550T1 (zh) |
DE (1) | DE602006012226D1 (zh) |
WO (1) | WO2007079097A2 (zh) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8009995B2 (en) * | 2006-01-12 | 2011-08-30 | The United States Of America As Represented By The Secretary Of The Navy | Method and apparatus for photonic digital-to-analog conversion |
US7903011B2 (en) * | 2006-09-13 | 2011-03-08 | Honeywell International Inc. | Differential current-mode translator in a sigma-delta digital-to-analog converter |
JP4470996B2 (ja) * | 2007-12-25 | 2010-06-02 | セイコーエプソン株式会社 | A/d変換回路及び電子機器 |
US7782237B2 (en) * | 2008-06-13 | 2010-08-24 | The Board Of Trustees Of The Leland Stanford Junior University | Semiconductor sensor circuit arrangement |
US7956782B2 (en) * | 2009-06-11 | 2011-06-07 | Honeywell International Inc. | Current-mode sigma-delta digital-to-analog converter |
US8339165B2 (en) | 2009-12-07 | 2012-12-25 | Qualcomm Incorporated | Configurable digital-analog phase locked loop |
US8446191B2 (en) * | 2009-12-07 | 2013-05-21 | Qualcomm Incorporated | Phase locked loop with digital compensation for analog integration |
US8441383B1 (en) * | 2011-03-11 | 2013-05-14 | Rockwell Collins, Inc. | Photonic digital-to-analog conversion (DAC) based on RSOAs |
US8810443B2 (en) * | 2012-04-20 | 2014-08-19 | Linear Technology Corporation | Analog-to-digital converter system and method |
JP5935519B2 (ja) * | 2012-06-05 | 2016-06-15 | 住友電気工業株式会社 | Δς変調システム |
FR3042928B1 (fr) * | 2015-10-21 | 2018-11-30 | Thales Sa | Dispositif de generation de signaux analogiques et utilisation associee |
CN105743462A (zh) * | 2016-03-28 | 2016-07-06 | 浙江涵普电力科技有限公司 | 测量响应时间可调的电力信号数字滤波方法 |
CN105763170B (zh) * | 2016-03-28 | 2018-09-18 | 浙江涵普电力科技有限公司 | 一种电力信号数字滤波方法 |
US9979445B2 (en) | 2016-07-15 | 2018-05-22 | Futurewei Technologies, Inc. | Digital to analog converter apparatus, system, and method with quantization noise that is independent of an input signal |
CN106452387A (zh) * | 2016-08-31 | 2017-02-22 | 安徽赛福电子有限公司 | 一种基于开关电容的可配置多模滤波器 |
US11165414B2 (en) | 2019-12-20 | 2021-11-02 | Infineon Technologies Ag | Reconfigurable filter network with shortened settling time |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1244748A (zh) * | 1998-04-27 | 2000-02-16 | 摩托罗拉公司 | 西格码德尔塔调制器和将信号数字化的方法 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2642921B1 (fr) * | 1989-02-07 | 1991-05-17 | Texas Instruments France | Chaine de conversion numerique-analogique incluant un modulateur numerique a plusieurs niveaux de quantification, associe a un convertisseur numerique-analogique |
US5245344A (en) * | 1991-01-15 | 1993-09-14 | Crystal Semiconductor | High order switched-capacitor filter with dac input |
US5412387A (en) * | 1993-04-06 | 1995-05-02 | Analog Devices, Inc. | Error reduction in switched capacitor digital-to-analog converter systems by balanced sampling |
JP3282510B2 (ja) * | 1996-08-01 | 2002-05-13 | ヤマハ株式会社 | D/aコンバータ回路 |
JP3885911B2 (ja) * | 1997-11-18 | 2007-02-28 | 旭化成マイクロシステム株式会社 | D/a変換器 |
US6118399A (en) * | 1998-03-30 | 2000-09-12 | Silicon Laboratories, Inc. | Coarse/fine switching on digital-to-analog conversion output |
US6873278B1 (en) * | 2000-05-21 | 2005-03-29 | Analog Devices, Inc. | Method and apparatus for use in switched capacitor systems |
US6522277B2 (en) * | 2001-02-05 | 2003-02-18 | Asahi Kasei Microsystems, Inc. | Circuit, system and method for performing dynamic element matching using bi-directional rotation within a data converter |
WO2003007131A2 (en) * | 2001-07-13 | 2003-01-23 | Cirrus Logic, Inc. | Circuits, systems and methods for volume control in 1-bit digital audio systems |
JP2003298424A (ja) * | 2002-04-05 | 2003-10-17 | Matsushita Electric Ind Co Ltd | 信号処理装置およびd/a変換器 |
JP3978744B2 (ja) * | 2002-07-25 | 2007-09-19 | パイオニア株式会社 | デジタルアナログ変換器 |
US6861968B2 (en) * | 2003-01-21 | 2005-03-01 | Cirrus Logic, Inc. | Signal processing system with baseband noise modulation and noise filtering |
US6870494B1 (en) * | 2003-10-01 | 2005-03-22 | C-Media Electronics Inc. | System of multi-channel shared resistor-string digital-to-analog converters and method of the same |
-
2006
- 2006-12-27 US US11/616,468 patent/US7423573B2/en active Active
- 2006-12-27 CN CN2006800499916A patent/CN101351967B/zh active Active
- 2006-12-27 JP JP2008548691A patent/JP4747199B2/ja not_active Expired - Fee Related
- 2006-12-27 EP EP06848190A patent/EP1966894B1/en active Active
- 2006-12-27 AT AT06848190T patent/ATE457550T1/de not_active IP Right Cessation
- 2006-12-27 DE DE602006012226T patent/DE602006012226D1/de active Active
- 2006-12-27 WO PCT/US2006/049326 patent/WO2007079097A2/en active Application Filing
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1244748A (zh) * | 1998-04-27 | 2000-02-16 | 摩托罗拉公司 | 西格码德尔塔调制器和将信号数字化的方法 |
Also Published As
Publication number | Publication date |
---|---|
EP1966894B1 (en) | 2010-02-10 |
EP1966894A2 (en) | 2008-09-10 |
WO2007079097A2 (en) | 2007-07-12 |
CN101351967A (zh) | 2009-01-21 |
JP4747199B2 (ja) | 2011-08-17 |
US20070159370A1 (en) | 2007-07-12 |
JP2009522874A (ja) | 2009-06-11 |
DE602006012226D1 (de) | 2010-03-25 |
US7423573B2 (en) | 2008-09-09 |
WO2007079097A3 (en) | 2007-08-23 |
ATE457550T1 (de) | 2010-02-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101351967B (zh) | 针对数模转换器和低通滤波器组合连续时间级与开关电容级的架构 | |
CN100527634C (zh) | 改进的开关电容器dac | |
CN1929315B (zh) | 电容性数模和模数转换器 | |
CN101677235B (zh) | 环路滤波器、量化器、数模转换器以及运算放大器 | |
US9986343B2 (en) | Apparatus and methods for individual addressing and noise reduction in actuator arrays | |
US7167119B1 (en) | Delta-sigma modulators with double sampling input networks and systems using the same | |
US20030080888A1 (en) | Sigma-delta (sigmadelta) analog-to-digital converter (ADC) structure incorporating a direct sampling mixer | |
CN107770708A (zh) | 具有可配置的灵敏度、频率响应和噪声传递函数的数字硅麦克风 | |
CN104969475B (zh) | 数字/模拟转换 | |
JP5214820B2 (ja) | 補聴器用入力変換器および信号変換方法 | |
CN101715628A (zh) | 低功率数模转换器 | |
JP2000183749A (ja) | ベ―スバンド伝送システム用のディジタル/アナログ変換電子回路 | |
WO2009030933A1 (en) | Digital to analogue converter circuits and methods of operation thereof | |
US20090231176A1 (en) | Switched capacitor digital-to-analog converter | |
CN1203484A (zh) | 具有较高线性的数-模转换器件 | |
CN101515794B (zh) | 三角积分调制器及应用于其中的滤波电路 | |
CN102916703A (zh) | 一种1位数模转换及开关电容滤波电路 | |
US6462690B1 (en) | Circuit systems and methods for multirate digital-to-analog amplifier systems | |
CN108155907A (zh) | 一种可控开关电容式数模转换***及方法 | |
US5760728A (en) | Input stage for an analog-to-digital converter and method of operation thereof | |
CN102484457B (zh) | 放大器电路 | |
CN108141222B (zh) | 用于麦克风的电子电路和麦克风 | |
US20050015419A1 (en) | Techniques to provide programmable finite impulse response filtering | |
García-Sánchez et al. | Analysis of a multirate CT/DT cascade ΣΔ modulator—impact of using a lowest output sampling frequency | |
Macadie | Key design considerations for high quality audio ADC performance |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |