CN101304296A - 网络装置及其传输方法 - Google Patents

网络装置及其传输方法 Download PDF

Info

Publication number
CN101304296A
CN101304296A CNA2007101028790A CN200710102879A CN101304296A CN 101304296 A CN101304296 A CN 101304296A CN A2007101028790 A CNA2007101028790 A CN A2007101028790A CN 200710102879 A CN200710102879 A CN 200710102879A CN 101304296 A CN101304296 A CN 101304296A
Authority
CN
China
Prior art keywords
data
list type
network equipment
order data
type order
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2007101028790A
Other languages
English (en)
Other versions
CN101304296B (zh
Inventor
袁国华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Realtek Semiconductor Corp
Original Assignee
Realtek Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Realtek Semiconductor Corp filed Critical Realtek Semiconductor Corp
Priority to CN2007101028790A priority Critical patent/CN101304296B/zh
Publication of CN101304296A publication Critical patent/CN101304296A/zh
Application granted granted Critical
Publication of CN101304296B publication Critical patent/CN101304296B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Information Transfer Systems (AREA)

Abstract

本发明涉及一种网络装置及其传输方法,其包含有一第一网络装置与一第二网络装置。第一网络装置依据至少一命令而产生一序列式命令数据,并在输出所述数据包数据至第二网络装置时,安插序列式命令数据于所述数据包数据间的间隙并予以传送至第二网络装置。第二网络装置依据所接收的序列式命令数据存取第二网络装置的寄存器的数据。如此可简化传输电路、提高散热效率与确保传输信号无误的目的,且可确实读取寄存器数据。

Description

网络装置及其传输方法
技术领域
本发明涉及一种芯片,特别涉及一种芯片间的通信。
背景技术
随着网络应用的蓬勃发展,个人与企业对于网络的依赖也越来越重要。尤其是以太网络(Ethernet)的使用更是成为网络世界重要一环。
在芯片的沟通过程中,彼此会连结以传输数据或传递信号,并会存取彼此寄存器的数据,以了解彼此状态。图1所示为一交换装置。交换装置包含有一媒体存取控制器(Media Access Control,MAC)10’与多个实体层装置(Physical Layer,PHY)20’,而分别为不同的芯片。在IEEE 802.3规范中藉由一媒体独立接口(例如有Media Independent Interface,MII、GigabitMedia Independent Interface,GMII、Reduce Media Independent Interface,RMII)来进行数据包的传输,以及藉由一控制数据时钟(Management DataClock,MDC)与一控制数据输入输出(Management Data Input Output,MDIO)接口作为传输接口,以读取彼此的寄存器数据。由于,媒体独立接口MII须使用过多的引线(PIN),所以,另一现有技术,使用一串行解串行(Serializer/Deserializer,SERDES)接口取代媒体独立接口MII,以达到省引线的目的。请参阅图1,媒体存取控制器10’与多个实体层装置20’须藉由MDC/MDIO接口存取彼此的寄存器的数据,以了解彼此状态以及藉由SERDES接口以进行数据包的传输。其中MDC传输线为一单向时钟传输线,并连接至每一实体层装置20’,且由媒体存取控制器10’传送时钟至每一实体层装置20’;MDIO传输线为一双向数据传输线,并连接至每一实体层装置20’,以依据控制数据时钟而传输数据。
由于网络装置利用MDC/MDIO接口来读取寄存器数据,则必会多设置传输线,因而多占用了电路板面积,并增加电路板上的线路设计,尤其像交换装置的媒体存取控制器10’耦接有多个实体层装置20’,因此,在电路板上的线路设计就会变得复杂许多。此外,由于MDC/MDIO接口的数据传输速度慢,亦有其改善空间。
发明内容
本发明的目的之一,在于提供一种网络装置及其传输方法,其藉由输出多个数据包数据的同时于数据包间隙输出存取命令以存取寄存器,来达简化传输电路、提高散热效率与确保传输信号无误的目的。
本发明的目的之一,在于提供一种网络装置及其传输方法,其利用多个数据包间隙来输出存取命令而存取寄存器,以达简化传输电路。
本发明的目的之一,在于提供一种网络装置及其传输方法,其藉由在存取寄存器数据后,发送确认信号,供确认已存取寄存器数据,以达确实执行存取寄存器的目的。
本发明的网络装置及其传输方法,其包含一第一网络装置与一第二网络装置。第一网络装置包含一传送接收处理单元与一传送接收接口;第二网络装置包含一传送接收接口、一传送接收处理单元与一逻辑电路。第一网络装置的传送接收处理单元依据至少一命令而产生一序列式命令数据,第一网络装置的传送接收接口在输出多个数据包数据至第二网络装置时,安插序列式命令数据于所述数据包数据间的间隙并予以传送至第二网络装置。第二网络装置的传送接收接口接收安插于所述数据包数据间的间隙的序列式命令数据,并由第二网络装置的传送接收处理单元依据序列式命令数据而产生一存取命令;逻辑电路接收存取命令而存取第二网络电路的寄存器的数据。
附图说明
图1为现有技术的交换装置的方块图;
图2为本发明的一实施例的方块图;
图3A至图3B为数据包传输示意图;
图4为本发明的一实施例的数据包传输示意图;
图5为本发明的一实施例的交换装置的方块图;
图6A为本发明的一实施例的命令数据格式表;
图6B为本发明的一实施例的传送或接收的数据格式表;
图7为IEEE802.3规范的信号定义表;以及
图8为本发明的另一实施例的方块图。
附图符号说明
10’、10、42、54媒体存取控制器
20’、20、44’、52实体层装置
16、22传送/接收接口
19、26逻辑电路
40、50交换装置
36闲置数据
360、362、364、366第一数据、第二数据、第三数据、第四数据
14、24传送/接收处理单元
18、29编/译码单元
32、34第一数据包数据、第二数据包数据
12、28寄存器
38序列式命令数据
具体实施方式
为对本发明的结构特征及所达成的功效有更进一步的了解与认识,谨佐以较佳的实施例及配合详细的说明,说明如后。
本发明的网络装置及其传输方法可应用交换装置,在网络装置的运作过程中,彼此使用一接口(如:串行/解串(SERDES)接口、MII接口、GMII、RMII)作为传输接口以传输数据,并存取彼此的寄存器的数据。
请参阅图2,本发明的一实施例的交换装置的方块图。如图所示,本实施例应用于交换装置,其包含媒体存取控制器10与实体层装置20。由于在交换装置的应用中耦接多部计算机,因此媒体存取控制层10耦接多个实体层装置20,以控制网络数据的传输。其中,媒体存取控制层10与实体层装置20之间利用串行/解串行(SERDES)接口或是媒体独立接口(MII)作为传输接口以传输数据以及传输命令数据以达简化电路的目的。以下说明如何藉由该传输接口在符合相关规范(例如:IEEE 802)的要求下进行数据包数据的传输以及传输命令数据。
请参阅图3A与图3B。一般在网络传输数据包时,第一数据包数据32与第二数据包数据34之间具有数据包间隙(Inter-Packet-gap,IPG)以区隔数据包(如图3A所示),且此数据包间隙是一闲置(Idle)数据36,亦即闲置数据36并无意义。因此,本发明利用此特点以传输序列式命令数据来简化传输电路在图3B中,媒体存取控制器10将数据包间隙的闲置数据36改由序列式命令数据38所取代,使得媒体存取控制器10通过串行/解串行(SERDES)接口或是媒体独立接口(MII)传送数据包数据(如:第一数据包数据32与第二数据包数据34等等)时,亦可传输序列式命令数据38于实体层装置20以存取实体层装置20的寄存器数据,以了解实体层装置20的状态。请参阅图4,为本发明的一实施例的方块图。其中,媒体存取控制器10与实体层装置20可于同一芯片内或是分别位于不同的芯片,请参阅图5。如图5所示,由于每一数据包数据间的数据包间隙大小并不尽相同,因此媒体存取控制器10分割序列式命令数据38为第一数据360、第二数据362、第三数据364以及第四数据366等等,以便将序列式命令数据38于媒体存取控制器10在传输数据包数据的同时,一并将序列式命令数据38传输于实体层装置20,以控制实体层装置20存取实体层装置20的寄存器数据。
再者,媒体存取控制器10包含一传送/接收处理单元14、一传送/接收接口16;实体层装置20包含一传送/接收接口22、一传送/接收处理单元24以及一逻辑电路26。计算机主机端发出一命令至媒体存取控制器10,位于媒体存取控制器10的一寄存器12用于寄存相对应于该命令的命令数据,传送/接收处理单元14依据寄存器12的命令数据,而产生序列式命令数据38(当然,序列式命令数据38可整合多个命令数据)。传送/接收接口16利用所述数据包数据之间的数据包间隙(IPG)来输出序列式命令数据38;实体层装置20的传送/接收接口22接收所述数据包数据与序列式命令数据38并输出序列式命令数据38至传送/接收处理单元24。传送/接收处理单元24将所述数据包数据传送一网络媒介(如:UTP),以及依据序列式命令数据38而产生一存取命令。逻辑电路26接收存取命令而存取实体层装置20的寄存器28的数据。再者,逻辑电路26在读取实体层装置20的寄存器28后,再依相反路径将实体层装置20的寄存器28的数据传送至媒体存取控制器10。
此外,媒体存取控制器10与实体层装置20分别包含一编/译码单元18、29。编/译码单元18、29依据相关规范(例如:IEEE 802.3)而进行编码与译码又,传送/接收处理单元14加入一检查数据于序列式命令数据38,例如同位检查(Parity check)或是循环冗余检查(Cyclical Redundancy Check,CRC),此为本领域所熟知,故省略其描述。
再者,实体层装置20接收到序列式命令数据38后,便会在回传数据中包含的一确认信号给媒体存取控制器10,以告知媒体存取控制器10可以进行读取实体层装置20的寄存器数据。若媒体存取控制器10在传送序列式命令数据38后的一段时间内没接收到确认信号时,便重新传送序列式命令数据38给实体层装置20。此外,由于将数据包间隙的闲置***序列式命令数据38,故实体层装置20亦可传送序列式命令数据38于第一网络装置以存取第一网络装置的寄存器数据。
请参阅图6A,为本发明的一实施例的命令数据格式表,亦请一并参阅图8,其中,控制寄存器分别对应着相关命令,如:存取要求、存取状态、存取地址、写入、准备状态以及读取。当媒体存取控制器10检测到存取要求的寄存器为高电位(1)时,便会读取各寄存器数据而传送所述命令数据;存取状态的寄存器设定读取或是写入的动作,以控制实体层20读取或是写入寄存器;存取地址的寄存器分别记录欲传送实体层装置20的地址与实体层装置20中的寄存器的地址;写入的寄存器以及读取的寄存器依据存取状态的寄存器的设定而进行写入或是读取数据;准备状态的寄存器的设定可判断实体层装置20是否有回传确认信号。当设定为高电位(1)表示可进行读取或写入已完成。当媒体存取控制器10传送序列式命令数据一段时间后,准备信号仍为低电位(0)时,则媒体存取控制器10需重新传送序列式命令数据。
请参阅图6B为本发明的一实施例的传送或接收的数据格式表。如表所示,媒体存取控制器10在接收计算机主机端所传送的所述命令数据时,依据图6B的数据格式表进行编码而产生序列式命令数据,其分为传送类型、存取状态、存取地址、写入、读取以及检查等信号。当媒体存取控制器10检测到存取要求的寄存器的状态为高电位(1)时,便会读取各寄存器数据并设定传送类型的寄存器的状态为高电位(1),并配合存取状态的寄存器的状态来控制实体层装置20的逻辑电路以进行读取或是写入实体层装置20的寄存器数据;存取地址的寄存器用于记录欲传送实体层装置20的地址与实体层装置20的寄存器的地址;写入/读取的寄存器依据传送类型的电位状态(高电位(1)则表示写入数据;低电位(0)则表示读取数据)而使实体层装置20对于实体层装置20的寄存器予以进行读取或写入;检查信号的寄存器用于检查数据,以避免实体层装置20接收数据错误。上述的图6A与图6B的格式仅为本发明的一实施例,并不以此局限本发明的命令数据格式。
此外,请参阅图7,其为IEEE 802.3规范中以K28.5/D5.6或K28.5/D16.2为闲置(Idle)信号,此闲置信号为无意义的数据。因此可利用K28.5和D5.6/D16.2来传送序列式命令数据;一实施例,序列式命令数据总共有35位(bits),目前是分成六次传送,第一次是传送带内信号(inband signal,IBS)中的5位(bit)数据量及一3’b111,以区分D5.6/D16.2,接下来的五次,将所剩余的带内信号分成五次(即一次为6位的数据量)来传送,而且每一次皆附加上一2’b00,故全部传送完毕共需12次,传送方式如下:
1.K28.5
2.D{3’b111,IBS[34:30]}
3.K28.5
4.D{2’b00,I BS[29:24]}
5.K28.5
6.D{2’b00,IBS[23:18]}
7.K28.5
8.D{2’b00,IBS[17:12]}
9.K28.5
10.D{2’b00,IBS[11:6]}
11.K28.5
12.D{2’b00,IBS[5:0]}
一实施例,实体层装置20接收到K28.5,接下来的数据前3bit为3’b111,则代表收到序列式命令数据,而在接收数据满六次后,则完整的序列式数据将会传送至后端电路(即是逻辑电路)以存取寄存器的数据。实体层装置20不论是进行读取或写入寄存器,皆会回送一确认信号(Acknowledge,ACK)以告知整体数据传送完成;其确认信号的回送方法可利用传送序列式命令数据的方式来进行传送,但传送类型的寄存器状态需设为低电位(0)。媒体存取控制器10在收到确认信号后,将准备状态的寄存器状态设定为高电位(1),如此,方能确认已存取寄存器数据,以达确实执行存取寄存器的目的。上述传送方式是本发明的一实施例,但不局限于此方式。
请参阅图8,为本发明的另一实施例的方块图。如图所示,本发明的存取寄存器的数据的电路可应用于实体层存取实体层的寄存器数据,例如一网络***包括一第一交换装置40与一第二交换装置50,并通过一光纤将两者予以耦接。当网络线路出现问题时(例如是:第二交换装置50出现问题),可藉由图5的序列式命令数据的传输方式来让使用者通过位于机房的第一交换装置40得知以及读写第二交换装置50的媒体存取控制器54的寄存器,如此,不但可轻易得知第二交换装置50的状态,更可直接藉由读写第二交换装置50的寄存器,以排除第二交换装置50的问题。
综上所述,本发明的存取寄存器的数据的电路与方法,其藉由第一网络装置依据多个命令数据产生序列式命令数据,并在数据包间隙来输出序列式命令数据至第二网络装置,以存取第二网络装置的寄存器数据,如此,可不需通过控制数据时钟/控制数据输入输出接口,即可存取寄存器数据,而达成简化电路的目的。
惟以上所述者,仅为本发明的一实施例而已,并非用来限定本发明实施的范围,举凡依本发明申请专利范围所述的形状、构造、特征及精神所为的均等变化与修饰,均应包含在本发明的申请专利范围内。

Claims (26)

1.一种网络装置,包含:
一传送接收处理单元,接收至少一命令,依据该至少一命令以产生一序列式命令数据;以及
一传送接收接口,耦接该传送接收处理单元,接收该序列式命令数据以及多个数据包数据,并将该序列式命令数据以及该多个数据包数据进  行传送;
其中,该序列式命令数据安插于所述数据包数据间的间隙。
2.如权利要求1所述的网络装置,其中,该传送接收处理单元对该序列式命令数据予以进行分割以使得该序列式命令数据可安***所述数据包数据间的间隙。
3.如权利要求1所述的网络装置,其中,该传送接收接口为一串行/解串行接口或是一媒体独立接口。
4.如权利要求1所述的网络装置,其中,该序列式命令数据被传送后,且该传送接收处理单元在一预定时间内未收到一确认信号,则会重新传送该序列式命令数据。
5.如权利要求1所述的网络装置,其符合一以太网络规范。
6.如权利要求1所述的网络装置,其中,该网络装置为一媒体存取控制器或是一实体层装置。
7.如权利要求1所述的网络装置,其中,该至少一命令源自于一主机。
8.一种网络装置,包含:
一传送接收接口,接收多个数据包数据以及一序列式命令数据,其中,该序列式命令数据位于所述数据包数据间的间隙;
一传送接收处理单元,耦接该传送接收接口,依据该序列式命令数据以产生至少一命令;以及
一逻辑电路,接收该至少一命令,并依据该至少一命令进行相对应的运作。
9.如权利要求8所述的网络装置,其中,该序列式命令数据分布于所述数据包数据间的间隙,该传送接收处理单元对该序列式命令数据予以进行整合还原。
10.如权利要求8所述的网络装置,其中,该传送接收接口为一串行/解串行接口或是一媒体独立接口。
11.如权利要求8所述的网络装置,其中,该传送接收处理单元在接收该序列式命令数据后,会产生一确认信号,并藉由该传送接收接口传送出该确认信号。
12.如权利要求8所述的网络装置,器符合以太网络规范。
13.如权利要求8所述的网络装置,其中,该网络装置为一媒体存取控制器或是一实体层装置。
14.如权利要求8所述的网络装置,其中,依据该至少一命令进行相对应的运作包含对该网络装置的寄存器进行读取或写入的动作。
15.一种应用于一网络装置的传送方法,包含:
依据至少一命令而产生一序列式命令数据;
安插该序列式命令数据以符合多个数据包数据间的间隙;以及
传送该序列式命令数据与该多个数据包数据;
其中,该序列式命令数据分布于该多个数据包数据的间隙。
16.如权利要求15所述的方法,还包含:
对该序列式命令数据予以进行分割,以使得该序列式命令数据可安***所述数据包数据间的间隙。
17.如权利要求15所述的方法,还包含:
在一预定时间内未收到一确认信号时,则对该序列式命令数据予以进行重新传送。
18.如权利要求15所述的方法,其中,该至少一命令可源自于一主机。
19.如权利要求15所述的方法,其中,所述数据包数据的传输协议符合一以太网络协议。
20.如权利要求15所述的方法,其中,该网络装置为一媒体存取控制器或是一实体层装置。
21.一种应用于一网络装置的接收方法,包含:
接收多个数据包数据与一序列式命令数据,其中,该序列式命令数据被分布于所述数据包数据间的间隙;
依据该序列式命令数据而产生至少一命令;以及
依据该至少一命令来进行至少一相对应的运作。
22.如权利要求21所述的方法,其中,该至少一相对应的运作包含对该网络装置的至少一寄存器进行读取或是写入的动作。
23.如权利要求21所述的方法,还包含:
对分布于所述数据包数据间的间隙的该序列式命令数据予以进行整合还原。
24.如权利要求21所述的方法,还包含:
当接收到该序列式命令数据后,会通过一传送接收接口传送一确认信号。
25.如权利要求21所述的方法,其中,所述数据包数据的传输协议符合一以太网络协议。
26.如权利要求21所述的方法,其中,该网络装置是一媒体存取控制器或是一实体层装置。
CN2007101028790A 2007-05-11 2007-05-11 网络装置及其传输方法 Active CN101304296B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2007101028790A CN101304296B (zh) 2007-05-11 2007-05-11 网络装置及其传输方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2007101028790A CN101304296B (zh) 2007-05-11 2007-05-11 网络装置及其传输方法

Publications (2)

Publication Number Publication Date
CN101304296A true CN101304296A (zh) 2008-11-12
CN101304296B CN101304296B (zh) 2012-05-23

Family

ID=40114026

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007101028790A Active CN101304296B (zh) 2007-05-11 2007-05-11 网络装置及其传输方法

Country Status (1)

Country Link
CN (1) CN101304296B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101635631B (zh) * 2008-01-18 2012-01-04 瑞昱半导体股份有限公司 节能网络装置及其相关方法
CN104683266A (zh) * 2013-11-29 2015-06-03 Ls产电株式会社 用于串行通信的双向包传输故障转移交换机
CN104871510A (zh) * 2012-12-20 2015-08-26 高通股份有限公司 用于将mdio编码进sgmii传输中的装置和方法
CN112994722A (zh) * 2019-12-16 2021-06-18 瑞昱半导体股份有限公司 通讯***、通讯方法以及媒体存取控制电路
US11290579B2 (en) 2019-12-09 2022-03-29 Realtek Semiconductor Corporation Communication system, communication method, and mac circuit

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4241272B2 (ja) * 2003-08-29 2009-03-18 沖電気工業株式会社 送信タイミング制御システム及びノード装置
CN1302630C (zh) * 2003-11-15 2007-02-28 华为技术有限公司 一种在同步光网络中实现不同速率pdh业务互通的方法及装置
US20070002871A1 (en) * 2005-06-30 2007-01-04 Nokia Corporation Padding time-slice frames with useful data
KR101221706B1 (ko) * 2006-01-25 2013-01-11 삼성전자주식회사 고속 패킷 데이터 시스템의 순방향 링크에서 다중 입력 다중 출력 기술을 지원하는 송수신 장치 및 방법

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101635631B (zh) * 2008-01-18 2012-01-04 瑞昱半导体股份有限公司 节能网络装置及其相关方法
CN104871510A (zh) * 2012-12-20 2015-08-26 高通股份有限公司 用于将mdio编码进sgmii传输中的装置和方法
US9807036B2 (en) 2012-12-20 2017-10-31 Qualcomm Incorporated Apparatus and method for encoding MDIO into SGMII transmissions
CN104683266A (zh) * 2013-11-29 2015-06-03 Ls产电株式会社 用于串行通信的双向包传输故障转移交换机
CN104683266B (zh) * 2013-11-29 2018-01-16 Ls产电株式会社 用于串行通信的双向包传输故障转移交换机
US11290579B2 (en) 2019-12-09 2022-03-29 Realtek Semiconductor Corporation Communication system, communication method, and mac circuit
CN112994722A (zh) * 2019-12-16 2021-06-18 瑞昱半导体股份有限公司 通讯***、通讯方法以及媒体存取控制电路

Also Published As

Publication number Publication date
CN101304296B (zh) 2012-05-23

Similar Documents

Publication Publication Date Title
CN101175077B (zh) 光纤通道知识产权核
US5784573A (en) Multi-protocol local area network controller
US6910145B2 (en) Data transmission across asynchronous clock domains
US9973424B1 (en) Storage system with flow based services for flash storage
US11907140B2 (en) Serial interface for semiconductor package
CN101661454B (zh) 一种可动态重构的高速串行总线***及控制方法
CN108259127B (zh) Pcie双冗余万兆网ip核
CN102185833B (zh) 一种基于fpga的fc i/o并行处理方法
CN103905281A (zh) 可互换实现网络控制器与网络终端功能的fc-ae-1553总线节点卡
CN101304296B (zh) 网络装置及其传输方法
CN106598889A (zh) 一种基于fpga夹层板的sata主控器
CN112395230A (zh) 一种基于可编程逻辑器件的uart接口扩展电路
CN106303759A (zh) 一种基于fpga的高速串行收发接口及其工作方法
CN105262789A (zh) 基于fpga的mac层到mac层通信***及控制方法
CN103942014A (zh) Fc-ae-1553协议接口卡存储器映射装置及存储器映射方法
EP1988470B1 (en) Network device and transmission method thereof
CN103235767B (zh) 一种主从mii管理接口串行通信方法
JP5151176B2 (ja) データ通信装置、画像処理システムおよびデータ通信方法
CN101106504A (zh) 基于can总线的智能自主机器人分布式通信***
CN106502953B (zh) 提高1553总线传输带宽的方法
CN101072064B (zh) 以太网中继装置及方法
CN102523145A (zh) 一种本地总线桥接和数据传输的方法
CN103885910B (zh) 多设备在主模式下进行iic通信的方法
CN102158400B (zh) 天基路由交换***的通信接口及天基路由交换***
JP2011114625A (ja) 通信システムおよび通信装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant