CN101290610A - 嵌入式异构多核体系片上通信互连组织层次的实现方法 - Google Patents
嵌入式异构多核体系片上通信互连组织层次的实现方法 Download PDFInfo
- Publication number
- CN101290610A CN101290610A CNA2008100621641A CN200810062164A CN101290610A CN 101290610 A CN101290610 A CN 101290610A CN A2008100621641 A CNA2008100621641 A CN A2008100621641A CN 200810062164 A CN200810062164 A CN 200810062164A CN 101290610 A CN101290610 A CN 101290610A
- Authority
- CN
- China
- Prior art keywords
- control
- bus
- process nuclear
- communication
- computation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 105
- 230000006854 communication Effects 0.000 title claims abstract description 81
- 238000004891 communication Methods 0.000 title claims abstract description 78
- 230000008520 organization Effects 0.000 title abstract 2
- 238000006317 isomerization reaction Methods 0.000 claims description 13
- 230000006870 function Effects 0.000 claims description 6
- 230000008689 nuclear function Effects 0.000 claims description 2
- 238000013461 design Methods 0.000 abstract description 20
- 238000012545 processing Methods 0.000 abstract description 14
- 230000005540 biological transmission Effects 0.000 abstract description 5
- 210000004940 nucleus Anatomy 0.000 abstract 7
- 238000011160 research Methods 0.000 description 5
- 238000011161 development Methods 0.000 description 3
- 230000018109 developmental process Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000010276 construction Methods 0.000 description 2
- 230000035484 reaction time Effects 0.000 description 2
- 241000243251 Hydra Species 0.000 description 1
- 241001347978 Major minor Species 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005265 energy consumption Methods 0.000 description 1
- 230000005484 gravity Effects 0.000 description 1
- QRXWMOHMRWLFEY-UHFFFAOYSA-N isoniazide Chemical compound NNC(=O)C1=CC=NC=C1 QRXWMOHMRWLFEY-UHFFFAOYSA-N 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 230000033772 system development Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Landscapes
- Memory System Of A Hierarchy Structure (AREA)
Abstract
本发明公开了一种嵌入式异构多核体系片上通信互连组织层次的实现方法。本发明的方法结合嵌入式异构多核体系结构的特点,设计了两条核间总线,分别为负责连接计算密集型核的计算总线与负责控制密集型核的控制总线。同时,内存控制器被看作处理核连接在计算总线上,从而统一了片内的处理核间、处理核与内存间的控制通信与数据存取通信。本发明实现了主辅核间以总线形式进行的通信,有效提高了核间协作以及数据传输性能;面向嵌入式多核领域的较常见的多媒体处理、数据比对、信号编解码、模式匹配等计算密集型处理,具有很强的实用性。
Description
技术领域
本发明涉及嵌入式异构多核技术领域,特别是涉及一种嵌入式异构多核体系片上通信互连组织层次的实现方法。
背景技术
随着集成电路工艺发展到深亚微米的阶段,当代处理器体系结构的研究正在朝着多核的方向发展。无论对于提高处理器性能,还是考虑单位计算性能的能耗因素,多核体系结构都是目前的热点研究方向。
在产业界,Intel、IBM、AMD、SUN等国际顶级芯片公司都已经在市场上发布了多核处理器。这里面既有同构多核处理器,也有异构多核处理器。
目前多核处理器的发展还处于起步阶段,有很多问题还亟待解决。其中,一个主要的方面就是设计高效的片上通信架构。这里的通信不仅包括多个片上处理核之间的通信,也包括处理核对于内存数据的存取。
当前,单核处理器的处理能力已经达到了非常高的水平。为了充分发挥单个芯片上多个处理核的性能,片上的通信架构必须在反应时间、带宽等方面都能有非常好的表现而传统的片外总线和其他通信方式并不能直接适应片上通信的需求,因此多核处理器的设计者必须针对片上多核的特点重新设计合适的片上通信架构。
进一步,当面对嵌入式异构多核这一类多核体系时,片上通信架构的设计又需要新的考虑。异构多核处理器的特点是面向应用,结构多变,经常是一个处理芯片上集成有几类不同的处理核。这要求片上通信的设计需充分考虑片上各个不同种类处理核的通信需求与特点,并结合相应应用的特点、内存架构的设置等。面向嵌入式领域,对于处理器的设计、实现、使用的代价都有更加严格的要求,而且嵌入式异构多核处理器大多应用在多媒体处理、信号编解码、数据比对等领域中,要求片上通信能够在有限的代价下提供更好的片内数据传输性能。
这一方面表明了片上通信在嵌入式异构多核处理器设计中的重要性,也展示了设计一个能充分发挥出处理器中各个处理核心性能的片上通信架构的艰难。总的来说,嵌入式异构多核体系的片上通信研究才刚刚起步,面向嵌入式***、面向应用的定制也才刚刚出现,很多问题还有待解决。
当前,多核架构已经成为处理器体系发展的主要方向,并发展出了同构多核与异构多核两个主要分支。同构多核体系的如IBM的Power4、Power5,Intel的Core微架构,Sun的UltraSPARC等,而异构多核的典型有IBM的CELL,TI的OMAP。这些多核体系的设计架构代表了当前多核处理器领域的主要方向。
然而,目前多核处理器的发展还处于起步阶段,许多方面的研究还需要进一步的开展。多核的片上通信就是其中的一个主要研究难点。当前,单核处理器的处理能力已经达到了非常高的水平。为了充分发挥单个芯片上多个处理核的性能,片上的通信架构必须在反应时间、带宽等方面都能有非常好的表现。因而片上通信的设计是否优良直接关系到芯片内各个处理核的性能发挥。
目前,主流的片上高效通信机制有两种,一是基于总线共享存储媒介(主要是Cache)的结构,一种是基于片上的互连结构。
总线共享Cache的结构是指芯片上的各个处理器核通过片上的互连总线共享一个二级或三级Cache,进而达到对数据的共享和相互间通信。核间要传递的数据一般都通过共享的Cache做一个中转。典型的总线共享Cache架构如斯坦福大学的Hydra多核处理器。
正如上文所述,目前多核处理器正在成为处理器发展的焦点,而片上通信则是这个焦点的重心。嵌入式异构多核体系中片上通信架构设计的研究难点主要体现在嵌入式异构多核体系片上通信设计与实现。
目前,片上通信设计中出现了种类繁多的组织层次。比如在基于共享Cache的多核体系中,有用交叉总线来连接各个处理核的本地Cache和共享Cache的,也有用片上网络(Network on chip)[9]来连接的;而在基于共享总线的多核体系中,总线架构又可以分为普通单总线、多层次总线、环形总线以及交叉总线和片上网络等等。这些一方面丰富了片上通信的设计选择,同时也增加了片上通信设计的自由度和复杂度。
同时,现有的组织层次都没有较好的考虑片上各个处理核的不同特性及需求。对于集成到单一芯片上的多个处理核,如果是同构配置,则只需考虑一类处理核的特性;而如果是异构配置,则需综合考虑多种需求特征。这就要求设计者充分了解其所用片上处理核的各项技术特征,并为这些参数寻求合适的片上通信设计方案。特别是对于嵌入式异构多核处理器,片上通信互连层次的设计者还应考虑不同的处理核对于内存访问的不同需求,并为计算密集型处理提供高效的数据传输性能。
发明内容
本发明的目的在于提供一种嵌入式异构多核体系片上通信互连组织层次的实现方法。
本发明解决其技术问题采用的技术方案如下:
1)对处理器核分类:
根据嵌入式异构多核体系中处理器核功能特性的不同,将片上处理核分成控制密集型处理核和计算密集型处理核两类,控制密集型处理核主要功能为***控制,计算密集型处理核功能主要是对大规模数据的计算处理;
2)构建统一通信模型:
构建统一通信模型做为,统一通信模型是基于片上总线的架构,主要由两条片上总线,一个总线互连桥和一个共享Cache构成;
其中,一条总线被命名为控制总线,其主要为控制密集型处理核而设;另一条总线被称为计算总线,是计算密集型处理核的连接平台;总线间的桥构成了两条总线之间的连接通路。在控制总线上还连接有一个共享Cache,它主要是作为连接在控制总线上的控制密集型处理核的存储层次之一;
3)构建通信通道:
对于多核片上通信的不同需求,构建五种不同的通信通道,包括:控制-控制通道、控制-内存通道、计算-计算通道、计算-内存通道,控制-计算通道;在这五条通道中,控制-控制通道、计算-计算通道和控制-计算通道属于处理核之间的通信路径,而控制-内存通道和计算-内存通道是处理核与内存之间的数据交换路径;通过这五条通道,能够为异构多核处理器上的各个处理核提供完善且高性能的片上通信互连结构。
本发明与背景技术相比,具有的有益的效果是:
本发明是一种嵌入式异构多核体系片上通信互连组织层次的实现方法s,其主要功能是结合嵌入式异构多核体系结构的特点,设计了两条核间总线,分别为负责连接计算密集型核的计算总线与负责控制密集型核的控制总线。同时,内存控制器被看作处理核连接在计算总线上,从而统一了片内的处理核间、处理核与内存间的控制通信与数据存取通信。
(1)高效性。实现了主辅核间以总线形式进行的通信,有效提高了核间协作以及数据传输性能。
(2)实用性。面向嵌入式多核领域的较常见的多媒体处理、数据比对、信号编解码、模式匹配等计算密集型处理,具有很强的实用性。
附图说明
图1是本发明的实施过程示意图。
图2是本发明统一通信模型的组织架构图。
图3是本发明控制-控制通道结构图。
图4是本发明控制-内存通道结构图。
图5是本发明计算-计算通道结构图。
图6是本发明计算-内存通道结构图。
图7是本发明控制-计算通道结构图。
具体实施方式
本发明是一种嵌入式异构多核体系片上通信互连组织层次的实现方法,下面结合图1说明其具体实施过程。
1)对处理器核分类:
根据嵌入式异构多核体系中处理器核功能特性的不同,将片上处理核分成控制密集型处理核和计算密集型处理核两类。
控制密集型处理核意味着其主要功能为***控制。这类处理核的指令集(Instruction Set Architecture,ISA)都不是面向计算为主的。操作***、服务器应用、I/O密集的应用等都是这类处理核比较适合的领域。因而控制密集的特点是数据计算仅是其应用中的一小部分,而大多数都是I/O控制类的操作。同时,控制密集型处理核的计算一般需要的数据量都较少,其计算任务本身也较小。
而对于数据传输通路,最适合控制密集型处理核的存储层次是高速缓存(Cache)。这主要是由于Cache能提供高效的小规模、高频率的数据存取。由上文提到的控制密集型处理核的特性可知,其存取数据的频率较高,但大多数数据都具有较高的重用性。Cache正好能对这些需求提供很好的支持,其内部存储的数据较少,但具有很高的重用性。
计算密集型处理核也就意味着其功能主要是对大规模数据的计算处理。它们的指令集一般都针对数据处理而进行专门的设计,添加了诸如多参数、SIMD、矩阵处理等指令功能。这类处理核的典型应用领域如多媒体数据处理、数据库数据处理、科学计算等。因而,可知计算密集的特点就是任务的巨大部分都是数据计算。同时任务的数据需求量较大,且一般数据的重用性都较低。
在存储层次上,计算密集型处理核与控制密集型处理核也不相同,一般最适合计算密集型处理核的是本地存储(Local Memory)。这主要是因为本地存储支持快速的数据存取操作,并能够提供大量连续的数据。通过上文描述的特性可知,计算密集型处理核由于绝大部分时间都在进行数据处理运算,因而其需要快速的存取数据。并且由于其数据需求量大、重用性低,计算密集型处理核需要存储层次能够提供连续大量的数据。面对这些需求,Cache已经不能够胜任,因为其内部存储的数据量较小,且一般都不连续,再加上内部控制逻辑的复杂造成了数据存取较慢。而本地存储内部控制逻辑简单,存取操作快,且能够与***内存进行快速的大规模数据交换,以提供大量连续的数据,因而能够很好的满足计算密集型处理核对存储层次的需求。
2)构建统一通信模型:
统一通信模型主要是基于片上总线的架构。如图2所示,它主要由两条片上总线,一个总线互连桥和一个共享Cache(Shared-Cache)构成。
其中,一条总线被命名为控制总线(Control-Bus),其主要为控制密集型处理核而设。另一条总线被称为计算总线(Computation-Bus),是计算密集型处理核的连接平台。总线间的桥(Bridge)构成了两条总线之间的连接通路。在控制总线上还连接有一个共享Cache(Shared-Cache)。它主要是作为连接在控制总线上的控制密集型处理核的存储层次之一。
由于现在的异构多核处理器一般都将内存控制器连接在核间总线上以提高数据存取速度,而在统一通信模型中,***中有两条核间总线,内存控制器应该被连接在计算总线上。这主要是计算总线上的处理核对于内存数据的存取需求较控制总线上的大。
统一通信模型主要是对控制密集型处理核进行了基于总线的共享Cache设计,而对计算密集型处理核则进行了共享总线的设计。同时,通过总线桥(Bridge)连接两条总线以完成两类核之间的通信通路。
3)构建通信通道:
对于多核片上通信的不同需求,构建五种不同的通信通道,包括:控制-控制通道(通道1)、控制-内存通道(通道2)、计算-计算通道(通道3)、计算-内存通道(通道4),控制-计算通道(通道5)。
1、控制-控制通道:
控制-控制通道也就是两个控制密集型处理核之间的通信路径,其结构如图3中的通道1(Path1)所示。控制核1(CtrlPU1)和控制核2(CtrlPU2)是两个控制密集型处理核,且每一个都拥有一个本地Cache作为其本地存储层次。
CtrlPU1和CtrlPU2之间的通信需求主要是两者之间共享的数据以及同步的信号等。例如:CtrlPU1和CtrlPU2共享一个同步数据。本发明采用的一种基于共享Cache的改进的写无效一致性协议下,若CtrlPU2更改了该同步数据,则其向Control-Bus发送一个写无效请求;Control-Bus控制器仲裁该请求后将该请求转向CtrlPU1和Shared-Cache致使两者里的该同步数据无效。这样,当CtrlPU1需要该同步数据时,其本地Cache发出的该同步数据失效的信号会引导Control-Bus从CtrlPU2处获得新的同步数据并返回给CtrlPU1,从而形成一条从CtrlPU2到CtrlPU1的通道(实际上,该数据也会同时到达Shared-Cache并引起其数据的更新)。当然,不同的一致性协议下通信的细节会有所不同。不过总体的通信通路是不变的,就是最终在Control-Bus上形成控制密集型处理核之间的通信通道。
总的来说,这条通信路径比较短且比较简单。它仅影响需要通信的处理核、Control-Bus及其上的Shared-Cache。***中的Computation-Bus及其上的计算密集型处理核都不受任何影响而可以正常工作。如果在这同时还有针对通道3或通道4的请求,由于其与通道1无直接关联,则通信层还可继续满足其通信的要求,即同时建立一条通道1和一条通道3或者通道4。这极大的提高了***的整体通信带宽。
2、控制-内存通道:
控制-内存通道主要是完成控制密集型处理核与***内存之间的数据“通信”的路径。图4中的通道2(Path2)就是控制-内存通道。本文将该通道分为高层和低层两个部分。通道2的高层主要是连接了控制核1(CtrlPU1)、控制总线(Control-Bus)和共享Cache(Shared-Cache),而其底层则连接了Shared-Cache、Control-Bus、总线桥(Bridge)、计算总线(Computation-Bus)和内存控制器(图中直接用内存表示)。同上文所述,CtrlPU1是一个控制密集型处理核。
当一个内存数据存取请求从CtrlPU1发出后,Control-Bus控制器仲裁该请求并将其发送给Shared-Cache,从而形成通道2的高层部分。Shared-Cache在其内部查找该操作数据的地址,若Cache命中则执行操作并将信息通过Control-Bus反馈给CtrlPU1;否则,Shared-Cache发出一个Cache失效信号并请求访问内存控制器以获得该数据。若是后一种情况,它首先向Control-Bus发出一个内存访问请求;由于内存控制器在Computation-Bus上,Control-Bus处理该请求后将其通过Bridge转给了Computation-Bus;Computation-Bus控制器仲裁该请求并将其发给了内存控制器,从而形成了通道2的底层部分。最后,数据从内存控制器经过通道2的底层部分到达Shared-Cache,再从Shared-Cache经由通道2的高层部分到达CtrlPU1。
可以看出,通道2相对通道1要复杂的多,其通信路径也较长。但是,由于本发明对该通道进行了划分,从而可以大大减少通信层的负担。这主要是由于控制密集型处理核所需的数据访问操作一般都有较好的局部性,因而在本地Cache以及Shared-Cache中的数据都有较高的重用性。基于这个原因,CtrlPU1的内存数据访问操作大部分时间只会需要通道2的高层部分,而其底层部分则仅在Shared-Cache失效这一极小部分时期才需要。这一划分的设计使得大多数情况下Computation-Bus以及其上的计算密集型处理核的通信都不受影响,可以大大减少控制密集型处理核与计算密集型争抢内存控制器的几率,从而能够为计算密集型处理核提供更好的内存数据存取环境。
3、计算-计算通道:
正如控制-控制通道是专为控制密集型处理核之间通信的路径,计算-计算通道也就是专为计算密集型处理核之间通信的路径。如图5所示,两个计算密集型处理核CptPU1和CptPU2之间通过Computation-Bus进行核间数据通信。
计算密集型处理核之间的通信过程如下:CptPU1需要CptPU2中的一段数据,则其首先将数据访问请求发送给Computation-Bus;Computation-Bus控制器仲裁该请求后将其传递给CptPU2,形成通道3;CptPU2接受该请求,进行相应的操作之后将反馈发送到Computation-Bus上,再由其传回给CptPU1。
与通道1类似,通道3也是一条短且简单的路径。在这条通道被请求而形成时,Computation-Bus被占用,而Control-Bus则可以继续正常的工作。从而,***可以同时再接受对于通道1的通信请求。
4、计算-内存通道:
另一条只影响Computation-Bus的通道就是计算-内存通道,也就是计算密集型处理核对内存控制器的访问通信。如图6所示,计算-内存通道(通道4,Path4)主要包括计算密集型处理核(CptPU1)、Computation-Bus和内存控制器(图中直接用内存表示)。
这条通信通道的通信过程如下:CptPU1向Computation-Bus发送一个内存访问请求;Computation-Bus控制器仲裁该请求之后将其转发给Memory,形成通道4;Memory接受该请求并执行相应操作,并将反馈信息发送回Computation-Bus;最终,Computation-Bus将反馈信息传回CptPU1。
通道4结构简单,路径也很短,却十分的重要。计算密集型处理核由于其本身特性需要大量的数据,而且数据重用性很低。这就要求其与***内存之间的通信通道能提供便捷快速的数据存取性能。而在统一通信模型设计中,针对这一点做了特别的考虑:其一,通过将内存控制器与计算密集型处理核一同连接在Computation-Bus上以缩短计算密集型处理核的内存访问路径;其二,采取双总线的设计并在Control-Bus上加上Shared-Cache以尽量减少控制密集型处理核的内存访问影响计算密集型处理核的内存访问,将内存控制器尽可能的供给数据需求量大的计算密集型处理核使用。
5、控制-计算通道:
控制-计算通道(通道5,Path5)完成的是控制密集型处理核与计算密集型处理核之间的通信。
如图7所示,控制密集型处理核CtrlPU1与计算密集型处理核CptPU1通过Control-Bus、Bridge和Computation-Bus进行相互通信。
控制-计算通道的典型通信过程如下:CtrlPU1需要向CptPU1发送一个数据信息,其首先向Control-Bus发出请求;Control-Bus控制器仲裁后将该请求通过Bridge转到Computation-Bus;Computation-Bus控制器仲裁该请求并将其传递给CptPU1,通道5形成;CptPU1接受该操作请求,执行相应操作后反馈操作信息。
这条路径要经由两条总线以及中间的Bridge,相对较长且复杂。当这条通路的通信形成之后,***中所有片上通信资源都被占用,其他通信路径全都无法与通道5同时存在。
在这五条通道中,通道1、通道3和通道5属于处理核之间的通信路径,而通道2和通道4是处理核与内存之间的数据交换路径。通过这五条通道,“统一通信”层能够为异构多核处理器上的各个处理核提供完善且高性能的片上通信互连结构。
Claims (1)
1.一种嵌入式异构多核体系片上通信互连组织层次的实现方法,其特征在于:
1)对处理器核分类:
根据嵌入式异构多核体系中处理器核功能特性的不同,将片上处理核分成控制密集型处理核和计算密集型处理核两类,控制密集型处理核主要功能为***控制,计算密集型处理核功能主要是对大规模数据的计算处理;
2)构建统一通信模型:
构建统一通信模型做为,统一通信模型是基于片上总线的架构,主要由两条片上总线,一个总线互连桥和一个共享Cache构成;
其中,一条总线被命名为控制总线,其主要为控制密集型处理核而设;另一条总线被称为计算总线,是计算密集型处理核的连接平台;总线间的桥构成了两条总线之间的连接通路。在控制总线上还连接有一个共享Cache,它主要是作为连接在控制总线上的控制密集型处理核的存储层次之一;
3)构建通信通道:
对于多核片上通信的不同需求,构建五种不同的通信通道,包括:控制-控制通道、控制-内存通道、计算-计算通道、计算-内存通道,控制-计算通道;在这五条通道中,控制-控制通道、计算-计算通道和控制-计算通道属于处理核之间的通信路径,而控制-内存通道和计算-内存通道是处理核与内存之间的数据交换路径;通过这五条通道,能够为异构多核处理器上的各个处理核提供完善且高性能的片上通信互连结构。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2008100621641A CN100550003C (zh) | 2008-06-03 | 2008-06-03 | 嵌入式异构多核体系片上通信互连组织层次的实现方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2008100621641A CN100550003C (zh) | 2008-06-03 | 2008-06-03 | 嵌入式异构多核体系片上通信互连组织层次的实现方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101290610A true CN101290610A (zh) | 2008-10-22 |
CN100550003C CN100550003C (zh) | 2009-10-14 |
Family
ID=40034870
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2008100621641A Expired - Fee Related CN100550003C (zh) | 2008-06-03 | 2008-06-03 | 嵌入式异构多核体系片上通信互连组织层次的实现方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN100550003C (zh) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101488923B (zh) * | 2009-01-08 | 2011-07-20 | 浙江大学 | 一种片上网络数据包编码优化的实现方法 |
CN102375886A (zh) * | 2011-10-21 | 2012-03-14 | 北京锐安科技有限公司 | 一种多通道高速数据比对方法 |
CN102782667A (zh) * | 2010-03-09 | 2012-11-14 | 高通股份有限公司 | 经由至少两个不同连接耦合到主装置的互连件 |
WO2014206229A1 (zh) * | 2013-06-28 | 2014-12-31 | 华为技术有限公司 | 一种加速器以及数据处理方法 |
CN104809002A (zh) * | 2015-05-26 | 2015-07-29 | 中国科学院自动化研究所 | 异构多核处理器多层应用程序的执行方法及处理器 |
WO2017177790A1 (zh) * | 2016-04-12 | 2017-10-19 | 华为技术有限公司 | 一种用于访问内存的方法和装置 |
CN111427836A (zh) * | 2020-06-11 | 2020-07-17 | 杭州万高科技股份有限公司 | 一种总线资源配置调整的异构多核处理器 |
CN111427837A (zh) * | 2020-06-11 | 2020-07-17 | 杭州万高科技股份有限公司 | 一种总线设备连接调整的异构多核处理器 |
-
2008
- 2008-06-03 CN CNB2008100621641A patent/CN100550003C/zh not_active Expired - Fee Related
Cited By (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101488923B (zh) * | 2009-01-08 | 2011-07-20 | 浙江大学 | 一种片上网络数据包编码优化的实现方法 |
CN102782667A (zh) * | 2010-03-09 | 2012-11-14 | 高通股份有限公司 | 经由至少两个不同连接耦合到主装置的互连件 |
CN102375886A (zh) * | 2011-10-21 | 2012-03-14 | 北京锐安科技有限公司 | 一种多通道高速数据比对方法 |
CN104252416B (zh) * | 2013-06-28 | 2017-09-05 | 华为技术有限公司 | 一种加速器以及数据处理方法 |
CN104252416A (zh) * | 2013-06-28 | 2014-12-31 | 华为技术有限公司 | 一种加速器以及数据处理方法 |
WO2014206229A1 (zh) * | 2013-06-28 | 2014-12-31 | 华为技术有限公司 | 一种加速器以及数据处理方法 |
CN104809002A (zh) * | 2015-05-26 | 2015-07-29 | 中国科学院自动化研究所 | 异构多核处理器多层应用程序的执行方法及处理器 |
CN104809002B (zh) * | 2015-05-26 | 2018-05-11 | 北京思朗科技有限责任公司 | 异构多核处理器多层应用程序的执行方法及处理器 |
WO2017177790A1 (zh) * | 2016-04-12 | 2017-10-19 | 华为技术有限公司 | 一种用于访问内存的方法和装置 |
CN107291629A (zh) * | 2016-04-12 | 2017-10-24 | 华为技术有限公司 | 一种用于访问内存的方法和装置 |
CN107291629B (zh) * | 2016-04-12 | 2020-12-25 | 华为技术有限公司 | 一种用于访问内存的方法和装置 |
CN111427836A (zh) * | 2020-06-11 | 2020-07-17 | 杭州万高科技股份有限公司 | 一种总线资源配置调整的异构多核处理器 |
CN111427837A (zh) * | 2020-06-11 | 2020-07-17 | 杭州万高科技股份有限公司 | 一种总线设备连接调整的异构多核处理器 |
CN111427836B (zh) * | 2020-06-11 | 2020-11-13 | 杭州万高科技股份有限公司 | 一种总线资源配置调整的异构多核处理器 |
Also Published As
Publication number | Publication date |
---|---|
CN100550003C (zh) | 2009-10-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100550003C (zh) | 嵌入式异构多核体系片上通信互连组织层次的实现方法 | |
CN103744644B (zh) | 采用四核结构搭建的四核处理器***及数据交换方法 | |
CN100437522C (zh) | 一种远程内存服务器及其实现方法 | |
CN101739241A (zh) | 一种片上多核dsp簇和应用扩展方法 | |
CN110347635A (zh) | 一种基于多层总线的异构多核微处理器 | |
CN109656861A (zh) | 一种基于srio总线的多核并行信号处理***及方法 | |
CN103188157B (zh) | 一种路由器设备 | |
CN107111576A (zh) | 发布的中断架构 | |
CN104657308A (zh) | 一种用fpga实现的服务器硬件加速的方法 | |
CN111488308B (zh) | 一种支持不同架构多处理器扩展的***和方法 | |
CN103106173A (zh) | 多核处理器核间互联的方法 | |
CN109302357A (zh) | 一种面向深度学习可重构处理器的片上互联结构 | |
CN102306139A (zh) | 用于ofdm无线通信***的异构多核数字信号处理器 | |
CN102263698A (zh) | 虚拟通道的建立方法、数据传输的方法及线卡 | |
CN101441616B (zh) | 基于寄存器文件的快速数据交换结构及其管理方法 | |
CN101546302A (zh) | 一种多核处理器的互连结构及基于该结构的层次化互连设计方法 | |
CN105045566B (zh) | 一种嵌入式并行计算***及采用其的并行计算方法 | |
CN104125293A (zh) | 一种云服务器及其使用方法 | |
CN100377137C (zh) | 一种C*Core微处理器应用AMBA总线的设计方法 | |
CN100562864C (zh) | 一种嵌入式异构多核体系片上通信的实现方法 | |
CN110096475A (zh) | 一种基于混合互连架构的众核处理器 | |
CN105045761B (zh) | 一种数据中心的高速并行处理架构 | |
CN101247663B (zh) | 大容量路由***及其转发表生成方法 | |
CN108897714B (zh) | 一种区域自治的多核或众核处理器芯片 | |
CN114116167B (zh) | 一种面向高性能计算的区域自治异构众核处理器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20091014 Termination date: 20120603 |