CN101281330A - 液晶显示器及其显示面板 - Google Patents
液晶显示器及其显示面板 Download PDFInfo
- Publication number
- CN101281330A CN101281330A CNA2007100968031A CN200710096803A CN101281330A CN 101281330 A CN101281330 A CN 101281330A CN A2007100968031 A CNA2007100968031 A CN A2007100968031A CN 200710096803 A CN200710096803 A CN 200710096803A CN 101281330 A CN101281330 A CN 101281330A
- Authority
- CN
- China
- Prior art keywords
- switch
- display panel
- lcd
- those
- electrically connected
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Abstract
本发明公开了一种液晶显示器及其显示面板。此显示面板包括多个像素列单元与多个电平切换单元。每一像素列单元串接在一扫描线与一电平切换线之间。每一切换单元的第一端用以接收显示面板的共同电压,每一切换单元的第二端则电性连接至其所对应的电平切换线。藉此,本发明不仅降低了显示面板的闪烁杂讯,还提升了液晶显示器所呈现的画面品质。
Description
技术领域
本发明是有关于一种液晶显示器及其显示面板,且特别是有关于一种利用像素列单元选择性接收共同电压的液晶显示器及其显示面板。
背景技术
液晶显示器(Liquid Crystal Display,LCD)近来已被广泛地使用,并取代阴极射线管显示器(Cathode Ray Tube,CRT)成为下一代显示器的主流之一。随着半导体技术的改良,大尺寸的液晶显示器陆续诞生,但却也衍生出另一技术上的瓶颈,那就是随着显示面板的尺寸愈大,则画面闪烁的问题也愈趋严重。
传统显示面板中像素单元的结构区分为两种,其一为图1所绘示的像素单元100的结构示意图,其二则为图2所绘示的像素单元200的结构示意图。合并参照图1及图2,像素单元100与200都各自包括薄膜晶体管101、液晶电容CLC、存储电容CS、以及寄生电容Cgd。而最大不同处在于,像素单元100为存储电容CS在共用电压(common voltage,Vcom)上的设计(CS on common),而像素单元200则为存储电容CS在扫描线Gm-1上的设计(Cs on gate)。
无论采用上述哪一种像素单元,当栅极驱动器(gate driver,未绘示)所输出的栅极信号SG由高电平VH迅速地降至低电平VL,而致使薄膜晶体管101关闭时,因寄生电容Cgd所造成的耦合效应(coupling effect),将导致薄膜晶体管101的漏极端电压VD下降一电压差ΔVFT,如公式(1)所示:
其中ΔVGP=VH-VL,且此变动的电压差ΔVFT称之为馈通电压(feed-through voltage)。由公式(1)可得知,由于传统显示面板内像素单元的馈通电压ΔVFT值不尽相同,因此将造成显示面板的闪烁杂讯(flicker noise),进而加重液晶显示器所呈现的画面闪烁。
为了要减轻上述馈通效应所衍生出的画面闪烁,现有亦对应的发展出解决的相关技术,其包括:
1.根据馈通电压ΔVFT值,来调整提供至显示面板的共用电压。
2.运用3阶或4阶的栅极信号的驱动技术。
图3绘示为上述的相关技术1的模拟波形图。其适用于上述所揭示的像素单元100,请合并参照图1与图3。当栅极信号SG为高电平VH时,薄膜晶体管101导通。此时,通过数据线SL所传递的源极电压VS将存储在液晶电容CLC上,致使漏极端电压VD的电平改变至源极电压VS的电平。然而,当栅极信号SG由高电平VH迅速地降至低电平VL时,漏极端电压VD的电平将下降一馈通电压ΔVFT值。为了消除馈通电压ΔVFT所造成的画面闪烁,相关技术1将显示面板的共同电压Vcom调整至最佳共同电压V’com。
然而,相关技术1在调整共同电压Vcom时,必须先进行繁复的手动测量,以找到提供至显示面板的最佳共用电压V’com。此外,每一片显示面板的特性不尽相同,故上述所决定的最佳共用电压V’com,并不一定完全符合每一片显示面板。
图4绘示为上述相关技术2的模拟波形图。其适用于上述所揭示的像素单元200,请合并参照图2与图4。当漏极端电压VD的电平下降一馈通电压ΔVFT值时,相关技术2通过栅极信号SGm-1与SGm于低电平期间所提供的补偿电压VP,致使漏极端电压VD的电平分段充电至源极电压VS的电平。
然而,相关技术2所提供的补偿电压VP,虽然可依据理论公式来计算产生。但在实际应用面上,栅极信号SG是由液晶显示器内的栅极驱动器(gate driver)来产生的。因此,在提高补偿电压VP的准确度的同时,必须通过提高栅极驱动器的设计复杂度来换取。如此一来,相关技术2在消除液晶显示器所呈现的画面闪烁时,却也增加了栅极驱动器的设计复杂度,进而导致液晶显示器花费更多的布局面积与功率消耗。
发明内容
本发明的目的是提供一种显示面板,其利用切换单元来控制像素列单元接收显示面板的共同电压的时间点。藉此,与现有技术相较之下,本发明的显示面板在不变动显示面板共同电压的情况下,也不需通过增加栅极驱动器的电路复杂度,就可达到消除馈通效应对显示面板的影响。
本发明的另一目的就是提供一种液晶显示器,依据上述本发明显示面板的精神,可以运用在本发明的液晶显示器中,藉此不但可达到上述本发明的显示面板的优点外,且更可以降低显示面板的闪烁杂讯,以达到提升液晶显示器所呈现的画面品质。
为达上述或是其他目的,本发明提出一种显示面板,其适用于液晶显示器。此显示面板包括多个像素列单元与多个切换单元。其中每一像素列单元串接在一扫描线与一电平切换线之间,且每一切换单元的第一端用以接收显示面板的共同电压,每一切换单元的第二端则电性连接至电平切换线。藉此,每一切换单元在其所对应的栅极信号高转态之前导通其第一端与第二端,以致使其所对应的像素列单元接收到来自显示面板的共同电压。此外,每一切换单元在其所对应的栅极信号低转态之前断开其第一端与第二端,以致使其所对应的像素列单元切换至浮接状态。
在本发明一实施例中,上述每一像素列单元包括N个像素单元,且N个像素单元与N条数据线一对一对应,N为大于0的整数。其中每一像素单元包括第一开关与存储电路。第一开关用以决定其所对应的数据线是否与存储电路电性连接。存储电路则用以决定显示面板的显示灰阶。
值得注意的是,上述存储电路至少包括一液晶电容,且第一开关为一薄膜晶体管。此外,上述数据线电性连接于液晶显示器的源极驱动器。
在本发明一实施例中,上述每一切换单元至少包括一开关。且液晶显示器的栅极驱动器产生上述该些栅极信号与多个电平切换信号,每一切换单元依据其所对应的电平切换信号,而决定其第一端与第二端的导通状态。
从另一观点来看,本发明提供一种液晶显示器,包括显示面板、多个切换单元、以及驱动单元。其中显示面板至少包括多个像素列单元,每一像素列单元串接在一扫描线与一电平切换线之间,且每一切换单元的第一端用以接收显示面板的共同电压,每一切换单元的第二端电性连接于电平切换线。藉此,每一切换单元在其所对应的栅极信号高转态之前导通其第一端与第二端,以致使其所对应的像素列单元接收到来自显示面板的共同电压。此外,每一切换单元在其所对应的栅极信号低转态之前断开其第一端与第二端,以便其所对应的像素列单元切换至浮接状态。驱动单元则用以驱动显示面板。
在本发明一实施例中,上述驱动单元包括栅极驱动器与源极驱动器。其中栅极驱动器用以产生上述该些栅极信号,而源极驱动器则用以产生驱动像素列单元所需的源极电压。
本发明所提供的液晶显示器及其显示面板,通过切换单元来控制像素列单元接收显示面板的共同电压的时间点。藉此,本发明不仅降低了显示面板的闪烁杂讯,还提升了液晶显示器所呈现的画面品质。
为让本发明的上述和其他目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合附图作详细说明如下。
附图说明
图1绘示为传统显示面板的像素单元的结构示意图。
图2绘示为传统显示面板的另一像素单元的结构示意图。
图3绘示为上述相关技术1的模拟波形图。
图4绘示为上述相关技术2的模拟波形图。
图5绘示为依据本发明一实施例的显示面板的结构示意图。
图6绘示为用以说明图5实施例的模拟波形图。
图7A绘示为图5实施例的部分结构图。
图7B绘示为像素单元PI1的工作原理图。
图8绘示为依据本发明一实施例的液晶显示器的结构示意图。
具体实施方式
本发明的主要技术特征为像素列单元在配合切换单元两端的导通状态下,选择性地接收来自显示面板的共同电压,藉此消除馈通效应所引发的闪烁杂讯。以下将列举说明本发明的显示面板与液晶显示器,但其并非用以限定本发明,熟习此技艺者可依照本发明的精神对下述实施例稍作修饰,惟其仍属于本发明之范围。
图5绘示为依据本发明一实施例的显示面板的结构示意图。为了说明方便起见,图5更绘示出源极驱动器502与栅极驱动器503。参照图5,显示面板501包括多个像素列单元与多个切换单元。为了清楚表示每一构件,图5在此只绘示出像素列单元510与520、以及切换单元530与540。其中像素列单元510串接在扫描线GL1与电平切换线CL1之间。像素列单元520串接在扫描线GL2与电平切换线CL2之间。切换单元530的第一端用以接收显示面板501的共同电压Vcom,切换单元530的第二端则电性连接至电平切换线CL1。此外,切换单元540的第一端用以接收显示面板501的共同电压Vcom,切换单元540的第二端则电性连接至电平切换线CL2。
更进一步说明,上述像素列单元510包括N个像素单元PI1~PIN。其中N个像素单元PI1~PIN与N条数据线SL1~SLN一对一对应,N为大于0的整数。此外,每一该些像素单元PI1~PIN包括一开关、一存储电路、以及一寄生电容。值得注意的是,每一该些像素单元PI1~PIN的开关包括一薄膜晶体管,且上述的存储电路至少包括一液晶电容。
举例来说,像素单元PI1包括开关SW51、存储电路(液晶电容C51)、以及寄生电容Cgd1。其中开关SW51的第一端电性连接于所对应的数据线SL1,开关SW51的控制端电性连接于扫描线GL1。存储电路(液晶电容C51)串接在开关SW51的第二端与电平切换线CL1之间。寄生电容Cgd1电性连接至扫描线GL1与开关SW51的第二端。
相似地,像素单元PI2包括开关SW52、存储电路(液晶电容C52)、以及寄生电容Cgd2。其中开关SW52的第一端电性连接于所对应的数据线SL2,开关SW52的控制端电性连接于扫描线GL1。存储电路(液晶电容C52)串接在开关SW52的第二端与电平切换线CL1之间。寄生电容Cgd2电性连接至扫描线GL1与开关SW52的第二端。以此类推像素单元PI3~PIN的详细架构,在此不予赘述。
另一方面,上述的像素列单元520的详细架构与像素列单元510相似。像素列单元520包括N个像素单元PII1~PIIN。其中N个像素单元PII1~PIIN也与N条数据线SL1~SLN一对一对应。此外,每一该些像素单元PII1~PIIN包括一开关、一存储电路、以及一寄生电容。类似地,每一该些像素单元PII1~PIIN的开关包括一薄膜晶体管,且上述存储电路至少包括一液晶电容。
举例来说,像素单元PII1包括开关SW53、存储电路(液晶电容C53)、以及寄生电容Cgd3。其中开关SW53的第一端电性连接于所对应的数据线SL1,开关SW53的控制端电性连接于扫描线GL2。存储电路(液晶电容C53)串接在开关SW53的第二端与电平切换线CL2之间。寄生电容Cgd3电性连接至扫描线GL2与开关SW53的第二端。
相似地,像素单元PII2包括开关SW54、存储电路(液晶电容C54)、以及寄生电容Cgd4。其中开关SW54的第一端电性连接于所对应的数据线SL2,开关SW54的控制端电性连接于扫描线GL2。存储电路(液晶电容C54)串接在开关SW54的第二端与电平切换线CL2之间。寄生电容Cgd4电性连接至扫描线GL2与开关SW54的第二端。以此类推像素单元PII3~PIIN的详细架构,在此不予赘述。
再进入像素列单元510~520与切换单元530~540的相互操作机制之前,必需先明了显示面板501适用于一液晶显示器(在此未绘示出),而源极驱动器502与栅极驱动器503就是液晶显示器所涵盖的构件。其中源极驱动器502电性连接至数据线SL1~SLN、栅极驱动器503电性连接至扫描线GL1与GL2。在此,源极驱动器502用以产生驱动像素列单元510与520所需的源极电压VS1~VSN。栅极驱动器503则用以产生开关像素列单元510与520所需的栅极信号SG1与SGN。
图6绘示为用以说明图5实施例的模拟波形图。为了说明方便,以像素列单元510与切换单元530为例来看,并绘示成如图7A所示,且图7A更标示出节点电压VD1与VC1。请参照图6与图7A,像素单元PI1通过扫描线GL1接收栅极信号SG1,并通过数据线SL1接收源极电压VS1。切换单元530则是依据一电平切换信号SC1而决定其第一端与第二端的导通状态,且电平切换信号SC1可由栅极驱动器503提供,或是依设计所需而由其他构件提供。值得注意的是,切换单元530至少包括一开关SW55。
在栅极信号SG1由低电平VL切换至高电平VH之前,也就是在栅极信号SG1高转态之前,切换单元530会依据电平切换信号SC1(比如逻辑1)而导通其第一端与第二端。因此,当栅极信号SG1为高电平VH时,存储电路(液晶电容C51)的第二端电性连接至共同电压Vcom,而节点电压VC1的电平也随之改变至共同电压Vcom的电平。在此同时,由于开关SW51的导通,因此源极电压VS1对存储电路(液晶电容C51)充电,致使节点电压VD1的电平改变至源极电压VS1的电平。
在栅极信号SG1由高电平VH切换至低电平VL之前,也就是在栅极信号SG1低转态之前,切换单元530会依据电平切换信号SC1(比如逻辑0)而断开其第一端与第二端。此时,参照图7B所绘示的像素单元PI1的工作原理图,假若存储电路(液晶电容C51)的第二端永远电性连接至共同电压Vcom(VC1=Vcom),则当栅极信号SG1由高电平VH切换至低电平VL时,栅极信号SG1所形成的压差ΔVGP将依分压定理,分别存储在液晶电容C51与寄生电容Cgd1中。换而言之,此时节点电压VD1的电平会变动,相对地,存储在存储电路(液晶电容C51)中的电荷量也将随之改变,其中节点电压VD1的变动量为ΔVD1=ΔVGP*Cgd1/(Cgd1+C51)。
反观本实施例的实施方式,当栅极信号SG1由高电平VH切换至低电平VL时,由于存储电路(液晶电容C51)的第二端在浮接(floating)的状态下,因此基于电荷守恒原理,此时的节点电压VD1与VC1的电平均会下降一压差ΔVGP(如图6所示)。如此一来,在栅极信号SG1低转态的前后,存储在存储电路(液晶电容C51)中的电荷量并无改变。换而言之,像素单元510将不会随着馈通效应的产生,而改变显示面板501的显示灰阶。
像素列单元510中其他的像素单元PI2~PIN,也是配合切换单元530的控制,在栅极信号SG1高转态之前接收共同电压Vcom,并在栅极信号SG1低转态之前切换至浮接的状态。藉此,达到如同像素单元PI1的操作机制,进而消除显示面板501的闪烁杂讯。
继续参照图5,像素列单元520与切换单元540的相互操作机制,如同上述像素列单元510与切换单元530的相互操作机制。在此,切换单元540也是依据一电平切换信号SC2而决定其第一端与第二端的导通状态,且电平切换信号SC2可由栅极驱动器503提供,或是依设计所需而由其他构件所提供。值得注意的是,切换单元540至少包括一开关SW56。
切换单元540在电平切换信号SC2的控制下,致使像素单元PII2~PIIN在栅极信号SG2高转态之前接收共同电压Vcom,并在栅极信号SG2低转态之前切换至浮接的状态。如此一来,在栅极信号SG2低转态之前后,由寄生电容(比如Cgd3、Cgd4)所引发的馈通效应,并不会改变存储在存储电路(比如液晶电容C53、C54)中的电荷量。以此类推,可以推知显示面板501中的任一像素列单元,在所对应的切换单元的控制下,将可消除馈通效应所引发的闪烁杂讯。
图8绘示为依据本发明一实施例的液晶显示器的结构示意图。参照图8,液晶显示器800包括显示面板801、驱动单元802、以及多个切换单元。其中显示面板801包括多个像素列单元。为了清楚表示每一构件,在此只绘示出切换单元803与804、以及像素列单元810与820。由于图8实施例是图5实施例的延伸,因此显示面板801中的每一像素列单元,在结构上都与图5实施例中的像素列单元相同,在此就不多加赘述。
然而,显示面板801与显示面板501的最大不同之处在于,显示面板801内并未配置切换单元。但为了达到显示面板501的功效,图8实施例利用配置在显示面板801外的多个切换单元(比如切换单元803与804),来执行显示面板501内多个切换单元(比如切换单元530与540)所具备的功能。
因此,图8实施例的整体架构与图5实施例相似。像素列单元810串接在扫描线GL1与电平切换线CL1之间。像素列单元820串接在扫描线GL2与电平切换线CL2之间。切换单元803的第一端用以接收共同电压Vcom,切换单元803的第二端则电性连接于电平切换线CL1。而切换单元804的第一端用以接收共同电压Vcom,切换单元804的第二端则电性连接至电平切换线CL2。此外,驱动单元802电性连接至显示面板801。
更进一步说明,上述驱动单元802包括源极驱动器830与栅极驱动器840。源极驱动器830电性连接至数据线SL1~SLN,而栅极驱动器840则电性连接至扫描线GL1与GL2。值得注意的是,液晶显示器800中的每一切换单元都至少包括一开关。比如切换单元803包括开关SW81,切换单元804包括开关SW82。
继续参照图8,源极驱动器830用以产生驱动像素列单元810与820所需的源极电压VS1~VSN。栅极驱动器840则用以产生开关像素列单元810与820所需的栅极信号SG1与SG2。此外,切换单元803与804分别依据电平切换信号SC1与SC2,而决定其第一端与第二端的导通状态。其中电平切换信号SC1与SC2可由栅极驱动器840提供,或是依设计所需而由其他构件提供。
当栅极信号SG1由低电平切换至高电平之前,也就是在栅极信号SG1高转态之前,切换单元803会依据电平切换信号SC1而导通其第一端与第二端。于此,像素列单元810以共同电压Vcom为基准点,接收来自源极驱动器830的源极电压VS1~VSN。
然而,当栅极信号SG1由高电平切换至低电平之前,也就是在栅极信号SG1低转态之前,切换单元803会依据电平切换信号SC1而断开其第一端与第二端。于此,由于像素列单元810切换至浮接的状态,因此馈通效应所引发的闪烁杂讯将被抑制住。以此类推,像素列单元820与切换单元804的相互操作机制。至于本实施例的其他细节,已涵盖在之前所述的实施例,在此不多加叙述。
综上所述,本发明利用切换单元来控制像素列单元接收共同电压的时间点。如此一来,在栅极信号低转态之前后,显示面板的显示灰阶将不受馈通效应的影响。换而言之,本发明不仅可降低显示面板的闪烁杂讯,还可提升液晶显示器所呈现的画面品质。
虽然本发明已以较佳实施例揭示如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许更动与润饰,因此本发明的保护范围当以权利要求所界定的为准。
Claims (17)
1. 一种显示面板,适用于一液晶显示器,该显示面板包括:
多个像素列单元,每一该些像素列单元串接在一扫描线与一电平切换线之间,且通过其所对应的扫描线接收一栅极信号;以及
多个切换单元,分别具有一第一端与一第二端,每一该些切换单元的该第一端用以接收该显示面板的共同电压,每一该些切换单元的该第二端电性连接至其所对应的电平切换线,且每一该些切换单元在其所对应的栅极信号高转态之前导通其第一端与第二端,并在其所对应的栅极信号低转态之前断开该第一端与第二端。
2. 如权利要求1所述的显示面板,其特征在于,每一该些像素列单元包括N个像素单元,N个像素单元与N条数据线一对一对应,N为大于0的整数,其中每一像素单元包括:
一第一开关,具有一第一端、一第二端与一控制端,该第一端电性连接于所对应的数据线,该控制端电性连接于所对应的扫描线;以及
一存储电路,串接在该第一开关的第二端与所对应的电平切换线之间,用以决定该显示面板的显示灰阶。
3. 如权利要求2所述的显示面板,其特征在于,该存储电路至少包括一液晶电容。
4. 如权利要求2所述的显示面板,其特征在于,该第一开关为一薄膜晶体管。
5. 如权利要求2所述的显示面板,其特征在于,每一像素单元还包括:
一寄生电容,电性连接于所对应的扫描线与该第一开关的第二端。
6. 如权利要求2所述的显示面板,其特征在于,该些数据线电性连接于该液晶显示器的一源极驱动器。
7. 如权利要求1所述的显示面板,其特征在于,该些扫描线电性连接于该液晶显示器的一栅极驱动器。
8. 如权利要求1所述的显示面板,其特征在于,每一切换单元至少包括一开关。
9. 如权利要求7所述的显示面板,其特征在于,该液晶显示器的该栅极驱动器产生该些栅极信号与多个电平切换信号,每一该些切换单元依据其所对应的电平切换信号而决定该第一端与第二端的导通状态。
10. 一种液晶显示器,包括:
一显示面板,至少包括:
多个像素列单元,每一像素列单元串接在一扫描线与一电平切换线之间,且通过其所对应的扫描线接收一栅极信号;
多个切换单元,分别具有一第一端与一第二端,每一该些切换单元的该第一端用以接收该显示面板的共同电压,每一该些切换单元的该第二端电性连接至其所对应的电平切换线,且每一该些切换单元在其所对应的栅极信号高转态之前导通该第一端与第二端,并在其所对应的栅极信号低转态之前断开该第一端与第二端;以及
一驱动单元,电性连接于该显示面板,用以驱动该显示面板。
11. 如权利要求10所述的液晶显示器,其特征在于,该驱动单元包括:
一栅极驱动器,电性连接于该些扫描线,用以产生该些栅极信号;以及
一源极驱动器,用以产生驱动该些像素列单元所需的该些源极电压。
12. 如权利要求11所述的液晶显示器,其特征在于,该栅极驱动器还产生多个电平切换信号,每一该些切换单元依据其所对应的电平切换信号而决定该第一端与第二端的导通状态。
13. 如权利要求10所述的液晶显示器,其特征在于,每一该些像素列单元包括N个像素单元,N个像素单元与N条数据线一对一对应,N为大于0的整数,其中每一像素单元包括:
一第一开关,具有一第一端、一第二端与一控制端,该第一端电性连接于所对应的数据线,该控制端电性连接于所对应的栅极线;以及
一存储电路,串接在该第一开关的第二端与所对应的电平切换线之间,用以决定该显示面板的显示灰阶。
14. 如权利要求13所述的液晶显示器,其特征在于,该存储电路至少包括一液晶电容。
15. 如权利要求13所述的液晶显示器,其特征在于,该第一开关为一薄膜晶体管。
16. 如权利要求13所述的液晶显示器,其特征在于,每一像素单元还包括:
一寄生电容,电性连接至所对应的扫描线与该第一开关的第二端。
17. 如权利要求10所述的液晶显示器,其特征在于,每一切换单元至少包括一开关。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200710096803A CN101281330B (zh) | 2007-04-03 | 2007-04-03 | 液晶显示器及其显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200710096803A CN101281330B (zh) | 2007-04-03 | 2007-04-03 | 液晶显示器及其显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101281330A true CN101281330A (zh) | 2008-10-08 |
CN101281330B CN101281330B (zh) | 2010-05-26 |
Family
ID=40013859
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200710096803A Expired - Fee Related CN101281330B (zh) | 2007-04-03 | 2007-04-03 | 液晶显示器及其显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101281330B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2013143195A1 (zh) * | 2012-03-29 | 2013-10-03 | 深圳市华星光电技术有限公司 | 馈通电压补偿电路、液晶显示装置和馈通电压补偿方法 |
CN103728751A (zh) * | 2013-12-27 | 2014-04-16 | 深圳市华星光电技术有限公司 | 切换显示二维和三维影像的液晶显示器 |
WO2020155217A1 (zh) * | 2019-01-30 | 2020-08-06 | 惠科股份有限公司 | 驱动方法、显示面板和驱动电路 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104765507B (zh) | 2015-05-08 | 2018-06-05 | 上海天马微电子有限公司 | 一种滤波电路以及触控显示装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3868826B2 (ja) * | 2002-02-25 | 2007-01-17 | シャープ株式会社 | 画像表示装置の駆動方法および画像表示装置の駆動装置 |
JP3659250B2 (ja) * | 2002-07-11 | 2005-06-15 | セイコーエプソン株式会社 | 電気光学装置、電気光学装置の駆動装置、電気光学装置の駆動方法及び電子機器 |
CN101482680B (zh) * | 2005-06-02 | 2011-03-16 | 爱普生映像元器件有限公司 | 电光装置、其驱动方法及电子设备 |
-
2007
- 2007-04-03 CN CN200710096803A patent/CN101281330B/zh not_active Expired - Fee Related
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2013143195A1 (zh) * | 2012-03-29 | 2013-10-03 | 深圳市华星光电技术有限公司 | 馈通电压补偿电路、液晶显示装置和馈通电压补偿方法 |
CN103728751A (zh) * | 2013-12-27 | 2014-04-16 | 深圳市华星光电技术有限公司 | 切换显示二维和三维影像的液晶显示器 |
CN103728751B (zh) * | 2013-12-27 | 2016-03-30 | 深圳市华星光电技术有限公司 | 切换显示二维和三维影像的液晶显示器 |
WO2020155217A1 (zh) * | 2019-01-30 | 2020-08-06 | 惠科股份有限公司 | 驱动方法、显示面板和驱动电路 |
US11386862B2 (en) | 2019-01-30 | 2022-07-12 | HKC Corporation Limited | Drive method, display panel and driving circuit |
Also Published As
Publication number | Publication date |
---|---|
CN101281330B (zh) | 2010-05-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100323117B1 (ko) | 액정표시장치의구동회로및액정표시장치 | |
CN101191925B (zh) | 液晶显示器及其显示面板 | |
KR100378556B1 (ko) | 액정 표시 장치 | |
CN101335050B (zh) | 移位寄存器及使用该移位寄存器的液晶显示器 | |
CN101055705B (zh) | 驱动电路、显示装置及其驱动方法 | |
CN101587700B (zh) | 液晶显示器及驱动液晶显示器的方法 | |
CN100476557C (zh) | 液晶板、具有该液晶板的液晶显示装置及其驱动方法 | |
JPH0981089A (ja) | アクティブマトリクス型液晶表示装置及びその駆動方法 | |
CN101178879B (zh) | 液晶显示器的显示面板及其驱动方法 | |
JPH09134152A (ja) | 液晶表示装置 | |
US20080238853A1 (en) | Liquid crystal display and display panel thereof | |
KR20120009881A (ko) | 프레임 버퍼 픽셀 회로, 그 구동 방법 및 이를 구비하는 표시 장치 | |
CN102087839B (zh) | 驱动液晶显示设备的装置和方法 | |
CN105448256A (zh) | 液晶显示装置及其驱动方法 | |
CN101281330B (zh) | 液晶显示器及其显示面板 | |
KR20040023569A (ko) | 표시 구동 방법, 표시 소자, 및 표시 장치 | |
US9460673B2 (en) | LCD panel having overvoltage driving table and method for driving the LCD panel | |
CN107958657B (zh) | 像素驱动电路及方法、显示面板及显示装置 | |
CN112509528B (zh) | 显示面板的栅极驱动电路、显示装置及栅极驱动方法 | |
CN202383982U (zh) | 用于调节公共电极电压的装置、pcb和液晶显示模组 | |
CN101727854B (zh) | 输出级电路、栅极驱动模块及扫描线的控制方法 | |
CN113990265B (zh) | 驱动方法及其驱动电路 | |
CN103117050A (zh) | 用于液晶显示器的补偿电路及液晶显示器 | |
CN102568419A (zh) | 驱动电路 | |
CN109949756B (zh) | 一种馈通电压补偿电路单元、电路及液晶显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20100526 Termination date: 20200403 |
|
CF01 | Termination of patent right due to non-payment of annual fee |