发明内容
本发明解决降低射频无线接收机中使用的基带滤波器的功耗同时提供必需的线性的需要。具体而言,和此前相比,可以用较低功耗获得相对高的线性。本发明的实施例使用优化的单支路全差分结构实现该目的,该结构作为具有理想单位直流增益的“复合”源极跟随器(利用CMOS器件时)。源极跟随器内的正反馈使得可以综合两个复极。
根据上述,根据本发明的第一方面提供一种滤波器电路,包括:a)差分输入级;b)电压跟随器级,用于接收所述差分输入级的至少一个输入;以及c)一个或多个电抗性元件。优选地,所述滤波器电路包括提供正反馈的装置,从而提供复极综合。更优选地,提供正反馈的装置被设置在电压跟随器级。
该结构呈现源极跟随器的主要益处:作为任何反馈结构,其线性随大的闭环增益改进。这意味着gm越大,线性越好。这个简单的结果和有源RC滤波器及Gm-C滤波器不同,后者的线性对输入器件的大Vov得到改进。打破Vov和线性之间的相关对滤波器性能立即产生很大的影响。使Vov最小对应于降低电流电平(从而降低功耗),以获得给定的gm值。这体现在同一线性的功耗显著降低。
此外,利用电压跟随器级提供了低输出阻抗,这使得滤波器可以驱动中等电阻负载或者开关电容,而不用实质性修改滤波器线性和转移函数。
此外,差分输入级和电压跟随器的结构意味着滤波器级中不需要共模反馈(CMFB)电路,从而节约器件、PCB空间和成本。
此外,虽然上述结构降低功耗,但是这不是以牺牲电路性能为代价的。具体而言,上述结构使得和此前的结构相比,可以用降低的电流获得相同或者更大的器件互导(gm)。用较低电流获得相对大的gm提供改进的噪声性能,并且使得可以将较大的电容用于特定的滤波器极点频率,从而使得滤波器电路更能抗寄生电容。
根据本发明的第二方面,提供一个***,包括:双二次滤波器单元,每个所述双二次滤波器单元具有包括四个晶体管和两个电容的差分电流支路;以及向所述晶体管中的两个提供正反馈的装置,从而获得对复极综合必须的谐振。
此外,本发明还提供一个***,包括:作为射频前端一部分的全低功率双二次滤波器的紧凑结构;以及全双二次滤波器单元,其仅具有一个包括四个晶体管和两个电容的差分电路支路;以及通过四个晶体管中的两个的正反馈获得复极综合所必须的谐振的方法。
其他特征和方面将通过所附权利要求书而显而易见。
具体实施方式
根据本发明的实施例,低功率双二次滤波器包括优化的单支路全差分结构,作为复合功率跟随器工作(具有理想的单位直流增益)。
图1示出构成本发明第一实施例的第一滤波器电路100。
滤波器电路100包括第一电源线(下文称之为供电线)112以及第二电源线(下文称之为地线)114,第一电源线112包括供电电压,第二电源线114极性与第一电源线相反,作为负或零伏特线。在供电线112和地线114之间形成第一电流路径,该路径包括第一MOSFET 102(M1)和第二MOSFET 108(M4)。FET 102的漏极连接到供电线112,该FET的源极连接到第二MOSFET 108(M4)的漏极。第二MOSFET 108(M4)的源极通过提供电流I0的电流源118连接到地线114。第一MOSFET 102(M1)的栅极端提供输入端126,作为差分输入级的正输入端。
在供电线112和地线114之间还形成第二电流路径,包括第三MOSFET104(M2),其漏极连接到供电线112。还提供第四MOSFET 106(M3),其漏极连接到第三MOSFET 104(M2)的源极。第四MOSFET 106(M3)的源极通过第二电流源120连接到地线114,第二电流源120提供电流I0。第三MOSFET 104(M2)的栅极提供第二输入端128,作为前述差分输入级的负输入端。
上述两个电流路径如下连接。第一MOSFET 102(M1)的源极端连接到第四MOSFET 106(M3)的栅极端。类似地,第三MOSFET 104(M2)的源极端连接到第二MOSFET 108(M4)的栅极端。此外,在第一和第三MOSFET 102(M1)和104(M2)的相应源极端之间提供容性耦合,其形式为电容110,电容值为C1/2。由于第一和第三MOSFET的相应源极之间的连接,以及第二和第四MOSFET的相应栅极之间的连接,容性耦合还将第二和第四MOSFET的相应栅极容性耦合。
滤波器电路在正输出端122提供差分输出,输出端122连接到第二MOSFET 108(M4)的源极。负输出端124连接到第四MOSFET 106(M3)的源极端。用另一个容性耦合连接相应输出端(从而连接第二和第四器件的相应源极),容性耦合的形式为电容116,值为C2/2。选择C1/2和C2/2的值使得可得到根据以下公式2计算的滤波器的期望转折(break)频率。
因而,该电路包括由器件102(M1)和104(M2)形成的差分输入级,器件102(M1)和104(M2)分别提供差分输入,而且在它们的源极提供差分输出。然而,在差分输入级之后,器件108和106作为电压跟随器级,该例中,由于是MOSFET,所以为源极跟随器级。如所公知的,电压跟随器提供电流增益和一些功率增益,但是其电压增益为理想的单位增益,并具有低输出阻抗。此外,电压跟随器通常具有高输入阻抗,从而可使其作为有价值的缓冲级或者阻抗匹配级。然而,就本发明而言,即,用基本相同的性能提供功耗相对较小的有源滤波器,下面进一步讨论使用电压跟随器的其他益处。
具体而言,如图1所示,源极跟随器(M4和M3)内部的正反馈(由于存在MOS输出阻抗,所以总是稳定的)使得可以综合两个复极。如果晶体管的输出电导比互导大得多,而且gm1=gm4=gm2-gm3,那么,滤波器的转移函数为:
(公式1)
因而,滤波参数为(ωn为极点频率,Q为品质因数,K是直流增益):
(公式2)
(公式3)
|K|=1(公式4)
该结构表现出源极跟随器的主要益处:作为任何反馈结构,其线性随大的闭环增益改进(由gm.Rout给出,其中Rout是I0电流源输出阻抗,gm是输入器件互导)。这意味着gm越大(低Vov实现的),线性越好。这个简单的结论和有源RC滤波器及Gm-C滤波器不同,后者的线性对输入器件的大Vov得到改进。打破Vov和线性之间的相关对滤波器性能立即产生很大的影响。使Vov最小对应于降低电流电平(及功耗),以获得给定的gm值。这体现在同一线性的功耗显著降低。此外,gm的1/Vov关系放大了该效果。用较低电流获得大gm提供良好的噪声性能,允许对给定极点频率使用较大电容,从而对结构性能的寄生电容而言获得更大的稳定性。由于目标是在低Vov时获得大的gm,所以该结构可以如图2所示用BJT器件的大线性实现,下面对此进行详细讨论。图3示出用MOS折叠技术实现的版本。然而,该结构中,由M3和M4(也可以工作与线性区域,从而使得电压摆动为VTH+Vov)的工作以及电流源I0的高阻抗固定线性。
如上所述,第一实施例的电路也可以用双极结晶体管实现,这如图2所示。这里,根据本发明的第二实施例,提供滤波器电路200,其具有供电线212和地线214。供电线212和地线214之间的第一电路路径包括第一BJT器件202(Q1),其集电极连接到供电线,其基极提供输入端226,该输入端为差分输入级的正输入。BJT 202(Q1)的发射极连接到第二BJT器件208(Q4)的集电极,第二BJT器件208(Q4)的发射极通过提供电流I0的电流源218连接到地线214。如第一实施例,还形成第二电流路径,包括第三BJT器件204(Q2),其集电极连接到供电线212,其发射极连接到第四BJT器件206(Q3)的集电极。器件Q3的发射极通过提供电流I0的第二电流源220连接到地线214。第三晶体管204(Q2)的基极提供第二输入端228,作为差分输入级的负输入。
如第一实施例,第一器件202(Q1)的发射极端连接到第四器件206(Q3)的基极端,第三器件204(Q2)的发射极连接到第二器件208(Q4)的基极。此外,提供值为C1/2的电容210形式的容性耦合,以连接第一和第三器件202和204(Q1和Q2)的相应发射极端。此外,提供值为C2/2的第二电容216形式的容性耦合,以连接第二和第四器件208和206的相应发射极端。如上参考第一实施例所述,选择电容器的值使得可得到滤波器的期望转折频率。
形成正差分输出的第一输出端222连接到第二器件208的发射极端,提供负差分输出的第二输出端224连接到第四器件206的发射极端。因而,如第一实施例,在第二实施例的滤波器电路200中,第一和第三器件202和204提供差分输入级,差分输入级之后跟随着发射极跟随器208和206形式的电压跟随器。然后,从各个发射极跟随器的输出端得到电路的输出。
第二实施例的滤波器电路200实质上和前述的第一实施例的滤波器电路100具有相同的特性。因而,无论用什么半导体技术,即MOSFET或者BJT,都可以获得本发明的益处,即可以提供较低功率的有源滤波器。
图3示出本发明的第三实施例,这里为用折叠MOS(folded MOS)结构实现的滤波器电路300。这里,滤波器电路300包括供电线312和地线314。差分输入级包括第一MOSFET器件302(M1)和第二MOSFET器件304(M2),它们的漏极分别连接到供电线312。相应的栅极提供输入端326和328,器件302栅极的输入端326提供正差分输入,器件304栅极的输入端328提供负差分输入。
用额外的MOSFET提供源极跟随器形式的电压跟随器电路,具体而言用第三MOSFET 306(M3)和第四MOSFET 308(M4)。器件306和308的相应源极端通过相应的电流源332和330连接到供电线312,电流源332和330分别提供电流I0。此外,器件306和308的相应漏极端通过相应的电流源320和318连接到地线314,电流源320和318都提供电流2I0。为了设定滤波器转折点,提供容性耦合形式的电抗元件,这里,第一电容316连接在第一和第二MOSFET 302和304的相应源极端之间(从而也连接在第三和第四MOSFET的相应栅极端之间),电容310形式的第二容性耦合连接在第三和第四器件306和308的相应源极端之间。第一电容316的值为C1/2,第二电容310的值为C2/2。本实施例和之前的实施例一样,根据滤波器的期望转折频率选择C1/2和C2/2的值。
因而,如之前的实施例,根据第三实施例的滤波器电路300包括第一和第二器件302和304形式的差分输入级,还有包括第三和第四器件306和308的电压跟随器输出级。由于MOS技术,电压跟随器输出级称为源极跟随器更确切。
因而,第三实施例中,获得之前针对第一和第二实施例描述的类似益处。然而,如之前所述,在第三实施例中,电路的线性由第三和第四器件306和308(M3和M4)的工作以及电流源I0的高阻抗固定,第三和第四器件306和308可以工作在线性范围内,从而电压摆动为Vth+Vov。
上述实施例都涉及低通滤波器,如前所述,其转折点由C1和C2的值决定。然而,本发明不限于提供低通滤波器,在其他实施例中可以提供其他类型的滤波器,如高通滤波器或者带通滤波器,这取决于选择代替电容110、210或者310以及116、216或者316的电抗性元件的适当值。例如,用电感代替电容会得到高通滤波器,这是公知的。通过选择适当的电抗性元件可以获得其他频率响应。
上述实施例对于降低功耗还有如下的额外益处:
-没有出现电路寄生极点,避免了在高频推动非支配奇点的功耗。
-没有CMFB电路:输出CM电压固定在比输入CM电压低两倍的VGS1+VGS3。
-低输出阻抗:作为源极跟随器,滤波器可以驱动中等电阻负载或者开关电容,而不用实质性修改滤波器线性和转移函数。
其他修改和增加对本领域技术人员是显而易见的,这些修改和增加应包括在所附权利要求中。