CN101257283A - 一种实现数字预失真的装置和方法 - Google Patents

一种实现数字预失真的装置和方法 Download PDF

Info

Publication number
CN101257283A
CN101257283A CNA2008100663818A CN200810066381A CN101257283A CN 101257283 A CN101257283 A CN 101257283A CN A2008100663818 A CNA2008100663818 A CN A2008100663818A CN 200810066381 A CN200810066381 A CN 200810066381A CN 101257283 A CN101257283 A CN 101257283A
Authority
CN
China
Prior art keywords
power amplifier
power
sequence
input signal
distortion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2008100663818A
Other languages
English (en)
Other versions
CN100589321C (zh
Inventor
刘伟达
莫毅群
谢登科
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ban Meijing
Gai Yingying
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CN200810066381A priority Critical patent/CN100589321C/zh
Publication of CN101257283A publication Critical patent/CN101257283A/zh
Application granted granted Critical
Publication of CN100589321C publication Critical patent/CN100589321C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Amplifiers (AREA)

Abstract

本发明公开了一种实现数字预失真的装置和方法,其中的方法包括利用可编程逻辑结构实现步骤:S1.参数控制模块利用功率放大器的功放输入信号和功放反馈信号同步计算并更新记忆多项式模型中的所有功放模型参数;S2.模型拷贝模块将所述功放模型参数的数值赋值给数字预失真模块中相应的模型参数;S3.数字预失真模块根据模型参数对输入信号作预失真处理。本发明装置和方法利用可编程逻辑结构并行运算等优点,在一个指令周期中实现了所有模型参数的计算,减少了计算时间,提高了预失真处理的效率,快速而准确地实现了数字预失真处理。

Description

一种实现数字预失真的装置和方法
技术领域
本发明涉及通讯领域中的预失真技术,尤其涉及的是,一种实现数字预失真的装置和方法。
背景技术
目前,射频功率放大器所带来的非线性失真问题已经引起了越来越多的关注。较为成熟的做法是将数字预失真技术与信号峰均比控制技术联合使用,以保持***线性度。这种方式的基本原理是信号首先通过数字预失真模块产生一个与功放失真相反的非线性失真,从而使失真后的信号再经过功放时,转换为无失真信号输出,见图1。
就典型的利用增益查找表实现数字预失真的方式而言,构建查找表表项是依据功放的振幅调制特性、相位调制特性,对功放输出非线性部分提供补偿,即根据瞬时输入信号的功率,查表得到相应预失真应扩张的增益,二者相乘后再输入到高功放实现高功放的线性化,如图2所示,数字预失真模块内分别包括地址发生器,增益查找表和乘法器,参数控制模块用于根据功放输入信号和功放反馈信号生成增益查找表,模型拷贝模块将参数控制模块生成的增益查找表赋予预失真模块的增益查找表。
这种方式实际实行起来难度大、结构复杂并存在如下缺点:查找表内存储的增益系数的计算都是通过数字处理器实现,数字处理器在一个指令周期内可完成一次乘法和一次加法,因而完成增益系数计算的所需时间较长;另外,查找表所存储的增益系数随着反馈信号功率而改变,但因计算所需时间较长,使得预失真***无法针对信号变化及时做出调整;并且,只有当信号功率发生较大变化时,增益系数才重新计算,所以与预失真输入信号相乘的增益系数均为实际增益曲线的近似值,这限制了预失真***的处理能力。
因此,现有技术还存在缺陷,有待于改进和发展。
发明内容
本发明解决的技术问题是提供一种实现数字预失真的装置和方法,使用该装置和方法可以减少计算时间、提高预失真处理的效率。
为解决上述技术问题,本发明采用以下方案:
一种实现数字预失真的装置,所述装置由可编程逻辑结构实现,包括:参数控制模块、数字预失真模块和模型拷贝模块,所述参数控制模块与功率放大器连接,用于利用所述功率放大器的功放输入信号和功放反馈信号同步计算并更新记忆多项式模型中的所有功放模型参数;所述模型拷贝模块与所述参数控制模块和所述数字预失真模块连接,用于将功放模型参数从所述参数控制模块传递给所述数字预失真模块,作为其模型参数;所述数字预失真模块与所述模型拷贝模块连接,用于利用所述模型参数对输入信号作预失真处理。
所述的装置,其中,所述参数控制模块包括与所述功率放大器反馈信号连接的第一多次幂乘法器,用于顺序计算并存储所述功放反馈信号序列每一点的多次幂、形成功放反馈信号的多次幂序列;与所述功率放大器的输入端和所述第一多次幂乘法器的输出端连接的自适应横向滤波器,用于以所述功放反馈信号的多次幂序列为输入抽头序列,以所述功放输入信号为期望序列,以功放模型参数为滤波系数和反馈系数,结合设定的搜索步长完成所有功放模型参数的同步计算和更新。
所述的装置,其中,所述数字预失真模块包括第二多次幂乘法器,用于顺序计算并存储所述输入信号序列的每一点的多次幂、形成输入信号的多次幂序列;与所述模型拷贝模块的输出端和所述第二多次幂乘法器输出端连接的有限冲击响应滤波器,用于以输入信号的多次幂序列为输入抽头序列,以所述模型参数为滤波系数对输入信号进行预失真处理。
本发明还提供一种实现数字预失真的方法,利用可编程逻辑结构实现以下步骤:S1、参数控制模块利用功率放大器的功放输入信号和功放反馈信号同步计算并更新记忆多项式模型中的所有功放模型参数;S2、模型拷贝模块将所述功放模型参数的数值赋值给数字预失真模块中相应的模型参数;S3、数字预失真模块根据模型参数对输入信号作预失真处理。
所述的方法,其中,所述步骤S1包括以下步骤:S11、依据功放反馈信号序列的顺序,第一多次幂乘法器顺序计算并存储所述功放反馈信号序列中每个功放反馈信号的多次幂、形成功放反馈信号的多次幂序列;S12、以所述功放反馈信号的多次幂序列为输入抽头序列,以功放输入信号为期望序列,以功放模型参数为滤波系数和反馈系数,结合设定的搜索步长通过所述自适应横向滤波器同步计算和更新所有的所述功放模型参数。
所述的方法,其中,所述步骤S3包括以下步骤:S31、依据输入信号序列的顺序,第二多次幂乘法器顺序计算并存储所述输入信号序列中每个输入信号的多次幂、形成输入信号的多次幂序列;S32、以输入信号的多次幂序列为输入抽头序列,以模型参数为滤波系数通过所述有限冲击响应滤波器完成输入信号的预失真处理。
所述的方法,其中,所述步骤S1还包括以下步骤:S13、设定功放模型参数的初始值和迭代误差值并存储;S14、读取输入信号和功放反馈信号,计算输入信号与模型参数的乘累加和后与功放反馈信号作差,判断该差值是否满足迭代误差值,否则跳转步骤S11。
所述的方法,其中,所述步骤S3包括以下步骤:S33、按节拍读取所述模型参数并存储;S34、将本拍读取的当前模型参数与本拍之前一拍读取的前拍模型参数比较,判断是否当前模型参数与前拍模型参数相同,是则按照当前模型参数对输入信号作预失真处理,否则跳转步骤S21。
与现有技术相比,本发明提供的实现数字预失真装置和方法利用了可编程逻辑结构并行运算的优点,在一个指令周期中实现了所有模型参数的计算,减少了计算时间,提高了预失真处理的效率,快速而准确地实现了数字预失真处理。
附图说明
图1是实现数字预失真的原理示意图;
图2是现有技术中的实现数字预失真的原理示意图;
图3是本发明的参数控制模块的示意图;
图4是本发明的数字预失真模块的示意图。
具体实施方式
下面结合具体实施方式和附图对本发明作进一步详细的描述。
本发明提供一种实现数字预失真的装置,如图1所示,包括参数控制模块、数字预失真模块、以及与参数控制模块和数字预失真模块连接用于传递参数的模型拷贝模块。
与功率放大器连接的参数控制模块,用于利用所述功率放大器的功放输入信号和功放反馈信号同步计算并更新记忆多项式模型中的所有功放模型参数;参见图3,所述参数控制模块包括与所述功率放大器的输出端连接的第一多次幂乘法器,用于顺序计算所述功放反馈信号序列每一点的多次幂、并存储形成功放反馈信号的多次幂序列;与功率放大器的输入端和第一多次幂乘法器的输出端连接的自适应横向滤波器,用于以功放反馈信号的多次幂序列为输入抽头序列,以功放输入信号为期望序列,以功放模型参数为滤波系数和反馈系数,结合设定的搜索步长完成所有模型参数的同步计算和更新,搜索步长根据实际的计算量而定。
本发明中的参数控制模块采用自适应横向滤波器,是利用自适应横向滤波器能够根据环境的改变,使用自适应算法来改变滤波器的参数和结构,能够在未知环境中有效工作,并能够跟踪输入信号的时变特征。这样当功放的失真(即非线性)特性随时间、温度以及偏压的变化而变化,因器件的不同而不同时,自适应滤波器都可以由自适应算法更新的时变系数,即其系数自动连续地适应于给定信号,以获得期望响应,完成功放模型参数的更新。
数字预失真模块,用于根据模型拷贝模块传递的功放模型参数更新模型参数,并利用该模型参数的对输入信号作预失真处理。参见图4,所述数字预失真模块包括第二多次幂乘法器,用于顺序计算输入信号序列的每一点的多次幂、并存储形成输入信号的多次幂序列;与模型拷贝模块的输出端和所述第二多次幂乘法器输出端连接的有限冲击响应滤波器,用于以输入信号的多次幂序列为输入抽头序列,以模型参数为滤波系数对输入信号进行预失真处理。
数字预失真模块中采用有限冲击响应滤波器,是因为有限冲击响应滤波器有以下优点:(1)既具有严格的线性相位,又具有任意的幅度。(2)有限冲击响应滤波器的单位抽样响应是有限长的,因而滤波器性能稳定。(3)只要经过一定的延时,任何非因果有限长序列都能变成因果的有限长序列,因而能用因果***来实现。(4)有限冲击响应滤波器由于单位冲击响应是有限长的,因而可用快速傅里叶变换(FFT)算法来实现过滤信号,可大大提高运算效率。因为有限冲击响应滤波器是线性相位,即不同频率分量的信号经过滤波器后他们的时间差不变。另外有限的单位响应也有利于对数字信号的处理,便于编程,用于计算的时延小,提高了数字预失真模块的实时处理。
模型拷贝模块用于将参数控制模块获得的功放模型参数赋值给数字预失真模块中相应的模型参数。典型数字预失真***中的模型拷贝模块传递的是增益系数,在本发明中传递的是记忆多项式模型参数,传递数据的含义完全不同,整个装置可以利用可编程逻辑结构(FPGA,Field-Programmable Gate Array)实现,以充分利用可编程逻辑结构并行运算等优点,快速准确实现数字预失真。
本发明还提供一种实现数字预失真的方法,由以下步骤实现:
S1、参数控制模块利用功率放大器的功放输入信号和功放反馈信号同步计算并更新记忆多项式模型中的所有功放模型参数;本步骤包括以下步骤:
S11、依据功放反馈信号序列的顺序,第一多次幂乘法器顺序计算并存储所述功放反馈信号序列中每个功放反馈信号的多次幂、形成功放反馈信号的多次幂序列;最高次幂的选择依所用记忆多项式模型最高阶数而定。本步骤可采用并行运算实现记忆多项式模型中所有功放模型参数的同步计算。
S12、以功放反馈信号的多次幂序列为输入抽头序列,以功放输入信号为期望序列,以功放模型参数为滤波系数和反馈系数,结合设定的搜索步长通过所述自适应横向滤波器同步计算和更新所有的所述模型参数;本实施方式中的搜索步长设为1/4。
S13、设定功放模型参数的初始值和迭代误差值并存储;
S14、读取输入信号和功放反馈信号,计算输入信号与各阶抽头系数的乘累加和后与功放反馈信号作差,判断该差值是否满足迭代误差值,否则跳转步骤S11。以上两个步骤是根据设定的迭代误差值完成迭代计算,提高计算精度和数值的近似度,提高整个装置的预失真处理能力。
S2、模型拷贝模块将所述功放模型参数的数值赋值给数字预失真模块中相应的模型参数;
S3、数字预失真模块根据模型参数对输入信号作预失真处理;本步骤包括以下步骤:
S31、依据输入信号序列的顺序,第二多次幂乘法器顺序计算并存储所述输入信号序列中每个输入信号的多次幂;最高次幂的选择依所用记忆多项式模型最高阶数而定。
S32、以输入信号的多次幂序列为输入抽头序列,以模型参数为滤波系数通过所述有限冲击响应滤波器完成输入信号的预失真处理。
S33、按节拍读取所述模型参数并存储;
S34、将本拍读取的当前模型参数与本拍之前一拍读取的前拍模型参数比较,判断是否当前模型参数与前拍模型参数相同,是则按照当前模型参数对输入信号作预失真处理,否则跳转步骤S21。由于功放的参数并不是固定的,可能会随着环境温度、供电电压、输出负载而变化,通过循环反馈来随时更新模型参数。以上两个步骤是为了保证针对信号的变化对模型参数及时做出调整。
本发明中的方法可利用可编程逻辑结构实现,以充分利用可编程逻辑结构并行运算等优点,快速准确实现数字预失真;而且可编程逻辑结构的功耗低、设计周期短、开发费用低、风险小,并能够提高***集成度、可靠性。
应当理解的是,以上所提供的具体实施方式只是对本发明的说明,而不应当理解为对本发明的限制,对本领域的普通技术人员来说,可以根据上述说明加以改进或变换,而所有这些改进和变换都应为本发明所揭示的原理和特征,均属本发明的保护范围。

Claims (8)

1、一种实现数字预失真的装置,其特征在于,所述装置由可编程逻辑结构实现,包括:参数控制模块、数字预失真模块和模型拷贝模块,
所述参数控制模块与功率放大器连接,用于利用所述功率放大器的功放输入信号和功放反馈信号同步计算并更新记忆多项式模型中的所有功放模型参数;
所述模型拷贝模块与所述参数控制模块和所述数字预失真模块连接,用于将功放模型参数从所述参数控制模块传递给所述数字预失真模块,作为其模型参数;
所述数字预失真模块与所述模型拷贝模块连接,用于利用所述模型参数对输入信号作预失真处理。
2、根据权利要求1所述的装置,其特征在于:所述参数控制模块包括与所述功率放大器反馈信号连接的第一多次幂乘法器,用于顺序计算并存储所述功放反馈信号序列每一点的多次幂、形成功放反馈信号的多次幂序列;
与所述功率放大器的输入端和所述第一多次幂乘法器的输出端连接的自适应横向滤波器,用于以所述功放反馈信号的多次幂序列为输入抽头序列,以所述功放输入信号为期望序列,以功放模型参数为滤波系数和反馈系数,结合设定的搜索步长完成所有功放模型参数的同步计算和更新。
3、根据权利要求2所述的装置,其特征在于:所述数字预失真模块包括第二多次幂乘法器,用于顺序计算并存储所述输入信号序列的每一点的多次幂、形成输入信号的多次幂序列;
与所述模型拷贝模块的输出端和所述第二多次幂乘法器输出端连接的有限冲击响应滤波器,用于以输入信号的多次幂序列为输入抽头序列,以所述模型参数为滤波系数对输入信号进行预失真处理。
4、一种实现数字预失真的方法,利用可编程逻辑结构实现以下步骤:
S1、参数控制模块利用功率放大器的功放输入信号和功放反馈信号同步计算并更新记忆多项式模型中的所有功放模型参数;
S2、模型拷贝模块将所述功放模型参数的数值赋值给数字预失真模块中相应的模型参数;
S3、数字预失真模块根据模型参数对输入信号作预失真处理。
5、根据权利要求4所述的方法,其特征在于,所述步骤S1包括以下步骤:
S11、依据功放反馈信号序列的顺序,第一多次幂乘法器顺序计算并存储所述功放反馈信号序列中每个功放反馈信号的多次幂、形成功放反馈信号的多次幂序列;
S12、以所述功放反馈信号的多次幂序列为输入抽头序列,以功放输入信号为期望序列,以功放模型参数为滤波系数和反馈系数,结合设定的搜索步长通过所述自适应横向滤波器同步计算和更新所有的所述功放模型参数。
6、根据权利要求5所述的方法,其特征在于:所述步骤S3包括以下步骤:
S31、依据输入信号序列的顺序,第二多次幂乘法器顺序计算并存储所述输入信号序列中每个输入信号的多次幂、形成输入信号的多次幂序列;
S32、以输入信号的多次幂序列为输入抽头序列,以模型参数为滤波系数通过所述有限冲击响应滤波器完成输入信号的预失真处理。
7、根据权利要求5所述的方法,其特征在于:所述步骤S1还包括以下步骤:
S13、设定功放模型参数的初始值和迭代误差值并存储;
S14、读取输入信号和功放反馈信号,计算输入信号与模型参数的乘累加和后与功放反馈信号作差,判断该差值是否满足迭代误差值,否则跳转步骤S11。
8、根据权利要求7所述的方法,其特征在于:所述步骤S3包括以下步骤:
S33、按节拍读取所述模型参数并存储;
S34、将本拍读取的当前模型参数与本拍之前一拍读取的前拍模型参数比较,判断是否当前模型参数与前拍模型参数相同,是则按照当前模型参数对输入信号作预失真处理,否则跳转步骤S21。
CN200810066381A 2008-03-28 2008-03-28 一种实现数字预失真的装置和方法 Expired - Fee Related CN100589321C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN200810066381A CN100589321C (zh) 2008-03-28 2008-03-28 一种实现数字预失真的装置和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200810066381A CN100589321C (zh) 2008-03-28 2008-03-28 一种实现数字预失真的装置和方法

Publications (2)

Publication Number Publication Date
CN101257283A true CN101257283A (zh) 2008-09-03
CN100589321C CN100589321C (zh) 2010-02-10

Family

ID=39891812

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200810066381A Expired - Fee Related CN100589321C (zh) 2008-03-28 2008-03-28 一种实现数字预失真的装置和方法

Country Status (1)

Country Link
CN (1) CN100589321C (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102265507A (zh) * 2008-12-24 2011-11-30 住友电气工业株式会社 失真补偿电路
CN102265508A (zh) * 2008-12-27 2011-11-30 住友电气工业株式会社 失真补偿电路及无线基站
CN103296978A (zh) * 2012-02-28 2013-09-11 京信通信***(中国)有限公司 一种数字预失真方法及装置
CN103944612A (zh) * 2014-04-23 2014-07-23 苏州五希通信科技有限公司 用于电力线载波***的功放预失真算法
CN104901637A (zh) * 2015-04-30 2015-09-09 西安电子科技大学 一种黑盒子记忆性失真补偿方法
CN104009717B (zh) * 2013-02-21 2017-03-22 京信通信***(中国)有限公司 一种自适应预失真处理方法及装置
CN110798176A (zh) * 2019-10-29 2020-02-14 中电科仪器仪表有限公司 一种任意波宽带信号预失真滤波器构建方法及数字滤波器

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102265507B (zh) * 2008-12-24 2014-04-16 住友电气工业株式会社 失真补偿电路
CN102265507A (zh) * 2008-12-24 2011-11-30 住友电气工业株式会社 失真补偿电路
CN102265508A (zh) * 2008-12-27 2011-11-30 住友电气工业株式会社 失真补偿电路及无线基站
CN102265508B (zh) * 2008-12-27 2014-04-16 住友电气工业株式会社 失真补偿电路及无线基站
CN103296978B (zh) * 2012-02-28 2016-03-16 京信通信***(中国)有限公司 一种数字预失真方法及装置
CN103296978A (zh) * 2012-02-28 2013-09-11 京信通信***(中国)有限公司 一种数字预失真方法及装置
CN104009717B (zh) * 2013-02-21 2017-03-22 京信通信***(中国)有限公司 一种自适应预失真处理方法及装置
CN103944612B (zh) * 2014-04-23 2016-07-20 苏州五希通信科技有限公司 用于电力线载波***的功放预失真算法
CN103944612A (zh) * 2014-04-23 2014-07-23 苏州五希通信科技有限公司 用于电力线载波***的功放预失真算法
CN104901637A (zh) * 2015-04-30 2015-09-09 西安电子科技大学 一种黑盒子记忆性失真补偿方法
CN104901637B (zh) * 2015-04-30 2017-12-05 西安电子科技大学 一种黑盒子记忆性失真补偿方法
CN110798176A (zh) * 2019-10-29 2020-02-14 中电科仪器仪表有限公司 一种任意波宽带信号预失真滤波器构建方法及数字滤波器
CN110798176B (zh) * 2019-10-29 2023-06-20 中电科思仪科技股份有限公司 一种任意波宽带信号预失真滤波器构建方法及数字滤波器

Also Published As

Publication number Publication date
CN100589321C (zh) 2010-02-10

Similar Documents

Publication Publication Date Title
CN100589321C (zh) 一种实现数字预失真的装置和方法
JP5516269B2 (ja) 増幅装置およびプリディストーション制御方法
AU2010364182B2 (en) Configurable basis-function generation for nonlinear modeling
US8787494B2 (en) Modeling digital predistorter
CN101527544B (zh) 非线性***逆特性辨识装置及方法、功率放大器及其预失真器
CN112385142A (zh) 用于非线性***的数字补偿器
CN100477500C (zh) 功率放大器预失真器及其包括该预失真器的基站
JP2023509699A (ja) プリディストーション方法、システム、装置及び記憶媒体
JP2014533017A (ja) デジタル・プリディストーション(dpd)および他の非線形アプリケーションのためのユーザ定義の非線形関数を含む命令セットを有するプロセッサ
CN102017553A (zh) 用于多信道宽带通信***中的基带预失真线性化的方法和***
CN103685111A (zh) 一种数字预失真参数的求取方法及预失真***
TWI536731B (zh) 預失真方法、預失真裝置以及機器可讀媒體
CN102143108A (zh) 一种改进的自适应预失真技术
CN103326973A (zh) 失真特性估算法预失真装置以及方法
JP2013115818A (ja) 長期記憶効果の存在下で非線形成分について信号をプリディストーションする方法
CN115589209A (zh) 补偿功率放大器失真的方法以及***
Rahati Belabad et al. An accurate digital baseband predistorter design for linearization of RF power amplifiers by a genetic algorithm based Hammerstein structure
Cao et al. Complexity optimized digital predistortion model of RF power amplifiers
EP4087203A1 (en) Pre-distortion processing method, device, apparatus, and storage medium
CN107786174B (zh) 用于预失真的电路和方法
TW201503580A (zh) 預失真方法、預失真裝置以及機器可讀媒體
US20120154039A1 (en) Generation of pre-distortion coefficients
CN101192856B (zh) 预失真方法和装置
Li et al. A new joint memory polynomial and look-up-table predistorter algorithm design
JP2020088528A (ja) 歪補償回路、送信装置および歪補償方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CB03 Change of inventor or designer information
CB03 Change of inventor or designer information

Inventor after: Guo Ying

Inventor after: Ban Meijing

Inventor after: Wang Xiaoqing

Inventor after: Zheng Li

Inventor after: Zheng Weiping

Inventor after: Gai Yingying

Inventor before: Liu Weida

Inventor before: Mo Yiqun

Inventor before: Xie Dengke

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20170825

Address after: 300191 Tianjin city Nankai District Yanyuan garden 5-5-202

Co-patentee after: Ban Meijing

Patentee after: Guo Ying

Co-patentee after: Wang Xiaoqing

Co-patentee after: Zheng Li

Co-patentee after: Zheng Weiping

Co-patentee after: Gai Yingying

Address before: 518057 Nanshan District Guangdong high tech Industrial Park, South Road, science and technology, ZTE building, Ministry of Justice

Patentee before: ZTE Corporation

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100210

Termination date: 20180328