CN101256544B - 内部集成电路总线的扩展方法、装置及*** - Google Patents

内部集成电路总线的扩展方法、装置及*** Download PDF

Info

Publication number
CN101256544B
CN101256544B CN2008100845568A CN200810084556A CN101256544B CN 101256544 B CN101256544 B CN 101256544B CN 2008100845568 A CN2008100845568 A CN 2008100845568A CN 200810084556 A CN200810084556 A CN 200810084556A CN 101256544 B CN101256544 B CN 101256544B
Authority
CN
China
Prior art keywords
address
main device
expanding unit
corresponding tables
output port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2008100845568A
Other languages
English (en)
Other versions
CN101256544A (zh
Inventor
杜宇旻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Huawei Technology Co Ltd
Original Assignee
Huawei Symantec Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Symantec Technologies Co Ltd filed Critical Huawei Symantec Technologies Co Ltd
Priority to CN2008100845568A priority Critical patent/CN101256544B/zh
Publication of CN101256544A publication Critical patent/CN101256544A/zh
Application granted granted Critical
Publication of CN101256544B publication Critical patent/CN101256544B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Bus Control (AREA)

Abstract

本发明实施例公开了一种内部集成电路I2C总线的扩展方法,I2C总线***中包括I2C主器件、扩展装置以及至少一个I2C从器件,所述扩展装置的每个输出端口连接一个I2C从器件,包括:接收I2C主器件发送的地址、写命令及数据,或者,接收I2C主器件发送的地址及读命令;查找预置的地址端口对应表,确定所述I2C主器件发送的地址对应的所述扩展装置的输出端口;通过所述扩展装置的输出端口向其连接的I2C从器件写入所述数据,或者,通过所述扩展装置的输出端口从其连接的I2C从器件读出信息。另外,本发明实施例还提供一种I2C总线的扩展装置及***。

Description

内部集成电路总线的扩展方法、装置及***
技术领域
本发明涉及计算机技术领域,尤其涉及内部集成电路总线(Inter IntegratedCircuit Bus,I2C总线或IIC总线)的扩展方法、装置及***。
背景技术
由于协议及接口非常简单,电路***很多芯片都采用了I2C作为芯片的带外控制总线。I2C总线只包含一根双向信号线SDA和一根时钟线SCL,属于串行通信接口。一条I2C总线上有一个主器件(Master)和多个从器件(Slave),主器件用于发起I2C协议,从器件接收协议并进行响应。参见图1,为I2C协议字段示意图,协议字段中包含从器件地址(SLAVE ADDRESS)、读/写指示位
Figure S2008100845568D00011
确认位(A)以及数据(DATA),其中,起始信号(S)用于启动I2C总线,停止信号(P)为I2C总线终止信号,图中空白方块表示从主器件向从器件的方向传输字段,阴影方块表示从从器件向主器件传输的字段。主器件向从器件数据流时,从器件根据数据流中的地址判决该数据流是否发送给自身的,若是,则接收协议中的数据(写过程)或者将对应的数据写入协议中的对应字段发回给主器件(读过程)。从器件不能发起协议,因此若从器件需要主器件对自身进行读写操作时,在实际***中通常发起一个中断信号(INT)的方式,向主器件发起中断,要求主器件对其进行访问。
I2C总线受负载影响很大,信号线的电阻、电容及信号有效电压等指标限制非常严格,如要求在一条总线频率在100kHz时不能超过400pf的负载电容,总线频率在400kHz时不能超过200pf的电容,这直接限制了I2C总线所能支持的负载数量。
参见图2,为目前扩展I2C总线的方案示意图,利用专用I2C扩展器件进行扩展(图2中为PCA954*系列芯片实现示意图),类似的总线扩展器一般采用1:n模拟开关的方式,每次通讯时只打开一路开关,确保I2C的主器件只与n路中的一路进行电气连接,从而减少每次I2C总线通讯时的负载数量,增加了I2C总线***的可靠性。每次I2C主器件要向I2C从器件发起I2C协议时,首先需要向PCA954*发送即时配置,确定与PCA954*哪个端口连接的I2C从器件,然后再向该I2C从器件发送I2C终端通讯指令。
在实现本发明的过程中,发明人经过研究发现这种方案存在如下问题:
首先,必须购买PCA954*等专用芯片,增加额外成本和电路负担。
其次,每次I2C主器件要发送协议时都需要分两步,第一次是向总线扩展器发送,进行1:n的开关通路配置,待配置完毕,再发送第二次协议与从器件通讯,这种每次都对专用芯片的动态配置工作,既增加了软件的设计负担,也降低了实际的通讯效率。
发明内容
有鉴于此,本发明实施例提供一种I2C总线的扩展方法、装置及***,以解决现有技术软件设计负担大以及通讯效率低的问题。
为此,本发明实施例采用如下技术方案:
一种I2C总线的扩展方法,I2C总线***中包括I2C主器件、扩展装置以及至少一个I2C从器件,所述扩展装置的每一输出端口连接一个I2C从器件,包括以下步骤:
接收I2C主器件发送的地址、写命令及数据,或者,接收I2C主器件发送的地址及读命令;
查找预置的地址端口对应表,确定所述I2C主器件发送的地址对应的所述扩展装置的输出端口,所述地址端口对应表为I2C主器件发送的地址与I2C从器件连接的开关选择器输出端口之间的对应关系;
通过所述扩展装置的输出端口向其连接的I2C从器件写入所述数据,或者,通过所述扩展装置的输出端口从其连接的I2C从器件读出信息。
一种I2C总线的扩展装置,包括从模块、缓冲器、主模块、地址译码器和开关选择器,其中:
所述从模块用于接收I2C主器件的地址、读/写命令及数据并提供给所述缓冲器缓存,或者,用于将缓冲器中缓存的I2C从器件发送的信息提供给I2C主器件;
所述地址译码器用于存储地址端口对应表,并根据缓冲器存储的地址确定开关选择器的输出端口,所述地址端口对应表为I2C主器件发送的地址与I2C从器件连接的开关选择器输出端口之间的对应关系;
所述主模块用于从所述缓冲器中获取I2C主器件的读/写命令和数据,并通过所述开关选择器输出端口从对应的I2C从器件读取信息或者向I2C从器件写入数据。
一种I2C总线的扩展***,包括I2C主器件、I2C从器件以及扩展装置,所述扩展装置包括从模块、缓冲器、主模块、地址译码器和开关选择器,其中:
所述从模块用于接收I2C主器件的地址、读/写命令及数据并提供给所述缓冲器缓存,或者,用于将缓冲器中缓存的I2C从器件发送的信息提供给I2C主器件;
所述地址译码器用于存储地址端口对应表,并根据缓冲器存储的地址确定开关选择器的输出端口口,所述地址端口对应表为I2C主器件发送的地址与I2C从器件连接的开关选择器输出端口之间的对应关系;
所述主模块用于从所述缓冲器中获取I2C主器件的读/写命令和数据,并通过所述开关选择器输出端口从对应的I2C从器件读取信息或者向I2C从器件写入数据。
可见,本发明实施例中,预先在扩展装置中配置地址端口对应表,在I2C总线***后续运行中,I2C主器件不需要对扩展装置进行配置,可直接按照地址端口对应表确定端口,即直接向确定的I2C从器件进行读/写操作,从而省去了I2C主器件向扩展装置配置的环节,可简化软件设计难度,提高通讯效率。
附图说明
图1为现有技术I2C协议字段示意图;
图2为现有技术I2C总线扩展方案示意图;
图3为本发明实施例I2C总线扩展方法的流程图;
图4为本发明实施例I2C总线扩展***的结构示意图。
具体实施方式
本发明实施例中,I2C总线***包括I2C主器件、扩展装置以及至少一个I2C从器件,扩展装置的每个输出端口连接一个I2C从器件。其中,扩展装置只与一条I2C总线分支相连,并且,扩展装置的每一输出端口连接有一个I2C从器件。预先在扩展装置中配置地址端口对应表,在I2C总线***后续运行中,I2C主器件不需要对扩展装置进行配置,可直接按照地址端口对应表,向确定的端口所连接的I2C从器件进行读/写操作,从而省去了I2C主器件向扩展装置配置的环节,可简化软件设计难度,提高通讯效率。
参见图3,为本发明I2C总线扩展方法实施例的流程图,包括:
S301:接收I2C主器件下发的地址、写命令及数据,或者,接收I2C主器件下发的地址及读命令;
S302:查找预置的地址端口对应表,确定所述I2C主器件发送的地址对应的所述扩展装置的输出端口,由于所述扩展装置的每一输出端口对应连接一个I2C从器件,确定了所述扩展装置的输出端口即确定了所述I2C主器件需要通讯的I2C从器件;
其中,通过确定I2C主器件发送的地址与I2C从器件连接端口之间的对应关系完成地址端口对应表的配置,也就是,所述地址端口对应表具体是指I2C主器件发送的地址与I2C从器件连接的开关选择器输出端口之间的对应关系表。
S303:通过所述地址对应的所述扩展装置的端口向I2C从器件写入所述数据,或者,通过所述地址对应的端口从I2C从器件读出信息。
在具体应用中,本发明实施例可采用可编程逻辑器件实现I2C总线扩展,具体地,可采用复杂可编程逻辑器件(Complex Programmable Logical Device,CPLD)、现场可编程门阵列(Field Programmable Gate Array,FPGA)或可擦编程逻辑器件(Erasable Programmable Logic Device,EPLD)等可编程逻辑器件实现,采用可编程逻辑器件不但可更新电气逻辑关系,而且价格低廉可根据***需求自行设计,易于调试,使用方便。
对于上述方法中的地址端口对应表,可根据I2C***要求,在设计可编程逻辑器件时预先编写和烧制,或者,由I2C主器件或其他CPU配置。在上述方法中,优选地,在I2C总线***初始化或者在I2C总线***地址改变时,可更新所述地址端口对应表,其余情况则不需要配置该对应表。
本发明实施例中,由于预先在扩展装置中配置了地址端口对应表,从而省略了现有技术中每次都需要配置专用芯片的步骤,在I2C主器件向扩展装置下发地址时,就可根据地址端口对应表确定该地址对应的扩展装置的输出端口,然后对该端口连接的I2C从器件进行读/写操作,可见,与现有技术相比,本发明实施例简化了软件设计,提高了通讯效率。
参见图4,为本发明实施例I2C总线扩展***的结构示意图。I2C总线扩展***包括I2C主器件401、扩展装置402以及多个I2C从器件403,其中,扩展装置402作为I2C主器件401和I2C从器件403的桥梁,逻辑上位于I2C主器件401和I2C从器件403之间。其中,SDA表示双向信号线,SCL表示时钟线,INT表示中断信号。
扩展装置402包括从模块4021,缓冲器4022,主模块4023,地址译码器4024和开关选择器4025。
(1)从模块4021
在扩展模块402中,从模块4021用于和I2C主器件401通讯,在内部与缓冲器4022连接。
从模块4021接收并解析I2C主器件401下发的地址、读/写命令和数据,并且将这些命令和数据存放到缓冲器4022中;或者,将缓冲器4022中的I2C从器件403提供的信息发送至I2C主器件401。
(2)缓冲器4022
在扩展装置402内部,缓冲器4022是主模块4023和从模块4021连接的桥梁。
缓冲器4022用于存放I2C主器件401通过从模块4011下发的命令和数据,以及用于存放I2C从器件403通过主模块4023发送的信息。
此外,缓冲器4022还与地址译码器4024连接,将I2C主器件401发送来的地址提供给地址译码器4024,以便地址译码器4024查找地址端口对应表,从而确定端口。
(3)主模块4023
主模块4023负责从缓冲器4022中读取命令和数据,根据从缓冲器4022中读取的命令与下级I2C从器件进行通信。
(4)地址译码器4024
由软件在***初始化时进行配置,建立I2C协议中的地址字段与开关选择器4025的1:n端口设置的对应关系。所述地址译码器4024用于存储预置的地址端口对应表,所述地址端口对应表具体是指I2C主器件发送的地址与开关选择器4025输出端口之间的对应关系表。所述地址译码器4024根据缓冲器4022存储的地址确定开关选择器4025的输出端口。
(5)开关选择器4025
负责建立主模块4023和单独一个I2C从器件403建立总线连接,进行通信。
优选地,扩展装置402中还可包括对应表更新单元(图中未示出),用于更新所述地址译码器4024存储的地址端口对应表,具体地,可在I2C总线***初始化或者在I2C总线***地址改变时,对地址端口对应表进行更新。在具体实现上,可通过I2C主器件401控制该对应表更新单元的启动,也可以由其他CPU控制。
下面以可编程逻辑器件实现的扩展装置402内部各部分的工作过程进行详细说明。
在12C主器件401一侧连接的是扩展装置402的从模块4021,该从模块4021被动接收I2C主器件401的地址、命令和数据,并对命令进行解析;若接收到写命令,则将I2C主器件401发出的地址和数据写入缓冲器4022,并通知扩展装置402的主模块4023进行转发;若接收到读命令,则将I2C主器件401发出的地址写入缓冲器4022,通知主模块4023转发该读命令,并拉高I2C主器件401方向的SDA信号线,待主模块4023通知数据已放入缓冲器4022后,放开SDA信号线,或通过中断方式通知可以再次访问。
扩展装置402的主模块4023通过缓冲器4022接收I2C主器件401的命令,收到写命令时,启动写进程,将缓冲器4022中的地址和数据向目的地址对应的端口发送;收到读命令时,启动读进程,将缓冲器4022中的地址向目的地址对应的端口发出,接收目的地址对应端口发来的信息,放入缓冲器4022,从模块4021最终将缓冲器4022存放的信息发送给I2C主器件401。
缓冲器4022由目的地址寄存器和数据寄存器组成。
地址译码器4024根据缓冲器4022中目的地址寄存器中的地址信息和预置的地址端口对应表对开关选择器4025进行配置,以保证主模块4023通过正确的输出端口与I2C从器件403进行连接。
开关选择器4025由主模块4023控制,实现主模块4023内部信号线与I2C从器件403收发端口的点对点连接。
可见,本发明实施例通过预置地址端口对应表,即静态配置,避免了现有方案中每次I2C主器件发送协议时都需要分两步配置(第一次是向总线扩展器发送,进行1:n的开关通路配置,待配置完毕,再发送第二次协议与从器件通讯),从而可避免这种每次都对专用芯片进行动态配置的工作,降低软件的设计负担,提高实际的通讯效率。
本发明实施例采用低成本的可编程逻辑器件实现I2C总线扩展,具体地,通过可编程逻辑器件直接实现多路开关选择的功能,每次发起I2C协议时不需要对可编程逻辑器件进行配置,从而从软件上可以忽略中间部件的存在,直接由I2C主器件向从器件发起协议,可降低软件编程难度,提并高通讯效率。另外,可编程逻辑器件内部由数字电路实现1:n开关,极大地降低了实现成本。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (10)

1.一种I2C总线的扩展方法,I2C总线***中包括I2C主器件、扩展装置以及至少一个I2C从器件,所述扩展装置的每一输出端口连接一个I2C从器件,其特征在于,包括:
接收I2C主器件发送的地址、写命令及数据,或者,接收I2C主器件发送的地址及读命令;
查找预置的地址端口对应表,确定所述I2C主器件发送的地址对应的所述扩展装置的输出端口,所述地址端口对应表为I2C主器件发送的地址与I2C从器件连接的开关选择器输出端口之间的对应关系;
通过所述扩展装置的输出端口向其连接的I2C从器件写入所述数据,或者,通过所述扩展装置的输出端口从其连接的I2C从器件读出信息。
2.根据权利要求1所述的方法,其特征在于,还包括:
在I2C总线***初始化或者在I2C总线***地址改变时,更新所述地址端口对应表。
3.根据权利要求1或2所述的方法,其特征在于,所述地址端口对应表预先配置在所述扩展装置中。
4.一种I2C总线的扩展装置,其特征在于,包括从模块、缓冲器、主模块、地址译码器和开关选择器,其中:
所述从模块用于接收I2C主器件的地址、读/写命令及数据并提供给所述缓冲器缓存,或者,用于将缓冲器中缓存的I2C从器件发送的信息提供给I2C主器件;
所述地址译码器用于存储地址端口对应表,并根据缓冲器存储的地址确定开关选择器的输出端口,所述地址端口对应表为I2C主器件发送的地址与I2C从器件连接的开关选择器输出端口之间的对应关系;
所述主模块用于从所述缓冲器中获取I2C主器件的读/写命令和数据,并通过所述开关选择器输出端口从对应的I2C从器件读取信息或者向I2C从器件写入数据。
5.根据权利要求4所述的扩展装置,其特征在于,还包括:
对应表更新单元,用于更新所述地址端口对应表。
6.根据权利要求4或5所述的扩展装置,其特征在于,所述扩展装置采用可编程逻辑器件实现。
7.一种I2C总线的扩展***,包括I2C主器件、I2C从器件以及扩展装置,其特征在于,所述扩展装置包括从模块、缓冲器、主模块、地址译码器和开关选择器,其中:
所述从模块用于接收I2C主器件的地址、读/写命令及数据并提供给所述缓冲器缓存,或者,用于将缓冲器中缓存的I2C从器件发送的信息提供给I2C主器件;
所述地址译码器用于存储地址端口对应表,并根据缓冲器存储的地址确定开关选择器的输出端口,所述地址端口对应表为I2C主器件发送的地址与I2C从器件连接的开关选择器输出端口之间的对应关系;
所述主模块用于从所述缓冲器中获取I2C主器件的读/写命令和数据,并通过所述开关选择器输出端口从对应的I2C从器件读取信息或者向I2C从器件写入数据。
8.根据权利要求7所述的扩展***,其特征在于,所述扩展装置还包括:
对应表更新单元,用于更新所述地址端口对应表。
9.根据权利要求7或8所述的扩展***,其特征在于,所述扩展装置采用可编程逻辑器件实现。
10.根据权利要求9所述的扩展***,其特征在于,所述可编程逻辑器件包括FPGA、CPLD或EPLD。
CN2008100845568A 2008-03-25 2008-03-25 内部集成电路总线的扩展方法、装置及*** Active CN101256544B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2008100845568A CN101256544B (zh) 2008-03-25 2008-03-25 内部集成电路总线的扩展方法、装置及***

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2008100845568A CN101256544B (zh) 2008-03-25 2008-03-25 内部集成电路总线的扩展方法、装置及***

Publications (2)

Publication Number Publication Date
CN101256544A CN101256544A (zh) 2008-09-03
CN101256544B true CN101256544B (zh) 2010-07-21

Family

ID=39891379

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008100845568A Active CN101256544B (zh) 2008-03-25 2008-03-25 内部集成电路总线的扩展方法、装置及***

Country Status (1)

Country Link
CN (1) CN101256544B (zh)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101426013B (zh) * 2008-11-24 2012-03-14 苏州佳世达电通有限公司 电子式主从***
TW201145034A (en) * 2010-06-01 2011-12-16 Etron Technology Inc System of realizing multi-port storages based on a UASP protocol of a USB specification version 3.0 and method thereof
CN102087509B (zh) * 2010-11-01 2013-02-20 威盛电子股份有限公司 集成电路及其控制方法
CN102025565B (zh) * 2010-12-07 2012-12-19 美的集团有限公司 一种用于多个设备之间的i2c总线通讯检测方法
CN102243619A (zh) * 2011-06-23 2011-11-16 天津光电通信技术有限公司 一种基于fpga实现多路i2c总线端口扩展的方法
CN102760109B (zh) * 2012-06-15 2016-03-30 华为技术有限公司 数据的通信方法、装置及***
CN102866967B (zh) * 2012-09-03 2015-08-26 杭州华三通信技术有限公司 I2c设备管理方法及复杂可编程逻辑器件cpld
CN103677671B (zh) * 2013-12-12 2017-03-22 广东海信宽带科技有限公司 一种电口模块的数据读写方法和***
CN104809087B (zh) * 2014-01-25 2019-05-28 鸿富锦精密电子(天津)有限公司 电子装置***的数据传输方法及电子装置***
CN104142905B (zh) * 2014-07-31 2017-04-19 深圳市共进电子股份有限公司 一种扩展集成电路总线iic的方法及设备
CN104598418A (zh) * 2015-01-27 2015-05-06 北京奥普维尔科技有限公司 一种基于fpga的控制i2c通信的***及方法
CN105528314B (zh) * 2015-12-28 2019-04-05 华为技术有限公司 一种数据处理方法及控制设备
CN105786734B (zh) * 2016-02-25 2018-12-18 广州视源电子科技股份有限公司 数据传输的方法、扩展装置、***设备及***
CN107038132B (zh) * 2017-04-17 2019-12-24 北京疯景科技有限公司 对多路外设进行同步控制的电路及方法
CN107239423A (zh) * 2017-08-02 2017-10-10 湖南利能科技股份有限公司 一种基于扩展iic接口的装置
CN107402899A (zh) * 2017-08-02 2017-11-28 湖南利能科技股份有限公司 一种iic接口的扩展方法
CN108287796A (zh) * 2018-01-24 2018-07-17 郑州云海信息技术有限公司 一种控制***和可编程逻辑器件的通信方法
CN109446145B (zh) * 2018-10-30 2021-10-29 郑州云海信息技术有限公司 一种服务器主板i2c通道扩展芯片、电路及控制方法
CN109460378B (zh) * 2018-10-30 2021-01-15 新华三信息安全技术有限公司 一种接口电路、信号处理方法、器件及介质
CN109739794A (zh) * 2018-12-19 2019-05-10 郑州云海信息技术有限公司 一种使用cpld实现i2c总线扩展的***及方法
CN110046120B (zh) * 2019-04-12 2022-02-18 苏州浪潮智能科技有限公司 基于iic协议的数据处理方法、装置、***及存储介质
CN110716821B (zh) * 2019-10-14 2023-07-25 深圳市凌壹科技有限公司 一种看门狗的通信方法及装置
CN110896372B (zh) * 2019-12-02 2022-02-18 深圳震有科技股份有限公司 一种i2c链路切换方法、终端及存储介质
CN111124972A (zh) * 2019-12-02 2020-05-08 深圳震有科技股份有限公司 基于相同i2c地址的芯片扩展方法、***及存储介质
CN111813731B (zh) * 2020-06-11 2022-10-25 中国长城科技集团股份有限公司 一种内存信息的读取方法、装置、服务器及介质
CN112463662B (zh) * 2020-12-16 2024-04-05 福州创实讯联信息技术有限公司 一种用户态控制i2c设备的方法与终端
CN114564428B (zh) * 2022-01-19 2023-07-21 中国电子科技集团公司第十研究所 机载电子设备i/o端口扩展***

Also Published As

Publication number Publication date
CN101256544A (zh) 2008-09-03

Similar Documents

Publication Publication Date Title
CN101256544B (zh) 内部集成电路总线的扩展方法、装置及***
CN101329663B (zh) 一种实现片上***管脚分时复用的装置及方法
KR100673013B1 (ko) 메모리 컨트롤러 및 그것을 포함한 데이터 처리 시스템
CN101398801A (zh) 扩展内部集成电路总线的方法及装置
US10884956B2 (en) I/O bus shared memory system
CN101436171B (zh) 模块化通信控制***
KR20140078161A (ko) Pci 익스프레스 스위치 및 이를 이용한 컴퓨터 시스템
CN104516751A (zh) 服务器***
CN104834620A (zh) 串行外设接口spi总线电路、实现方法以及电子设备
CN103488600A (zh) 通用从机同步串行接口电路
CN102637453A (zh) 一种包括串行输入输出接口的相变存储器
CN104657297A (zh) 计算设备扩展***及扩展方法
CN101071624A (zh) 一种带扩展输入/输出接口的存储器芯片
US8943256B1 (en) Serial data intermediary device, and related systems and methods
CN113722259A (zh) Rs-485与rs-232共用接口电路
CN103346801A (zh) 一种分布式串并转换控制结构及控制方法
CN113722261A (zh) Spi扩展片选数目和增强读写响应时间灵活性的方法
CN117097614A (zh) 一种存储***及其外插卡通信工作模式切换装置
CN114996184B (zh) 兼容实现spi或i2c从机的接口模块及数据传输方法
CN104077080A (zh) 存储器存取方法、存储器存取控制方法、spi闪存装置及其控制器
CN110765065A (zh) 片上***
CN116258113A (zh) 一种多协议低速总线接口芯片架构
CN104142905A (zh) 一种扩展集成电路总线iic的方法及设备
CN112597732B (zh) 一种通过软件配置改变iic器件地址的方法及***
CN108228517A (zh) I3c电路设备、***及通信方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: CHENGDU CITY HUAWEI SAIMENTEKE SCIENCE CO., LTD.

Free format text: FORMER OWNER: HUAWEI TECHNOLOGY CO., LTD.

Effective date: 20090424

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20090424

Address after: Qingshui River District, Chengdu high tech Zone, Sichuan Province, China: 611731

Applicant after: CHENGDU HUAWEI SYMANTEC TECHNOLOGIES Co.,Ltd.

Address before: Bantian HUAWEI headquarters office building, Longgang District, Guangdong, Shenzhen Province, China: 518129

Applicant before: HUAWEI TECHNOLOGIES Co.,Ltd.

C14 Grant of patent or utility model
GR01 Patent grant
C56 Change in the name or address of the patentee

Owner name: HUAWEI DIGITAL TECHNOLOGY (CHENGDU) CO., LTD.

Free format text: FORMER NAME: CHENGDU HUAWEI SYMANTEC TECHNOLOGIES CO., LTD.

CP01 Change in the name or title of a patent holder

Address after: 611731 Chengdu high tech Zone, Sichuan, West Park, Qingshui River

Patentee after: HUAWEI DIGITAL TECHNOLOGIES (CHENG DU) Co.,Ltd.

Address before: 611731 Chengdu high tech Zone, Sichuan, West Park, Qingshui River

Patentee before: CHENGDU HUAWEI SYMANTEC TECHNOLOGIES Co.,Ltd.

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20220902

Address after: No. 1899 Xiyuan Avenue, high tech Zone (West District), Chengdu, Sichuan 610041

Patentee after: Chengdu Huawei Technologies Co.,Ltd.

Address before: 611731 Qingshui River District, Chengdu hi tech Zone, Sichuan, China

Patentee before: HUAWEI DIGITAL TECHNOLOGIES (CHENG DU) Co.,Ltd.