CN101247200B - 一种otu信号的复用/解复用***及方法 - Google Patents

一种otu信号的复用/解复用***及方法 Download PDF

Info

Publication number
CN101247200B
CN101247200B CN 200710063971 CN200710063971A CN101247200B CN 101247200 B CN101247200 B CN 101247200B CN 200710063971 CN200710063971 CN 200710063971 CN 200710063971 A CN200710063971 A CN 200710063971A CN 101247200 B CN101247200 B CN 101247200B
Authority
CN
China
Prior art keywords
otu
signal
high speed
low speed
processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN 200710063971
Other languages
English (en)
Other versions
CN101247200A (zh
Inventor
吴继东
崔秀国
肖新
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN 200710063971 priority Critical patent/CN101247200B/zh
Publication of CN101247200A publication Critical patent/CN101247200A/zh
Application granted granted Critical
Publication of CN101247200B publication Critical patent/CN101247200B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Time-Division Multiplex Systems (AREA)

Abstract

本发明公开了一种OTU信号的复用/解复用***及方法,复用方法为:从多个低速OTU信号中分别提取出低速ODU单元,并以高速OTU信号的时钟,将多个低速ODU单元分别封装到同步容器中;对多个同步容器执行字节间插处理,生成高速净荷单元,并***高速OTU信号的开销,生成高速OTU信号。解复用方法为:对高速OTU信号进行时隙拆分处理,生成多个同步容器;从所述同步容器中提取出ODU单元,并根据低速OTU信号的时钟,生成低速OTU信号。通过本发明的OTU信号的复用/解复用***及方法,减少了复用/解复用***中所需要的锁相环电路的数量,从而简化了电路设计,减少了设备中电路集成的成本,降低设备或芯片的实现难度。

Description

一种OTU信号的复用/解复用***及方法
技术领域
本发明涉及一种OTU信号的处理***及处理方法,尤其是一种对OTU信号进行复用/解复用***及方法。 
背景技术
随着OTN(Optical Transport Network,光传送网,简称OTN)线路端口在电信网络中的逐步普及,光传送网在电层上的ODUk(Optical ChannelData Unit,光通道数据单元,简称ODUk,其中k=1,2,3分别对应2.5G、10G、40G速率级别)的调度以及复用/解复用的需求日趋迫切。但与SDH(Synchronous Digital Hierarchy,同步数字体系,简称SDH)显著不同的是:OTN是一个异步网络,接入设备的每条线路的OTUk(Optical ChannelTransport Unit-k order,光通道传输单元,简称OTUk,其中k=1,2,3分别对应2.5G、10G、40G速率级别)的时钟可能都是异步的,因此,相对于SDH***,ODUk的调度和复用设备的线卡上的时钟处理要复杂得多,每条OTUk业务都带有各自的时钟,这不仅提高单板的成本,同时也限制了***集成度的提高。 
为了提高单波长的光纤利用率,ITU-T G.709协议定义了ODU1到ODU2、ODU1和/或ODU2到ODU3的复用方式。同样因为OTN的异步网络特性,复用/解复用过程不得不采用了映射/解映射技术来适配业务间的速率差异。然而40G的ODU3的复用路径非常灵活,只要满足关系式M+4xN=16(M和N为正整数,其中M为ODU1支路的数目,N为ODU2的支路数目),就可以使M路ODU1和N路ODU2都复用到ODU3中;为了支持完整的复用路径,电路必须包括4个ODU2<->ODTU23映射/解映射单元和16个ODU1<->ODTU13映射/解映射单元(Optical Channel Data Tributary Unit 12,光通道数据支路13单元,简 称ODTU13;另外,Optical Channel Data Tributary Unit 12,光通道数据支路12单元,简称ODTU12;Optical Channel Data Tributary Unit 23,光通道数据支路23单元,简称ODTU23),并且每个复用/解复用的处理中必须采用一定的时钟恢复算法,配置相应的时钟电路,以保证解复用输出ODUk的时钟质量;因此,在有限的单板(或硅片)面积上支持完整的ODU3复用路径是非常困难的。 
现有的OTN设备的复用/解复用的电路原理图如图1和图2所示,按照G.709现有的架构,在ODUk的复用过程中,ODTU12/ODTU13/ODTU23映射过程中的调整控制、调整机会与OPU3时隙是紧密联系在一起的,因此,映射/解映射与OPU3时序复用/解复用处理一般集中到一个模块(或芯片)中实现。图1为现有技术中4xODU1+3xODU2<->ODU3的复用***的结构示意图,图2为现有技术中ODU3<->4xODU1+3xODU2解复用***的结构示意图。模块A处理4路OTU1业务,模块B处理3路OTU2业务,模块C完成4xODU1+3xODU2<->ODU3的复用/解复用以及OTU3的业务处理;模块A和B分别以ODU1或ODU2为接口信号与模块C连接。 
在复用方向,A模块/模块B的OTU1/OTU2处理单元完成OTU1/OTU2信号的定帧、FEC(Forward Error Correction,前向纠错,简称FEC)解码、开销处理以后,从中提取出ODU1/ODU2单元,利用锁相环(PLL)电路跟踪线路时钟,输出ODU1/ODU2信号;模块C的ODTU13/ODTU23映射处理单元根据本地锁相环产生的OTU3时钟,将ODU1/ODU2信号映射ODTU13/ODTU23信号,最后通过MUX复用生成OTU3信号输出。在整个复用方案中,OTU1/OTU2处理单元可以不进行提取ODU1/ODU2单元的操作,而直接向模块C输出OTU1/OTU2信号,由模块C的ODTU13/ODTU23映射处理单元提取ODU1/ODU2单元,然后再进行映射处理。 
在解复用方向,模块C先通过时隙拆分得到ODTU23和ODTU13单元,然后经过解映射处理和锁相环电路分别恢复出ODU1/ODU2信号,发送给模块A和模块B;模块A和模块B的OTU1/OTU2处理单元根据ODU1/ODU2信号中的 ODU1/ODU2单元生成OTU1/OTU2信号,并进行OTU1/OTU2开销处理和FEC编码,利用锁相环跟踪得到的OTU1和OTU2时钟,输出OTU1/OTU2信号。在整个解复用方案中,模块C的ODTU13/ODTU23解映射处理单元也可以直接恢复出OTU1/OTU2信号,发送给模块A和模块B。 
在现有技术中,完成一个ODU3的复用/解复用需要使用了20多个时钟锁相电路,即使如此,还不是一个全路径的40G OTN复用/解复用方案。如果实现16xODU1<->ODU3的复用/解复用,并考虑灵活支持ODU1和ODU2的混合复接,单路40G复用/解复用设备需要的锁相环数量将接近60个。按照目前的实现技术,要在有限的单板面积上集成这么多的锁相环比较困难,同时也大大增加了设备成本。 
常规的复用/解复用方案在支持ODU1和ODU2混合复接时代价很大:模块C必须至少集成16路ODTU13和4路ODTU23的映射/解映射处理电路,而每一路映射/解映射都必须采用一定的时钟恢复算法保证解映射输出OTUk(或ODUk)的时钟质量。这将进一步加大40G处理模块(或芯片)的实现难度。 
以异步OTUk信号(或ODUk)作为模块间的接口信号也不利于设备集成度的提升,多路OTUk(或ODUk)信号无法以时分复用方式共享总线。实现全ODU1互连时,串行速率为10G的接口总线也只能工作在2.5G,不得不增加互连总线数量,这对通过背板互连的应用模式非常不利。 
发明内容
本发明实施例的目的是提供一种OTU信号的复用/解复用***及方法,以减少复用/解复用***中所需要的锁相环电路的数量,从而简化电路设计,减少设备中电路集成的成本,降低设备或芯片的实现难度。 
为实现上述目的,本发明实施例提供了一种OTU信号的复用方法,包括如下步骤: 
从多个低速OTU信号中分别提取出低速ODU单元,并以高速OTU信号的时钟,将多个所述低速ODU单元分别封装到作为OTU模块间的接口信号的同 步容器中; 
配置多个所述同步容器的帧头块的位置,使不同的同步容器的帧头块相互错开,通过定帧操作找到同步容器的帧头位置,并将所述同步容器的帧头和开销写入所述高速OTU信号的帧头和开销的位置,并提取所述同步容器中的净荷;从多个所述同步容器中提取出所述低速OTU信号的调整控制字节,并将所述调整控制字节写入所述高速OTU信号的调整控制字节的位置; 
对多个所述同步容器中的净荷执行字节间插处理,生成高速OTU信号的净荷单元,并封装成所述高速OTU信号。 
本发明实施例还提供了一种OTU信号的解复用方法,包括如下步骤: 
对高速OTU信号进行开销处理;从所述高速OTU信号中提取高速OTU信号时钟;根据高速OTU时钟信号,对高速OTU信号进行时隙拆分处理,生成多个作为OTU模块间的接口信号的同步容器,所述同步容器带有所述高速OTU信号时钟,并封装有低速ODU单元; 
从所述同步容器中提取所述低速出ODU单元,并根据低速OTU信号的时钟,生成所述低速OTU信号。 
本发明实施例还提供了一种OTU信号的复用***,包括: 
低速OTU复用处理模块,用于从多个低速OTU信号中分别提取出低速ODU单元,以高速OTU信号的时钟,将所述低速ODU单元分别封装到作为OTU模块间的接口信号的同步容器中,并配置多个所述同步容器的帧头块的位置,使不同的同步容器的帧头块相互错开; 
高速OTU复用处理模块,与所述低速OTU复用处理模块连接,通过定帧操作找到同步容器的帧头位置,并将所述同步容器的帧头和开销写入所述高速OTU信号的帧头和开销的位置,并提取所述同步容器中的净荷;从多个所述同步容器中提取出所述低速OTU信号的调整控制字节,并将所述调整控制字节写入所述高速OTU信号的调整控制字节的位置; 
所述高速OTU复用处理模块,还用于对多个所述同步容器中的净荷执行字节间插处理,生成高速OTU信号的净荷单元,并封装成所述高速OTU信号。 
本发明实施例还提供了一种OTU信号的解复用***,包括: 
高速OTU解复用处理模块,用于对高速OTU信号进行开销处理;从所述高速OTU信号中提取高速OTU信号时钟;根据高速OTU时钟信号,对高速OTU 信号进行时隙拆分处理,生成多个作为OTU模块间的接口信号的同步容器,所述同步容器带有所述高速OTU信号时钟,并封装有低速ODU单元; 
低速OTU解复用处理模块,与所述高速OTU解复用处理模块连接,用于从所述同步容器中提取出低速ODU单元,并根据所述低速OTU信号的时钟,生成所述低速OTU信号。 
通过本发明实施例的OUT信号的复用/解复用***及方法,减少了复用/解复用***中所需要的锁相环电路的数量,从而简化了电路设计,减少了设备中电路集成的成本,降低设备或芯片的实现难度。 
下面通过附图和实施例,对本发明的技术方案做进一步的详细描述。 
附图说明
图1为现有技术中4xODU1+3xODU2<->ODU3的复用***的结构示意图; 
图2为现有技术中ODU3<->4xODU1+3x ODU3的复用***的结构示意图; 
图3为本发明实施例1的流程图; 
图4为本发明实施例2的流程图; 
图5为本发明实施例3的结构示意图1; 
图6为本发明实施例3的结构示意图2; 
图7为本发明实施例4的结构示意图1; 
图8为本发明实施例4的结构示意图2; 
图9为本发明实施例5的结构示意图; 
图10为本发明实施例6的结构示意图; 
图11为本发明实施例的复用/解复用***在OTN设备上的具体应用模式示意图; 
图12为本发明实施例中2.5G总线下的OTU13s帧格式示意图; 
图13为本发明实施例中2.5G总线下的OTU23s帧格式示意图; 
图14为本发明实施例中10G总线下的OTU13s帧格式示意图; 
图15为本发明实施例中10G总线下的OTU23s帧格式示意图; 
图16为本发明实施例的16xODU1到ODU3的复用过程示意图; 
图17为本发明实施例中进一步改进的2.5G总线下的OTU23s帧格式示意图1; 
图18为本发明实施例中进一步改进的2.5G总线下的OTU23s帧格式示意图2。 
具体实施方式 
实施例1 
参见图3,其为本发明实施例1的流程图,本实施例描述了从多路低速的OTU信号复用为一路高速OTU信号的处理过程,包括如下步骤: 
步骤A1、从多个低速OTU信号中分别提取出低速ODU单元,并以高速OTU信号的时钟,将多个所述低速ODU单元分别封装到同步容器中;其中所述的同步容器的具体结构将在下文中给予详细说明。 
其中,可以采用字节异步映射的方式将多个所述低速ODU单元分别封装到作为OTU模块间的接口信号的同步容器中; 
步骤A2、对多个所述同步容器中的净荷执行字节间插处理,生成高速净荷单元,并封装成所述高速OTU信号。 
上述步骤中的字节间插处理可以具体为:从多个所述同步容器中分别提取出所述低速OTU信号的调整控制字节和净荷,并将所述调整控制字节作为所述高速OTU信号的调整控制字节,并对所述净荷进行字节间插后写入所述高速OTU信号的净荷位置; 
上述步骤中的对所述净荷进行字节间插后写入所述高速OTU信号的净荷位置的操作具体为:在业务的源端(可对应于本发明实施例中的低速OTU复用处理模块)配置多个所述同步容器的帧头块的位置,使不同的同步容器的帧头块相互错开,在业务的宿端(可对应于本发明实施例中的高速OTU复用处理模块)通过定帧操作,确定同步容器的帧头位置,并将所述同步容器的帧头和开销写入所述高速OTU信号的帧头和开销写入所述高速OTU信号的帧头和开销的位置,并提取所述同步容器中的净荷,进行字节间插后写入所述高速OTU信号的净荷位置。 
实施例2 
参见图4,其为本发明实施例2的流程图,本实施例描述了一路高速OTU信号的解复用为多路低速的OTU信号的处理过程,包括如下步骤: 
步骤B1、对高速OTU信号进行时隙拆分处理,生成多个同步容器,所述同步容器带有所述高速OTU信号时钟,并封装有低速ODU单元; 
步骤B2、从所述同步容器中提取出ODU单元,并根据所述低速OTU信号的时钟,生成所述低速OTU信号。 
在实施例1和实施例2中,所述低速OTU信号和高速OTU信号可以为以下信号: 
所述低速OTU信号为OTU1信号,所述高速OTU信号为OTU2信号; 
或,所述低速OTU信号为OTU2信号,所述高速OTU信号为OTU3信号; 
或,所述低速OTU信号为OTU1信号,所述高速OTU信号为OTU3信号; 
或,所述低速OTU信号为OTU1信号和OTU2信号,所述高速OTU信号为OTU3信号。 
实施例3 
参见图5,其为本发明实施例3的结构示意图1,本实施例所描述的***为一复用***,包括: 
低速OTU复用处理模块D,用于从多个低速OTU信号中分别提取出低速ODU单元,以高速OTU信号的时钟,将所述低速ODU单元分别封装到作为OTU模块间的接口信号的同步容器中; 
高速OTU复用处理模块E,与所述低速OTU复用处理模块连接,用于对多个所述同步容器执行字节间插处理,生成高速净荷单元,并***所述高速OTU信号的开销,生成所述高速OTU信号。 
上述低速OTU复用处理模块和高速OTU复用处理模块的内部构成可以如图6所示,其中,所述低速OTU复用处理模块可以包括: 
低速OTU复用***时钟D1,用于提供低速OTU复用处理模块的时钟信号; 
低速OTU复用锁相环电路D2,与所述低速OTU复用***时钟连接,用于将低速OTU复用***时钟输出的时钟信号转换为高速OTU时钟信号; 
多个低速OTU复用处理单元D3,用于对低速OTU信号进行定帧、FEC解码和开销处理,并提取出低速ODU单元; 
每个所述低速OTU复用处理单元与一低速OTU映射处理单元D4连接,所述低速OTU复用锁相环电路与所述低速OTU映射处理单元连接,所述低速OTU 映射处理单元用于根据所述低速OTU复用锁相环电路输出的高速OTU时钟信号,将所述低速ODU单元封装到同步容器中; 
所述高速OTU复用处理模块可以包括: 
高速OTU复用***时钟E1,用于提供高速OTU复用处理模块的时钟信号; 
高速OTU复用锁相环电路E2,与所述高速OTU复用***时钟连接,用于将所述高速OTU复用***时钟输出的时钟信号转换为所述高速OTU时钟信号; 
复用合成处理单元(MUX)E4,与所述低速OTU映射处理单元连接,用于对所述低速OTU映射处理单元输出的多个所述同步容器,执行字节间插处理,生成高速OTU信号的净荷单元; 
高速OTU复用处理单元E3,与所述复用合成处理单元和所述高速OTU复用锁相环电路连接,用于根据所述高速OTU复用锁相环电路生成的所述高速OTU时钟,***所述高速OTU信号的开销,将所述复用合成处理单元生成的高速OTU信号的净荷单元封装成高速OTU信号。 
在实际应用中,低速OTU复用***时钟D1和高速OTU复用***时钟E1可以采用同频时钟。 
在上述实施例3中,所述低速OTU复用处理模块和所述高速OTU复用处理模块可以为以下类型的复用处理模块: 
所述低速OTU复用处理模块为处理OTU1信号的复用处理模块,所述高速OTU复用处理模块为处理OTU2信号的复用处理模块; 
或,所述低速OTU复用处理模块为处理OTU2信号的复用处理模块,所述高速OTU复用处理模块为处理OTU3信号的复用处理模块; 
或,所述低速OTU复用处理模块为处理OTU1信号的复用处理模块,所述高速OTU复用处理模块为处理OTU3信号的复用处理模块。 
或,所述低速OTU复用处理模块为多个,其中,一个或多个低速OTU复用处理模块为处理OTU1信号的复用处理模块,一个或多个低速OTU复用处理模块为处理OTU2信号的复用处理模块;所述高速OTU复用处理模块为处理OTU3信号的复用处理模块。 
实施例4 
参见图7,其为本发明实施例4的结构示意图1,本实施例所描述的***为一解复用***,包括: 
高速OTU解复用处理模块G,用于对高速OTU信号进行时隙拆分处理,生成多个同步容器,所述同步容器带有所述高速OTU信号时钟,并封装有低速ODU单元; 
低速OTU解复用处理模块F,与所述高速OTU解复用处理模块连接,用于从所述同步容器中提取出ODU单元,并根据所述低速OTU信号的时钟,生成所述低速OTU信号。 
上述低速OTU解复用处理模块和高速OTU解复用处理模块的内部构成可以如图8所示,其中,所述高速OTU解复用处理模块可以包括: 
高速OTU解复用处理单元G2,用于对高速OTU信号进行开销处理; 
高速OTU解复用锁相环电路G1,与所述高速OTU解复用处理单元连接,用于从所述高速OTU信号中提取高速OTU信号时钟; 
解复用分解处理单元(DEMUX)G3,与所述高速OTU解复用锁相环电路和所述高速OTU解复用处理单元连接,用于根据所述高速OTU时钟信号,对高速OTU信号进行时隙拆分处理,生成多个作为OTU模块间的接口信号的同步容器; 
所述低速OTU解复用处理模块包括: 
多个低速OTU解映射处理单元F3,与所述解复用分解处理单元连接,用于对所述同步容器进行解映射处理,提取出低速ODU单元; 
每个所述低速OTU解映射处理单元与一低速OTU解映射锁相环电路F1连接,所述低速OTU解映射锁相环电路用于从所述同步容器中,提取出所述低速OTU信号的时钟信号; 
每个所述低速OTU解映射处理单元与一低速OTU解复用处理单元F2连接,所述低速OTU解复用处理单元连用于根据所述低速OTU信号的时钟信号,对所述低速ODU单元进行开销处理和FEC编码,封装生成低速OTU信号。 
在上述实施例4中,所述低速OTU解复用处理模块和所述高速OTU解复用处理模块可以为以下类型的复用处理模块: 
所述低速OTU解复用处理模块为处理OTU1信号的解复用处理模块,所述高速OTU解复用处理模块为处理OTU2信号的解复用处理模块; 
或,所述低速OTU解复用处理模块为处理OTU2信号的解复用处理模块,所述高速OTU解复用处理模块为处理OTU3信号的解复用处理模块; 
或,所述低速OTU解复用处理模块为处理OTU1信号的解复用处理模块,所述高速OTU解复用处理模块为处理OTU3信号的解复用处理模块。 
或,所述低速OTU解复用处理模块为多个,其中,一个或多个低速OTU解复用处理模块为处理OTU1信号的解复用处理模块,一个或多个低速OTU解复用处理模块为处理OTU2信号的解复用处理模块;所述高速OTU解复用处理模块为处理OTU3信号的解复用处理模块。 
实施例5 
参见图9所示,本实施例为一复用***,完成4xOTU1+3xOTU2<->OTU3的复用,其中包括处理OTU1信号的OTU1复用模块A1,处理OTU2信号的OTU2复用模块B1,处理OTU3信号的OTU3复用模块C1;与现有技术相比较,本实施将映射处理单元从OTU3复用模块搬移到OTU1复用模块和OTU2复用模块中,G.709标准中的ODTU13和ODTU23单元仅仅是映射/解映射的中间容器,无法直接应用到模块接口上,于是本实施例引入一种替代ODTU13和ODTU23的新的同步容器,该同步容器可以作为模块间传输的接口信号。在模块间采用新的同步容器后,40G OTUk的复用/解复用结构将变得更简洁、更高效。为了下面表述方便,将以OTU3S时钟频率封装ODU1单元的帧格式称为OTU13S;将以OTU3时钟频率封装ODU2单元的帧格式称为OTU23S。 
在复用方向,OTU1复用处理单元A13和OTU2复用处理单元B13完成OTU1和OTU2的信号的定帧、FEC解码和开销处理后,模块A1和B1各通过一路OTU1复用锁相环电路A12和OTU2复用锁相环电路B12将OTU1复用***时钟A11和OTU2复用***时钟B11输出的***时钟转换成OTU3时钟,OTU13S映射处 理单元A14和OTU23S映射处理单元B14利用OTU3时钟将ODU1和ODU2封装到OTU13S和OTU23S结构中;模块C1的复用合成处理单元(MUX)C14通过字节间插等操作实现OTU13S和OTU23S到ODU3的复用合成,OTU3复用锁相环电路C12将OTU3***时钟C11输出的***时钟转换为OTU3时钟,最后OTU3复用处理单元C13利用OTU3时钟,将ODU3单元封装成OTU3信号,并输出。 
实施例6 
参见图10所示,本实施例为一解复用***,与实施例5相对应,完成OTU3<->4xOTU1+3xOTU2的解复用,其中包括处理OTU1信号的OTU1解复用模块A2,处理OTU2信号的OTU2解复用模块B2,处理OTU3信号的OTU3解复用模块C2;在解复用方向,模块C2的OTU3解复用处理单元C22完成了OTU3的开销处理后,解复用分解处理单元(DEMUX)C23根据OTU3锁相环电路提取出的OTU3时钟,执行时隙拆分操作,实现OTU3帧到OTU13S和OTU23S结构的转换,由于OTU13S和OTU23S与线路OTU3的时钟同步,因此,模块C2只需要一路OTU3解复用锁相环电路C21就可以实现OTU13S和OTU23S的输出;在模块A2的OTU13S解映射处理单元A23和模块B2中的OTU23S解映射处理单元B23分别将OTU13S和OTU23S解映射生成ODU1单元和ODU2单元,OTU1解复用处理单元A22和OTU2解复用处理单元B22根据OTU1锁相环电路和OTU2锁相环电路生成的OTU1和OTU2时钟,将ODU1单元和ODU2单元封装成OTU1和OTU2信号,并输出。 
上述实施例中,OTU1信号和OTU2信号,相对与OTU3信号来说为低速OTU信号,所对应的处理单元或处理模块即为低速OTU处理单元或处理模块,而OTU3信号为高速OTU信号,其所对应的处理单元或处理模块即为高速OTU处理单元或处理模块。 
将图9和图10和现有技术中的图1和图2进行比较可以发现,新的复用/解复用方式所需要的锁相环电路数量大幅减少了,而模块A1、B1、A2、B2的光接口数量越多,这种效果越明显;ODU单元的映射/解映射从40G的OTU3处理模块C1和C2中分离出来,降低了OTU3处理模块的实现难度;OTU3处 理模块与子速率处理模块(即模块A1、B1、A2、B2)的组合是非常灵活的,只要配合适当的子速率处理模块,整个***可以高效地支持完整地OTU3的复用路径,甚至STM-16/STM-64(STM为同步传送模块,STM-16对应SDH 2.5G速率的业务,STM-64对应SDH 10G速率的业务)等支路业务也可以通过在支路处理模块中增加支路映射/解映射处理而复接到OTU3。 
参见图11,其为本发明实施例的复用/解复用***在OTN设备上的具体应用模式示意图,在实际的电路构成中,复用和解复用的处理模块是集成在一起的,如图所示,复用/解复用***可以由OTU1线路板(集成有OTU1复用/解复用处理模块),OTU2线路板(集成有OTU2复用/解复用处理模块)、OTU3线路板(集成有OTU3复用/解复用处理模块)和背板构成,其中背板提供各线路板间的总线连接。另外,也可以在增加SDH支路处理板,通过背板与OTU3线路板连接,与OTU3线路板一起完成STM-16/STM-64信号到OTU3信号的的复用和解复用,与现有的OTN设备上的SDH处理板不同之处在于,在该支路处理板上增加了映射/解映射处理单元,图中仅示出主要处理单元。 
下面详细介绍一下实施例中的作为同步容器的OTU13S和OTU13S的帧格式,所述同步容器作为高速OTU处理模块和低速OTU处理模块间的接口信号,在背板总线为2.5G总线的***中,OTU13S/OTU23S可以采用如图12和图13所示的帧格式。图中的FAS为帧对齐信号,JC为调整控制,PJO/NJO为正/负调整机会,Payload为净荷,Fixedstuff为固定填充;帧扰码方式与OTUk帧相同,帧扰码多项式为1+x+x3+x12+x16。 
对于在背板总线为10G总线的***中,可以参照图14和图15所示的帧格式。在这种情况下,OTU13S采用OTU3的1/4速率,OTU23S采用OTU3的1/4速率。由于10G总线的OTU12S和OTU13S帧格式封装了四个ODU1单元,在poaload区各ODU1单元按列字节间插;而正负调整采用时分复用方式,用MFAS的后两位标识其对应的ODU1通道。 
图3***中的OTU13S/OTU23S映射/解映射单元完成了ODU1/ODU2到OTU13S/OTU23S的转换功能。OTU13S/OTU23S的payload区装载就是ODU1/ODU2 信号,正/负调整机会用于适配两者之间的速率差异。将图12至图15帧结构与G.709标准定义的ODTU13、ODTU23帧格式进行比较可以发现,在远大于帧周期的足够长时间内检测,两者的净荷区与调整机会是相等的。即可以通过简单的搬移OTU13S/OTU23S调整控制和净荷间插来完成ODU1/ODU2到ODU3的复用过程。仅以OTU13S为例说明16xODU1到ODU3的复用过程(见图16):将16路OTU13S定帧后,执行调整解释操作,即根据各自的JC找到净荷,并将净荷和JC分别写入净荷FIFO和JC缓存中;在生成ODU3帧结构时,先将净荷FIFO中的净荷从四路FIFO中读出并完成字节间插,相应通道的ODTU13调整控制信息直接从JC缓存中搬移过来。解复用过程基本是上述过程的逆操作,在此不再累述。同理,采用OTU13S/OTU23S结构可以支持NxOTU1+MxOTU2(N+4xM=16)到OTU3的复用过程。所以,在实际的设备上,线路板、支路板的背板接口处理单元实际上完成了OTU复用/解复用过程中的映射和解映射操作,而图3和图4中的MUX/DEMUX单元退化为执行缓存与间插操作的处理单元。 
在不需要支持业务广播发送的情况下,OTU13S/OTU23S帧格式可以作适当调整以进一步简化复用/解复用单元的处理过程。以背板总线为2.5G总线,4xODU2<=>ODU3的复用/解复用为例,OTU23S帧格式可以调整为图17和18所示的形式:OTU23S帧分16个子块(其中一个子块带一个4行、16列的帧头块),每个子块为4行、239列;根据ODU2与ODU 3的时隙对应关系,OTU 3的净荷区连续的16列被分成16个时隙TS1~TS16,每个时隙可以承载一个ODU1单元,每4个时隙可以承载一个ODU2单元。本实施例中,一路OTU23S信号对应一个OTU3的一个时隙(TS1~TS16中的一个),ODU2单元被封装到4路OTU23S信号的帧结构中。 
在4xODU2=>ODU3复用方向上,根据ODU2在ODU3中所处的时隙,配置OTU23S的帧头块(包含FAS、JC、P/NJO等)的位置。复用时,利用定帧将TS1~TS16时隙对应的OTU23S帧错位排列,相邻时隙对应的OTU23S帧的帧头间相差(255-17)×4=952字节;然后将OTU23S的帧头块搬移到ODU3 的帧头块位置(即ODU3的前16列),,16列后的净荷直接用16路OTU23S帧的17~238列字节间插组成。 
采用图17和18的帧格式后,在复用、解复用各自的方向上,模块间的OTU12S/OTU13S/OTU23S是各自同步的这就使模块间的总线复用成为可能。尤其是未来的10G背板总线传送ODU1业务的情况,意义尤其明显。 
通过上述实施例的技术方案可以看出,本发明实施例的OTU信号的复用/解复用***及方法,减少了复用/解复用***中所需要的锁相环电路的数量,从而简化电路设计,降低设备中电路集成的成本,并且通过模块结构的改变和新的同步容器(OTU13S和OTU23S)的引入,将复用过程和解复用过程进行了合理的分解,分别分解为相对独立的两个处理单元,降低了设备或芯片的实现难度;将OTU13S和OTU23S作为OTN设备的背板接口信号,也可以支持设备的灵活配置。 
最后应说明的是:以上实施例仅用以说明本发明的技术方案而非对其进行限制,尽管参照较佳实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对本发明的技术方案进行修改或者等同替换,而这些修改或者等同替换亦不能使修改后的技术方案脱离本发明技术方案的精神和范围。 

Claims (13)

1.一种OTU信号的复用方法,其特征在于,包括如下步骤:
从多个低速OTU信号中分别提取出低速ODU单元,并根据高速OTU信号的时钟将多个所述低速ODU单元分别封装到同步容器中;
配置多个所述同步容器的帧头块的位置,使不同的同步容器的帧头块相互错开,通过定帧操作找到同步容器的帧头位置,并将所述同步容器的帧头和开销写入所述高速OTU信号的帧头和开销的位置,并提取所述同步容器中的净荷;从多个所述同步容器中提取出所述低速OTU信号的调整控制字节,并将所述调整控制字节写入所述高速OTU信号的调整控制字节的位置;
对多个所述同步容器中的净荷执行字节间插处理,生成高速OTU信号的净荷单元,并封装成所述高速OTU信号。
2.根据权利要求1所述的方法,其特征在于,采用字节异步映射的方式将多个所述低速ODU单元分别封装到所述同步容器中。
3.根据权利要求1所述的方法,其转征在于,
所述低速OTU信号为OTU1信号,所述高速OUT信号为OTU2信号;
或,所述低速OTU信号为OTU2信号,所述高速OTU信号为OTU3信号;
或,所述低速OTU信号为OTU1信号,所述高速OTU信号为OTU3信号;
或,所述低速OTU信号为OTU1信号和OTU2信号,所述高速OTU信号为OTU3信号。
4.一种OTU信号的解复用方法,其特征在于,包括如下步骤:
对高速OTU信号进行开销处理;从所述高速OTU信号中提取高速OTU信号时钟;根据高速OTU时钟信号,对高速OTU信号进行时隙拆分处理,生成多个同步容器,所述同步容器带有所述高速OTU信号时钟,并封装有低速ODU单元;
从所述同步容器中提取出所述低速ODU单元,并根据低速OTU信号的时钟,生成所述低速OTU信号。
5.根据权利要求4所述的方法,其特征在于,
所述低速OTU信号为OTU1信号,所述高速OTU信号为OTU2信号;
或,所述低速OTU信号为OTU2信号,所述高速OTU信号为OTU3信号;
或,所述低速OTU信号为OTU1信号,所述高速OTU信号为OTU3信号;
或,所述低速OTU信号为OTU1信号和OTU2信号,所述高速OTU信号为OTU3信号。
6.一种OTU信号的复用***,其特征在于,包括:
低速OTU复用处理模块,用于从多个低速OTU信号中分别提取出低速ODU单元,以高速OTU信号的时钟,将所述低速ODU单元分别封装到同步容器中,并配置多个所述同步容器的帧头块的位置,使不同的同步容器的帧头块相互错开;
高速OTU复用处理模块,与所述低速OTU复用处理模块连接,通过定帧操作找到同步容器的帧头位置,并将所述同步容器的帧头和开销写入所述高速OTU信号的帧头和开销的位置,并提取所述同步容器中的净荷;从多个所述同步容器中提取出所述低速OTU信号的调整控制字节,并将所述调整控制字节写入所述高速OTU信号的调整控制字节的位置;
所述高速OTU复用处理模块,还用于对多个所述同步容器中的净荷执行字节间插处理,生成高速OTU信号的净荷单元,并封装成所述高速OTU信号。
7.根据权利要求6所述的***,其特征在于,所述低速OTU复用处理模块包括:
低速OTU复用***时钟,用于提供低速OTU复用处理模块的时钟信号;
低速OTU复用锁相环电路,与所述低速OTU复用***时钟连接,用于将低速OTU复用***时钟输出的时钟信号转换为高速OTU时钟信号;
多个低速OTU复用处理单元,用于对低速OTU信号进行定帧、FEC解码和开销处理,并提取出低速ODU单元;
每个所述低速OTU复用处理单元与一低速OTU映射处理单元连接,所述低速OTU复用锁相环电路与所述低速OTU映射处理单元连接,所述低速OTU映射处理单元用于根据所述低速OTU复用锁相环电路输出的高速OTU时钟信号,所述低速ODU单元封装到同步容器中,并配置多个所述同步容器的帧头块的位置,使不同的同步容器的帧头块相互错开;
所达高速OTU复用处理模块包括:
高速OTU复用***时钟,用于提供高速OTU复用处理模块的时钟信号;
高速OTU复用锁相环电路,与所述高速OTU复用***时钟连接,用于将所述高速OTU复用***时钟输出的时钟信号转换为所述高速OTU时钟信号;
复用合成处理单元,与所述低速OTU映射处理单元连接,执行字节间插处理,从所述低速OTU映射处理单元输出的多个所述同步容器中提取出所述低速OTU信号的调整控制字节,并将所述调整控制字节写入所述高速OTU信号的调整控制字节的位置,生成高速OTU信号的净荷单元;
高速OTU复用处理单元,与所述复用合成处理单元和所述高速OTU复用锁相环电路连接,用于根据所述高速OTU复用锁相环电路生成的所述高速OTU时钟,通过定帧操作找到同步容器的帧头位置,并将所述同步容器的帧头和开销***所述高速OTU信号的帧头和开销的位置,将所述复用合成处理单元生成的高速OTU信号的净荷单元封装成高速OTU信号。
8.根据权利要求6或7所述的***,其特征在于,
所述低速OTU复用处理模块为处理OTU1信号的复用处理模块,所述高速OTU复用处理模块为处理OTU2信号的复用处理模块;
或,所述低速OTU复用处理模块为处理OTU2信号的复用处理模块,所述高速OTU复用处理模块为处理OTU3信号的复用处理模块;
或,所述低速OTU复用处理模块为处理OTU1信号的复用处理模块,所述高速OTU复用处理模块为处理OTU3信号的复用处理模块。
9.根据权利要求6或7所述的***,其特征在于,所述低速OTU复用处理模块为多个,其中,一个或多个低速OTU复用处理模块为处理OTU1信号的复用处理模块,一个或多个低速OTU复用处理模块为处理OTU2信号的复用处理模块;所述高速OTU复用处理模块为处理OTU3信号的复用处理模块。
10.一种OTU信号的解复用***,其特征在于,包括:
高速OTU解复用处理模块,用于对高速OTU信号进行开销处理;从所述高速OTU信号中提取高速OTU信号时钟;根据高速OTU时钟信号,对高速OTU信号进行时隙拆分处理,生成多个作为OTU模块间的接口信号的同步容器,所述同步容器带有所述高速OTU信号时钟,并封装有低速ODU单元;
低速OTU解复用处理模块,与所述高速OTU解复用处理模块连接,用于从所述同步容器中提取出低速ODU单元,并根据所述低速OTU信号的时钟,生成所述低速OTU信号。
11.根据权利要求10所述的***,其特征在于,所述高速OTU解复用处理模块包括:
高速OTU解复用处理单元,用于对高速OTU信号进行开销处理;
高速OTU解复用锁相环电路,与所述高速OTU解复用处理单元连接,用于从所述高速OTU信号中提取高速OTU信号时钟;
解复用分解处理单元,与所述高速OTU解复用锁相环电路和所述高速OTU解复用处理单元连接,用于根据所述高速OTU时钟信号,对高速OTU信号进行时隙拆分处理,生成多个作为OTU模块间的接口信号的同步容器;
所述低速OTU解复用处理模块包括:
多个低速OTU解映射处理单元,与所述解复用分解处理单元连接,用于对所述同步容器进行解映射处理,提取出低速ODU单元;
每个所述低速OTU解映射处理单元与一低速OTU解映射锁相环电路连接,所述低速OTU解映射锁相环电路用于从所述同步容器中,提取出所述低速OTU信号的时钟信号;
每个所述低速OTU解映射处理单元与一低速OTU解复用处理单元连接,所述低速OTU解复用处理单元用于根据所述低速OTU信号的时钟信号,对所述低速ODU单元进行开销处理和FEC编码,封装生成低速OTU信号。
12.根据权利要求10或11所述的***,其特征在于,
所述低速OTU解复用处理模块为处理OTU1信号的解复用处理模块,所述高速OTU解复用处理模块为处理OTU2信号的解复用处理模块;
或,所述低速OTU解复用处理模块为处理OTU2信号的解复用处理模块,所述高速OTU解复用处理模块为处理OTU3信号的解复用处理模块:
或,所述低速OTU解复用处理模块为处理OTU1信号的解复用处理模块,所述高速OTU解复用处理模块为处理OTU3信号的解复用处理模块。
13.根据权利要求10或11所述的***,其特征在于,所述低速OTU解复用处理模块为多个,其中一个或多个低速OTU解复用处理模块为处理OTU1信号的解复用处理模块,一个或多个低速OTU解复用处理模块为处理OTU2信号的解复用处理模块;所述高速OTU解复用处理模块为处理OTU3信号的解复用处理模块。
CN 200710063971 2007-02-15 2007-02-15 一种otu信号的复用/解复用***及方法 Active CN101247200B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 200710063971 CN101247200B (zh) 2007-02-15 2007-02-15 一种otu信号的复用/解复用***及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 200710063971 CN101247200B (zh) 2007-02-15 2007-02-15 一种otu信号的复用/解复用***及方法

Publications (2)

Publication Number Publication Date
CN101247200A CN101247200A (zh) 2008-08-20
CN101247200B true CN101247200B (zh) 2013-01-09

Family

ID=39947437

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 200710063971 Active CN101247200B (zh) 2007-02-15 2007-02-15 一种otu信号的复用/解复用***及方法

Country Status (1)

Country Link
CN (1) CN101247200B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101729933B (zh) * 2008-10-23 2012-11-28 中兴通讯股份有限公司 一种odu0标签交换通道的建立方法及***
CN101489158B (zh) * 2009-02-09 2011-08-10 中兴通讯股份有限公司 一种光通道数据单元数据的映射方法与装置
CN101931832B (zh) * 2009-06-26 2013-01-16 中兴通讯股份有限公司 一种光通路数据单元的映射方法及装置
CN102098589A (zh) * 2009-12-14 2011-06-15 中兴通讯股份有限公司 一种光通道数据单元的复接方法及装置
CN101944952B (zh) * 2010-09-26 2015-05-20 中兴通讯股份有限公司 一种实现光传送网开销处理的装置及方法
EP2618536A4 (en) * 2012-04-25 2014-02-19 Huawei Tech Co Ltd METHOD AND DEVICE FOR UNIFIEDING IMAGE RATES
CN103997480B (zh) * 2013-02-17 2019-05-03 中兴通讯股份有限公司 光通道开销管理方法和装置以及光信号接收节点
CN106031045B (zh) 2014-02-18 2019-03-15 日本电气株式会社 无线通信装置和用于安装通信设备的结构
CN105577319A (zh) * 2014-10-17 2016-05-11 中兴通讯股份有限公司 通过光通道传输单元信号发送、接收信号的方法及装置
CN108023660B (zh) * 2016-10-28 2019-07-19 深圳市中兴微电子技术有限公司 一种光传送网络业务接入方法及装置
CN108337174B (zh) * 2017-12-27 2020-10-23 瑞斯康达科技发展股份有限公司 一种传输网端到端业务路由的搜索方法和装置、存储介质
WO2021017726A1 (zh) * 2019-07-27 2021-02-04 华为技术有限公司 改善传输速率的方法、处理器、网络设备和网络***
CN111082858B (zh) * 2019-12-16 2021-03-02 烽火通信科技股份有限公司 一种基于uvm的高复用性开销仿真***及方法
CN113033133B (zh) * 2021-03-17 2023-03-28 烽火通信科技股份有限公司 一种逻辑复用的电路设计方法及电路结构

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1734986A (zh) * 2004-08-11 2006-02-15 华为技术有限公司 光传送网中传输低速率业务信号的方法及其装置
CN1790993A (zh) * 2004-12-14 2006-06-21 华为技术有限公司 在光传送网中传输低速率业务信号的方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1734986A (zh) * 2004-08-11 2006-02-15 华为技术有限公司 光传送网中传输低速率业务信号的方法及其装置
CN1790993A (zh) * 2004-12-14 2006-06-21 华为技术有限公司 在光传送网中传输低速率业务信号的方法

Also Published As

Publication number Publication date
CN101247200A (zh) 2008-08-20

Similar Documents

Publication Publication Date Title
CN101247200B (zh) 一种otu信号的复用/解复用***及方法
EP2037604B1 (en) Method and apparatus for synchronous cross-connect switching in optical transport network
CN101051879B (zh) 低速业务复用及解复用的方法和装置
CN100584103C (zh) 光传送网中的信号调度方法和***
US8494363B2 (en) Signal format conversion apparatus and methods
CN101267386B (zh) 传输多路独立以太网数据的方法、装置和***
JP4878629B2 (ja) 多重伝送システムおよび多重伝送方法
US9025594B1 (en) Multiplexing low-order to high-order ODU signals in an optical transport network
EP1657839A1 (en) Method and apparatus for transporting a client layer signal over an optical transport network (OTN)
CN1983888B (zh) 一种时钟恢复装置和方法
WO2018001280A1 (zh) 光传送网中传送客户信号的方法及传送设备
JP5644598B2 (ja) 信号多重分離装置及び信号多重収容装置及び信号多重収容・分離装置
US8050567B2 (en) System and method for transporting asynchronous ODUk signals over a synchronous interface
WO2006021157A1 (fr) Procede et equipement pour la transmission transparente de signaux a faible vitesse dans un reseau de transmission optique
US8238365B2 (en) Method and device for supporting optical transmission network service dispatch in optical synchronization network
US20110170864A1 (en) Interface device, demultiplexing method, and multiplexing method
CN101150879B (zh) 基于光传送网的交叉调度***和方法
CN101547057A (zh) 光传送网中业务处理的方法和装置
CN101374030B (zh) 一种光传送网中的虚级联同步***及方法
GB2478838A (en) Converting between different frame rates by adding stuff bytes, with stuff bytes in initial frame being removed first
CN101350691B (zh) 一种业务汇聚和adm分插复用方法及设备
JP2008131063A (ja) トランスペアレント伝送装置
CN100550716C (zh) 实现业务交叉的方法及***
KR100927599B1 (ko) 종속신호를 통합하는 방법 및 통합 접속보드

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant