CN101021659B - 液晶像素及其制造方法与液晶显示器 - Google Patents
液晶像素及其制造方法与液晶显示器 Download PDFInfo
- Publication number
- CN101021659B CN101021659B CN200710078769A CN200710078769A CN101021659B CN 101021659 B CN101021659 B CN 101021659B CN 200710078769 A CN200710078769 A CN 200710078769A CN 200710078769 A CN200710078769 A CN 200710078769A CN 101021659 B CN101021659 B CN 101021659B
- Authority
- CN
- China
- Prior art keywords
- metal level
- data line
- liquid crystal
- projection
- vertical direction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Liquid Crystal (AREA)
Abstract
本发明提供一种液晶像素及其制造方法与液晶显示器,该液晶像素包含一数据线、一掺杂多晶硅层以及一遮蔽金属层。掺杂多晶硅层位于数据线下方,且在垂直方向上的投影不与数据线重叠。遮蔽金属层位于数据线以及掺杂多晶硅层之间,且与掺杂多晶硅层形成一储存电容。另外,本发明还提供一种液晶像素的制造方法。该方法通过遮蔽金属层与掺杂多晶硅层形成的储存电容来储存影像数据,且不会造成数据线的负担,并可避免像素电极与数据线可能形成的寄生电容。
Description
技术领域
本发明是关于液晶像素领域,且特别有关于一种可减少液晶面板中数据线负载的液晶像素及其制造方法与液晶显示器。
背景技术
近年来,由于液晶显示器的快速发展,并且具有重量轻、低耗电以及零辐射等许多优点,因此被广泛地使用在各种电子产品中。在一般的主动式矩阵液晶显示器中,液晶像素配置成阵列状,并通过薄膜晶体管等主动元件,来控制每个液晶像素的动作。
请参照图1,它绘示现有液晶显示器中显示阵列的示意图。显示阵列100包含数条扫瞄线102以及数条数据线104,且扫瞄线102与数据线104交错形成多个像素区106。每一个像素区106主要是由两片基板以及封存于基板之间的液晶分子所构成,且其中的一基板具有像素电极,而另一基板则具有共通电极。位于同列的像素区106的共通电极,其电位由一共通电极线108来控制。
对于薄膜晶体管液晶显示器(TFT-LCD)而言,它以各别的薄膜晶体管对相对应的像素电极施加电压,利用两片基板上像素电极及共通电极之间所提供的电位差,来决定液晶分子的晶轴方向,使得局部的液晶呈现透光或不透光的情况。
一般而言,为了避免像素区106与数据线104形成寄生电容,通常会将像素区106的两侧设计成不与数据线104相重叠,但这样一来,像素区106与数据线104之间却可能会产生漏光的情形。所以,可在像素区106的两侧配置遮蔽金属层110,藉以阻绝像素区106与数据线104之间可能产生的漏光情形。
请参照图2,它绘示图1中A1-A2部分的剖视图。掺杂多晶硅层200位于数据线104以及遮蔽金属层110的下方,且在垂直方向上的投影与数据线104以及遮蔽金属层110重叠。由于遮蔽金属层110与图1中的共通电极线108连接,且在垂直方向上的投影与掺杂多晶硅层200重叠,因此与掺杂多晶硅层200会因耦合效应而形成储存电容Cst。此外,由于遮蔽金属层110在垂直方向上的投影也与数据线104重叠,因此也会与数据线104形成一储存电容(未绘示)。然而,此由掺杂多晶硅层200与数据线104所形成的不必要的储存电容,在液晶像素操作时也会消耗电流,因而对数据线104造成额外的负载负担。
因此,需要一种液晶像素,可减少数据线的负担,并同时具有储存电容以暂存数据。
发明内容
本发明的目的在于提供一种液晶像素及其制造方法与液晶显示器以克服现有技术的缺陷。
依照本发明一实施例,提出一种液晶像素。此液晶像素包含一数据线;一掺杂多晶硅层,位于所述数据线下方,其中所述掺杂多晶硅层在垂直方向上的投影不与所述数据线重叠;以及一第一遮蔽金属层,位于所述数据线以及所述掺杂多晶硅层之间,且与所述掺杂多晶硅层形成一储存电容;一第二遮蔽金属层,其中所述第一遮蔽金属层以及所述第二遮蔽金属层分别位于所述数据线的下方两侧,且所述第一遮蔽金属层以及所述第二遮蔽金属层在垂直方向上的投影分别部份重叠于所述数据线;所述第二遮蔽金属层在垂直方向上的投影不与所述掺杂多晶硅层重叠;以及一共通电极线,其中所述第一遮蔽金属层与所述共通电极线连接,且所述第二遮蔽金属层不与所述共通电极线连接。
依照本发明另一实施例,提出一种液晶像素。此液晶像素包含一基板;一掺杂多晶硅层,形成于所述基板上;一栅极氧化层,形成于所述基板上并覆盖所述掺杂多晶硅层;一第一遮蔽金属层,形成于所述栅极氧化层上,且所述第一遮蔽金属层与所述掺杂多晶硅层形成一储存电容;一内层介电层,形成于所述栅极氧化层上并覆盖所述第一遮蔽金属层;一数据线,形成于所述内层介电层上,且所述数据线在垂直方向上的投影不与所述掺杂多晶硅层重叠;一保护层,形成于所述内层介电层上并覆盖所述数据线。一第二遮蔽金属层,形成于所述栅极氧化层上,且所述第二遮蔽金属层在垂直方向上的投影不与所述掺杂多晶硅层重叠,且所述第一遮蔽金属层以及所述第二遮蔽金属层在垂直方向上的投影分别部份重叠于所述数据线;一共通电极线,其中所述第一遮蔽金属层与所述共通电极线连接,且所述第二遮蔽金属层不与所述共通电极线连接。
依照本发明另一实施例,提出一种液晶显示器,包含所述液晶像素。
依照本发明又一实施例,提出一种液晶像素的制造方法。此方法包含形成一掺杂多晶硅层于一基板上;形成一栅极氧化层于所述基板上并覆盖所述掺杂多晶硅层;形成一第一遮蔽金属层于所述栅极氧化层上,使得所述第一遮蔽金属层与所述掺杂多晶硅层形成一储存电容;形成一内层介电层于所述栅极氧化层上并覆盖所述第一遮蔽金属层;形成一数据线于所述内层介电层上,使得所述数据线在垂直方向上的投影不与所述掺杂多晶硅层重叠;以及形成一保护层于所述内层介电层上并覆盖所述数据线;形成一第二遮蔽金属层于所述栅极氧化层上,并为所述内层介电层所覆盖,且所述第二遮蔽金属层在垂直方向上的投影不与所述掺杂多晶硅层重叠,所述第一遮蔽金属层以及所述第二遮蔽金属层在垂直方向上的投影分别部份重叠于所述数据线;形成一共通电极线,使得所述第一遮蔽金属层与所述共通电极线连接,而所述第二遮蔽金属层不与所述共通电极线连接。
本发明的液晶象素通过遮蔽金属层与掺杂多晶硅层形成的储存电容来储存影像数据,且不会造成数据线的负担,并可避免像素电极与数据线可能形成的寄生电容。
附图说明
图1绘示现有液晶显示器中显示阵列的示意图;
图2绘示图1中A1-A2部分的剖视图;
图3绘示依照本发明一实施例的液晶显示器中显示阵列的示意图;
图4绘示图3中B1-B2部分的剖视图;
图5绘示依照本发明一实施例的液晶像素制造方法的流程图。
主要元件符号说明:
100、300:显示阵列 200、412:掺杂多晶硅层
102、302:扫瞄线 306a、306b:像素电极
104、304:数据线 400:基板
106、306:像素区 410:栅极氧化层
108、308:共通电极线 420:内层介电层
110、312、314:遮蔽金属层 430:保护层
步骤:502~514
具体实施方式
请参照图3,它绘示依照本发明一实施例的液晶显示器中显示阵列的示意图。显示阵列300包含数条扫瞄线302以及数条数据线304,且扫瞄线302与数据线304交错形成多个像素区306。每一列像素区306的共通电极的电位,以一共通电极线308来控制。此外,各个像素区306的两侧也包含有遮蔽金属层312和314,其中遮蔽金属层312与共通电极线308连接,而遮蔽金属层314不与共通电极线308连接。
请参照图4,它绘示图3中B1-B2部分的剖视图。此液晶像素包含数据线304、一掺杂多晶硅层412以及遮蔽金属层312。掺杂多晶硅层412位于数据线304下方,且在垂直方向上的投影不与数据线304重叠。遮蔽金属层312则位于数据线304以及掺杂多晶硅层412之间,且与掺杂多晶硅层412形成一储存电容Cst。
另一方面,此液晶像素还包含一基板400、一栅极氧化层410、一内层介电层420以及一保护层430。掺杂多晶硅层412形成于基板400之上,而栅极氧化层410也形成于基板400之上,且覆盖掺杂多晶硅层412。内层介电层420和遮蔽金属层312均位于栅极氧化层410上,且内层介电层420覆盖遮蔽金属层312,其中遮蔽金属层312与掺杂多晶硅层412形成储存电容Cst。此外,保护层430和数据线304位于内层介电层420上,且保护层430覆盖数据线304,其中数据线304在垂直方向上的投影不与掺杂多晶硅层412重叠。
另外,内层介电层420也覆盖遮蔽金属层314,且遮蔽金属层314在垂直方向上的投影不与掺杂多晶硅层412重叠,也即,不会与掺杂多晶硅层412形成储存电容。其中,遮蔽金属层312以及遮蔽金属层314分别位于数据线304的下方两侧,且在垂直方向上的投影分别部份重叠于数据线304。
此外,在保护层430上还包含像素区306中的像素电极306a和306b,其中像素电极306a在垂直方向上的投影与遮蔽金属层312部分重叠,但不与数据线304重叠,而像素电极306b在垂直方向上的投影则与遮蔽金属层314部分重叠,但不与数据线304重叠。
图5绘示依照本发明一实施例的液晶像素制造方法的流程图,并请参照图4及图5。在步骤502中,先在基板400上形成掺杂多晶硅层412,其中掺杂多晶硅层412内所掺杂的离子可由N型或P型掺杂物所提供。接着在步骤504中,于基板400上形成栅极氧化层410以覆盖掺杂多晶硅层412。在接续的步骤506中,形成遮蔽金属层312于栅极氧化层410上,使得遮蔽金属层312与掺杂多晶硅层412形成储存电容Cst。再者,于步骤508中,形成内层介电层420覆盖于遮蔽金属层312与栅极氧化层410上,其中形成内层介电层420的材料可为氮化硅或氧化硅等介电材料。然后,再于步骤510中,形成数据线304于内层介电层420上,使得数据线304在垂直方向上的投影不与掺杂多晶硅层412重叠。之后于步骤512中,形成保护层430覆盖于数据线304及内层介电层420上。最后于步骤514中,再形成像素电极306a和306b于保护层430上,使得像素电极306a在垂直方向上的投影与遮蔽金属层312部分重叠,但不与数据线304重叠,且像素电极306b在垂直方向上的投影与遮蔽金属层314部分重叠,但不与数据线304重叠,以完成液晶像素的制作。其中,形成像素电极306a和306b的材料包括如氧化铟锡(ITO)等透明导电性材料。
在步骤506中,可在形成遮蔽金属层312于栅极氧化层410上时,形成另一遮蔽金属层314于栅极氧化层410之上。其中,形成遮蔽金属层312和314的材料可包括钼、铬或钨钼合金等具有遮蔽及导电特性的材料。遮蔽金属层314在垂直方向上的投影不与掺杂多晶硅层412重叠,也即,不会与掺杂多晶硅层412形成储存电容Cst。而且,遮蔽金属层312以及遮蔽金属层314在垂直方向上的投影,分别部份重叠于数据线304。
另外,此方法还包含形成一共通电极线,使得遮蔽金属层312与共通电极线连接,而遮蔽金属层314不与共通电极线连接。
如此一来,便可通过遮蔽金属层312与掺杂多晶硅层412形成的储存电容Cst来储存影像数据,且不会造成数据线304的负担。另外,由于两像素电极306a和306b均不与数据线304重叠,因此也可避免两像素电极306a和306b与数据线304可能形成的寄生电容。
虽然本发明已以实施例揭露如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作各种更动与润饰,因此本发明的保护范围当以权利要求范围为准。
Claims (8)
1.一种液晶像素,其特征在于,所述液晶像素包含:
一数据线;
一掺杂多晶硅层,位于所述数据线下方,其中所述掺杂多晶硅层在垂直方向上的投影不与所述数据线重叠;以及
一第一遮蔽金属层,位于所述数据线以及所述掺杂多晶硅层之间,且与所述掺杂多晶硅层形成一储存电容;
一第二遮蔽金属层,其中所述第一遮蔽金属层以及所述第二遮蔽金属层分别位于所述数据线的下方两侧,且所述第一遮蔽金属层以及所述第二遮蔽金属层在垂直方向上的投影分别部份重叠于所述数据线;
所述第二遮蔽金属层在垂直方向上的投影不与所述掺杂多晶硅层重叠;以及
一共通电极线,其中所述第一遮蔽金属层与所述共通电极线连接,且所述第二遮蔽金属层不与所述共通电极线连接。
2.根据权利要求1所述的液晶像素,其特征在于,所述液晶像素还包含:
一第一像素电极,位于所述数据线上方,其中所述第一像素电极在垂直方向上的投影与所述第一遮蔽金属层部分重叠,但不与所述数据线重叠;以及
一第二像素电极,位于所述数据线上方,其中所述第二像素电极在垂直方向上的投影与所述第二遮蔽金属层部分重叠,但不与所述数据线重叠。
3.一种液晶显示器,其特征在于,所述液晶显示器包含权利要求1或2所述的液晶像素。
4.一种液晶像素,其特征在于,所述液晶像素包含:
一基板;
一掺杂多晶硅层,形成于所述基板上;
一栅极氧化层,形成于所述基板上并覆盖所述掺杂多晶硅层;
一第一遮蔽金属层,形成于所述栅极氧化层上,且所述第一遮蔽金属层与所述掺杂多晶硅层形成一储存电容;
一内层介电层,形成于所述栅极氧化层上并覆盖所述第一遮蔽金属层;
一数据线,形成于所述内层介电层上,且所述数据线在垂直方向上的投影不与所述掺杂多晶硅层重叠;一保护层,形成于所述内层介电层上并覆盖所述数据线;
一第二遮蔽金属层,形成于所述栅极氧化层上,且所述第二遮蔽金属层在垂直方向上的投影不与所述掺杂多晶硅层重叠,且所述第一遮蔽金属层以及所述第二遮蔽金属层在垂直方向上的投影分别部份重叠于所述数据线;
一共通电极线,其中所述第一遮蔽金属层与所述共通电极线连接,且所述第二遮蔽金属层不与所述共通电极线连接。
5.根据权利要求4所述的液晶像素,其特征在于,所述液晶像素还包含:
一第一像素电极,位于所述保护层上,其中所述第一像素电极在垂直方向上的投影与所述第一遮蔽金属层部分重叠,但不与所述数据线重叠;以及
一第二像素电极,位于所述保护层上,其中所述第二像素电极在垂直方向上的投影与所述第二遮蔽金属层部分重叠,但不与所述数据线重叠。
6.一种液晶显示器,其特征在于,所述液晶显示器包含权利要求4或5项所述的液晶像素。
7.一种液晶像素的制造方法,其特征在于,所述方法包含:
形成一掺杂多晶硅层于一基板上;
形成一栅极氧化层于所述基板上并覆盖所述掺杂多晶硅层;
形成一第一遮蔽金属层于所述栅极氧化层上,使得所述第一遮蔽金属层与所述掺杂多晶硅层形成一储存电容;
形成一内层介电层于所述栅极氧化层上并覆盖所述第一遮蔽金属层;
形成一数据线于所述内层介电层上,使得所述数据线在垂直方向上的投影不与所述掺杂多晶硅层重叠;以及
形成一保护层于所述内层介电层上并覆盖所述数据线;
形成一第二遮蔽金属层于所述栅极氧化层上,并为所述内层介电层所覆盖,且所述第二遮蔽金属层在垂直方向上的投影不与所述掺杂多晶硅层重叠,所述第一遮蔽金属层以及所述第二遮蔽金属层在垂直方向上的投影分别部份重叠于所述数据线;
形成一共通电极线,使得所述第一遮蔽金属层与所述共通电极线连接,而所述第二遮蔽金属层不与所述共通电极线连接。
8.根据权利要求7所述的制造方法,其特征在于,所述方法还包含:
形成一第一像素电极于所述保护层上,使得所述第一像素电极在垂直方向上的投影与所述第一遮蔽金属层部分重叠,但不与所述数据线重叠;以及
形成一第二像素电极于所述保护层上,使得所述第二像素电极在垂直方向上的投影与所述第二遮蔽金属层部分重叠,但不与所述数据线重叠。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200710078769A CN101021659B (zh) | 2007-02-26 | 2007-02-26 | 液晶像素及其制造方法与液晶显示器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200710078769A CN101021659B (zh) | 2007-02-26 | 2007-02-26 | 液晶像素及其制造方法与液晶显示器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101021659A CN101021659A (zh) | 2007-08-22 |
CN101021659B true CN101021659B (zh) | 2010-05-26 |
Family
ID=38709477
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200710078769A Active CN101021659B (zh) | 2007-02-26 | 2007-02-26 | 液晶像素及其制造方法与液晶显示器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101021659B (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7956438B2 (en) * | 2008-11-21 | 2011-06-07 | Xilinx, Inc. | Integrated capacitor with interlinked lateral fins |
CN102236222B (zh) | 2010-04-23 | 2013-07-10 | 北京京东方光电科技有限公司 | 阵列基板及其制造方法和液晶显示器 |
CN103268047B (zh) * | 2012-12-31 | 2015-12-09 | 厦门天马微电子有限公司 | 一种ltps阵列基板及其制造方法 |
CN104658898A (zh) * | 2013-11-22 | 2015-05-27 | 上海和辉光电有限公司 | 低温多晶硅薄膜的制作方法 |
TWI649603B (zh) * | 2016-04-27 | 2019-02-01 | 友達光電股份有限公司 | 畫素結構、顯示面板及曲面顯示裝置 |
CN106773394B (zh) * | 2016-10-14 | 2024-04-09 | 合肥京东方光电科技有限公司 | 一种阵列基板、显示面板及显示装置 |
CN109742092B (zh) * | 2019-01-14 | 2021-12-10 | 京东方科技集团股份有限公司 | 有机发光二极管显示基板及制作方法、显示装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1485655A (zh) * | 2002-09-23 | 2004-03-31 | 统宝光电股份有限公司 | 薄膜晶体管液晶显示器的像素结构 |
CN1677206A (zh) * | 2004-03-30 | 2005-10-05 | Lg.菲利浦Lcd株式会社 | 液晶显示器件 |
-
2007
- 2007-02-26 CN CN200710078769A patent/CN101021659B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1485655A (zh) * | 2002-09-23 | 2004-03-31 | 统宝光电股份有限公司 | 薄膜晶体管液晶显示器的像素结构 |
CN1677206A (zh) * | 2004-03-30 | 2005-10-05 | Lg.菲利浦Lcd株式会社 | 液晶显示器件 |
Also Published As
Publication number | Publication date |
---|---|
CN101021659A (zh) | 2007-08-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107452766B (zh) | 背板基板及使用该背板基板的有机发光二极管显示器 | |
US9470946B2 (en) | TFT-LCD array substrate pixel electrode connected to first and second capacitors | |
US7515217B2 (en) | Fabricating method of a pixel structure having electrical field shielding layer and storage capacitor with three transparent electrodes | |
US8952877B2 (en) | Display device and driving method thereof | |
US7477445B2 (en) | Electrophoretic indication display | |
CN101021659B (zh) | 液晶像素及其制造方法与液晶显示器 | |
US20130075766A1 (en) | Thin film transistor device and pixel structure and driving circuit of a display panel | |
US8115215B2 (en) | Array substrate and method for manufacturing the same | |
US20050190312A1 (en) | [pixel structure and manufacturing method thereof] | |
CN108807420B (zh) | 一种柔性显示基板及其制作方法、可折叠显示装置 | |
JP2008003557A (ja) | 液晶表示装置及びその薄膜トランジスタ基板 | |
US20080186422A1 (en) | Electro-optical device substrate, electro-optical device, and electronic apparatus | |
US20060076560A1 (en) | Thin-film semiconductor device, electro-optical device, and electronic apparatus | |
US8619225B2 (en) | Liquid crystal device with pixel electrode under the common electrode and thinner than drain electrode, method of manufacturing liquid crystal device, and electronic apparatus | |
US20150009446A1 (en) | Lcd panel and a method of manufacturing the same | |
US20080073686A1 (en) | Thin-Film Transistor Array and Method for Manufacturing the Same | |
US20140078436A1 (en) | Pixel structure for liquid crystal display, array substrate and liquid crystal display | |
US11175548B2 (en) | Display panel, display apparatus and driving method for the same | |
US20080068522A1 (en) | Display device and a method of manufacturing the same | |
US20240162247A1 (en) | Displaying base plate and manufacturing method thereof, and displaying device | |
US20130106679A1 (en) | Lcd panel and method of manufacturing the same | |
JP5481790B2 (ja) | 電気光学装置 | |
CN103792744A (zh) | 存储电容、像素单元及存储电容的制造方法 | |
KR20150073609A (ko) | 액정표시장치용 어레이 기판 | |
JP5034434B2 (ja) | 電気光学装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |