CN100426899C - 一种调整传输器件接口传输速率的装置及方法 - Google Patents

一种调整传输器件接口传输速率的装置及方法 Download PDF

Info

Publication number
CN100426899C
CN100426899C CNB2005101028452A CN200510102845A CN100426899C CN 100426899 C CN100426899 C CN 100426899C CN B2005101028452 A CNB2005101028452 A CN B2005101028452A CN 200510102845 A CN200510102845 A CN 200510102845A CN 100426899 C CN100426899 C CN 100426899C
Authority
CN
China
Prior art keywords
frequency
clock signal
transmission rate
transmission apparatus
interface transmission
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CNB2005101028452A
Other languages
English (en)
Other versions
CN1852508A (zh
Inventor
蒋亚军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CNB2005101028452A priority Critical patent/CN100426899C/zh
Publication of CN1852508A publication Critical patent/CN1852508A/zh
Application granted granted Critical
Publication of CN100426899C publication Critical patent/CN100426899C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Communication Control (AREA)

Abstract

本发明公开了一种调整传输器件接口传输速率的装置,该装置包括:控制单元、频率调整单元和传输器件。本发明同时公开了一种调整传输器件接口传输速率的方法。本发明所提供的装置和方法在业务数据速率改变、且不满足与接口传输速率的匹配关系时,通过确定与业务数据速率匹配的新接口传输速率,然后确定传输器件与该接口传输速率对应的新输入时钟频率,并通过频率调整单元产生一个频率等于传输器件新输入时钟频率的时钟信号,然后将该时钟信号输出给传输器件以作为传输器件的输入时钟频率,实现了传输器件接口传输速率的调整,从而避免了基带处理单元和射频处理单元间数据传输失败情况的发生。

Description

一种调整传输器件接口传输速率的装置及方法
技术领域
本发明涉及数据传输领域,具体涉及一种调整传输器件接口传输速率的装置及方法。
背景技术
现代基站设计的发展,趋向于基带处理单元和射频处理单元在物理实现上分开、独立发展,它们之间的接口可通过标准协议定义,也可由厂商自定义。
基带处理单元和射频处理单元间传输的数据类型通常有三种:业务数据、同步数据、操作/维护(C&M)数据。其中,业务数据占绝大部分。
各类数据通过专门的传输器件在基带处理单元和射频处理单元间传输。在实现基带处理单元和射频处理单元间的数据传输时,现有的方法完全按照协议来实现。以主要针对宽带码分多址(WCDMA,Wideband Code DivisionMultiple Address)***的通用公共无线接口(CPRI,Common Public RadioInterface)协议为例,它详细规定了在基带处理单元和射频处理单元间传输同步数据、C&M数据和业务数据的方法,例如:规定传输器件的接口传输速率是614.4Mbps或1.2288Gbps或2.4576Gbps,业务数据速率是3.84*160Mbps或3.84*320Mbps或3.84*640Mbps。同时,CPRI协议规定了业务数据速率和接口传输速率的匹配关系,对与之对应的传输帧格式也给出了明确而详细的规定。
但实际上,对于某些基站***来说,其业务数据速率通常是多样的、可变的,并不仅仅局限于协议中规定的几种速率,这样,与业务数据速率匹配的接口传输速率也可能不仅仅局限于协议中规定的几种速率,此时,传输器件若只支持某种标准接口传输速率,那么在有些情况下,就可能无法实现基带处理单元和射频处理单元间的数据传输。同样,假设在某种业务数据速率下,传输器件以与其匹配的某种接口传输速率实现了传输,随后业务数据速率发生了改变,且要求将当前接口传输速率改变为与当前业务数据速率匹配的接口传输速率,但是现有传输器件的接口传输速率一旦确定后就无法改定,这样就会导致基带处理单元和射频处理单元间的数据传输失败。
发明内容
有鉴于此,本发明的主要目的在于提供一种调整传输器件接口传输速率的装置及方法,以在业务数据速率改变、且不满足与接口传输速率的匹配关系时,实现传输器件接口传输速率的调整。
为达到上述目的,本发明的技术方案是这样实现的:
一种调整传输器件接口传输速率的装置,接口传输速率与传输器件的输入时钟频率成固定比例关系,该装置包括:控制单元、频率调整单元和传输器件,其中,
控制单元,用于在检测到业务数据速率发生了改变,且当前接口传输速率不满足与业务数据速率的匹配关系时,根据业务数据速率与接口传输速率的匹配关系,在传输器件支持的速率范围内,任意选择一个与当前业务数据速率匹配的新接口传输速率,并确定传输器件与该新接口传输速率对应的新输入时钟频率;用于获取频率调整单元的输入参考频率,计算该新输入时钟频率和该输入参考频率的比值,并将该比值发送到频率调整单元;
频率调整单元,用于根据控制单元发送来的比值和自身输入参考频率,将自身输出时钟信号的频率调整到传输器件的新输入时钟频率上,然后将该经频率调整后的时钟信号输出到传输器件;
传输器件,用于将频率调整单元输出的时钟信号的频率作为自身的输入时钟频率。
所述装置应用在基带侧,且所述装置进一步包括:基带处理单元,用于将当前业务数据速率发送给控制单元;
所述控制单元进一步用于,接收基带处理单元发送的业务数据速率。
所述装置应用在射频侧,且所述装置进一步包括:射频处理单元,用于将新接口传输速率,或者新接口传输速率与速率调整时段发送给控制单元;
所述控制单元进一步用于,接收射频处理单元发送的新接口传输速率,或者新接口传输速率与速率调整时段。
所述装置进一步应用在基带侧,且,基带侧的装置进一步用于将新接口传输速率,或者新接口传输速率与速率调整时段发送给射频侧的传输器件;
所述射频侧的传输器件进一步用于将基带侧装置发送来的新接口传输速率,或者新接口传输速率与速率调整时段发送给射频处理单元。
所述基带侧装置进一步包括:基带处理单元,用于将基带侧控制单元发送来的新接口传输速率,或者新接口传输速率与速率调整时段发送给基带侧传输器件;
所述基带侧控制单元进一步用于,将新接口传输速率,或者新接口传输速率与速率调整时段发送给基带处理单元;
所述基带侧的传输器件进一步用于,将基带处理单元发送来的新接口传输速率,或者新接口传输速率与速率调整时段发送给射频侧的传输器件。
所述频率调整单元进一步包括:稳定频率输出单元和调整单元,其中,
稳定频率输出单元,用于将一个频率稳定的时钟信号输出到调整单元;
调整单元,用于将稳定频率输出单元输出的时钟信号的频率作为自身输入参考频率,并在收到控制单元发送的比值后,根据该比值和自身输入参考频率,调整自身输出时钟信号的频率,并将该经频率调整后的时钟信号输出到传输器件。
所述稳定频率输出单元为恒温晶体振荡器。
所述稳定频率输出单元为压控晶体振荡器锁相环或温度补偿晶体振荡器锁相环,
所述稳定频率输出单元进一步用于,接收控制单元输出的比值和传输器件输出的时钟信号,并根据该比值和传输器件输出时钟信号对应的输出时钟频率,调整自身输出时钟信号的频率,
所述控制单元进一步用于,计算获取到的稳定频率输出单元的输出时钟信号的频率与获取到的传输器件的输出时钟频率的比值,并将该比值发送给稳定频率输出单元。
所述调整单元为压控振荡器锁相环。
一种调整传输器件接口传输速率的方法,接口传输速率与传输器件的输入时钟频率成固定比例关系,该方法包括:
A、检测到业务数据速率发生了改变,且当前接口传输速率与业务数据速率不满足匹配关系后,根据接口传输速率与业务数据速率的匹配关系,在传输器件支持的速率范围内,任意选择一个与当前业务数据速率匹配的新接口传输速率;
B、确定传输器件与新接口传输速率对应的新输入时钟频率;
C、根据该新输入时钟频率生成相应频率的时钟信号,然后将该时钟信号发送给传输器件,传输器件收到该时钟信号后,将该时钟信号的频率作为自身的输入时钟频率。
预先设定一个默认接口传输速率,所述步骤A之前进一步包括:
确定与该默认接口传输速率对应的初始输入时钟频率;根据初始输入时钟频率生成相应频率的时钟信号,然后将该时钟信号发送给传输器件,传输器件收到该时钟信号后,将该时钟信号的频率作为自身的初始输入时钟频率。
与现有技术相比,本发明所提供的装置和方法在业务数据速率改变、且不满足与接口传输速率的匹配关系时,通过确定与业务数据速率匹配的新接口传输速率,然后确定传输器件与该新接口传输速率对应的新输入时钟频率,并通过频率调整单元产生一个频率等于传输器件的新输入时钟频率的时钟信号,然后将该时钟信号输出给传输器件,以作为传输器件的输入时钟频率,实现了传输器件接口传输速率的调整,从而避免了基带处理单元和射频处理单元间数据传输失败情况的发生。
附图说明
图1为本发明提供的调整传输器件接口传输速率的装置框图;
图2为本发明提供的调整基带侧传输器件和射频侧传输器件接口传输速率的具体实施例的装置框图;
图3为本发明提供的调整传输器件接口传输速率的流程图;
图4为本发明提供的调整基带侧传输器件接口传输速率的具体实施例的流程图;
图5为本发明提供的调整射频侧传输器件接口传输速率的具体实施例的流程图。
具体实施方式
下面结合附图及具体实施例对本发明再作进一步详细的说明。
图1是本发明提供的调整传输器件接口传输速率的装置框图,如图1所示,其主要包括:
控制单元11:用于确定新的接口传输速率,并确定传输器件13的与该新接口传输速率对应的新输入时钟频率;用于计算该新输入时钟频率和获取到的频率调整单元12的输入参考频率的比值,并将该比值发送到频率调整单元12。
接口传输速率必须满足与业务数据速率的匹配关系。该匹配关系既可以遵循CPRI协议,也可以是可实现基带处理单元和射频处理单元之间数据传输的其它匹配关系,若在传输器件支持的速率范围内,有多个速率与当前业务数据速率匹配,那么可在其中任选一个作为要调整到的新接口传输速率。
接口传输速率和传输器件的输入时钟频率成固定的比例关系,即接口传输速率=传输器件的输入时钟频率*传输器件的并行位宽。
频率调整单元12:用于接收控制单元11发送的比值,根据该比值和自身输入参考频率,将自身输出时钟信号的频率调整到传输器件的新输入时钟频率上,然后将该经频率调整后的时钟信号输出到传输器件13。
进一步地,频率调整单元12可包括:稳定频率输出单元121和调整单元122,其中,
稳定频率输出单元121:用于将一个频率稳定的时钟信号输出到调整单元122;
调整单元122:用于将稳定频率输出单元121输出时钟信号的频率作为自身输入参考频率,并根据收到的控制单元11发送来的比值和自身输入参考频率,将自身输出时钟信号的频率调整到传输器件13的新输入时钟频率上,然后将该经频率调整后的时钟信号输出到传输器件13。
传输器件13:用于接收频率调整单元12输出的时钟信号,并将该时钟信号的频率作为自身的输入时钟频率。
图2是本发明提供的调整基带侧传输器件和射频侧传输器件的接口传输速率的具体实施例的装置框图,如图2所示,
基带侧主要包括:
控制单元1-11:用于在检测到基带处理单元1-14发送来的业务数据速率与当前接口传输速率不满足匹配关系时,根据业务数据速率以及业务数据速率与接口传输速率的匹配关系,确定新的接口传输速率,将该新接口传输速率和速率调整时段发送给基带处理单元1-14;用于确定传输器件1-13的与该新接口传输速率对应的新输入时钟频率,并计算该新输入时钟频率和自身保存的***时钟频率的比值,将该比值发送给调整单元1-122。
在初始上电时,基带侧的传输器件工作在默认的接口传输速率上,此时,控制单元1-11根据自身保存的默认接口传输速率,计算出传输器件1-13对应的初始输入时钟频率,并计算该初始输入时钟频率与***时钟频率的比值,将该比值发送给调整单元1-122,然后调整单元1-122根据接收到的比值,将自身输出时钟信号的频率调整到初始输入时钟频率上,然后将该经频率调整后的时钟信号输出到传输器件1-13,传输器件1-13收到该时钟信号后,将该时钟信号的频率作为自身的初始输入时钟频率。
***时钟频率输出单元1-121:用于将一个频率稳定的***时钟信号输出到调整单元1-122。
在基带侧,***时钟频率输出单元1-121必须能够输出一个频率非常稳定的时钟信号,该时钟信号的频率作为***时钟频率,以使得基带侧的传输器件能够正常收发数据和信号。例如:***时钟频率输出单元1-121可以是恒温晶体振荡器(OCXO)等。
调整单元1-122:用于接收***时钟频率输出单元1-121输出的***时钟信号,将该时钟信号对应的***时钟频率作为自身的输入参考频率,并在收到控制单元1-11发送的比值后,根据该比值和自身的输入参考频率,调整自身输出时钟信号的频率,并将该经频率调整后的时钟信号输出到传输器件1-13。
调整单元1-122的特点是:输出时钟信号的频率变化范围较大,因此利用该单元调整传输器件的输入时钟频率,可使得传输器件的输入时钟频率在一个较大的范围内变化。例如:调整单元1-122可以是压控振荡器锁相环(VCO PLL)等。
传输器件1-13:用于在收到调整单元1-122输出的时钟信号后,将该时钟信号的频率作为自身的输入时钟频率;用于将接收到的基带处理单元1-14发送来的新接口传输速率和速率调整时段发送给射频侧的传输器件2-13。
基带处理单元1-14:用于将当前业务数据速率发送给控制单元1-11,用于接收控制单元1-11发送的新接口传输速率和速率调整时段,并将该新接口传输速率和速率调整时段发送给传输器件1-13。
可以看出,***时钟频率输出单元1-121即为图1所示的稳定频率输出单元121。
在实际应用中,基带侧的控制单元1-11在确定了接口传输速率后,会同时确定一个速率调整时段,以便基带侧和射频侧同时在该速率调整时段内完成各自传输器件的接口传输速率的调整。
射频侧主要包括:
射频处理单元2-14:用于在收到传输器件2-13发送来的新接口传输速率和速率调整时段后,将该新接口传输速率和速率调整时段发送给控制单元2-11。
控制单元2-11:用于接收射频处理单元2-14发送的新接口传输速率和速率调整时段,并在速率调整时段到来后,确定传输器件2-13的与该新接口传输速率对应的新输入时钟频率,同时计算该新输入时钟频率与稳定频率输出单元2-121输出时钟信号的频率的比值,将该比值输出到调整单元2-122,然后计算稳定频率输出单元2-121输出时钟信号的频率与传输器件的新输出时钟频率的比值,将该比值输出到稳定频率输出单元2-121。
由于稳定频率输出单元2-121的输入时钟信号的频率等于传输器件2-13的输出时钟频率,因此控制单元2-11可根据当前传输器件2-13的输入时钟频率,以及传输器件的输入时钟频率与输出时钟频率的固定比例关系,计算出传输器件的输出时钟频率,并结合最近一次自身输出给稳定频率输出单元2-121的比值,计算出稳定频率输出单元2-121当前输出时钟信号的频率。
在初始上电时,射频侧的传输器件工作在默认的接口传输速率上,此时,控制单元2-11根据默认接口传输速率,计算出传输器件2-13对应的初始输入时钟频率,并计算该初始输入时钟频率与稳定频率输出单元2-121输出时钟信号的频率的比值,将该比值发送给调整单元2-122;调整单元2-122根据接收到的比值和稳定频率输出单元2-121输出时钟信号的频率,将自身输出时钟信号的频率调整到初始输入时钟频率上,然后将该经频率调整后的时钟信号输出到传输器件2-13;传输器件2-13收到该时钟信号后,将该时钟信号的频率作为自身的输入时钟频率,同时向稳定频率输出单元2-121输出一个时钟信号;稳定频率输出单元2-121将接收到的传输器件2-13输出时钟信号对应的输出时钟频率作为自身输入时钟信号的频率。
调整单元2-122:用于接收稳定频率输出单元2-121输出的时钟信号,将该时钟信号的频率作为自身的输入参考频率,在收到控制单元2-11输出的比值后,根据该比值和自身的输入参考频率,将自身输出时钟信号的频率调整到传输器件的新输入时钟频率上,然后将该经频率调整后的时钟信号输出到传输器件2-13。
调整单元2-122可以是VCO PLL等。
稳定频率输出单元2-121:用于在收到传输器件2-13输出的时钟信号后,将自身输入时钟信号的频率锁定在该时钟信号对应的传输器件的输出时钟频率上,并在收到控制单元2-11输出的比值后,根据该比值和自身输入时钟信号的频率,调整自身输出时钟信号的频率,然后将该经频率调整后的时钟信号输出到调整单元2-122。
稳定频率输出单元2-121的特点是:输出时钟信号的频率的波动范围很小。因此,将该频率作为调整单元2-122的输入参考频率,会使得调整单元2-122输出时钟信号的频率的波动范围也很小,满足射频侧传输器件正常工作时的频率要求,从而使得射频侧传输器件能够正常收发数据和信号。
稳定频率输出单元2-121可以是压控晶体振荡器锁相环(VCXO PLL)或温度补偿晶体振荡器锁相环(TCXO PLL)等。
传输器件2-13:用于在收到调整单元2-122输出的时钟信号后,将该时钟信号的频率作为自身的输入时钟频率,同时向稳定频率输出单元2-121输出一个时钟信号;用于在收到基带侧传输器件1-13发送来的新接口传输速率和速率调整时段后,将该新接口传输速率和速率调整时段发送给射频处理单元2-14。
图3是本发明提供的调整传输器件的接口传输速率的流程图,如图3所示,其具体步骤如下:
步骤301:在当前接口传输速率与业务数据速率不满足匹配关系时,根据业务数据速率与接口传输速率的匹配关系,确定新的接口传输速率。
步骤302:确定传输器件与该新接口传输速率对应的新输入时钟频率。
步骤303:根据该新输入时钟频率生成相应频率的时钟信号,然后将该频率的时钟信号发送给传输器件,传输器件收到该时钟信号后,将该时钟信号的频率作为自身的输入时钟频率。
图4是本发明提供的调整基带侧传输器件接口传输速率的具体实施例的流程图,本实施例应用在包括:控制单元、***时钟频率输出单元、调整单元和传输器件的基带侧,如图4所示,其具体步骤如下:
步骤401:控制单元检测到业务数据速率发生了改变,且当前接口传输速率不满足与业务数据速率的匹配关系,然后根据业务数据速率与接口传输速率的匹配关系确定新的接口传输速率,同时确定一个速率调整时段。
步骤402:控制单元检测到速率调整时段到来,根据接口传输速率与传输器件的输入时钟频率的固定比例关系,计算传输器件与新接口传输速率对应的新输入时钟频率。
步骤403:控制单元计算该新输入时钟频率与***时钟频率的比值,然后将该比值发送给输入参考频率为***时钟频率的调整单元。
步骤404:调整单元收到该比值后,根据该比值和***时钟频率输出单元输出时钟信号对应的***时钟频率,调整自身输出时钟信号的频率,并将该经频率调整后的时钟信号输出到传输器件。
调整单元的输出时钟信号的频率与输入参考频率成可变比例关系,在输入参考频率一定时,通过改变比值,可以使输出时钟信号锁定在不同的频率上。
步骤405:传输器件收到调整单元输出的时钟信号后,将该时钟信号的频率作为自身的输入时钟频率。
图5是本发明提供的调整射频侧传输器件接口传输速率的具体实施例的流程图,本实施例应用在包括:射频处理单元、控制单元、稳定频率输出单元、调整单元和传输器件的射频侧,如图5所示,其具体步骤如下:
步骤501:控制单元收到射频处理单元发送来的新接口传输速率和速率调整时段。
基带侧的控制单元在确定新的接口传输速率和速率调整时段后,将该新接口传输速率和速率调整时段通过基带处理单元、基带侧的传输器件和射频侧的传输器件和射频处理单元,发送给射频侧的控制单元。
步骤502:控制单元检测到速率调整时段到来,计算传输器件与该新接口传输速率对应的新输入时钟频率。
步骤503:控制单元计算该新输入时钟频率与当前稳定频率输出单元的输出时钟信号的频率的比值,并将该比值发送给调整单元;同时计算稳定频率输出单元输出时钟信号的频率与传输器件新输出时钟频率的比值,并将该比值发送给稳定频率输出单元。
传输器件输出时钟信号对应的输出时钟频率与传输器件的输入时钟频率成固定比例关系,控制单元根据该比例关系和传输器件的新输入时钟频率,可计算出传输器件的新输出时钟频率。
步骤504:输入参考频率等于稳定频率输出单元的输出时钟信号频率的调整单元根据接收到的比值和自身的输入参考频率,将自身输出时钟信号的频率调整到步骤502中的传输器件的新输入时钟频率上,然后将该经频率调整后的时钟信号输出到传输器件。
步骤505:传输器件收到调整单元输出的时钟信号后,将该时钟信号的频率作为自身的输入时钟频率,并向稳定频率输出单元输出一个时钟信号。
步骤506:稳定频率输出单元在收到传输器件输出的时钟信号和控制单元发送的比值后,根据该比值和传输器件输出时钟信号对应的输出时钟频率,调整自身输出时钟信号的频率,将该经频率调整后的时钟信号输出到调整单元。
同样,基带侧和射频侧的传输器件在初始上电时,是工作在预先设定的默认接口传输速率上的,具体过程如下:
对于基带侧:控制单元计算传输器件与默认接口时钟频率对应的初始输入时钟频率,并计算该初始输入时钟频率与***时钟频率的比值,然后将该比值发送给调整单元;调整单元根据该比值和自身输入参考频率即:***时钟频率,将自身输出时钟信号的频率调整到传输器件的初始输入时钟频率上,然后向传输器件输出一个时钟信号;传输器件收到该时钟信号后,将该时钟信号的频率作为自身的初始输入时钟频率。
对于射频侧:控制单元计算传输器件与默认接口时钟频率对应的初始输入时钟频率,并计算该初始输入时钟频率与稳定频率输出单元输出时钟信号的频率的比值,然后将该比值发送给调整单元;调整单元根据该比值和自身输入参考频率即:稳定频率输出单元输出时钟信号的频率,将自身输出时钟信号的频率调整到传输器件的初始输入时钟频率上,然后向传输器件输出一个时钟信号;传输器件收到该时钟信号后,将该时钟信号的频率作为自身的初始输入时钟频率,同时向稳定频率输出单元输出一个时钟信号;稳定频率输出单元将接收到的传输器件输出时钟信号对应的输出时钟频率作为自身输入时钟信号的频率。
以上所述仅为本发明的过程及方法实施例,并不用以限制本发明,凡在本发明的精神和原则之内所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (11)

1、一种调整传输器件接口传输速率的装置,接口传输速率与传输器件的输入时钟频率成固定比例关系,其特征在于,该装置包括:控制单元、频率调整单元和传输器件,其中,
控制单元,用于在检测到业务数据速率发生了改变,且当前接口传输速率不满足与业务数据速率的匹配关系时,根据业务数据速率与接口传输速率的匹配关系,在传输器件支持的速率范围内,任意选择一个与当前业务数据速率匹配的新接口传输速率,并确定传输器件与该新接口传输速率对应的新输入时钟频率;用于获取频率调整单元的输入参考频率,计算该新输入时钟频率和该输入参考频率的比值,并将该比值发送到频率调整单元;
频率调整单元,用于根据控制单元发送来的比值和自身输入参考频率,将自身输出时钟信号的频率调整到传输器件的新输入时钟频率上,然后将该经频率调整后的时钟信号输出到传输器件;
传输器件,用于将频率调整单元输出的时钟信号的频率作为自身的输入时钟频率。
2、如权利要求1所述的装置,其特征在于,所述装置应用在基带侧,且所述装置进一步包括:基带处理单元,用于将当前业务数据速率发送给控制单元;
所述控制单元进一步用于,接收基带处理单元发送的业务数据速率。
3、如权利要求1所述的装置,其特征在于,所述装置应用在射频侧,且所述装置进一步包括:射频处理单元,用于将新接口传输速率,或者新接口传输速率与速率调整时段发送给控制单元;
所述控制单元进一步用于,接收射频处理单元发送的新接口传输速率,或者新接口传输速率与速率调整时段。
4、如权利要求3所述的装置,其特征在于,所述装置进一步应用在基带侧,且,基带侧的装置进一步用于将新接口传输速率,或者新接口传输速率与速率调整时段发送给射频侧的传输器件;
所述射频侧的传输器件进一步用于将基带侧装置发送来的新接口传输速率,或者新接口传输速率与速率调整时段发送给射频处理单元。
5、如权利要求4所述的装置,其特征在于,所述基带侧装置进一步包括:基带处理单元,用于将基带侧控制单元发送来的新接口传输速率,或者新接口传输速率与速率调整时段发送给基带侧传输器件;
所述基带侧控制单元进一步用于,将新接口传输速率,或者新接口传输速率与速率调整时段发送给基带处理单元;
所述基带侧的传输器件进一步用于,将基带处理单元发送来的新接口传输速率,或者新接口传输速率与速率调整时段发送给射频侧的传输器件。
6、如权利要求1所述的装置,其特征在于,所述频率调整单元进一步包括:稳定频率输出单元和调整单元,其中,
稳定频率输出单元,用于将一个频率稳定的时钟信号输出到调整单元;
调整单元,用于将稳定频率输出单元输出的时钟信号的频率作为自身输入参考频率,并在收到控制单元发送的比值后,根据该比值和自身输入参考频率,调整自身输出时钟信号的频率,并将该经频率调整后的时钟信号输出到传输器件。
7、如权利要求6所述的装置,其特征在于,所述稳定频率输出单元为恒温晶体振荡器OCXO。
8、如权利要求6所述的装置,其特征在于,所述稳定频率输出单元为压控晶体振荡器锁相环VCXO PLL或温度补偿晶体振荡器锁相环TCXOPLL,
所述稳定频率输出单元进一步用于,接收控制单元输出的比值和传输器件输出的时钟信号,并根据该比值和传输器件输出时钟信号对应的输出时钟频率,调整自身输出时钟信号的频率,
所述控制单元进一步用于,计算获取到的稳定频率输出单元的输出时钟信号的频率与获取到的传输器件的输出时钟频率的比值,并将该比值发送给稳定频率输出单元。
9、如权利要求6所述的装置,其特征在于,所述调整单元为压控振荡器锁相环。
10、一种调整传输器件接口传输速率的方法,接口传输速率与传输器件的输入时钟频率成固定比例关系,其特征在于,该方法包括:
A、检测到业务数据速率发生了改变,且当前接口传输速率与业务数据速率不满足匹配关系后,根据接口传输速率与业务数据速率的匹配关系,在传输器件支持的速率范围内,任意选择一个与当前业务数据速率匹配的新接口传输速率;
B、确定传输器件与新接口传输速率对应的新输入时钟频率;
C、根据该新输入时钟频率生成相应频率的时钟信号,然后将该时钟信号发送给传输器件,传输器件收到该时钟信号后,将该时钟信号的频率作为自身的输入时钟频率。
11、如权利要求10所述的方法,其特征在于,预先设定一个默认接口传输速率,所述步骤A之前进一步包括:
确定与该默认接口传输速率对应的初始输入时钟频率;根据初始输入时钟频率生成相应频率的时钟信号,然后将该时钟信号发送给传输器件,传输器件收到该时钟信号后,将该时钟信号的频率作为自身的初始输入时钟频率。
CNB2005101028452A 2005-09-13 2005-09-13 一种调整传输器件接口传输速率的装置及方法 Active CN100426899C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2005101028452A CN100426899C (zh) 2005-09-13 2005-09-13 一种调整传输器件接口传输速率的装置及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2005101028452A CN100426899C (zh) 2005-09-13 2005-09-13 一种调整传输器件接口传输速率的装置及方法

Publications (2)

Publication Number Publication Date
CN1852508A CN1852508A (zh) 2006-10-25
CN100426899C true CN100426899C (zh) 2008-10-15

Family

ID=37133973

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2005101028452A Active CN100426899C (zh) 2005-09-13 2005-09-13 一种调整传输器件接口传输速率的装置及方法

Country Status (1)

Country Link
CN (1) CN100426899C (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2554744B (en) * 2016-10-07 2021-11-24 Orisec Ltd Control panel for a security alarm system

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101997635B (zh) * 2009-08-27 2013-03-27 中兴通讯股份有限公司 一种变换业务单板端口速率的方法和***
US8810299B2 (en) * 2012-10-09 2014-08-19 Altera Corporation Signal flow control through clock signal rate adjustments
WO2015089748A1 (zh) * 2013-12-17 2015-06-25 西门子公司 串行通信方法及其装置
CN109215177A (zh) * 2017-07-03 2019-01-15 深圳市通达智科技有限公司 门禁***及门禁控制方法
CN113839671A (zh) * 2020-06-24 2021-12-24 中兴通讯股份有限公司 时钟发送装置及方法、时钟接收装置及方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6147997A (en) * 1996-11-08 2000-11-14 Pmc-Sierra (Maryland), Inc. Mechanism to support an UTOPIA interface over a backplane
US20020114348A1 (en) * 2001-02-21 2002-08-22 Mccrosky Carl D. Bus interface for transfer of multiple SONET/SDH rates over a serial backplane
CN1192676C (zh) * 1997-09-08 2005-03-09 西门子公司 自动配置一个具有网络接口单元的用户设备的方法和装置
CN1601547A (zh) * 2004-10-21 2005-03-30 复旦大学 一种用于射频识别的功率自适应变数据率通讯装置和方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6147997A (en) * 1996-11-08 2000-11-14 Pmc-Sierra (Maryland), Inc. Mechanism to support an UTOPIA interface over a backplane
CN1192676C (zh) * 1997-09-08 2005-03-09 西门子公司 自动配置一个具有网络接口单元的用户设备的方法和装置
US20020114348A1 (en) * 2001-02-21 2002-08-22 Mccrosky Carl D. Bus interface for transfer of multiple SONET/SDH rates over a serial backplane
CN1601547A (zh) * 2004-10-21 2005-03-30 复旦大学 一种用于射频识别的功率自适应变数据率通讯装置和方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2554744B (en) * 2016-10-07 2021-11-24 Orisec Ltd Control panel for a security alarm system

Also Published As

Publication number Publication date
CN1852508A (zh) 2006-10-25

Similar Documents

Publication Publication Date Title
JP3253630B2 (ja) 位相ロックループのための位相同期回路
US7457979B2 (en) Synchronous follow-up apparatus and synchronous follow-up method
CN100426899C (zh) 一种调整传输器件接口传输速率的装置及方法
EP2286514B1 (en) System and method of controlling power consumption in a digital phase locked loop (dpll)
US7003065B2 (en) PLL cycle slip detection
EP3306819A1 (en) Phase control of clock signal based on feedback
US9496916B2 (en) Semiconductor device, receiver, transmitter, transceiver and communication system
CN100426674C (zh) 频率快速锁定装置、频率合成器以及频率快速锁定方法
JP5437381B2 (ja) 複数の通信動作モードをサポートするための方法および装置
US10666269B2 (en) Hitless re-arrangements in coupled digital phase-locked loops
CN1048604C (zh) 响应射频信道间隔,操作锁相环频率合成器的装置和方法
WO1998020620A1 (en) Method and apparatus for reducing standby current in communications equipment
CN100450230C (zh) 一种射频远端模块中时钟恢复方法和装置
US11963120B2 (en) Method for synchronizing network device, and network device
CN101610123B (zh) 一种时钟单元及其实现方法
US8369472B2 (en) Semiconductor integrated circuit device and method for clock data recovery
CN103580713A (zh) 电子装置和时钟产生方法
US7292832B2 (en) Timing and frequency control method and circuit for digital wireless telephone system terminals
JPH08265141A (ja) デジタル位相同期ループを制御する方法および装置ならびにコードレス電話
US9979403B1 (en) Reference clock architecture for integrated circuit device
JP3458893B2 (ja) 回線切り替え器及び回線切り替え方法
CN102281057A (zh) 频率校正锁定装置与方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant