CN100416534C - 基于PCI Express的包结合方法、设备和*** - Google Patents

基于PCI Express的包结合方法、设备和*** Download PDF

Info

Publication number
CN100416534C
CN100416534C CNB2004800142276A CN200480014227A CN100416534C CN 100416534 C CN100416534 C CN 100416534C CN B2004800142276 A CNB2004800142276 A CN B2004800142276A CN 200480014227 A CN200480014227 A CN 200480014227A CN 100416534 C CN100416534 C CN 100416534C
Authority
CN
China
Prior art keywords
bag
pci express
conjunction
equipment
described single
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2004800142276A
Other languages
English (en)
Other versions
CN1823329A (zh
Inventor
P·蒙圭亚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN1823329A publication Critical patent/CN1823329A/zh
Application granted granted Critical
Publication of CN100416534C publication Critical patent/CN100416534C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/40Network security protocols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/46Interconnection of networks
    • H04L12/4633Interconnection of networks using encapsulation techniques, e.g. tunneling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/41Flow control; Congestion control by acting on aggregated flows or links
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L2212/00Encapsulation of packets

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Small-Scale Networks (AREA)
  • Supplying Of Containers To The Packaging Station (AREA)

Abstract

本发明公开了一种用于结合包的方法和设备。在不同的实施例中,遵守特定协议的多个包可以被结合为遵守相同协议的单个包。所述的单个包还保存每一个结合包的识别信息到所述单个包内。所述识别信息被用来划分和/或发送所述结合包到它们各自的目的地。

Description

基于PCI Express的包结合方法、设备和***
技术领域
在此公开的实施例通常涉及包传输,并且更具体而言涉及在传输之前的结合包的方法、设备和***。
背景技术
在一个计算机***中或多个计算机***之间(例如,在一个网络上)能以多种不同的形式发送数据。在一些***中,数据被集合在一起,并且作为一个包发送。PCI Express(***设备互连专业组的***设备互连Express 1.0规范,公布于2002年7月22日)是一个用于分包和传输数据的协议的例子。不管所用的协议,包的传输需要一定程度的开销和最小的包尺寸。
例如,一些包需要一个报头(例如,开销),所述报头包含关于包的内容和/或目的地的信息。如果在发送包之前需要一个最小的包尺寸,一些***将在不满足最小尺寸需求的包中“填充”额外的比特。这些填充的比特包含无用的信息并且降低了***的效率。
下面是PCI Express事务处理的一些例子,所述PCI Express事务处理典型地需要比特填充来满足最小包尺寸的需求。第一,一个关于IO映射(例如,输入/输出映射)设备的简单序列需要一个8比特IO写事务事务处理到索引寄存器,随后要求8比特IO循环到相应的数据寄存器。这转换成两个最小的长度和效率的全PCI Express事务处理。
第二,读取FIFO(例如,先进先出)或门铃寄存器(doorbellregister)由每次分离的PCI Express事务处理重复地读取相同的地址组成。第三,一些专门的存储器事务处理(例如,编程一个闪存设备)需要字节或字以命令序列次序写入。这些写入中的每一个都需要一个分离的PCI Express事务处理。
因此,这三个过程的每一过程都需要多个最小长度的PCI Express事务处理,它可能由于比特填充而涉及无用比特的低效率传输。此外,每一个附加的PCI Express事务处理都需要***资源以便形成包、传输包和确认包传输。
在数据通信主要被发送到低带宽***设备和IO设备的情况中,包开销和最小包尺寸的缺陷是非常显著的,这是因为这些设备的利用率比较低。低的利用率转变成耗散功率,尤其在低功率***中。对于转换来说,低利用率导致低效率的性能和判优的低效率。
发明内容
为克服以上缺陷,本发明提供一种结合包的方法,包括:将遵守一个协议的多个包结合为遵守相同协议的单个包;保存每一个结合包的识别信息到所述单个包内;并且增加一个指示到所述单个包来指示在所述单个包内包含结合包,其中,(i)在PCI Express链接的再同步之前和(ii)在PCI Express链接的再同步期间的至少其中一个时间期间执行所述结合。
根据本发明的另一种结合包的方法,包括:接收遵守一个协议的单个包,所述单个包包含多个结合包和用于指示在所述单个包内包含所述结合包的报头,每一个结合包遵守相同协议并且具有与该包相关联的识别信息,其中,所述单个包(i)在PCI Express链接的再同步之前和(ii)在PCI Express链接的再同步期间的至少其中一个时间期间被结合。
根据本发明的一种结合包的设备,包括:第一PCI Express设备,其能够将遵守PCI Express的多个包结合为遵守PCI Express的单个包,所述单个包包含所述单个包内的每个结合包的识别信息和用于指示在所述单个包内包含所述结合包的报头,和通过PCI Express链接发送所述单个包;和用于接收所述单个包的第二PCI Express设备,其中,所述多个包(i)在PCI Express链接的再同步之前和(ii)在PCI Express链接的再同步期间的至少其中一个时间期间被结合。
根据本发明的一种结合包的***,包括:图形控制器;与所述图形控制器耦合的第一PCI Express设备,所述第一PCI Express设备能够将遵守PCI Express的多个包结合为遵守PCI Express的单个包,所述单个包包含所述单个包内的每个结合包的识别信息和用于指示在所述单个包内包含所述结合包的报头,和通过PCI Express链接发送所述单个包;和用于接收所述单个包的第二PCI Express设备,其中,所述多个包(i)在PCI Express链接的再同步之前和(ii)在PCI Express链接的再同步期间的至少其中一个时间期间被结合。
附图说明
通过实例来说明不同实施例,并且不是通过附图中数字的限制来说明不同实施例,在附图中相同参考数字表示类似元件。应该指出,在这个公开中涉及的“一,”、“一个,”、“这个,”、“其它,”、“可替换的”,或“不同”的实施例未必是相同的实施例并且这样的参考意味着至少一个。
图1是方法的一个实施例的流程图,所述方法用于结合多个包为单个包;
图2示出了包含多个结合包的包的一个实施例;
图3是方法的一个实施例的流程图,所述方法用于延迟链接的再同步直到完成将多个包结合为单个包为止;
图4是与第二PCI Express设备耦合的第一PCI Express设备的图,根据在此公开的不同实施例,每个设备能够结合和划分包;
图5是一个包括能够结合和划分包的多个PCI Express设备的***;
图6是基于图5***中设备的结合功能实现的不同数据流的图。
具体实施方式
在下面的描述中,出于解释的目的,阐明了许多特定细节以便对不同实施例提供全面理解。没有某些特定的细节的情况下可以实现这些实施例对本领域的技术人员来说是显而易见的。在其它情况下,忽略或简化某些结构和设备以便避免使得不同实施例的细节模糊不清。
出于说明的目的,下面的描述和附图提供了一些实例。然而,不是在限制的意义上解释这些实例,因为它们没有试图提供所有可能实现的详尽列表。
通过使用机器读取存储在机器可读介质上的指令以及依照这些指令执行功能,可以执行在此公开的不同方法。一个机器可读介质包括任何机制,所述机制通过一个机器(例如,计算机)以一种可读的形式提供(例如,存储和/或传输)信息。例如,一个机器可读介质包括只读存储器(ROM);随机存取存储器(RAM);磁盘存储介质;光学存储介质;闪存设备;和传播信号的电,光,声或其它形式(例如,载波、红外信号、和数字信号)。
现在参考图1,示出了用于结合包的一个方法。在块10,遵守一个特定协议(例如,PCI Express)的多个包被结合为单个包。所述单个包遵守的协议与多个结合包遵守的协议相同。
在块12,将每一个结合包的识别信息保存在所述单个包内。在不同的实施例中,识别信息的保存包括将每一个结合包的报头保存在所述单个包内。在一个实施例中,识别信息的保存与包的结合同时发生。
图2示出了包含多个结合包的单个包的一个实例。特别地,单个包14包括报头16、结合包18和循环冗余校验(“CRC”)20。在不同的实施例中,报头16包含一个指示,即单个包14包含结合包18。在其它实施例中,可以将单个包14包含结合包18的指示设置在单个包14内的其它位置(例如,在其它字段)。
每一个结合包18包括报头22、数据字段24和CRC26。结合包18彼此相同或彼此有区分。例如,PCI Express利用不同类型的包,这些包是依赖性的事务处理并且可以以任意的方式结合,这是因为不同实施例对方式没有限制,其中不同的包类型可以被结合在单个包内。
虽然在图1中没有示出,但是所述方法的不同实施例可以包括附加的特征。例如,一旦创建了单个包,就能发送所述单个包到能够结合和划分包的一个设备。在一个实施例中,通过PCI Express总线能够发送单个包。接收设备可以是例如PCI Express根设备、PCI Express转换器或PCI Express***设备。PCI Express***设备的实例其中包括IO设备,例如千兆以太网和加速图形端口。
如果接收设备是一个转换器,能发生几个不同的事件。例如,一旦转换器接收到单个包,转换器可以简单地路由或发送单个包到其它设备。可选择地,转换器能划分单个包(例如,提取结合包)和发送提取包到合适的目的地。
在不同实施例中,转换器利用单个包的报头来确定是否重新发送单个包或者是否开始提取结合包。如果提取这个包,转换器能使用提取包的报头(例如,先前保存的报头)来确定应该发送每一个提取包到何处。
然而,如果接收设备是一个***设备,所述***设备能够简单地接收单个包并且提取结合包用于使用/传输。
通过调整结合与通信链接的再同步还能扩展图1示出的方法。例如,在PCI Express中,基于一些门限值标准(例如,链接的不活动的预定周期)可以将设备之间的链接设置为断电。当用信号通知链接被加电以便接收/传输数据的时候,链接必须再同步。必要地,在应该对链接加电的指示和再同步的完成之间有一个等待时间周期。
不同实施例通过在链接的再同步之前和/或期间结合包来利用这个固有的等待时间周期。在其它实施例中,故意地延迟再同步。由故意延迟造成的附加等待时间有利地允许附加的时间用于包的结合。
在这点上,图3是用于故意延迟再同步的方法的一个实施例的流程图。在块28,将有用的包结合为单个包。在决定块30,它确定预定时间的固定量是否流逝和/或是否已经满足最小的结合包尺寸门限值。如果不满足所需的条件或状态,在块28继续进行包的结合。然而,如果已经满足必需的条件或状态,在块32进行链接的再同步。一旦再同步所述链接,就在块34发送单个包。
图4示出了用来执行上面描述的一些不同方法的两个设备的简图。特别地,第一PCI Express设备36与第二PCI Express设备38耦合。正如上面所提及的那样,每一个设备可以是以下的其中一个:PCIExpress根设备、PCI Express转换器设备和PCI Express***设备。
在一个实施例中,设备36(和可以是设备38)能够将遵守PCIExpress的多个包结合为遵守PCI Express的单个包并且包含每一个结合包的识别信息。设备36也能够通过PCI Express链接发送单个包到设备38。
设备38能够发送从设备36接收的单个包到另一个PCI Express设备;从单个包中提取结合包;并且发送该提取包到合适的目的地。在不同实施例中,通过单个包的报头和/或在单个包内的每一个结合包的报头来确定合适的目的地。
设备36和设备38各自包括端口35,所述端口35是一组相关的发射器和接收器。在不同实施例中,端口35应该具有匹配能力(例如,如所需要,两个端口35应该能够结合和划分上游和下游方向的包)。在所示的实施例中,设备36和设备38之间有四个路线37。“路线”是一组不同的发送和接收对。这里使用的术语“链接”(例如,PCI Express链接)指两个(或多个)端口和它们互联路线。
图5示出了包括图形控制器46、与图形控制器46耦合的第一PCIExpress设备(例如,根40)和第二PCI Express设备(例如,转换器48)的***。所述***还包括与根40耦合的中央处理单元(“CPU”)42、与根40耦合的存储器44、与转换器48耦合的旧式端点(legacyendpoint)50、与转换器48耦合的端点52。虽然根40在图5中作为单个元件被示出,但是根40可以包括存储器控制器中心(例如,与CPU 42、图形控制器46和存储器44耦合的北桥)和一个IO控制器中心(例如,与所述北桥和转换器48耦合的南桥)。
根40和转换器48能够执行上面所描述的方法(例如,结合、划分和发送包)。同样地,端点52也能够执行先前所描述的方法。但是,旧式端点50不能够进行结合和划分包。
基于图5***中设备的结合功能的实现,图6示出了不同的数据流。例如,如果在根40上不能结合,线47上的包流将作为图6中的流0(例如,每个包分别发送)出现。更可能地,如上面描述的,每一个包的分别传输使比特填充成为必要,以便满足传输的最小包尺寸。
然而,如果在根40、转换器48和端点52上能够对包结合,则线47上的包流将例如作为图6中的流1出现,所述流1具有基于尺寸、目的地和目的地设备的结合能力(和/或实现)适当地结合的多个包。转换器48基于它们合适的目的地发送接收的包。在包作为流1出现的情况,为旧式端点50指定未结合的包C和D,并且为端点52指定包含AB和EFG而结合的包。因此,线49上的包流将会作为图6中的流2(例如,没有结合的包)出现以及线51上的包流将会作为图6中的流3出现。
通过利用在此公开的方法和设备,与不进行结合包的常规***相比,某些PCI***的效率能增加5-10%。在其它优点之中,当在南桥芯片组中使用在此公开的不同实施例时,端口的利用率显著提高,这允许使用更多带宽用于在相同设备中的***设备的高通信量。
应该理解的是,尽管在上述描述中已经阐明了不同实施例的许多特征和优点以及不同实施例的结构和功能的细节,但是这个公开仅仅是说明性的。在不脱离不同实施例的范围(所述范围由所附权利要求的条款的广泛全面意义所表达)的情况下,可以详细地做一些改变,尤其对部件的结构和管理进行一些改变。

Claims (17)

1. 一种结合包的方法,包括:
将遵守一个协议的多个包结合为遵守相同协议的单个包;
保存每一个结合包的识别信息到所述单个包内;并且
增加一个指示到所述单个包来指示在所述单个包内包含结合包,
其中,(i)在PCI Express链接的再同步之前和(ii)在PCI Express链接的再同步期间的至少其中一个时间期间执行所述结合。
2. 如权利要求1所述结合包的方法,其中所述增加步骤包括:把一个报头放到所述单个包中。
3. 如权利要求1所述结合包的方法,还包括:
发送所述单个包到一个能够进行结合和划分包的设备。
4. 如权利要求3所述结合包的方法,还包括:
所述设备在接收所述单个包之后发送所述单个包到另一个设备。
5. 如权利要求3所述结合包的方法,还包括:
接收所述单个包;并且
提取所述结合包。
6. 如权利要求5所述结合包的方法,还包括:
发送每一个提取包到合适的目的地。
7. 如权利要求1所述结合包的方法,还包括:
如果未经过预定的固定时间量或者未达到最小结合包尺寸门限值,则延迟PCI Express链接的再同步。
8. 一种结合包的方法,包括:
接收遵守一个协议的单个包,所述单个包包含多个结合包和用于指示在所述单个包内包含所述结合包的报头,每一个结合包遵守相同协议并且具有与该包相关联的识别信息,
其中,所述单个包(i)在PCI Express链接的再同步之前和(ii)在PCI Express链接的再同步期间的至少其中一个时间期间被结合。
9. 如权利要求8所述结合包的方法,还包括:
在所述的接收之后发送所述单个包到与总线相耦合的设备。
10. 如权利要求8所述结合包的方法,还包括:
从所述单个包中提取所述结合包。
11. 如权利要求10所述结合包的方法,还包括:
发送所述提取包到一个合适的目的地。
12. 一种结合包的设备,包括:
第一PCI Express设备,其能够
将遵守PCI Express的多个包结合为遵守PCI Express的单个包,所述单个包包含所述单个包内的每个结合包的识别信息和用于指示在所述单个包内包含所述结合包的报头,和
通过PCI Express链接发送所述单个包;和
用于接收所述单个包的第二PCI Express设备,
其中,所述多个包(i)在PCI Express链接的再同步之前和(ii)在PCI Express链接的再同步期间的至少其中一个时间期间被结合。
13. 如权利要求12所述结合包的设备,其中第一PCI Express设备包括PCI Express根设备、PCI Express转换器设备和PCI Express***设备中的其中一个,以及第二PCI Express设备包括PCI Express根设备、PCI Express转换器设备和PCI Express***设备中的其中一个。
14. 如权利要求12所述结合包的设备,其中第二PCI Express设备能够执行以下至少其中之一:(i)发送所述单个包到另一个PCIExpress设备,(ii)从所述单个包中提取所述结合包,以及(iii)发送所述提取包到合适的目的地。
15. 一种结合包的***,包括:
图形控制器;
与所述图形控制器耦合的第一PCI Express设备,所述第一PCIExpress设备能够
将遵守PCI Express的多个包结合为遵守PCI Express的单个包,所述单个包包含所述单个包内的每个结合包的识别信息和用于指示在所述单个包内包含所述结合包的报头,和
通过PCI Express链接发送所述单个包;和
用于接收所述单个包的第二PCI Express设备,
其中,所述多个包(i)在PCI Express链接的再同步之前和(ii)在PCI Express链接的再同步期间的至少其中一个时间期间被结合。
16. 如权利要求15所述结合包的***,其中第一PCI Express设备包括PCI Express根设备、PCI Express转换器设备和PCI Express***设备中的其中一个,以及第二PCI Express设备包括PCI Express根设备、PCI Express转换器设备和PCI Express***设备中的其中一个。
17. 如权利要求15所述结合包的***,其中第二PCI Express设备能够执行以下至少其中之一:(i)发送所述单个包到另一个PCIExpress设备,(ii)从所述单个包中提取所述结合包,以及(iii)发送所述提取包到合适的目的地。
CNB2004800142276A 2003-05-23 2004-05-12 基于PCI Express的包结合方法、设备和*** Expired - Fee Related CN100416534C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/444,164 US7609723B2 (en) 2003-05-23 2003-05-23 Packet combining on PCI express
US10/444,164 2003-05-23

Publications (2)

Publication Number Publication Date
CN1823329A CN1823329A (zh) 2006-08-23
CN100416534C true CN100416534C (zh) 2008-09-03

Family

ID=33450582

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004800142276A Expired - Fee Related CN100416534C (zh) 2003-05-23 2004-05-12 基于PCI Express的包结合方法、设备和***

Country Status (8)

Country Link
US (1) US7609723B2 (zh)
EP (2) EP1627314B1 (zh)
JP (1) JP4327199B2 (zh)
KR (2) KR20060025146A (zh)
CN (1) CN100416534C (zh)
AT (2) ATE557351T1 (zh)
DE (1) DE602004030329D1 (zh)
WO (1) WO2004107713A2 (zh)

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7457897B1 (en) * 2004-03-17 2008-11-25 Suoer Talent Electronics, Inc. PCI express-compatible controller and interface for flash memory
US20050034045A1 (en) * 2003-08-08 2005-02-10 Lueck Andrew W. System for optimizing PCI-Express communications
US7974268B2 (en) * 2003-09-29 2011-07-05 Genband Us Llc Internet trunking protocol
US9264384B1 (en) * 2004-07-22 2016-02-16 Oracle International Corporation Resource virtualization mechanism including virtual host bus adapters
US7447233B2 (en) * 2004-09-29 2008-11-04 Intel Corporation Packet aggregation protocol for advanced switching
CN100351734C (zh) * 2004-12-31 2007-11-28 华硕电脑股份有限公司 主机板
JP4928732B2 (ja) * 2005-01-17 2012-05-09 株式会社リコー データ転送システム及び電子機器
US7765357B2 (en) * 2005-03-24 2010-07-27 Fujitsu Limited PCI-express communications system
US7246191B2 (en) * 2005-03-31 2007-07-17 Intel Corporation Method and apparatus for memory interface
TWI416334B (zh) * 2005-07-11 2013-11-21 Nvidia Corp 在匯流排上以封包形式傳送來自複數個客戶的資料傳送請求之方法、匯流排介面裝置及處理器
US7624221B1 (en) * 2005-08-01 2009-11-24 Nvidia Corporation Control device for data stream optimizations in a link interface
US9813283B2 (en) 2005-08-09 2017-11-07 Oracle International Corporation Efficient data transfer between servers and remote peripherals
US20070233930A1 (en) * 2006-03-14 2007-10-04 International Business Machines Corporation System and method of resizing PCI Express bus widths on-demand
US8055526B2 (en) 2006-09-08 2011-11-08 Varec, Inc. Method for the automated dispatch of fueling operations
US7912057B2 (en) 2007-01-12 2011-03-22 Wi-Lan Inc. Convergence sublayer for use in a wireless broadcasting system
US8548520B2 (en) 2007-01-26 2013-10-01 Wi-Lan Inc. Multiple network access system and method
JP5034519B2 (ja) * 2007-01-31 2012-09-26 富士通株式会社 通信装置、サーバ装置、及び情報処理システム
GB2456180B (en) * 2008-01-07 2012-01-25 Virtensys Ltd Switching method for data packets
US20090225781A1 (en) * 2008-03-07 2009-09-10 Software Ag, Inc. System, method and computer program product for bulk event transfer
US10467576B2 (en) 2008-03-07 2019-11-05 Software Ag Usa, Inc. Distributed software process tracking
EP2350830A4 (en) * 2008-10-30 2013-05-22 Lsi Corp REDISTRIBUTION OF STORAGE CONTROLLER DATA
JP5381049B2 (ja) * 2008-12-01 2014-01-08 富士通株式会社 送信装置、および受信装置
US9973446B2 (en) 2009-08-20 2018-05-15 Oracle International Corporation Remote shared server peripherals over an Ethernet network for resource virtualization
US9331963B2 (en) 2010-09-24 2016-05-03 Oracle International Corporation Wireless host I/O using virtualized I/O controllers
CN102118292B (zh) * 2011-02-28 2013-07-10 华为数字技术(成都)有限公司 互联网协议多媒体子***网络、数据传输方法和装置
WO2012137256A1 (en) * 2011-04-06 2012-10-11 Hitachi, Ltd. Disk array apparatus and control method thereof
JP2013051537A (ja) * 2011-08-31 2013-03-14 Kyocera Document Solutions Inc 画像処理装置
WO2014062183A1 (en) * 2012-10-18 2014-04-24 Hewlett-Packard Development Company, L.P. Communicating tuples in a message
US9083550B2 (en) 2012-10-29 2015-07-14 Oracle International Corporation Network virtualization over infiniband
KR101500094B1 (ko) * 2013-07-01 2015-03-06 현대자동차주식회사 이더넷 기반의 차량 네트워크 메시지 전달 시스템 및 방법
WO2015038137A1 (en) * 2013-09-13 2015-03-19 Hewlett-Packard Development Company, L.P. Failure recovery of a task state in batch-based stream processing
KR102173089B1 (ko) * 2014-08-08 2020-11-04 삼성전자주식회사 인터페이스 회로 및 그것의 패킷 전송 방법
JP7102936B2 (ja) 2018-05-23 2022-07-20 日本電信電話株式会社 パケット処理装置およびパケット処理方法
DE102019106410A1 (de) * 2019-03-13 2020-09-17 Liebherr-Aerospace Lindenberg Gmbh Vorrichtung und Verfahren zur Datenübertragung

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5859853A (en) * 1996-06-21 1999-01-12 International Business Machines Corporation Adaptive packet training
US20010055317A1 (en) * 2000-06-21 2001-12-27 Noriki Kajizaki Network relay apparatus and method of combining packets

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01200739A (ja) 1988-02-05 1989-08-11 Nec Corp スロットアロハ通信システム
US5781541A (en) * 1995-05-03 1998-07-14 Bell Atlantic Network Services, Inc. CDMA system having time-distributed transmission paths for multipath reception
US6003089A (en) * 1997-03-31 1999-12-14 Siemens Information And Communication Networks, Inc. Method for constructing adaptive packet lengths in a congested network
US6009488A (en) 1997-11-07 1999-12-28 Microlinc, Llc Computer having packet-based interconnect channel
US6370161B1 (en) * 1998-05-20 2002-04-09 Aspect Communications Time synchronization of distributed computer telephony communication applications in a computer network
US6438585B2 (en) * 1998-05-29 2002-08-20 Research In Motion Limited System and method for redirecting message attachments between a host system and a mobile data communication device
US6631434B1 (en) * 1999-11-15 2003-10-07 Hewlett-Packard Development Company, L.P. Dynamic early indication system for a computer
JP2001142845A (ja) 1999-11-17 2001-05-25 Toshiba Corp コンピュータシステムおよびデータ転送制御方法
US6785241B1 (en) * 1999-12-02 2004-08-31 International Business Machines Corporation Method for pacing buffered data transfers over a network such as fibre channel
US6888848B2 (en) * 2000-12-14 2005-05-03 Nortel Networks Limited Compact segmentation of variable-size packet streams
AU2003212813A1 (en) * 2002-01-22 2003-09-02 Xtremespectrum, Inc. Method of managing time slots in a wireless network through the use of contention groups
US7142540B2 (en) * 2002-07-18 2006-11-28 Sun Microsystems, Inc. Method and apparatus for zero-copy receive buffer management
JP3792631B2 (ja) 2002-09-30 2006-07-05 Necインフロンティア株式会社 パケット伝送方法及び装置、それを用いた基地局装置、無線lan端末装置、無線lanシステム
US20040085910A1 (en) * 2002-11-01 2004-05-06 Zarlink Semiconductor V.N. Inc. Media access control device for high efficiency ethernet backplane
US7203853B2 (en) * 2002-11-22 2007-04-10 Intel Corporation Apparatus and method for low latency power management on a serial data link
US7024510B2 (en) * 2003-03-17 2006-04-04 Hewlett-Packard Development Company, L.P. Supporting a host-to-input/output (I/O) bridge

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5859853A (en) * 1996-06-21 1999-01-12 International Business Machines Corporation Adaptive packet training
US20010055317A1 (en) * 2000-06-21 2001-12-27 Noriki Kajizaki Network relay apparatus and method of combining packets

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
总线技术 PCI Express. 个人电脑. 2002
总线技术 PCI Express. 个人电脑. 2002 *
第三代I/O总线结构(3GIO)的研究. 戴浩,徐美华,冉峰,陈章进.上海大学学报(自然科学版),第9卷第2期. 2003
第三代I/O总线结构(3GIO)的研究. 戴浩,徐美华,冉峰,陈章进.上海大学学报(自然科学版),第9卷第2期. 2003 *

Also Published As

Publication number Publication date
KR20060025146A (ko) 2006-03-20
JP2006526363A (ja) 2006-11-16
JP4327199B2 (ja) 2009-09-09
WO2004107713A2 (en) 2004-12-09
KR20090017702A (ko) 2009-02-18
ATE490508T1 (de) 2010-12-15
DE602004030329D1 (de) 2011-01-13
WO2004107713A3 (en) 2005-04-07
US20040233933A1 (en) 2004-11-25
US7609723B2 (en) 2009-10-27
EP1627314B1 (en) 2010-12-01
ATE557351T1 (de) 2012-05-15
EP1627314A2 (en) 2006-02-22
CN1823329A (zh) 2006-08-23
EP2259189B1 (en) 2012-05-09
KR101064099B1 (ko) 2011-09-08
EP2259189A1 (en) 2010-12-08

Similar Documents

Publication Publication Date Title
CN100416534C (zh) 基于PCI Express的包结合方法、设备和***
US8352628B2 (en) Method for transferring data from a source target to a destination target, and corresponding network interface
CN102449614B (zh) 用于耦合代理的分组化接口
JP3412825B2 (ja) データネットワーク上でデータパケットをスイッチングする方法および装置
US20080043742A1 (en) Transmission using multiple physical interface
US20110276731A1 (en) Dual-port functionality for a single-port cell memory device
EP2390792B1 (en) Communication system and method
CN109905321B (zh) 一种用于自定义高速接口与以太网交互的路由控制***
US7779194B2 (en) Data modification module
US6483840B1 (en) High speed TCP/IP stack in silicon
CN102223282A (zh) 通过光纤建立虚拟多以太网通道的方法
US20030193894A1 (en) Method and apparatus for early zero-credit determination in an infiniband system
CN105262659A (zh) 基于fpga芯片的hdlc协议控制器
US11388103B2 (en) Multi-chip system and data transmission method thereof
CN1426203A (zh) 数据包在不同总线间转发的装置及方法
CN101702714A (zh) 计算机***中的基于信用的流动控制的方法、***和设备
CN100393060C (zh) 一种设备内部的数据通讯方法
CN105897395A (zh) 基于rmii接口的smv/goose报文的fpga实现方法
CN116795763B (zh) 基于axi协议的数据分组传输的方法、片上***和芯片
CN107453781A (zh) 一种高速信号转换电路
CN116089353A (zh) 一种面向片上网络与RapidIO设备的数据包传输方法
CN117009276A (zh) 一种基于axi总线的信号压缩传输的方法、装置及***
CN110138665A (zh) 一种吉比特级SpaceWire路由器
KR20000026244A (ko) 전송 효율을 개선한 비동기 전송 모드 네트워크 인터페이스 카드 시스템 및 그 데이타 전송방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080903

Termination date: 20170512

CF01 Termination of patent right due to non-payment of annual fee