CN100369105C - 用于控制像素准位多任务显示面板的时序控制器 - Google Patents

用于控制像素准位多任务显示面板的时序控制器 Download PDF

Info

Publication number
CN100369105C
CN100369105C CNB2006101002349A CN200610100234A CN100369105C CN 100369105 C CN100369105 C CN 100369105C CN B2006101002349 A CNB2006101002349 A CN B2006101002349A CN 200610100234 A CN200610100234 A CN 200610100234A CN 100369105 C CN100369105 C CN 100369105C
Authority
CN
China
Prior art keywords
enable signals
scan enable
memory block
data
bar
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2006101002349A
Other languages
English (en)
Other versions
CN1877689A (zh
Inventor
沈国良
易建宇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Priority to CNB2006101002349A priority Critical patent/CN100369105C/zh
Publication of CN1877689A publication Critical patent/CN1877689A/zh
Application granted granted Critical
Publication of CN100369105C publication Critical patent/CN100369105C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一种用于控制像素准位多任务显示面板的时序控制器时序控制器,包括:奇图场存储区块与偶图场存储区块。存储器控制器耦接并控制存储器,当此时序控制器所输出的第一扫描使能信号、第二扫描使能信号以及第三扫描使能信号其中两者为有效时,控制存储器将奇图场存储区块所储存之第I-1条扫描线的数据输出,当此时序控制器所输出的第一扫描使能信号、第二扫描使能信号以及第三扫描使能信号其中之一为有效,另外两者为无效时,控制存储器将偶图场存储区块所储存之第J条扫描线的数据输出并写入J+1条扫描线的奇图场数据至奇图场存储区块,J+1条扫描线的偶图场数据至偶图场存储区块。本发明不仅增加了电路设计的选择性,还可以达到节省成本的目的。

Description

用于控制像素准位多任务显示面板的时序控制器
技术领域
本发明涉及一种平面显示器的驱动电路,且特别涉及一种用于控制像素准位多任务显示面板的时序控制器,且在不改变现有数据驱动电路与扫描驱动电路的架构下所提供的一时序控制器。
背景技术
平面显示面板例如液晶显示面板近年来已被广泛地被使用。随着半导体技术的改良,使得液晶显示器面板具有的电功率消耗低、薄型量轻、分辨率高、色彩饱和度高、寿命长等优点,因而广泛地应用在笔记本计算机或台式计算机的液晶屏幕,以及液晶电视(LCD TV)等与生活息息相关的电子产品上。
图1为现有液晶显示面板的部分电路图。此面板包括多个像素10。每一像素10中包括一薄膜晶体管100、数据储存电容101、像素电容102,其中薄膜晶体管100的栅极分别耦接其对应的栅极线G1~G5,薄膜晶体管100的源极分别耦接其对应的源极线Sn~Sn+7。
图2A~图2D分别表示图1型态的液晶显示面板的驱动时序。图2A~图2D中的每一方块P(1,1)~P(M,N)分别代表每一个像素。此种型态的液晶显示器的控制方式主要是先依序使能每一个栅极线G1~GM,当G1使能时,送出P(1,1)~P(1,N)的数据至面板的源极线,当G2使能时,送出P(2,1)~P(2,N)的数据至面板的源极线,当GM使能时,送出P(m,1)~P(m,N)的数据至面板的源极线...以此类推直到整个画面显示完成。当面板水平分辨率为N时,此种显示面板至少需要N条源极线。
图3所示为一种像素准位多任务(PLM)显示面板。与图1相比,此面板主要是源极线的数目比图1液晶显示面板的源极线少了一半。由于此面板中,两个像素共享一个源极线,其驱动方式业需要用分时多任务的方式来驱动,因此现有的时序控制器便无法使用在此种面板。
发明内容
本发明的目的就是在提供一种时序控制器,用以驱动上述像素准位多任务显示面板,更进一步的来说,此时序控制器可以在不更动现有扫描以及数据驱动电路的架构下,驱动上述像素准位多任务显示面板,达到节省成本的效果。
本发明提出一种时序控制器,用以控制一像素准位多任务显示面板,此时序控制器包括存储器与存储器控制器。存储器包括奇图场存储区块与偶图场存储区块。存储器控制器耦接并控制存储器,当此时序控制器所输出的第一扫描使能信号、第二扫描使能信号以及第三扫描使能信号其中两者为有效时,控制存储器将奇图场存储区块所储存的第I-1条扫描线的数据输出,当此时序控制器所输出的第一扫描使能信号、第二扫描使能信号以及第三扫描使能信号其中之一为有效,另外两者为无效时,控制存储器将偶图场存储区块所储存的第J条扫描线的数据输出并写入J+1条扫描线的奇图场数据至奇图场存储区块,J+1条扫描线的偶图场数据至偶图场存储区块,其中I、J为自然数。
依照本发明的较佳实施例所述的时序控制器,更包括一扫描控制信号产生器,用以接收一时钟脉冲信号、一水平同步信号以及一垂直同步信号,输出一启动脉冲、上述的第一扫描使能信号、第二扫描使能信号以及第三扫描使能信号,其中第一扫描使能信号包括六个期间,且在第一期间、第二期间以及第四期间均为有效,其余均为无效,第二扫描使能信号包括六个期间,且在第三期间、第四期间以及第六期间均为有效,其余均为无效,第三扫描使能信号包括六个期间,且在第二期间、第五期间以及第六期间均为有效,其余均为无效。
依照本发明的较佳实施例所述的时序控制器,上述的存储器控制器用以当第一扫描使能信号有效且第二扫描使能信号、第三扫描使能信号无效时,将偶图场存储区块所储存的第M条扫描线的数据输出并控制该存储器写入第M+1条扫描线的奇图场数据至奇图场存储区块,第M+1条扫描线的偶图场数据至偶图场存储区块,当第一扫描使能信号与第三扫描使能信号有效且第二扫描使能信号无效时,将奇图场存储区块所储存的第M-1条扫描线的数据输出,当第二扫描使能信号有效且第一扫描使能信号、第三扫描使能信号无效时,将图场存储区块所储存的第M+1条扫描线的数据输出并控制存储器写入第M+2条扫描线的奇图场数据至奇图场存储区块,第M+2条扫描线的偶图场数据至偶图场存储区块,当第一扫描使能信号与第二扫描使能信号有效且第三扫描使能信号无效时,将奇图场存储区块所储存的第M条扫描线的数据输出,当第三扫描使能信号有效且第一扫描使能信号、第二扫描使能信号无效时,将偶图场存储区块所储存的第M+2条扫描线的数据输出并控制存储器写入M+3条扫描线的奇图场数据至奇图场存储区块,M+3条扫描线的偶图场数据至偶图场存储区块,当第一扫描使能信号与第三扫描使能信号有效且第二扫描使能信号无效时,将奇图场存储区块所储存的第M+1条扫描线的数据输出,其中M为自然数,M大于1。
本发明提出一种时序控制器,用以控制一像素准位多任务显示面板,此时序控制器包括扫描控制信号产生器、存储器以及存储器控制器。扫描控制信号产生器用以接收时钟脉冲信号、水平同步信号以及垂直同步信号,输出启动脉冲、第一扫描使能信号、第二扫描使能信号以及第三扫描使能信号,其中第一扫描使能信号包括九个期间,且在第一期间、第二期间、第三期间、第六期间以及第八期间均为有效,其余均为无效,第二扫描使能信号包括九个期间,且在第二期间、第四期间、第五期间、第六期间以及第九期间均为有效,其余均为无效,第三扫描使能信号包括九个期间,且在第三期间、第五期间、第七期间、第八期间以及第九期间均为有效,其余均为无效。存储器包括一奇图场存储区块以及一偶图场存储区块。存储器控制器耦接并控制存储器。此存储器控制器用以当第一扫描使能信号、第二扫描使能信号以及第三扫描使能信号其中两者为有效且持续一预设期间时,将奇图场存储区块所储存的该第I-1条扫描线的数据输出,当其中之一为有效,另外两者为无效时,将偶图场存储区块所储存的第J条扫描线的数据输出并控制存储器写入J+1条扫描线的奇图场数据至奇图场存储区块,J+1条扫描线的偶图场数据至偶图场存储区块,其中I、J为自然数,I大于1且J大于0。
依照本发明的较佳实施例所述的时序控制器,上述的存储器控制器用以当第一扫描使能信号有效且第二扫描使能信号、第三扫描使能信号无效时,将偶图场存储区块所储存的第M条扫描线的数据输出并控制存储器写入M+1条扫描线的奇图场数据至奇图场存储区块,M+1条扫描线的偶图场数据至偶图场存储区块,当第一扫描使能信号与第三扫描使能信号有效持续一预设期间且第二扫描使能信号无效时,将奇图场存储区块所储存的第M-1条扫描线的数据输出,当第二扫描使能信号有效且第一扫描使能信号、第三扫描使能信号无效时,将偶图场存储区块所储存的第M+1条扫描线的数据输出并控制存储器写入M+2条扫描线的奇图场数据至奇图场存储区块,第M+2条扫描线的偶图场数据至偶图场存储区块,当第一扫描使能信号与第二扫描使能信号有效持续一预设期间且第三扫描使能信号无效时,将奇图场存储区块所储存的第M条扫描线的数据输出,当第三扫描使能信号有效且第一扫描使能信号、第二扫描使能信号无效时,将偶图场存储区块所储存的第M+2条扫描线的数据输出并控制存储器写入M+3条扫描线的奇图场数据至奇图场存储区块,M+3条扫描线的偶图场数据至偶图场存储区块,当第一扫描使能信号与第三扫描使能信号有效持续一预设期间且第二扫描使能信号无效时,将奇图场存储区块所储存的第M+1条扫描线的数据输出,其中M为自然数,M大于1。
本发明因采用新型态的像素准位多任务显示面板,并提出一时序控制器控制此像素准位多任务显示面板,此时序控制器可以在不更动现有扫描以及数据驱动电路的架构下,驱动上述像素准位多任务显示面板,因此除了可改变在电路设计上的限制,增加电路设计上的选择性之外,更可以达到节省成本的目的。
附图说明
图1所示为现有液晶显示面板的部分电路图。
图2A~图2D所示为分别表示图1型态的液晶显示面板的驱动时序。
图3所示为为现有广辉电子所提出的像素准位多任务显示面板。
图4所示为本发明实施例用以控制一像素准位多任务显示面板的时序控制器。
图5所示为现有图3的像素准位多任务显示面板的扫描驱动时序图。
图6A~6F所示为现有图3的像素准位多任务显示面板的数据输入顺序。
图7所示为本发明实施例图4的存储器401的详细配置图
图8A~8F所示为本发明实施例的时序控制器的存储器401的数据输入输出图。
图9所示为本发明实施例图4的扫描控制信号产生器405所输出的启动脉冲GSP、闸时钟脉冲信号GCLK、第一扫描使能信号GOE1、第二扫描使能信号GOE2以及第三扫描使能信号GOE3与扫描驱动电路所输出的扫描信号的时钟脉冲关系图。
图10所示为本发明实施例图4的扫描控制信号产生器405所输出的启动脉冲GSP、闸时钟脉冲信号GCLK、第一扫描使能信号GOE1、第二扫描使能信号GOE2 以及第三扫描使能信号GOE3与扫描驱动电路所输出的扫描信号的时钟脉冲关系图。
主要组件符号说明
10、P(1,1)~P(M,N):像素    100、300:薄膜晶体管
101、301:数据储存电容        102、302:像素电容
G1~GM:栅极线                Sn~Sn+7:源极线
1-O~n-O:扫描线的奇图场数据  1-E~n-E:扫描线的偶图场数据
P1:第一像素                  P2:第二像素            401:存储器
402:存储器控制器             403:输出接口           404:数据控制信号产生器
405:扫描控制信号产生器       41:面板数据处理部份
Hsync:水平同步信号                        Vsync:垂直同步信号
CLK:时钟脉冲信号                          Sco:源极控制信号
70:奇图场存储区块                         71:偶图场存储区块
701、711:第一存储空间                     702、712:第二存储空间
703、7 13:第三存储空间                    704、714:第四存储空间
1-O~7-O:第一~第七条扫描线的奇图场数据
1-E~7-E:第一~第七条扫描线的偶图场数据
42:面板扫描处理部份                       GSP:启动脉冲
GOE1:第一扫描使能信号                     GOE2:第二扫描使能信号
GOE3:第三扫描使能信号                     GCK:闸时钟脉冲信号
T0:开始激活扫描期间                       T11:第一期间
T12:第二期间                              T13:第三期间        T14:第四期间
T15:第五期间                              T16:第六期间        T17:第七期间
T18:第八期间                              T19:第九期间
G-1~G-(M+1):栅极线上的扫描信号
具体实施方式
图4为本发明实施例用以控制一像素准位多任务显示面板的时序控制器。此时序控制器包括一存储器401、一存储器控制器402、一输出接403、一数据控制信号产生器404以及一扫描控制信号产生器405。为了说明方便,以图3面板作为本实施例的时序控制器所控制的面板的例子,然熟知此技术者,应当知道本发明所提出的时序控制器仍可控制类似其它种类的像素准位多任务显示面板,因此本发明不限于此。
图3所示的像素准位多任务显示面板主要包括交叉配置的6条扫描线路G1~G6与4条数据线路Sn~Sn+6(在此以较小的显示面板作为例子以方便说明),其中每一数据线路耦接至Sn~Sn+6多个第一像素P1。每一个第一像素P1耦接一个第二像素P2。第i个第一像素P1根据第i条扫描线路Gi上的扫描信号决定是否导通以接收数据线路Sn~Sn+6上的数据信号。第i个第二像素P2根据第i条Gi与第Gi+1条扫描线路上的扫描信号决定是否导通以接收数据线路Sn~Sn+6上的数据信号。每一个第一像素P1以及第二像素P2都包括薄膜晶体管300、储存电容301以及像素电容302,其耦接关系如图3所示。
此面板主要的扫描驱动时序如图5所示,其数据输入顺序绘示于图6A~图6F。此时序与数据可以看出,此面板主要是以第一(偶数)像素P1数据以及第二(奇数)像素P2数据交错输入至数据线,其扫描信号依照图5的方式依序输入至面板的栅极线以驱动图3的面板。而本发明的实施例则是根据上述时序,且在不更动先前液晶屏幕的扫描及数据驱动器架构下设计出时序控制器。其中,此面板由于是第一像素P1与第二像素P2共享源极线的架构,因此数据输入的顺序便如图6A-图6F所示,首先输入第一扫描线与第二条扫描线的偶数像素的数据1-E与2-E,接下来输入第一条扫描线的奇数像素的数据1-O,再接下来输入第三条扫描线的偶数像素的数据3-E,再接下来2-O→4-E→3-O→5-E...等等以此类推。
首先,请参考图4的面板数据处理部份41,此部分包括存储器401、存储器控制器402、输出接口403与数据控制信号产生器404。图7所示为本发明实施例图4的存储器401的详细配置图,在此实施例中,输出接口403耦接存储器401,存储器401透过输出接口403输出数据至数据驱动器。数据控制信号产生器404用以接收水平同步信号Hsync、垂直同步信号Vsync以及时钟脉冲信号CLK,输出源极控制信号Sco。存储器401中配置奇图场存储区块70以及偶图场存储区块71,其中奇图场存储区块70及偶图场存储区块71分别包括第一存储空间(701、711)、第二存储空间(702、712)、第三存储空间(703、713)以及第四存储空间(704、714)。
奇图场存储区块70的第一存储空间701、第二存储空间702、第三存储空间703以及第四存储空间704分别用以储存第4X+1、4X+2、4X+3以及4X+4条线的奇图场数据(第一像素的数据)。偶图场存储区块70的第一存储空间711、第二存储空间712、第三存储空间713以及第四存储空间714分别用以储存第4X+1、4X+2、4X+3以及4X+4条线的偶图场数据(第二像素的数据)。其中X表示大于0的自然数。
图8A~图8F绘示为本发明实施例的时序控制器的存储器401的数据输入输出图。在这些图中,斜线的方块代表空的存储空间。请参考图8A~图8F,初始时,存储器控制器402控制存储器将第一扫描线与第二条扫描线的数据储存至存储器,其中存储器控制器402控制第一条扫描线的奇图场数据1-O写入奇图场存储区块70的第一存储空间701,第一条扫描线的偶图场数据1-E写入偶图场存储区块70的第一存储空间711,第二条扫描线的奇图场数据2-O写入奇图场存储区块70的第二存储空间702,第二条扫描线的偶图场数据2-E写入偶图场存储区块70的第二存储空间712。
接下来,下一时间,存储器控制器402控制存储器401输出第一条扫描线的偶图场数据1-E,之后,存储器控制器402控制存储器401输出第二条扫描线的偶图场数据2-E,并且控制存储器接收第三条扫描线的数据3-O与3-E,并分别将此扫描线的数据3-O与3-E储存在奇图场存储区块70的第三存储空间703以及偶图场存储区块71的第三存储空间713。再下一时间,存储器控制器402控制存储器401输出第一条扫描线的奇图场数据1-O,之后,存储器控制器402控制存储器401输出第三条扫描线的偶图场数据3-E,并且控制存储器接收第四条扫描线的数据4-O与4-E,并分别将此扫描线的数据4-O与4-E储存在奇图场存储区块70的第四存储空间703以及偶图场存储区块71的第四存储空间713。
接下来的步骤便可以以此类推,存储器402输出2-O与4-E,输入5-O与5-E→存储器402输出3-O与5-E,输入6-O与6-E→存储器402输出4-O与6-E,输入7-O与7-E(如同图8B)→存储器402输出5-O与7-E,输入8-O与8-E(如同图8C),如此循环。
上述的部分是有关于面板数据处理部份41的动作,接下来请参考图4的面板扫描处理部份42,此部分42包括扫描控制信号产生器405。扫描控制信号产生器405接收时钟脉冲信号CLK、水平同步信号Hsync以及垂直同步信号Vsync,并据以输出启动脉冲GSP、闸时钟脉冲信号GCK、第一扫描使能信号GOE1、第二扫描使能信号GOE2以及第三扫描使能信号GOE3。
由于一般的扫描驱动电路除了接收启动脉冲GSP之后便将其输出逐一使能之外,还会包括接收扫描使能信号(Gate Output Enable,GOE),以控制其输出的状态。其中第一扫描使能信号GOE1用以控制扫描驱动电路第1、4、7...3K+1的输出信号,第二扫描使能信号GOE2用以控制扫描驱动电路第2、5、8...3K+2的输出,第三扫描使能信号GOE3用以控制扫描驱动电路第3、6、9...3K+3的输出,其中K表示大于0的自然数。在此实施例中,扫描控制信号为有效(在此实施例例如逻辑高电位)时,对应的扫描驱动电路的输出为禁能(disable)的状态,扫描控制信号为无效(在此实施例例如逻辑低电位)时,对应的扫描驱动电路的输出便依照启动脉冲GSP与时钟脉冲信号CLK对应输出扫描信号以控制面板。
图9所示为本发明实施例图4的扫描控制信号产生器405所输出的启动脉冲GSP、闸时钟脉冲信号GCK、第一扫描使能信号GOE1、第二扫描使能信号GOE2以及第三扫描使能信号GOE3与扫描驱动电路所输出的扫描信号的时钟脉冲关系图。请参考图9,首先,在开始激活扫描期间T0时,扫描控制信号产生器405会根据水平Hsync与垂直同步信号Vsync输出一启动脉冲GSP,其中此启动脉冲GSP的时间长度为3个闸时钟脉冲GCK的周期。下一时间T01,第一扫描使能信号GOE1有效(此实施例设计为逻辑高电位有效,逻辑低电位无效,熟知此技术者应当知道逻辑高低电位为设计上的选择,故本发明不以此为限)。
在此可以看出,因启动脉冲GSP的时间长度为3个闸时钟脉冲GCK的周期,第一条栅极线上的扫描信号G-1原本在T01时应该输出3个闸时钟脉冲GCK的周期时间长度的逻辑高电位,由于第一扫描使能信号GOE1为有效(active)状态,使得第一条栅极线上的扫描信号G-1维持逻辑低电位。接下来,在T03时第二扫描使能信号GOE2为有效状态使得第二条栅极线上的扫描信号G-2维持逻辑低电位。在T04时,第一扫描使能信号GOE1与第二扫描使能信号GOE2同时由有效状态转为无效(inactive)状态,使得第一条栅极线上的扫描信号G-1与第二条栅极线上的扫描信号G-2同时处在逻辑高电位,此时,时序控制器便输出第一条扫描线的偶图场数据1-E。
接下来,将所有的扫描使能信号GOE1~GOE3分为六个期间T11~T16,且之后都以此六个期间T11~T16作循环操作直到扫描完成。在第一期间T11时,扫描使能信号GOE1为有效,另外两者GOE2、GOE3为无效,此时第二扫描线与第三条扫描线上的扫描信号G-2与G-3同时为逻辑高电位,此时时序控制器便输出第二条扫描线的偶图场数据2-E。在第二期间T12时,扫描使能信号GOE1与GOE3为有效,GOE2为无效,此时仅第二条扫描线上的扫描信号G-2为逻辑高电位,此时,时序控制器便输出第一条扫描线的奇图场数据1-O。
在第三期间T13时,扫描使能信号GOE2为有效,另外两者GOE1、GOE3为无效,此时第三与第四条扫描线上的扫描信号G-3与G-4同时为逻辑高电位,时序控制器输出第三条扫描线的偶图场数据3-E。在第四期间T14时,扫描使能信号GOE1与GOE2为有效,GOE3为无效,此时仅第三条扫描线上的扫描信号G-3为逻辑高电位,时序控制器便输出第二条扫描线的奇图场数据2-O。
在第五期间T15时,扫描使能信号GOE3为有效,另外两者GOE1、GOE2为无效,此时第四与第五条扫描线上的扫描信号G-4与G-5同时为逻辑高电位,时序控制器输出第四条扫描线的偶图场数据4-E。在第六期间T16时,扫描使能信号GOE2与GOE3为有效,GOE1为无效,此时仅第四条扫描线上的扫描信号G-4为逻辑高电位,时序控制器便输出第三条扫描线的奇图场数据3-O。接下来便循环操作,如同图6A~图6F故不再详细描述。
上述的扫描控制信号产生器405的实施例为本发明其中一种实施方式,然而本发明仍可以如图10的实施方式实施。图10为本发明另一实施例图4的扫描控制信号产生器405所输出的启动脉冲GSP、闸时钟脉冲信号GCLK、第一扫描使能信号GOE1、第二扫描使能信号GOE2以及第三扫描使能信号GOE3与扫描驱动电路所输出的扫描信号的时钟脉冲关系图。请参考图10,在开始激活扫描期间T0时的时钟脉冲与图9实施例相同,故不予重复描述。然而其不同处在于接下来的扫描使能信号GOE1~GOE3分为九个期间T11~T19,且之后皆以此九个期间T11~T19作循环操作直到扫描完成。
在第一期间T11时,扫描使能信号GOE1为有效,另外两者GOE2、GOE3为无效,此时第二与第三条扫描线上的扫描信号G-2与G-3同时为逻辑高电位,时序控制器便输出第二条扫描线的偶图场数据2-E。在第三期间T13时,扫描使能信号GOE1与GOE3为有效,GOE2为无效,此时仅第二条扫描线上的扫描信号G-2为逻辑高电位,时序控制器便输出第一条扫描线的奇图场数据1-O。在此第一T11与第三期间T13之间***一预设时间的一第二期间T12,在此第二期间T12时,扫描使能信号GOE1与GOE2为有效,GOE3为无效,时序控制器不输出任何数据。在此主要是用以防止数据的重叠,使显示更完美。
接下来在第四期间T14时,扫描使能信号GOE2为有效,另外两者GOE1、GOE3为无效,此时第三条扫描线与第四条扫描线上的扫描信号G-3与G-4同时为逻辑高电位,时序控制器输出第三条扫描线的偶图场数据3-E。在第六期间T16时,扫描使能信号GOE1与GOE2为有效,GOE3为无效,此时仅第三条扫描线上的扫描信号G-3为逻辑高电位,时序控制器便输出第二条扫描线的奇图场数据2-O。同样的在第四期间T14与第六期间T16之间***预设时间的一第五期间T15,在此第五期间T15时,扫描使能信号GOE2与GOE3为有效,GOE1为无效,此时时序控制器不输出任何数据。
在第七期间T17时,扫描使能信号GOE3为有效,另外两者GOE1、GOE2为无效,此时第四条扫描线与第五条扫描线上的扫描信号G-4与G-5同时为逻辑高电位,时序控制器输出第四条扫描线的偶图场数据4-E。在第九期间T19时,扫描使能信号GOE2与GOE3为有效,GOE1为无效,此时仅第四条扫描线上的扫描信号G-4为逻辑高电位,时序控制器便输出第三条扫描线的奇图场数据3-O。同样的在第七期间T17与第九期间T19之间***预设时间的一第八期间T18,在此第八期间T18时,扫描使能信号GOE2与GOE3为有效,GOE1为无效,此时,时序控制器不输出任何数据。
综上所述,本发明因采用新型态的像素准位多任务显示面板,并提出一时序控制器控制此像素准位多任务显示面板,此时序控制器可以在不更动现有栅极以及源极驱动电路的架构下,驱动上述像素准位多任务显示面板,因此可改变在电路设计上的限制,增加电路设计上的选择性。另外由于本发明所提出的时序控制器可以在不改变现有扫描驱动器以及数据驱动器的架构下实施,因此还可以达到节省成本的目的。
虽然本发明已以较佳实施例揭露如上,但上述实施例仅用于说明本发明的实施过程,并非用于限定本发明的保护范围。

Claims (19)

1.一种时序控制器,其特征在于,时序控制器根据其输出的一第一扫描使能信号、一第二扫描使能信号以及一第三扫描使能信号,输出一扫描线数据以驱动一像素准位多任务显示面板,时序控制器包括:
一存储器,包括一奇图场存储区块以及一偶图场存储区块;以及
一存储器控制器,与存储器耦接并控制存储器,用以当第一扫描使能信号、第二扫描使能信号以及第三扫描使能信号其中两者为有效时,控制奇图场存储区块所储存的一第I-1条扫描线的数据输出,当第一扫描使能信号、第二扫描使能信号以及第三扫描使能信号其中之一为有效,另外两者为无效时,控制偶图场存储区块所储存的一第J条扫描线的数据输出,其中I、J为自然数,I大于1且J大于0。
2.如权利要求1所述的时序控制器,其特征在于,还包括:一扫描控制信号产生器,用以接收一时钟脉冲信号、一水平同步信号以及一垂直同步信号,输出一启动脉冲、第一扫描使能信号、第二扫描使能信号以及第三扫描使能信号。
3.如权利要求2所述的时序控制器,其中第一扫描使能信号包括六个期间,且在第一、第二以及第四期间均为有效,其余均为无效,第二扫描使能信号包括六个期间,且在第三、第四以及第六期间均为有效,其余均为无效,第三扫描使能信号包括六个期间,且在第二、第五以及第六期间均为有效,其余均为无效。
4.如权利要求3所述的时序控制器,其特征在于,存储器控制器用以当第一扫描使能信号有效且第二、第三扫描使能信号无效时,将偶图场存储区块所储存之一第M条扫描线的数据输出并控制存储器写入一第M+1条扫描线的奇图场数据至奇图场存储区块,第M+1条扫描线的偶图场数据至偶图场存储区块;当第一扫描使能信号与第三扫描使能信号有效且第二扫描使能信号无效时,将奇图场存储区块所储存的一第M-1条扫描线的数据输出;当第二扫描使能信号有效且第一、第三扫描使能信号无效时,将偶图场存储区块所储存的第M+1条扫描线的数据输出并控制存储器写入一第M+2条扫描线的奇图场数据至奇图场存储区块,第M+2条扫描线的偶图场数据至偶图场存储区块;当第一扫描使能信号与第二扫描使能信号有效且第三扫描使能信号无效时,将奇图场存储区块所储存的第M条扫描线的数据输出,当第三扫描使能信号有效且第一扫描使能信号、第二扫描使能信号无效时,将偶图场存储区块所储存的第M+2条扫描线的数据输出并控制存储器写入一第M+3条扫描线的奇图场数据至奇图场存储区块,第M+3条扫描线的偶图场数据至偶图场存储区块;当第一扫描使能信号与第三扫描使能信号有效且第二扫描使能信号无效时,将奇图场存储区块所储存的第M+1条扫描线的数据输出,其中M为自然数,M大于1。
5.如权利要求1所述的时序控制器,其特征在于,奇图场存储区块以及偶图场存储区块分别包括第一存储空间、第二存储空间、第三存储空间以及第四存储空间。
6.如权利要求5所述的时序控制器,其特征在于,奇图场存储区块的第一存储空间用以储存一第4X+1条奇图场扫描线,其第二存储空间用以储存一第4X+2条奇图场扫描线,其第三存储空间用以储存一第4X+3条奇图场扫描线,其第四存储空间用以储存一第4X+4条奇图场扫描线,偶图场存储区块的第一存储空间用以储存一第4X+1条偶图场扫描线,其第二存储空间用以储存一第4X+2条偶图场扫描线,其第三存储空间用以储存一第4X+3条偶图场扫描线,其第四存储空间用以储存一第4X+4条偶图场扫描线,其中X为大于等于0的自然数。
7.如权利要求1所述的时序控制器,其特征在于,还包括:
一输出接口,耦接存储器,存储器通过输出接口输出扫描线数据。
8.如权利要求1所述的时序控制器,其特征在于,还包括:
一数据控制信号产生器,接收一水平同步信号、垂直同步信号以及时钟脉冲信号,输出一源极控制信号。
9.如权利要求1所述的时序控制器,其特征在于,像素准位多任务显示面板包括交叉配置的多条扫描线路与多条数据线路,其中,每一数据线路耦接至多个第一像素,每一第一像素耦接一第二像素,一第k个第一像素根据一第k条扫描线路上的扫描信号决定是否导通以接收数据线路上的数据信号,一第k个第二像素根据第k条与一第k+1条扫描线路上的扫描信号决定是否导通以接收数据线路上的数据信号,而k为自然数。
10.如权利要求9所述的时序控制器,其特征在于,每一第一像素以及每一第二像素分别包括薄膜晶体管、像素电容以及储存电容,其中第k个第一像素的薄膜晶体管的栅极耦接第k条扫描线路,第k个第二像素的薄膜晶体管的栅极耦接第k+1条扫描线路,第k个第一像素的薄膜晶体管的第一源极/漏极耦接其对应的数据线,第k个第一像素的薄膜晶体管的第二源极/漏极耦接其像素电容以及储存电容,第k个第二像素的薄膜晶体管的第一源/漏极耦接第k个第一像素的薄膜晶体管的第二源极/漏极,第k个第二像素的薄膜晶体管的第二源极/漏极耦接其像素电容以及储存电容。
11.一种时序控制器,其特征在于,时序控制器根据其输出的一第一扫描使能信号、一第二扫描使能信号以及一第三扫描使能信号,输出一扫描线数据以驱动一像素准位多任务显示面板,时序控制器包括:
一扫描控制信号产生器,用以接收一时钟脉冲信号、一水平同步信号以及一垂直同步信号,输出一启动脉冲、一第一扫描使能信号、一第二扫描使能信号以及一第三扫描使能信号;
一存储器,包括一奇图场存储区块以及一偶图场存储区块;以及
一存储器控制器,与存储器耦接并控制存储器,用以当第一扫描使能信号、第二扫描使能信号以及第三扫描使能信号其中两者为有效且持续一预设期间时,控制存储器将奇图场存储区块所储存的一第I-1条扫描线的数据输出,当其中之一为有效,另外两者为无效时,控制存储器将偶图场存储区块所储存的一第J条扫描线的数据输出,其中I、J为自然数,I大于1且J大于0。
12.如权利要求11所述的时序控制器,其特征在于,第一扫描使能信号包括九个期间,且在第一期间、第二期间、第三期间、第六期间以及第八期间均为有效,其余均为无效,第二扫描使能信号包括九个期间,且在第二期间、第四期间、第五期间、第六期间以及第九期间均为有效,其余均为无效,第三扫描使能信号包括九个期间,且在第三期间、第五期间、第七期间、第八期间以及第九期间均为有效,其余均为无效。
13.如权利要求11所述的时序控制器,其特征在于,存储器控制器用以当第一扫描使能信号有效且第二扫描使能信号、第三扫描使能信号无效时,将偶图场存储区块所储存的一第M条扫描线的数据输出并控制存储器写入一第M+1条扫描线的奇图场数据至奇图场存储区块,第M+1条扫描线的偶图场数据至偶图场存储区块;当第一扫描使能信号与第三扫描使能信号有效持续一预设期间且第二扫描使能信号无效时,将奇图场存储区块所储存的一第M-1条扫描线的数据输出,当第二扫描使能信号有效且第一扫描使能信号、第三扫描使能信号无效时,将偶图场存储区块所储存的第M+1条扫描线的数据输出并控制存储器写入一第M+2条扫描线的奇图场数据至奇图场存储区块,第M+2条扫描线的偶图场数据至偶图场存储区块,当第一扫描使能信号与第二扫描使能信号有效持续一预设期间且第三扫描使能信号无效时,将奇图场存储区块所储存的第M条扫描线的数据输出,当第三扫描使能信号有效且第一扫描使能信号、第二扫描使能信号无效时,将偶图场存储区块所储存的第M+2条扫描线的数据输出并控制存储器写入一第M+3条扫描线的奇图场数据至奇图场存储区块,第M+3条扫描线的偶图场数据至偶图场存储区块,当第一扫描使能信号与第三扫描使能信号有效持续一预设期间且第二扫描使能信号无效时,将奇图场存储区块所储存的第M+1条扫描线的数据输出,其中M为自然数,M大于1。
14.如权利要求11所述的时序控制器,其特征在于,奇图场存储区块以及偶图场存储区块分别包括一第一存储空间、一第二存储空间、一第三存储空间以及一第四存储空间。
15.如权利要求14所述的时序控制器,其特征在于,奇图场存储区块的第一存储空间用以储存一第4X+1条奇图场扫描线,其第二存储空间用以储存一第4X+2条奇图场扫描线,其第三存储空间用以储存一第4X+3条奇图场扫描线,其第四存储空间用以储存一第4X+4条奇图场扫描线,偶图场存储区块的第一存储空间用以储存第4X+1条偶图场扫描线,其第二存储空间用以储存第4X+2条偶图场扫描线,其第三存储空间用以储存第4X+3条偶图场扫描线,其第四存储空间用以储存第4X+4条偶图场扫描线,其中X为大于等于0的自然数。
16.如权利要求11所述的时序控制器,其特征在于,还包括:
一输出接口,耦接存储器,存储器通过输出接口输出数据。
17.如权利要求11所述的时序控制器,其特征在于,还包括:
一数据控制信号产生器,接收一水平同步信号、垂直同步信号以及时钟脉冲信号,输出一源极控制信号。
18.如权利要求11所述的时序控制器,其特征在于,像素准位多任务显示面板包括交叉配置的多条扫描线路与多条数据线路,其中每一数据线路耦接至多个像素A,每一像素A耦接一像素B,第k个像素A根据第k条扫描线路上的扫描信号决定是否导通以接收数据线路上的数据信号,第k个像素B根据第k条与第k+1条扫描线路上的扫描信号决定是否导通以接收数据线路上的数据信号,而k为自然数。
19.如权利要求18所述的时序控制器,其特征在于,像素A以及像素B分别包括薄膜晶体管、像素电容以及储存电容,其中一第k个像素A的薄膜晶体管的栅极耦接第k条扫描线路,一第k个像素B的薄膜晶体管的栅极耦接一第k+1条扫描线路,第k个像素A的薄膜晶体管的第一源极/漏极耦接其对应的数据线,第k个像素A的薄膜晶体管的第二源极/漏极耦接其像素电容以及储存电容,第k个像素B的薄膜晶体管的第一源极/漏极耦接第k个像素A的薄膜晶体管的第二源极/漏极,第k个像素B的薄膜晶体管的第二源极/漏极耦接其像素电容以及储存电容。
CNB2006101002349A 2006-07-05 2006-07-05 用于控制像素准位多任务显示面板的时序控制器 Expired - Fee Related CN100369105C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2006101002349A CN100369105C (zh) 2006-07-05 2006-07-05 用于控制像素准位多任务显示面板的时序控制器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2006101002349A CN100369105C (zh) 2006-07-05 2006-07-05 用于控制像素准位多任务显示面板的时序控制器

Publications (2)

Publication Number Publication Date
CN1877689A CN1877689A (zh) 2006-12-13
CN100369105C true CN100369105C (zh) 2008-02-13

Family

ID=37510102

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2006101002349A Expired - Fee Related CN100369105C (zh) 2006-07-05 2006-07-05 用于控制像素准位多任务显示面板的时序控制器

Country Status (1)

Country Link
CN (1) CN100369105C (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102543019A (zh) * 2010-12-14 2012-07-04 乐金显示有限公司 液晶显示装置的驱动电路及其驱动方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101777298B (zh) * 2009-01-13 2012-06-27 联咏科技股份有限公司 具区块模式的数据驱动电路和区块窗口像素数据处理方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08211846A (ja) * 1994-10-26 1996-08-20 Toshiba Corp フラットパネル表示装置およびその駆動方法
US5757351A (en) * 1995-10-10 1998-05-26 Off World Limited, Corp. Electrode storage display addressing system and method
CN1428755A (zh) * 2001-12-27 2003-07-09 奇美电子股份有限公司 液晶显示器的过载驱动***与方法
US20050093794A1 (en) * 2003-10-31 2005-05-05 Sung Lee Flash memory broadcasting displayer panel
CN1707595A (zh) * 2004-06-04 2005-12-14 联咏科技股份有限公司 源极驱动器、源极驱动器阵列、具有此阵列的驱动电路及显示器
CN1753076A (zh) * 2005-11-04 2006-03-29 友达光电股份有限公司 时序控制方法和装置及其应用的液晶显示器

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08211846A (ja) * 1994-10-26 1996-08-20 Toshiba Corp フラットパネル表示装置およびその駆動方法
US5757351A (en) * 1995-10-10 1998-05-26 Off World Limited, Corp. Electrode storage display addressing system and method
CN1428755A (zh) * 2001-12-27 2003-07-09 奇美电子股份有限公司 液晶显示器的过载驱动***与方法
US20050093794A1 (en) * 2003-10-31 2005-05-05 Sung Lee Flash memory broadcasting displayer panel
CN1707595A (zh) * 2004-06-04 2005-12-14 联咏科技股份有限公司 源极驱动器、源极驱动器阵列、具有此阵列的驱动电路及显示器
CN1753076A (zh) * 2005-11-04 2006-03-29 友达光电股份有限公司 时序控制方法和装置及其应用的液晶显示器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102543019A (zh) * 2010-12-14 2012-07-04 乐金显示有限公司 液晶显示装置的驱动电路及其驱动方法
US9218760B2 (en) 2010-12-14 2015-12-22 Lg Display Co., Ltd. Driving circuit for liquid crystal display device and method for driving the same

Also Published As

Publication number Publication date
CN1877689A (zh) 2006-12-13

Similar Documents

Publication Publication Date Title
US9070332B2 (en) Display device with a power saving mode in which operation of either the odd-line gate driver or the even-line gate driver is halted
KR102381885B1 (ko) 디스플레이 장치
CN100481194C (zh) 有源矩阵显示器件及其驱动方法
CN104050935B (zh) 移位寄存器、双向移位暂存装置及应用其的液晶显示面板
CN100476524C (zh) 包含栅极驱动器的液晶显示器面板
CN1243334C (zh) 主动矩阵型显示装置及其控制装置
US8866799B2 (en) Method of driving display panel and display apparatus for performing the same
CN103474044B (zh) 一种栅极驱动电路、阵列基板、显示装置以及驱动方法
US20150160766A1 (en) Display Device Having Partial Panels and Driving Method thereof
CN103489425B (zh) 电平转换电路、阵列基板及显示装置
CN103280205B (zh) 显示装置、时序控制器及图像显示方法
CN102543015B (zh) 显示器件及其驱动方法
CN104900211A (zh) 一种栅极驱动电路及其驱动方法、显示装置
CN109192168A (zh) 一种像素充电方法及电子设备
CN102903322A (zh) 移位寄存器及其驱动方法和阵列基板、显示装置
CN103137081A (zh) 一种显示面板栅驱动电路及显示屏
CN105976774A (zh) 栅极驱动器、显示驱动器电路及驱动栅极线的方法
CN102368380A (zh) 液晶显示面板与栅极驱动电路
CN100359555C (zh) 液晶显示器的驱动装置
CN103412672A (zh) 一种触控显示装置及其驱动方法
CN103794182A (zh) 显示控制装置和数据处理***
CN107633817A (zh) 源极驱动单元及其驱动方法、源极驱动电路、显示装置
CN100369105C (zh) 用于控制像素准位多任务显示面板的时序控制器
KR101751352B1 (ko) 표시 패널 구동 방법 및 이를 수행하는 표시 장치
CN203338322U (zh) 一种触控显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080213

CF01 Termination of patent right due to non-payment of annual fee