CH604448A5 - Data signal time base modification and compensation - Google Patents

Data signal time base modification and compensation

Info

Publication number
CH604448A5
CH604448A5 CH868377A CH868377A CH604448A5 CH 604448 A5 CH604448 A5 CH 604448A5 CH 868377 A CH868377 A CH 868377A CH 868377 A CH868377 A CH 868377A CH 604448 A5 CH604448 A5 CH 604448A5
Authority
CH
Switzerland
Prior art keywords
signal
time base
memory
digital
clock
Prior art date
Application number
CH868377A
Other languages
French (fr)
Inventor
Maurice Gabriel Lemoine
Original Assignee
Ampex
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ampex filed Critical Ampex
Priority claimed from CH522775A external-priority patent/CH604447A5/fr
Publication of CH604448A5 publication Critical patent/CH604448A5/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/87Regeneration of colour television signals
    • H04N9/89Time-base error compensation
    • H04N9/896Time-base error compensation using a digital memory with independent write-in and read-out clock generators

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

Data signal time base modification and compensation includes system which regenerates signal samples in memorised order

Description

  

  
 



   La présente invention a pour objet un appareil de modification, par rapport à un signal de base de temps de référence définissant une base de temps déterminée, de la base de temps d'un signal d'information ayant une composante de base de temps à fréquence nominale déterminée, variable dans le temps.



   Lors du traitement de signaux électriques variant au cours du temps, par exemple la transformation, I'analyse ou la correction des signaux, la base de temps du signal doit souvent être modifiée, compensée ou régénérée. Par exemple, la compensation de la base de temps du signal est couramment utilisée pour la correction des différences indésirables de la base de temps des signaux ayant des composantes récurrentes de synchronisation de base de temps. La modification d'un signal de base de temps permettant la correction des déviations indésirables est particulièrement importante lorsque le signal subit des transformations entre des domaines différents, par exemple au cours de l'enregistrement et de la restitution de signaux sur des matières magnétiques d'enregistrement ou autres.

  Lors des processus d'enregistrement et de restition, la fonction temporelle du signal est transformée en une fonction spatiale puis à nouveau en une fonction temporelle.



  Lorsque le signal subit les transformations, il subit souvent des erreurs de rythme ou de base de temps. La nature dynamique ou variant au cours du temps de ces erreurs sur la base de temps empêche l'obtention de la restitution nécessaire sans parasite et stable au cours du temps du signal, imposée dans les ensembles de traitement de signaux de résolution poussée. Par exemple, la création d'un signal stable au cours du temps est souhaitable dans tous les ensembles de traitement des signaux de télévision et la création de signaux extrêmement stables est absolument indispensable dans les ensembles utilisés pour la préparation des signaux de télévision destinés à être émis sur les réseaux publics.



   On utilise deux techniques pour corriger les erreurs indésirables sur la base de temps dans les signaux reproduits à partir d'une matière d'enregistrement, une technique électromécanique et une technique électronique. Les techniques électromécaniques permettent la correction des erreurs importantes sur la base de temps, cette correction étant obtenue par synchronisation du fonctionnement de l'appareillage d'enregistrement et de restitution de signaux. Les techniques électroniques permettent la correction des erreurs résiduelles plus faibles qui n'ont pas été corrigées par les dispositifs électromécaniques, cette correction étant réalisée par déplacement dans le temps du signal après sa restitution. L'invention concerne la technique électronique de correction des erreurs sur la base de temps.



   Jusqu'à présent, les circuits de modification ou d'altération de la base de temps d'un signal électronique ont compris des dispositifs à retard réglable placés sur le trajet des signaux et destinés à corriger les erreurs sur la base de temps. Dans de tels circuits,
I'erreur est mesurée et le retard introduit dans le parcours du signal est réglé de manière qu'il compense et corrige l'erreur mesurée sur la base de temps. Un type particulier de circuit qui est très utilisé comprend une ligne à retard variable avec la tension dans laquelle des éléments inductifs constants localisés et des diodes capacitives variant avec la tension sont interconnectés suivant une configuration de ligne à retard. Une tension correspondant à l'erreur mesurée sur la base de temps est appliquée aux diodes variables et fixe le retard nécessaire à la correction de l'erreur sur la base de temps.

  Le brevet des Etats-Unis d'Amé
 rique   N"    3202769 décrit un circuit de modification de la base de temps d'un signal à ligne à retard variant avec la tension.



   Dans un autre circuit de modification de la base de temps d'un signal électronique, un certain nombre de lignes à retard fixe ou une ligne unique à retard ayant une série de prises espacées sur sa longueur, sont disposées en combinaison avec des commutateurs électroniques. Les erreurs sur la base de temps sont corrigées par commande des commutateurs en fonction de l'erreur mesurée de manière que le retard correcteur nécessaire soit introduit sélective
 ment dans le trajet du signal. Un circuit de modification de la base de temps d'un signal à ligne à retard fixe est décrit dans le brevet des Etats-Unis d'Amérique   NO    3763317, et un circuit à ligne à retard comportant des prises est décrit dans le brevet des
Etats-Unis   d'Amérique      N"    3748368.



   Récemment, on a utilisé des dispositifs numériques à retard, par exemple des registres rythmés de mémoire, dans des circuits de correction des erreurs sur la base de temps de signaux analogiques. Dans les circuits numériques, le signal analogique qui est corrigé est mis sous forme numérique puis corrigé et restitué. La correction est réalisée par introduction ou écriture du signal numérisé dans un registre réglable de mémoire, à une fréquence fixe déterminée par la fréquence d'un signal d'horloge de référence. Le registre de mémoire fonctionne de manière qu'il corrige les erreurs sur la base de temps par lecture du signal du registre à une fréquence réglée plus rapide ou plus lente suivant l'erreur sur la base de temps.

  Cette technique à fréquence constante d'écriture et fréquence variable de lecture ne peut pas compenser les variations importantes discontinues ou partielles de la base de temps du signal. Dans les appareils d'enregistrement sur bande magnétique, de telles variations discontinues sont couramment dues aux anomalies du fonctionnement et surtout lors de la commutation entre les têtes des transducteurs magnétiques.



   Dans les ensembles de modification de la base de temps d'un signal, notamment destinés à éliminer les erreurs sur la base de temps et à donner une stabilité très élevée de cette base de temps, on a couramment monté en cascade des dispositifs de correction grossière et des dispositifs de correction fine. Des circuits à ligne à retard variant avec la tension ont été utilisés pour la correction fine voulue, alors que des circuits à ligne à retard commuté ont été utilisés pour les corrections plus grossières de la base de temps.



  Etant donné que tous les circuits à ligne à retard sont des dispositifs analogiques, ils peuvent présenter une dérive et présentent d'autres inconvénients caractéristiques. Les variations discontinues de la base de temps qui apparaissent à la suite d'anomalies du fonctionnement des appareils d'enregistrement sur bande magnétique provoquent souvent des erreurs ou des interruptions coûteuses lors de la mise en   oeuvre    des opérations de traitement de signaux étant donné l'impossibilité des dispositifs de correction de ce type à répondre aux variations discontinues. De plus, lorsque la plage d'erreurs à corriger doit être très large, des circuits importants et complexes de correction sont nécessaires.



   Afin de remédier à ces inconvénients,   I'appareil    de modification d'une composante de base de temps d'un signal d'information selon l'invention est caractérisé en ce qu'il comprend une mémoire de signaux commandée par des signaux de commande et destinée à mémoriser chacun des intervalles successifs du signal d'information pendant un temps déterminé par les signaux de commande, un dispositif destiné à créer un premier signal de commande ayant une base de temps déterminée par le signal de base de temps de référence, un dispositif de régénération destiné à recevoir la composante de base de temps dans chacun des intervalles successifs de manière qu'il régénère la composante de base de temps dans chaque intervalle en vue de la formation d'un second signal de commande, 

   et un dispositif de transmission destiné à transmettre le premier et le second signal de commande à la mémoire de signaux de manière que la mémorisation et la récupération du signal d'information mémorisé soient effectuées pour chaque intervalle du signal d'information.



   La présente invention a pour autre objet l'utilisation de l'appareil défini ci-dessus pour la modification d'une composante de base de temps d'un signal de télévision en couleurs ayant des composantes de base de temps comprenant des impulsions de ligne délimitant des intervalles de ligne d'information et un signal de synchronisation de couleur suivant l'apparition de chaque impulsion de ligne.



   L'utilisation selon l'invention est caractérisée en ce que le dispositif de régénération reçoit un intervalle de la composante de base de temps du signal de synchronisation de couleur suivant  chaque impulsion de ligne et régénère l'intervalle du signal reçu de synchronisation de couleur pendant le temps compris entre les signaux de synchronisation de couleur qui suivent les apparitions des impulsions successives de ligne.



   D'autres aspects de l'invention ressortiront mieux de la description qui va suivre, faite en référence aux dessins annexés sur lesquels:
 la fig. 1 est un diagramme synoptique d'un circuit numérique de compensation de base de temps, destiné à traiter un signal de télévision en couleurs;
 la fig. 2 est un diagramme synoptique détaillé représentant la mémoire numérique recyclable du circuit de compensation de la fig. 1;
 les fig. 3A et 3B sont des diagrammes des temps représentant la compensation de la base de temps d'un signal, avec élimination des erreurs de base de temps, dans le cas des signaux de télévision en couleurs;

  ;
 la fig. 4 est un diagramme synoptique de circuits permettant la correction par le circuit de compensation de la fig. 1, des erreurs supérieures à un cycle de l'impulsion de synchronisation de sousporteuse du signal, et
 la fig. 5 est un diagramme synoptique de circuits permettant le fonctionnement des circuits de compensation de base de temps selon les modes de réalisation des fig. 1 et 4 lorsque le signal introduit est un signal de télévision monochrome.



   Le circuit 110 de compensation de base de temps de signaux, représenté sur la fig. 1, est destiné à éliminer les erreurs sur la base de temps, présentes dans un signal d'information de télévision en couleurs reproduit par un dispositif d'enregistrement vidéo (non représenté), par exemple un dispositif à disques magnétiques.



  Cependant, il faut noter qu'il peut s'agir aussi d'autres compensations de base de temps de signaux, par exemple la correction des erreurs de base de temps présentes dans d'autres signaux d'information variant au cours du temps, I'élimination des différences des bases de temps de signaux et la modification volontaire de la base de temps de signaux. Comme représenté sur la fig. 1, le signal non corrigé de télévision en couleurs reproduit par l'enregistreur parvient à l'entrée d'un convertisseur analogique-numérique de codage 111 qui transmet à sa sortie 112 une représentation modulée par impulsions codées du signal de télévision. Ce signal de représentation est de plus traité de manière qu'il soit transmis finalement sans erreur à un convertisseur numérique-analogique 113 de décodage qui restitue à la sortie 114 le signal de télévision sous forme analogique.

  Comme les composantes de synchronisation incorporées au signal de télévision transmis par le convertisseur   1 1 3    sont habituellement déformées et contiennent des signaux transitoires indésirables étant donné le passage dans le circuit 110 de compensation, le signal de télévision est couplé à un circuit 116 de traitement de sortie du type couramment utilisé dans les dispositifs d'enregistrement vidéo. De tels dispositifs 116 de traitement sont destinés à retirer les composantes de synchronisation du signal entrant de télévision et à introduire de nouvelles composantes de synchronisation de configuration et de rythme convenables dans le signal de manière que la sortie 117 transmette le signal composite voulu de télévision.



   Dans le circuit 110 de compensation, le convertisseur 111 transmet une représentation sous forme de mots à plusieurs bits du signal entrant à la sortie 112 chaque fois que le convertisseur 111 est commandé par le signal d'horloge qui lui parvient par une ligne 118 comme représenté. Le convertisseur 111 est commandé de manière qu'il échantillonne l'amplitude analogique instantanée du signal entrant de télévision, si bien qu'une série de mots binaires est créée à la sortie 112, chaque mot comprenant un certain nombre de bits qui représentent ensemble une amplitude particulière en format binaire. En général, cette opération de conversion analogique-numérique peut être considérée comme une modulation par impulsions codées du signal entrant.



  L'inverse de cette opération est réalisé par le convertisseur 113 numérique-analogique de décodage. Celui-ci reçoit les mots binaires codés à l'entrée reliée à la ligne 119 et, à la suite d'une série de signaux d'horloge de référence reçus par les lignes 121 et 122, il transmet un signal analogique restitué ou décodé de télévision à un circuit 116 de traitement de sortie qui transmet le signal corrigé de télévision à la sortie 117. Selon l'invention, la compensation d'erreur de base de temps est réalisée par dérivation d'un signal d'horloge d'une composante de base de temps incorporée au signal de télévision de manière que le rythme du signal dérivé d'horloge soit compatible avec la composante de base de temps.

  Le signal dérivé d'horloge est utilisé pour la commande du convertisseur 111 qui échantillonne le signal non corrigé de télévision et réalise le codage de ce signal en représentations numériques binaires sous forme de mots. Après codage, le signal numérisé de télévision est placé dans un circuit tampon et il est décodé par le convertisseur 113 sous la commande d'un signal d'horloge, à un moment compatible avec un signal de base de temps de référence, par exemple une sous-porteuse de référence de couleur. A la suite de ces opérations tampon et de décodage, le signal décodé de télévision est mis en phase avec la sous-porteuse de référence de couleur.



   Dans le cas d'un signal de télévision en couleurs, des corrections précises de base de temps peuvent être réalisées par dérivation du signal d'horloge relatif au signal d'information d'une chronisation de sous-porteuse, placée au palier arrière de chaque intervalle de suppression de ligne horizontale. La dérivation est réalisée par couplage à l'entrée d'une mémoire numérique recyclable 123 des représentations des mots binaires d'un ou plusieurs cycles de l'impulsion de synchronisation de sous-porteuse du signal, disponibles à la sortie 112 du convertisseur 111. La mémoire 123 est une mémoire numérique capable de conserver plusieurs mots binaires correspondant au niveau d'amplitude de l'impulsion de synchronisation de sous-porteuse aux moments des échantillons.

  La conservation des mots binaires disponibles lors de l'échantillonnage de l'impulsion de synchronisation de sousporteuse du signal permet la conservation d'une information suffisante dans la mémoire 123 pour la régénération répétée d'un cycle complet de l'impulsion de synchronisation de sous-porteuse si bien qu'un signal continu identique à l'impulsion de synchronisation de sous-porteuse du signal non corrigé de télévision se poursuit au-delà de la fin de la durée de l'impulsion de synchronisation de sous-porteuse du signal. Le signal dérivé d'horloge est obtenu par traitement ultérieur du signal d'impulsion de synchronisation de sous-porteuse régénéré de façon continue et il est utilisé pour la mise sous forme numérique du reste de la ligne horizontale du signal de télévision à partir duquel il est régénéré.



   Le convertisseur 111 est d'abord commandé pendant l'échantillonnage de l'impulsion de synchronisation de sous-porteuse du signal de télévision et la conservation des échantillons résultants par un signal d'horloge à un moment compatible avec le signal d'horloge de référence de manière que le signal continu et en conséquence le signal dérivé d'horloge régénéré à partir des échantillons d'impulsion de synchronisation de sous-porteuse conservés dans la mémoire recyclable 123 restent en phase avec l'impulsion de synchronisation de sous-porteuse, donc le signal non corrigé de télévision. Ainsi, le convertisseur 111 doit être commandé par deux signaux d'horloge, parvenant par la ligne 118. 

  La commande initiale d'horloge est réalisée en mode d'échantillonnage et de mémorisation, de préférence, pendant une durée correspondant à plusieurs cycles de la composante de base de temps de l'impulsion de synchronisation de sous-porteuse. Au cours de ce mode initial, I'impulsion d'horloge CL du convertisseur 111 reçoit par la ligne 118 un signal d'horloge verrouillé en phase sur le signal d'horloge de référence. Le convertisseur 111 est commandé par le second signal dérivé d'horloge reçu par la ligne 118 en mode suivant de recyclage, qui se poursuit pendant le reste de l'intervalle de ligne horizontale après le déclenchement initial.

  Un ensemble de commutation portant la référence   géné-     rale 124 est incorporé au circuit de manière qu'il commande ces deux modes de fonctionnement et il comporte un dispositif 126 de commutation placé dans un premier état ou d'échantillonnage et de mémorisation dans lequel il relie la ligne 118 à la ligne 122 de sortie d'horloge, provenant d'une source 128 d'horloge de référence X3. Le dispositif 126 de commutation peut être commandé dans un second état ou de recyclage dans lequel la ligne 118 transmet le signal dérivé d'horloge transmis par le circuit 129 à mémoire numérique par la ligne 127. En mode de recyclage, le dispositif 126 relie l'entrée d'horloge CL du convertisseur 111 à une horloge 131 de signal X3 transmettant un signal d'horloge destiné au circuit 129 de mémoire.

  L'horloge 131 est commandée par l'intermédiaire d'un filtre passe-bande 132 par un signal provenant d'un convertisseur numérique-analogique 133. Celui-ci transforme ou restitue les représentations de mots binaires de l'impulsion de synchronisation de sous-porteuse recyclée dans la mémoire recyclable 123 sous forme analogique. Ainsi, le signal disponible à la sortie du convertisseur 133 paraît être une réplique continue non filtrée de la composante d'entrée de base de temps du signal qui, dans le mode de réalisation préféré, est une impulsion sinusoïdale de synchronisation de sous-porteuse d'un signal de télévision en couleurs.

  Le filtre passe-bande 132 est réglé de manière que sa fréquence centrale soit égale à celle de l'impulsion de synchronisation du signal qui subit la correction, cette fréquence étant égale à 3,58 MHz dans le cas d'un signal de télévision en couleurs suivant la norme NTSC. On constate que, lorsqu'il est placé entre la sortie du convertisseur 133 et une entrée de l'horloge 131, le filtre 132 restitue de façon avantageuse la fréquence de l'impulsion de synchronisation de sous-porteuse, après les diverses manipulations de transformation et de mise numérique en mémoire.

  Lorsqu'un certain nombre de cycles de l'impulsion de synchronisation est échantillonné et conservé dans la mémoire 123 en vue de la régénération du signal dérivé d'horloge, le filtre 132 fait la moyenne du bruit qui peut être contenu dans l'impulsion recyclée de synchronisation, sur le nombre de cycles conservés, si bien que la précision du rythme du signal dérivé d'horloge est améliorée.



   Comme décrit précédemment, le dispositif 126 de l'ensemble 124 de commutation est normalement dans son second état ou de recyclage et relie l'horloge 131 à l'entrée d'horloge du convertisseur 111 si bien qu'il rythme le codage du signal non corrigé de télévision avec les échantillons recyclés de l'impulsion de synchronisation tirés du signal. La commande du dispositif 126 vers son premier état d'échantillonnage et de mémorisation est réalisée par un circuit incorporé à l'ensemble 124 et destiné à détecter l'apparition de la composante de base de temps de l'impulsion de synchronisation de sous-porteuse dans le signal de télévision, commandant en conséquence le dispositif 126.

  En particulier, un séparateur 134 de synchronisation détecte à l'entrée du circuit 110 de compensation l'apparition de chaque impulsion de synchronisation horizontale H apparaissant lors de l'intervalle de suppression de chaque ligne horizontale du signal de télévision.



  Le signal de sortie du séparateur est relié à l'entrée d'un générateur 136 d'impulsions de commande de commutation. Après détection du flanc antérieur de l'impulsion de synchronisation horizontale, le séparateur 134 transmet un ordre destiné au générateur 136. Après 6   lls    environ, le générateur 136 transmet une impulsion qui dure 2,0   lls    environ et qui commande le dispositif 126 qui passe dans son premier état d'échantillonnage et de mémorisation.

  Ainsi, après apparition d'une impulsion de synchronisation horizontale à l'entrée du convertisseur 111, le séparateur 134 et le générateur 136 provoquent l'application par le dispositif 126 du signal d'horloge de référence X3 de codage à l'entrée d'horloge du convertisseur 111 qui en conséquence assure la numération pendant un nombre choisi de cycles de l'impulsion de synchronisation de sous-porteuse. La synchronisation des opérations du séparateur 134 et du générateur 136, comme décrit précédemment, est réalisée pour des signaux de télévision NTSC si bien que le dispositif 126 est commandé dans son état d'échantillonnage et de mémorisation dans l'intervalle médian de l'intervalle d'impulsion de synchronisation de sous-porteuse.

  Il est souhaitable que l'échantillonnage et la mémorisation des représentations numériques de l'impulsion de synchronisation soient réalisés au milieu de l'intervalle de l'impulsion de synchronisation car cet intervalle correspond à la représentation la plus précise et la plus fiable de la fréquence de l'impulsion de synchronisation de sous-porteuse. De plus, la dérivation du signal d'horloge relié au signal d'information est moins sujette à erreurs qui peuvent être introduites par des petites variations d'emplacements de l'impulsion de synchronisation sur le palier arrière de l'intervalle de suppression horizontale.



   Un détecteur 137 d'impulsion de synchronisation de sousporteuse est relié à l'entrée du circuit 110 de compensation de manière qu'il prépare la mémoire recyclable 123 en vue de la conservation de 5 cycles de représentations numériques de l'impulsion de synchronisation de sous-porteuse. Après apparition de cette impulsion de synchronisation dans le signal entrant de télévision, le détecteur 137 transmet un ordre dans la ligne 138, jusqu'à l'entrée de validation d'écriture WE de la mémoire recyclable. Cet ordre provoque l'écriture dans la mémoire 123 des mots binaires apparaissant à la sortie 112 du convertisseur 111.



  L'écriture ou la mémorisation réelle est réalisée à chaque impulsion de l'horloge de référence déterminée par un signal d'entrée d'horloge dans la mémoire 123, provenant de l'horloge de référence X3 128. Le fonctionnement ultérieur de la mémoire 123 apparaît clairement en référence aux fig. 1 et 2.



   Comme représenté sur la fig. 2, la mémoire 123 comprend une mémoire 139 à accès direct ayant des entrées classiques de commande d'écriture et d'adresse, comme indiqué par les symboles W et A respectivement. Une entrée de mots binaires est reliée de manière qu'elle reçoive le mot binaire de la sortie 112 du convertisseur 111. Une sortie de mots binaires transmet les signaux numériques recyclés vers la ligne 140. Un générateur 141 d'adresse est commandé par une source de signaux d'horloge de référence X3, reliée par la ligne 122, et transmet par une connexion 142 des signaux d'adresse permettant l'accès d'écriture et de lecture à la mémoire 139 en fonction du signal créé d'adresse. La mémoire 123 contient un générateur 143 d'horloge d'écriture commandé par l'ordre reçu par la ligne 138 à partir du détecteur 137.

  L'ordre établit le générateur 143 de manière qu'il transmette par la ligne 144 les signaux de validation d'écriture destinés à l'entrée de validation d'écriture W de la mémoire 139 chaque fois qu'un signal d'horloge de référence X3 est reçu par la ligne 122. Tant que des signaux de validation d'écriture sont reçus par la mémoire 139 à accès direct, les mots binaires transmis par le convertisseur 111 sont écrits et conservés dans la mémoire 139.



  La mémoire 123 contient aussi un compteur 145 commandé par l'ordre reçu à son entrée R de rétablissement, reliée à la ligne 138 provenant du détecteur 137. L'ordre remet le compteur 145 à zéro de manière qu'il compte les adresses parvenant du générateur 141.



  Le compteur 145 est aussi remis à zéro par un ordre créé intérieurement comme décrit dans la suite. Chaque fois que le compteur 145 est remis à zéro, il transmet un ordre de rétablissement ou de remise à zéro par la ligne 146. Le premier ordre de remise à zéro transmis après l'ordre parvenant par la ligne 138, depuis le détecteur 137, est destiné à interrompre la validation du générateur antérieurement validé 143 d'horloge d'écriture, par rétablissement de celui-ci jusqu'à l'ordre suivant transmis par le détecteur 137. De cette manière, la mémoire 139 ne peut pas recevoir d'autres représentations de mots binaires du signal de télévision après réception de quinze échantillons de l'impulsion de synchronisation de sous-porteuse. Le compteur 145 assure aussi le recyclage du générateur 141 d'adresse. 

  Chaque fois que le générateur 141 transmet un signal d'adresse, le compteur validé 145 est commandé par un signal d'horloge de référence X3 provenant de la ligne 122 en vue de l'examen, par une ligne 147, de l'adresse  transmise par le générateur 141 et parvenant à l'entrée de données D. Lorsque le compteur 145 détecte la transmission du dernier des quinze signaux d'adresse transmis par le générateur 141, il émet un ordre de rétablissement au générateur par la ligne 146. Le compteur met aussi en oeuvre cet ordre de rétablissement à l'intérieur pour sa remise à zéro et pour l'examen à nouveau des signaux d'adresse transmis par le générateur 141.

  De cette manière, ce dernier fonctionne constamment de façon cyclique, pour les quinze adresses identifiant les emplacements de la mémoire 139 qui contiennent les quinze mots binaires représentant les cinq cycles échantillonnés de l'impulsion de synchronisation. On décrit maintenant le fonctionnement de la mémoire recyclable 129 avec une séquence réelle de travail du circuit 110 de compensation.



   Lors de la sélection de la fréquence d'échantillonnage du signal entrant d'information, la fréquence d'horloge ou d'échantillonnage doit être au moins égale à deux fois la fréquence maximale du signal que doit transmettre l'appareil sans dégradation importante. De plus, la fréquence d'horloge et la capacité de la mémoire 139 doivent être choisies de manière que le nombre d'échantillons numériques conservés dans la mémoire 139 soit équivalent à un nombre entier de cycles complets de la composante de base de temps du signal, c'est-à-dire soit égal au produit du nombre d'échantillons par cycle ou période de la composante de base de temps et d'un nombre entier de cycles.

  Lorsque la fréquence d'horloge et la capacité de mémoire sont ainsi choisies, la mémoire 139 transporte un nombre entier de représentations numériques de cycles complets de la composante de rythme du signal qui, lorsqu'elle est recyclée, provoque la création d'un signal continu d'horloge en mode de recyclage. Dans le cas d'un signal de télévision en couleurs, les deux critères de capacités de la mémoire et de fréquence d'échantillonnage sont avantageusement satisfaits par sélection d'un signal d'horloge de codage de manière que sa fréquence soit égale à 3 fois celle de l'impulsion de synchronisation de sous-porteuse, et par mémorisation de quinze échantillons de cette impulsion de synchronisation.

  Ainsi, dans le mode de réalisation considéré, l'horloge 131 comprend un multiplicateur de fréquence qui multiplie par 3 le signal régénéré constamment d'impulsion de synchronisation, créé par la mémoire 123, le convertisseur 133 et le filtre 132. Il faut noter que la fréquence du signal d'horloge de codage utilisée en mode d'échantillonnage et de mémorisation doit être égale nominalement à la fréquence établie de codage, bien que la phase puisse différer de celle du signal dérivé d'horloge d'après l'erreur de base de temps du signal qui subit la compensation. Dans le mode de réalisation de la fig. 1, le signal de base de temps de référence est la sous-porteuse de référence disponible par exemple à partir de la source de référence du studio permettant la synchronisation de tout l'appareillage du studio en vue d'une diffusion.

  Cette sousporteuse de référence est transmise à un circuit 148 de traitement de signal de référence qui est un élément classique assurant la compensation des retards fixes existant dans les câbles et analogues, et créant la modification nécessaire de phase du signal de référence dans le cas des ensembles européens en couleurs, par exemple PAL (ligne à alternance de phase). La sortie du circuit 148 de traitement transmet le signal de base de temps de référence par rapport auquel le circuit 110 assure la compensation du circuit entrant de télévision. Etant donné la nécessité de l'utilisation d'un signal d'horloge de référence X3, la fréquence du signal de base de temps de référence est multipliée par 3, par un circuit multiplicateur incorporé au générateur ou source 128 d'horloge de référence X3.

  Comme un signal d'horloge de référence Xl est imposé par le mode de réalisation le plus avantageux du circuit 110, un générateur 149 d'horloge de référence XI est monté de manière qu'il reçoive le signal de base de temps de référence du circuit 148 et qu'il transmette dans la ligne 121 le signal nécessaire d'horloge de référence Xl.



   D'après la sélection des fréquences d'horloge de codage et de
 décodage décrite précédemment, le convertisseur 111 crée un mot
 binaire séparé à chacun des trois moments d'horloge apparaissant
 dans la période égale à un cycle de l'impulsion de synchronisa
 tion. Dans ce cas, le convertisseur 111 est destiné à transmettre un
 mot à 8 bits à chaque moment d'horloge, ces 8 bits donnant une
 capacité de niveaux d'amplitude de   0    à 256 pour la représentation
 numérique du signal entrant de télévision. En conséquence, la
 mémoire numérique recyclable 123 a une capacité de quinze mots,
 chaque mot ayant encore 8 bits. Comme il existe trois points   d'échantillonnage    pour chaque cycle de l'impulsion de synchroni
 sation, la mémoire 139 assure la conservation de 5 cycles complets
 de l'impulsion de synchronisation sous forme numérique.

  Lors du
 fonctionnement, lorsque le générateur 136 transmet l'impulsion de
 2 us après détection de l'impulsion de synchronisation horizon
 tale, la mémoire   139 est    commandée par le générateur 143 d'hor
 loge d'écriture (après l'apparition de l'impulsion de synchronisa
 tion) et écrit ou conserve les mots binaires apparaissant à la
 sortie 112 du convertisseur 111 à l'instant de chaque signal d'hor
 loge de référence X3 reçu par la ligne 122. Comme représenté sur
 la fig. 2, cette opération permet en particulier l'accès du généra
 teur 141 à une nouvelle mémoire de mots dans la mémoire 139, à
 la suite de chacune des impulsions d'horloge de référence X3,
 chaque nouvelle mémoire de mots atteinte recevant les conditions
 instantanées de bit du mot présent à la sortie 112.

  L'impulsion de
 2 us transmise par le générateur   1 36    établit temporairement le
 dispositif 126 de commutation à l'état d'échantillonnage et de
 mémorisation si bien que le signal d'horloge de référence X3 est
 transmis au convertisseur 111 qui est ainsi commandé.



   L'opération de mémorisation est interrompue, après la conser
 vation des 5 cycles de l'impulsion de synchronisation numérisée,
 par le compteur 145 qui détecte par la ligne 147 la quinzième
 adresse créée par le générateur 141 après la transmission de
 l'impulsion de 2   |s,    et il transmet l'ordre de rétablissement au
 générateur 143. Cet ordre supprime la validation du générateur
 d'horloge d'écriture et supprime ainsi des signaux de validation
 d'écriture provenant de la mémoire 139.



   Après l'interruption du mode d'échantillonnage et de mémori
 sation, le générateur 141 continue à avoir accès à la mémoire 139
 sous la commande du signal d'horloge de référence X3 parvenant
 par la ligne 122, avec répétition de la séquence des quinze
 emplacements de mot atteints au cours de l'opération d'écriture.



   De cette manière, le mot conservé à 8 bits est lu successivement
 par la ligne 140 de sortie et transmis au convertisseur 133. La
 mémoire 139 est disposée en permanence en mode actif de lecture
 si bien que les mots conservés sont lus de façon continue par la
 ligne 140. La fonction de lecture est mise en oeuvre pendant la
 mémorisation d'une nouvelle information numérique reçue depuis
 le convertisseur 111, après fonctionnement d'un commutateur de
 dérivation 151. Celui-ci a deux entrées et une sortie. Une entrée   est    reliée par une ligne 153 à la sortie de la mémoire 139 et l'autre,
 par une ligne 154 de dérivation, à la ligne 112, à l'entrée de la
 mémoire 123.

  Lorsqu'il est réglé de manière qu'il transmette des
 signaux de validation d'écriture au cours du mode d'échantillon
 nage et de mémorisation, le générateur 143 prépare le commuta
 teur 151 de manière qu'il relie les lignes 112 et 140 et transmette
 ainsi directement à la sortie les mots binaires conservés dans la
 mémoire 139. A la fin du mode d'échantillonnage et de mémorisa
 tion, le générateur 143 cesse d'être validé si bien que le commuta
 teur 151 est mis dans la position dans laquelle il relie la ligne 153
 de sortie de la mémoire 139 à la ligne 140. Le commutateur 151
 reste dans cet état pendant la totalité du mode de recyclage, et
 valide les mots mémorisés de l'impulsion de synchronisation qui
 sont transmis au convertisseur 133 de manière que celui-ci dérive
 le signal d'horloge relié au signal d'information. 

  La dispersion du
 commutateur 151 permet la préparation des circuits du signal
 d'horloge X3 en vue de la création du signal dérivé d'horloge X3.



   En mode de recyclage, le générateur 141 et le compteur 145
 provoquent ensemble la création répétée de la même séquence  d'adresse. En conséquence, les mots conservés dans la mémoire 139 sont lus de façon répétée, dans cette séquence, pendant le reste de la durée de l'intervalle de ligne horizontale, après l'impulsion de synchronisation de sous-porteuse.



   Les fig. 3A et 3B montrent comment le signal dérivé d'horloge est créé de manière qu'il soit en phase avec la composante de base de temps du signal d'information à partir duquel il est dérivé. La fig. 3A représente la condition qui existe lorsque le signal entrant de télévision ne comprend pas d'erreurs. Lors de l'intervalle d'échantillonnage et de mémorisation, l'horloge de référence X3 commande l'échantillonnage de l'impulsion de synchronisation du signal dans le convertisseur 111 et la mémorisation des valeurs échantillons dans la mémoire 123. Comme le signal entrant ne contient pas d'erreur, le premier échantillon de chaque cycle de l'impulsion de synchronisation apparaît au début du cycle de cette impulsion.

  Après recyclage des quinze mots conservés dans la mémoire 123, le signal de sortie du filtre 132 est en phase avec l'impulsion de synchronisation contenue dans le signal entrant de télévision. Sur les fig. 3A et 3B, les flèches placées en haut désignent l'horloge de référence X3 et les flèches placées en bas l'horloge de signal X3. La première forme d'onde, à partir du haut, représente l'impulsion de synchronisation de sous-porteuse du signal, les croix de la seconde forme d'onde représentent les valeurs échantillonnées, la troisième forme d'onde représente l'impulsion recyclée de synchronisation, et la dernière forme d'onde représente l'impulsion recyclée X3 de synchronisation.



  Lorsqu'une erreur de base de temps existe dans le signal entrant de télévision comme représenté sur la fig. 3B, les valeurs de l'échantillon, représentées par les mots tirés du convertisseur 111, sont différentes. Cette différence est due à la différence des bases de temps du signal de référence et du signal entrant de télévision, donc des différents points d'échantillonnage au cours du cycle de l'impulsion de synchronisation. Après recyclage des quinze mots conservés dans la mémoire 123, le signal régénéré d'impulsion de synchronisation transmis par le filtre 132 est en phase avec le signal de synchronisation contenu dans le signal entrant. En conséquence, le signal d'horloge tiré de la sortie du filtre est toujours en phase avec la composante de base de temps contenue dans le signal de télévision, quels que soient les changements ou erreurs de base de temps qui peuvent apparaître.



   Bien que le circuit décrit comprenne une mémoire à accès direct, dans le générateur d'adresse et un compteur, constituant la mémoire recyclable 123, il faut noter que d'autres circuits numériques de mémoire conviennent. Par exemple, un registre recyclable à décalage peut remplir le rôle de la mémoire 123, comme peuvent le noter les spécialistes.



   Un circuit tampon 156 simplifie la suppression des erreurs lors de la nouvelle synchronisation des représentations numériques du signal de télévision transmis par le convertisseur 111 en mode de recyclage, et il comporte un convertisseur 157 à un mot série et trois mots parallèles, à l'entrée, et un convertisseur 158 complémentaire à trois mots parallèles et un mot série, placé à la sortie.



  Les convertisseurs 157 et 158 sont représentés sur la fig. 4. La succession des mots individuels créés à la sortie 112 passe dans le convertisseur 157. Celui-ci reçoit chacun des mots de la série à une fréquence d'horloge égale à 3 fois celle de l'impulsion recyclée de synchronisation, par application des impulsions d'horloge de la source d'horloge X3 disponible par la ligne 118 à l'entrée d'horloge CL de ce convertisseur, comme indiqué. Le convertisseur 157 est réalisé de manière qu'il conserve trois des mots créés à la sortie 112, en mode série et il est d'un type dans lequel chaque nouveau mot ajouté au convertisseur chasse le dernier mot et laisse toujours le convertisseur rempli par trois mots complets.



  L'information chargée en série est transférée en parallèle au convertisseur 158 par un circuit d'isolement d'horloge 163 (fig. 4) incorporé au circuit tampon 156. Au cours de chaque intervalle de ligne du signal de télévision d'entrée, le moment du transfert au circuit 163 d'isolement est déterminé par les impulsions d'horloge créées par l'horloge 159 de signaux   1X    (fig. 1). Cette horloge est
 reliée à la sortie du filtre 132 de manière qu'elle crée une impul
 sion d'horloge à la fréquence de l'impulsion recyclée de synchronisation qui est la fréquence de l'impulsion de synchronisation apparaissant au début de l'intervalle de ligne.

  En particulier,
   Horloge    159 peut être réalisée par limitation du signal de sortie
 du filtre et utilisation d'un flanc antérieur allant vers les valeurs
 positives de la forme d'onde rectangulaire ainsi créée, formant les impulsions d'horloge. Chaque flanc antérieur tourné vers les valeurs positives de l'impulsion régénérée limitée de synchronisation identifie le début d'un cycle de l'impulsion de synchronisation. L'horloge 159 est reliée au circuit tampon 156 par une ligne 161. De cette manière, le circuit d'isolement ou séparateur 163 reçoit, après application de chaque impulsion d'horloge, le contenu de la totalité du convertisseur 157 qui, comme décrit précédemment, contient toujours trois mots complets créés par le convertisseur 111 à la sortie 112.

  De plus, les trois mots reçus en format parallèle par le circuit 163 correspondent aux trois mots créés au cours d'un cycle de l'impulsion régénérée de synchronisation de sous-porteuse.



   Le signal de sortie du convertisseur 157 est un mot à 24 bits transmis à l'entrée du circuit 163. Celui-ci peut simultanément lire et écrire les mots à 24 bits. Comme le circuit 163 peut lire et écrire
 simultanément, les opérations d'horloge peuvent être réalisées à l'entrée et à la sortie en référence à différents signaux d'horloge non cohérents, si bien que le circuit peut constituer un circuit tampon dans le temps et peut transmettre des signaux de nouvelle synchronisation. Les signaux d'horloge créés par l'horloge 159
 sont transmis par la ligne 161 aux entrées d'adresse d'écriture WA et de validation d'écriture WE du circuit 163 lors de l'écriture ou de la mémorisation du signal de sortie du convertisseur 157. Ce signal d'horloge est en phase avec l'impulsion de synchronisation du signal non corrigé de télévision.

  Les mots mémorisés à 24 bits associés à chaque cycle de la composante de base de temps sont lus ou transmis par le circuit 163 sous la commande des signaux d'horloge de référence 1X transmis par le générateur 149 et parvenant à une entrée RA d'adresse de lecture du circuit 163 par la ligne 121.



   La phase du signal de sortie du circuit 163 est synchronisée à
 nouveau et elle est synchronisée sur la phase de la sous-porteuse de référence de couleur par commande du circuit 163 à l'aide des
 deux signaux d'horloge.



   Le convertisseur 158 est un élément complémentaire du
 convertisseur 157 car il assure un transfert à entrée parallèle et
 sortie série des informations contenues dans les mots numériques
 reçus à partir du convertisseur 157 par l'intermédiaire du circuit
 séparateur ou d'isolement 163. Le convertisseur 158 retransforme
 ainsi l'information numérique en un format série à un mot mais
 dans ce cas, les mots série sont transmis hors du convertisseur 158
 à un moment d'horloge déterminé par l'horloge de référence IX,
 les signaux parvenant au convertisseur 158 par la ligne 121
 comme indiqué sur la fig. 4. Ces mots série sont transmis par la
 ligne 119 à l'entrée du convertisseur 113 et sont ensuite décodés
 sous la commande de l'horloge de référence 3X, transmettant les
 signaux par la ligne 122. 

  Le convertisseur 113 reconstitue le signal
 analogique voulu à la sortie 114, en synchronisme avec la phase
 de la sous-porteuse de référence.



   Comme décrit précédemment, le circuit numérique de com
 pensation assure la synchronisation d'un signal entrant d'informa
 tion avec un signal de référence ou de base de temps normalisé. Il
 faut noter que la plage de corrections de temps est, dans le mode
 de réalisation considéré, une période correspondant à un cycle
 complet de la composante de base de temps.

  Plus précisément,
 dans le cas d'un signal de télévision en couleurs, la plage de
 corrections correspond à un cycle de la fréquence de l'impulsion
 de synchronisation de sous-porteuse dont la durée est égale à
 1/3,58 MHz soit environ 0,28   Cls    Lorsque l'erreur de phase du
 signal vidéo entrant peut dépasser cette plage, par exemple lors de  la restitution de signaux de télévision à partir d'enregistreurs à bande magnétique, le signal transmis à la sortie 114 est décalé si bien que la phase de composante de l'impulsion de synchronisation de sous-porteuse est synchronisée sur la sous-porteuse de référence de couleur. Cependant, la synchronisation horizontale du signal de télévision n'est pas convenablement en phase par rapport au signal de synchronisation horizontale de référence.



  Dans certaines applications, par exemple lors de l'utilisation d'un appareillage d'enregistrement à disques, la plage de corrections correspondant à un cycle complet de l'impulsion de synchronisation ou 0,28 us dans le mode de réalisation considéré, convient sans circuit supplémentaire de compensation d'erreur sur la base de temps.



   Lorsque des erreurs sur la base de temps plus importantes que la plage précitée peuvent se présenter, une mémoire 164 à accès direct est placée entre le circuit 163 et le convertisseur 158 comme représenté sur la fig. 4. La mémoire 164 corrige la base de temps du signal par quantités élémentaires égales à des multiples entiers de la période correspondant à un cycle de l'impulsion de synchronisation. Cette opération est réalisée par écriture du mot à 24 bits aux adresses, dans la mémoire 164, qui sont déterminées à un générateur 166 d'adresse d'écriture. La mémoire 164 est validée, par son entrée de validation WE, de manière qu'elle écrive le mot à 24 bits, et le générateur 166 est commandé par le signal d'horloge de référence   IX    de la ligne 121. Le contenu de la mémoire 164 est lu en fonction de l'adresse transmise par un générateur 167 d'adresse de lecture.

  L'adresse de lecture transmise par le générateur 167 est déterminée par le moment relatif de l'apparition des signaux de synchronisation horizontale du signal et de la référence. Le moment relatif de l'apparition est déterminé par un compteur qui constitue un comparateur 168 de synchronisation horizontale. Le compteur 168 est commandé de manière qu'il compte à partir du signal de synchronisation horizontale de référence et il est arrêté par l'apparition de l'impulsion de synchronisation horizontale du signal. Le compteur 168 compte à la fréquence de l'impulsion de synchronisation de sous-porteuse. Le signal de sortie du compteur 168 est relié à l'entrée d'établissement S du générateur 167 et il varie par établissement de l'adresse de lecture de sortie en fonction du nombre contenu dans le compteur 168 après apparition de l'impulsion de synchronisation horizontale du signal.



   Les mots successifs à 24 bits sont écrits aux adresses successives de la mémoire 164. La capacité de celle-ci peut être réglée le cas échéant. La mémoire 164 a une capacité de 256 mots lorsqu'elle assure une correction d'au moins un intervalle de ligne horizontale, c'est-à-dire d'environ 63,5   p.    Chaque mot représente une période de l'impulsion de synchronisation, c'est-à-dire 0,28 us environ. En conséquence, une capacité de 256 mots donne plus de 63,5 us de mémoire.

  Le générateur 167 est établi par rapport au générateur 166 de manière que, lorsque les impulsions de synchronisation horizontale du signal et de la référence sont en phase, des adresses identiques créées par les deux générateurs soient séparées dans le temps d'une valeur équivalente à celle qui est nécessaire pour le fonctionnement cyclique de la moitié environ de la capacité de la mémoire, la création de l'adresse d'écriture étant en avance par rapport à celle de l'adresse de lecture. Pour une capacité de correction d'un intervalle de ligne horizontale, la séparation est d'environ 32   us.   



   La construction et le fonctionnement du circuit précité concernent un ensemble de correction d'un signal d'information ayant une composante de synchronisation de base de temps qui est récurrente, sous forme d'une impulsion de synchronisation de variations alternatives d'amplitude, par exemple une impulsion de synchronisation de sous-porteuse. L'invention permet aussi la compensation des erreurs de base de temps de signaux d'information n'ayant pas de composante de base de temps ou en ayant sous une forme autre qu'un signal de base de temps à amplitude alternative. Par exemple, un signal de télévision monochrome
 peut être corrigé selon l'invention par introduction d'un signal
 pilote ou artificiel de synchronisation comprenant des variations
 d'amplitude alternative du signal de télévision pendant un inter
 valle de suppression.

  En particulier, un tel signal de synchronisa
 tion peut être ajouté au palier arrière de chaque intervalle de
 suppression accompagnant une ligne horizontale du signal de
 télévision monochrome,   l'impulsion    de synchronisation horizon
 tale constituant la composante de base de temps par rapport à
 laquelle le signal pilote introduit présente une relation prédéterminée de phase.



   La fig. 5 représente une variante du circuit de la fig. 1, destinée
 à la compensation d'un signal de télévision monochrome par
 introduction d'un signal artificiel comprenant un signal de syn
 chronisation d'information de base de temps à amplitude alterna
 tive. L'introduction d'une telle impulsion de synchronisation est
 assurée par un générateur 171 à oscillateur d'appel ayant une
 entrée commandée par l'impulsion de synchronisation horizontale
 monochrome non corrigée, transmise par le séparateur 134 de
 synchronisation. Une ligne 173 de sortie du générateur 171 trans ,met une impulsion de synchronisation d'information de base de
 temps à amplitude alternative destinée à être introduite dans le
 signal de télévision monochrome à la connexion d'addition 174
 par un fil 177 provenant d'une porte 176. La connexion 174 est
 celle d'un circuit classique d'addition de signaux.

  Grâce à cette
 disposition, le signal artificiellement créé de synchronisation est
 introduit dans le signal de télévision monochrome avant applica
 tion du signal entrant au convertisseur 111 de codage dans le cas
 considéré. Cette disposition fonctionne uniquement en l'absence
 d'une impulsion de synchronisation de sous-porteuse apparaissant    < dans    le signal entrant. A cet effet, la sortie du détecteur 137 est
 reliée à la porte 176 et supprime la validation de cette dernière
 lorsqu'une impulsion de synchronisation de sous-porteuse en
 couleur est détectée dans le signal entrant.

  Mis à part le fait que,
 dans le circuit de la fig. 5, le signal de synchronisation est créé et
 introduit artificiellement, ce circuit destiné au traitement de
 signaux de télévision monochrome fonctionne pratiquement de la
 même manière que celui qu'on a décrit en référence à la fig. 1
 pour le traitement des signaux de télévision en couleurs. Le
 générateur 171 est destiné à créer un signal de synchronisation   ayant    la même relation de phase et de fréquence que l'impulsion
 de synchronisation de sous-porteuse en couleur si bien que la
 sous-porteuse classique de référence de télévision en couleurs peut
 être utilisée comme signal de référence de base de temps dans le
 circuit monochrome de la fig. 5.

  Ce phénomène est obtenu selon
 l'invention par mise en oeuvre du générateur 171 qui reçoit, à
 partir du séparateur 134, I'impulsion de synchronisation horizon
 tale de chaque ligne de télévision monochrome lorsqu'elle appa
 raît dans le signal entrant de télévision, et il met en oeuvre le flanc
 antérieur de l'impulsion de synchronisation horizontale pour la
 commande d'un circuit d'appel commandé en phase destiné à
 transmettre une fréquence d'oscillation égale à celle de l'impulsion
 classique de synchronisation de sous-porteuse qui est elle-même
 égale nominalement à la fréquence de la sous-porteuse de réfé
 rence de couleur.

  La phase du signal de sortie de synchronisation
 créé par le générateur 171 est commandée par le signal de sortie
 d'une bascule 179 de division par 2 ayant une entrée commandée
 par le flanc antérieur de l'impulsion de synchronisation horizon
 tale transmise par le séparateur 134. La bascule 179 a deux sor
 ties 181 et 182 correspondant aux côtés opposés de la bascule 179
 et transmet ainsi des signaux opposés de   180 .    Le rôle de la
 bascule 179 de division par 2 est l'excitation de l'oscillateur 171 de
 manière qu'il assure un déphasage de 180 de chaque ligne de
 télévision et conforme ainsi le signal créé artificiellement de
 synchronisation aux alternances de phase normalisées existant
 entre l'impulsion de synchronisation de couleur et la synchronisa
 tion dans un signal de télévision normalisée NTSC en couleurs.

 

   Ainsi, la bascule 179 est commandée par chaque impulsion de
 synchronisation horizontale qui la fait changer d'état. Après la  réception d'une première impulsion de synchronisation horizontale par le séparateur 134, la sortie 181 passe d'un état bas à un état élevé et la sortie 182 passe simultanément d'un état élevé à un état bas. L'impulsion suivante de synchronisation horizontale provoque une transition opposée. L'oscillateur 171 commandé en phase est destiné à répondre uniquement aux transitions des signaux de sortie 181 et 182 passant d'un état faible à un état élevé.

 

   Lorsque chaque impulsion artificielle de synchronisation apparaît à la sortie 173 après l'impulsion de synchronisation horizontale, l'impulsion de sortie de 2 us transmise par le générateur 136 commande la porte 176 qui est établie ainsi. De plus, un commutateur 183 couleur-monochrome est réglé de manière que l'impulsion du générateur 136 commande la mémoire recyclable 123 à la place du détecteur 137. 



  
 



   The present invention relates to an apparatus for modifying, with respect to a reference time base signal defining a determined time base, the time base of an information signal having a time base component at frequency. nominal determined, variable over time.



   When processing time varying electrical signals, for example transforming, analyzing or correcting signals, the time base of the signal often needs to be changed, compensated or regenerated. For example, signal time base compensation is commonly used for correcting unwanted differences in the time base of signals having recurring time base synchronization components. Modifying a time base signal to allow correction of unwanted deviations is particularly important when the signal undergoes transformations between different domains, for example during recording and playing back signals on magnetic materials. recording or others.

  During the recording and playing back processes, the temporal function of the signal is transformed into a spatial function and then again into a temporal function.



  As the signal undergoes the transformations, it often experiences timing or time base errors. The dynamic or time varying nature of these time base errors prevents obtaining the necessary noise free and time stable signal restitution imposed in high resolution signal processing assemblies. For example, the creation of a stable signal over time is desirable in all television signal processing assemblies and the creation of extremely stable signals is absolutely essential in the assemblies used for the preparation of the television signals intended for use. issued on public networks.



   Two techniques are used for correcting unwanted time-based errors in signals reproduced from recording material, an electromechanical technique and an electronic technique. Electromechanical techniques allow the correction of large errors on the basis of time, this correction being obtained by synchronizing the operation of the signal recording and restitution apparatus. Electronic techniques allow the correction of smaller residual errors which have not been corrected by the electromechanical devices, this correction being carried out by displacement in time of the signal after its restoration. The invention relates to the electronic technique for correcting errors on the basis of time.



   Hitherto, circuits for modifying or altering the time base of an electronic signal have included adjustable delay devices placed in the signal path and intended to correct errors on the time base. In such circuits,
The error is measured and the delay introduced in the signal path is adjusted so that it compensates and corrects the measured error on the basis of time. A particular type of circuit which is in great use comprises a variable delay line with voltage in which localized constant inductive elements and capacitive diodes varying with the voltage are interconnected in a delay line configuration. A voltage corresponding to the error measured on the time base is applied to the variable diodes and sets the delay required to correct the error on the time base.

  Amé's United States Patent
 Rique N "3202769 describes a circuit for modifying the time base of a delay line signal varying with the voltage.



   In another circuit for modifying the time base of an electronic signal, a number of fixed delay lines or a single delay line having a series of taps spaced apart along its length, are arranged in combination with electronic switches. The errors on the basis of time are corrected by controlling the switches according to the measured error so that the necessary correcting delay is introduced selectively
 ment in the signal path. A circuit for modifying the time base of a fixed delay line signal is disclosed in U.S. Patent No. 3763317, and a delay line circuit with taps is disclosed in US Pat.
United States of America No. 3748368.



   Recently, digital delay devices, for example, clocked memory registers, have been used in error correction circuits based on the time of analog signals. In digital circuits, the analog signal that is corrected is digitized and then corrected and restored. The correction is performed by entering or writing the digitized signal into an adjustable memory register, at a fixed frequency determined by the frequency of a reference clock signal. The memory register operates to correct errors on the time base by reading the signal from the register at a faster or slower set frequency depending on the error on the time base.

  This constant writing frequency and variable reading frequency technique cannot compensate for large discontinuous or partial variations in the time base of the signal. In magnetic tape recording devices, such discontinuous variations are commonly due to operating anomalies and especially when switching between the heads of the magnetic transducers.



   In sets for modifying the time base of a signal, in particular intended to eliminate errors on the time base and to give a very high stability of this time base, it has commonly been cascaded coarse correction devices and fine correction devices. Voltage varying delay line circuits were used for the desired fine correction, while switched delay line circuits were used for the coarser time base corrections.



  Since all delay line circuits are analog devices, they can exhibit drift and have other characteristic drawbacks. Discontinuous variations in the time base which appear as a result of malfunctions in the operation of magnetic tape recording apparatuses often cause costly errors or interruptions in the performance of signal processing operations due to the impossibility of correction devices of this type to respond to discontinuous variations. In addition, when the range of errors to be corrected must be very wide, large and complex correction circuits are necessary.



   In order to remedy these drawbacks, the apparatus for modifying a time base component of an information signal according to the invention is characterized in that it comprises a signal memory controlled by control signals and for storing each of the successive intervals of the information signal for a time determined by the control signals, a device for creating a first control signal having a time base determined by the reference time base signal, a device regenerator for receiving the time base component in each of the successive intervals so that it regenerates the time base component in each interval for the formation of a second control signal,

   and a transmitting device for transmitting the first and the second control signal to the signal memory so that the storage and retrieval of the stored information signal is performed for each interval of the information signal.



   Another object of the present invention is the use of the apparatus defined above for modifying a time base component of a color television signal having time base components comprising line pulses delimiting information line intervals and a color sync signal following the occurrence of each line pulse.



   The use according to the invention is characterized in that the regeneration device receives an interval of the time base component of the color synchronization signal following each row pulse and regenerates the interval of the received color synchronization signal during the time between the color synchronization signals which follow the appearances of the successive line pulses.



   Other aspects of the invention will emerge better from the description which follows, given with reference to the appended drawings in which:
 fig. 1 is a block diagram of a digital time base compensation circuit for processing a color television signal;
 fig. 2 is a detailed block diagram showing the recyclable digital memory of the compensation circuit of FIG. 1;
 figs. 3A and 3B are timing diagrams showing the compensation of the time base of a signal, with elimination of time base errors, in the case of color television signals;

  ;
 fig. 4 is a block diagram of circuits allowing the correction by the compensation circuit of FIG. 1, errors greater than one cycle of the signal subcarrier sync pulse, and
 fig. 5 is a block diagram of circuits allowing the operation of the time base compensation circuits according to the embodiments of FIGS. 1 and 4 when the signal introduced is a monochrome television signal.



   The signal time base compensation circuit 110, shown in FIG. 1, is intended to eliminate errors on the basis of time, present in a color television information signal reproduced by a video recording device (not shown), for example a magnetic disc device.



  However, it should be noted that it can also be other signal time base compensations, for example the correction of the time base errors present in other information signals varying over time, I elimination of differences in the time bases of signals and the intentional modification of the time base of signals. As shown in fig. 1, the uncorrected color television signal reproduced by the recorder arrives at the input of a coding analog-to-digital converter 111 which outputs to its output 112 a modulated pulse-coded representation of the television signal. This representation signal is further processed so that it is ultimately transmitted without error to a decoding digital-to-analog converter 113 which outputs the television signal 114 in analog form.

  As the synchronization components incorporated in the television signal transmitted by converter 1 1 3 are usually distorted and contain unwanted transient signals given the passage through the compensation circuit 110, the television signal is coupled to a circuit 116 for processing. output of the type commonly used in video recording devices. Such processing devices 116 are intended to remove the timing components from the incoming television signal and introduce new timing components of suitable pattern and timing into the signal so that the output 117 transmits the desired composite television signal.



   In compensation circuit 110, converter 111 transmits a multi-bit word representation of the incoming signal to output 112 each time converter 111 is controlled by the clock signal which reaches it through line 118 as shown. . Converter 111 is controlled to sample the instantaneous analog magnitude of the incoming television signal so that a series of binary words are created at output 112, each word comprising a number of bits which together represent a particular amplitude in binary format. In general, this analog-to-digital conversion operation can be viewed as pulse code modulation of the incoming signal.



  The reverse of this operation is performed by the decoding digital-to-analog converter 113. This receives the coded binary words at the input connected to line 119 and, following a series of reference clock signals received by lines 121 and 122, it transmits a restored or decoded analog signal of television to an output processing circuit 116 which transmits the corrected television signal to the output 117. According to the invention, the time base error compensation is performed by deriving a clock signal from a component. time base incorporated in the television signal such that the timing of the derived clock signal is compatible with the time base component.

  The derived clock signal is used for controlling the converter 111 which samples the uncorrected television signal and performs the encoding of this signal into binary digital representations in the form of words. After encoding, the digitized television signal is placed in a buffer circuit and it is decoded by converter 113 under the control of a clock signal, at a time compatible with a reference time base signal, for example a time base signal. color reference subcarrier. Following these buffering and decoding operations, the decoded television signal is phased with the color reference subcarrier.



   In the case of a color television signal, precise time base corrections can be made by deriving the clock signal relating to the information signal of a subcarrier chronization, placed at the rear bearing of each horizontal line suppression interval. The derivation is performed by coupling to the input of a recyclable digital memory 123 representations of the binary words of one or more cycles of the signal subcarrier synchronization pulse, available at the output 112 of the converter 111. The memory 123 is a digital memory capable of holding several binary words corresponding to the amplitude level of the subcarrier synchronization pulse at the times of the samples.

  The retention of the binary words available during the sampling of the signal subcarrier sync pulse allows the retention of sufficient information in memory 123 for the repeated regeneration of a full cycle of the sub sync pulse. carrier so that a continuous signal identical to the subcarrier synchronization pulse of the uncorrected television signal continues beyond the end of the duration of the signal subcarrier synchronization pulse. The derived clock signal is obtained by further processing of the continuously regenerated subcarrier sync pulse signal and is used for digitizing the remainder of the horizontal line of the television signal from which it is derived. is regenerated.



   The converter 111 is first controlled during the sampling of the subcarrier sync pulse of the television signal and the retention of the resulting samples by a clock signal at a time compatible with the reference clock signal. so that the DC signal and hence the derived clock signal regenerated from the subcarrier sync pulse samples held in recyclable memory 123 remain in phase with the subcarrier sync pulse, hence the uncorrected television signal. Thus, converter 111 must be controlled by two clock signals, arriving via line 118.

  The initial clock control is performed in sample and store mode, preferably for a period corresponding to several cycles of the time base component of the subcarrier sync pulse. During this initial mode, the clock pulse CL of converter 111 receives via line 118 a clock signal phase locked to the reference clock signal. Converter 111 is driven by the second derivative clock signal received by line 118 in the next recycle mode, which continues for the remainder of the horizontal line interval after the initial trigger.

  A switching assembly bearing the general reference 124 is incorporated into the circuit so that it controls these two modes of operation and it comprises a switching device 126 placed in a first state or of sampling and storage in which it connects. clock output line 118 to line 122, from a reference clock source 128 X3. Switching device 126 can be driven into a second or recycle state in which line 118 transmits the derived clock signal transmitted by digital memory circuit 129 through line 127. In recycle mode, device 126 connects the clock. Clock input CL of converter 111 to a signal clock 131 X3 transmitting a clock signal for memory circuit 129.

  The clock 131 is controlled by means of a band-pass filter 132 by a signal coming from a digital-to-analog converter 133. The latter transforms or restores the representations of binary words of the sub-synchronization pulse. carrier recycled in the recyclable memory 123 in analog form. Thus, the signal available at the output of converter 133 appears to be an unfiltered DC replica of the timebase input component of the signal which, in the preferred embodiment, is a sine-wave d-subcarrier sync pulse. 'a color television signal.

  The band-pass filter 132 is adjusted so that its center frequency is equal to that of the synchronization pulse of the signal which undergoes the correction, this frequency being equal to 3.58 MHz in the case of a television signal in colors according to NTSC standard. It can be seen that, when it is placed between the output of the converter 133 and an input of the clock 131, the filter 132 advantageously restores the frequency of the sub-carrier synchronization pulse, after the various transformation manipulations and digital storage.

  When a number of cycles of the sync pulse is sampled and held in memory 123 for regeneration of the derivative clock signal, filter 132 averages the noise that may be contained in the recycled pulse synchronization, on the number of cycles retained, so that the accuracy of the timing of the derived clock signal is improved.



   As previously described, the device 126 of the switching assembly 124 is normally in its second or recycling state and connects the clock 131 to the clock input of the converter 111 so that it rates the coding of the non-signal. Corrected television with the recycled samples of the sync pulse taken from the signal. The control of the device 126 to its first sampling and storage state is carried out by a circuit incorporated in the assembly 124 and intended to detect the appearance of the time base component of the subcarrier synchronization pulse. in the television signal, controlling device 126 accordingly.

  In particular, a synchronization separator 134 detects at the input of the compensation circuit 110 the appearance of each horizontal synchronization pulse H appearing during the suppression interval of each horizontal line of the television signal.



  The output signal of the separator is connected to the input of a generator 136 of switching control pulses. After detecting the leading edge of the horizontal sync pulse, separator 134 transmits a command to generator 136. After approximately 6 lls, generator 136 transmits a pulse which lasts approximately 2.0 lls and which controls device 126 which passes. in its first state of sampling and storage.

  Thus, after appearance of a horizontal synchronization pulse at the input of converter 111, separator 134 and generator 136 cause the device 126 to apply the coding reference clock signal X3 to the input of clock of converter 111 which accordingly ensures counting for a selected number of cycles of the subcarrier sync pulse. The synchronization of the operations of separator 134 and generator 136, as previously described, is performed for NTSC television signals so that device 126 is driven into its sample and store state in the middle interval of the interval. synchronization pulse.

  It is desirable that the sampling and storage of the digital representations of the synchronization pulse be performed in the middle of the interval of the synchronization pulse because this interval corresponds to the most accurate and reliable representation of the frequency. of the subcarrier sync pulse. In addition, the derivation of the clock signal connected to the information signal is less prone to errors which can be introduced by small variations in the locations of the synchronization pulse on the rear bearing of the horizontal blanking interval.



   A subcarrier sync pulse detector 137 is connected to the input of compensation circuit 110 so that it prepares recyclable memory 123 for holding 5 cycles of digital representations of the sub sync pulse. -carrier. After appearance of this synchronization pulse in the incoming television signal, the detector 137 transmits an order in the line 138, up to the write validation input WE of the recyclable memory. This order causes the writing in the memory 123 of the binary words appearing at the output 112 of the converter 111.



  The actual write or store is performed with each reference clock pulse determined by a clock input signal to memory 123 from reference clock X3 128. Subsequent operation of memory 123 appears clearly with reference to FIGS. 1 and 2.



   As shown in fig. 2, memory 123 comprises a direct access memory 139 having conventional write and address control inputs, as indicated by the symbols W and A respectively. A binary word input is connected so that it receives the binary word from the output 112 of converter 111. A binary word output transmits the recycled digital signals to line 140. An address generator 141 is controlled by a source. of reference clock signals X3, connected by line 122, and transmits via connection 142 address signals allowing write and read access to memory 139 as a function of the address signal created. The memory 123 contains a write clock generator 143 controlled by the command received by the line 138 from the detector 137.

  The command sets up the generator 143 so that it transmits through line 144 the write enable signals intended for the write enable input W of memory 139 each time a reference clock signal X3 is received by line 122. As long as write enable signals are received by direct access memory 139, the binary words transmitted by converter 111 are written and held in memory 139.



  The memory 123 also contains a counter 145 controlled by the order received at its restoration input R, connected to the line 138 coming from the detector 137. The order resets the counter 145 to zero so that it counts the addresses arriving from the generator 141.



  The counter 145 is also reset to zero by an order created internally as described below. Each time the counter 145 is reset to zero, it transmits a reset or reset command via line 146. The first reset command transmitted after the order arriving via line 138, from detector 137, is intended to interrupt the validation of the previously validated write clock generator 143, by reestablishing the latter until the next order transmitted by the detector 137. In this way, the memory 139 cannot receive any data. other binary word representations of the television signal after receiving fifteen samples of the subcarrier sync pulse. The counter 145 also ensures the recycling of the address generator 141.

  Each time the generator 141 transmits an address signal, the enabled counter 145 is controlled by a reference clock signal X3 coming from line 122 with a view to examining, by line 147, the transmitted address. by generator 141 and arriving at data input D. When counter 145 detects the transmission of the last of the fifteen address signals transmitted by generator 141, it issues a reset command to the generator via line 146. The counter also implements this reset command internally for resetting it and for re-examining the address signals transmitted by generator 141.

  In this way, the latter operates constantly in a cyclic fashion, for the fifteen addresses identifying the locations of the memory 139 which contain the fifteen binary words representing the five sampled cycles of the synchronization pulse. The operation of the recyclable memory 129 will now be described with an actual work sequence of the compensation circuit 110.



   When selecting the sampling frequency of the incoming information signal, the clock or sampling frequency should be at least twice the maximum frequency of the signal that the device should transmit without significant degradation. In addition, the clock frequency and the capacity of the memory 139 should be chosen such that the number of digital samples stored in the memory 139 is equivalent to an integer number of complete cycles of the time base component of the signal. , that is, equal to the product of the number of samples per cycle or period of the timebase component and an integer number of cycles.

  When the clock rate and memory capacity are so chosen, memory 139 carries an integer number of full cycle digital representations of the timing component of the signal which, when recycled, causes a signal to be created. continuous clock in recycling mode. In the case of a color television signal, the two criteria of memory capacity and sampling frequency are advantageously satisfied by selecting a coding clock signal so that its frequency is equal to 3 times that of the sub-carrier synchronization pulse, and by storing fifteen samples of this synchronization pulse.

  Thus, in the considered embodiment, the clock 131 comprises a frequency multiplier which multiplies by 3 the constantly regenerated synchronization pulse signal, created by the memory 123, the converter 133 and the filter 132. It should be noted that the frequency of the encoding clock signal used in sample and store mode should nominally be equal to the set encoding rate, although the phase may differ from that of the derived clock signal based on the error of time base of the signal being compensated. In the embodiment of FIG. 1, the reference time base signal is the reference subcarrier available for example from the reference source of the studio allowing the synchronization of all the equipment of the studio with a view to broadcasting.

  This reference subcarrier is transmitted to a reference signal processing circuit 148 which is a conventional element providing compensation for the fixed delays existing in cables and the like, and creating the necessary phase modification of the reference signal in the case of assemblies. European in color, for example PAL (phase alternating line). The output of processing circuit 148 transmits the reference time base signal against which circuit 110 compensates for the incoming television circuit. Given the necessity of using a reference clock signal X3, the frequency of the reference time base signal is multiplied by 3, by a multiplier circuit incorporated in the reference clock generator or source 128 X3 .

  Since a reference clock signal XI is dictated by the most advantageous embodiment of circuit 110, a reference clock generator 149 XI is set up to receive the circuit's reference time base signal. 148 and that it transmits in line 121 the necessary reference clock signal X1.



   Based on the selection of encoding clock frequencies and
 decoding described above, the converter 111 creates a word
 separate binary at each of the three clock moments appearing
 in the period equal to one cycle of the synchronized pulse
 tion. In this case, the converter 111 is intended to transmit a
 8-bit word at each clock moment, these 8 bits giving a
 capacity of amplitude levels from 0 to 256 for performance
 digital signal of incoming television. Accordingly, the
 recyclable digital memory 123 has a capacity of fifteen words,
 each word still having 8 bits. As there are three sampling points for each cycle of the synchronization pulse
 sation, memory 139 keeps 5 complete cycles
 of the synchronization pulse in digital form.

  During the
 operation, when the generator 136 transmits the pulse of
 2 us after detection of the horizon synchronization pulse
 tale, the memory 139 is controlled by the clock generator 143
 writing box (after the appearance of the synchronization pulse
 tion) and writes or keeps the binary words appearing in the
 output 112 of converter 111 at the instant of each clock signal
 X3 reference box received by line 122. As shown in
 fig. 2, this operation allows in particular the access of the general
 tor 141 to a new word memory in memory 139, to
 the sequence of each of the reference clock pulses X3,
 each new word memory reached receiving the conditions
 bit snapshots of the word present at output 112.

  The impulse of
 2 us transmitted by generator 1 36 temporarily sets the
 device 126 for switching to the state of sampling and
 memorization so that the reference clock signal X3 is
 transmitted to converter 111 which is thus controlled.



   The storage operation is interrupted, after saving
 vation of the 5 cycles of the digitized synchronization pulse,
 by the counter 145 which detects by line 147 the fifteenth
 address created by generator 141 after the transmission of
 the 2 | s pulse, and it transmits the restore command to the
 generator 143. This command removes the validation of the generator
 write clock and thus suppresses validation signals
 write from memory 139.



   After interrupting the sampling and memory mode
 station, generator 141 continues to have access to memory 139
 under the control of the reference clock signal X3 arriving
 by line 122, with repetition of the sequence of fifteen
 word locations reached during the write operation.



   In this way, the word kept at 8 bits is read successively
 by the output line 140 and transmitted to the converter 133. The
 memory 139 is permanently available in active reading mode
 so that the saved words are read continuously by the
 line 140. The read function is implemented during
 storage of new digital information received from
 the converter 111, after operation of a
 bypass 151. This has two inputs and one output. One input is connected by a line 153 to the output of memory 139 and the other,
 by a bypass line 154, on line 112, at the entrance to the
 memory 123.

  When set so that it transmits
 write enable signals during sample mode
 swimming and storage, the generator 143 prepares the switching
 tor 151 so that it connects lines 112 and 140 and transmits
 thus directly at the output the binary words stored in the
 memory 139. At the end of the sampling and memorizing mode
 tion, the generator 143 ceases to be enabled so that the commutation
 tor 151 is put in the position in which it connects the line 153
 output from memory 139 to line 140. Switch 151
 remains in this state during the entire recycling mode, and
 validates the memorized words of the synchronization pulse which
 are transmitted to converter 133 so that the latter drifts
 the clock signal linked to the information signal.

  The dispersion of
 switch 151 allows the preparation of the signal circuits
 clock X3 for creating the derived clock signal X3.



   In recycling mode, generator 141 and counter 145
 together cause the repeated creation of the same address sequence. As a result, the words held in memory 139 are read repeatedly, in this sequence, for the remainder of the duration of the horizontal line interval, after the subcarrier sync pulse.



   Figs. 3A and 3B show how the derived clock signal is created so that it is in phase with the time base component of the information signal from which it is derived. Fig. 3A represents the condition which exists when the incoming television signal does not include errors. During the sample and store interval, the reference clock X3 controls the sampling of the signal sync pulse in converter 111 and the storage of the sample values in memory 123. As the incoming signal does not contains no error, the first sample of each cycle of the synchronization pulse appears at the start of the cycle of that pulse.

  After recycling the fifteen words stored in the memory 123, the output signal of the filter 132 is in phase with the synchronization pulse contained in the incoming television signal. In fig. 3A and 3B, the arrows placed at the top designate the reference clock X3 and the arrows placed at the bottom the signal clock X3. The first waveform, from the top, represents the signal's sub-carrier sync pulse, the crosses in the second waveform represent the sampled values, the third waveform represents the recycled pulse sync, and the last waveform represents the recycled sync pulse X3.



  When a time base error exists in the incoming television signal as shown in fig. 3B, the values of the sample, represented by the words taken from the converter 111, are different. This difference is due to the difference in the time bases of the reference signal and of the incoming television signal, and therefore of the different sampling points during the cycle of the synchronization pulse. After recycling the fifteen words stored in the memory 123, the regenerated synchronization pulse signal transmitted by the filter 132 is in phase with the synchronization signal contained in the incoming signal. As a result, the clock signal taken from the output of the filter is always in phase with the time base component contained in the television signal, regardless of any time base changes or errors that may appear.



   Although the circuit described includes a direct access memory, in the address generator and a counter, constituting the recyclable memory 123, it should be noted that other digital memory circuits are suitable. For example, a recyclable shift register can fulfill the role of memory 123, as specialists will note.



   A buffer circuit 156 simplifies the elimination of errors during the re-synchronization of the digital representations of the television signal transmitted by the converter 111 in recycling mode, and it includes a converter 157 with one serial word and three parallel words, at the input. , and a complementary converter 158 with three parallel words and one serial word, placed at the output.



  The converters 157 and 158 are shown in FIG. 4. The succession of individual words created at output 112 passes into converter 157. The latter receives each of the words in the series at a clock frequency equal to 3 times that of the recycled synchronization pulse, by application of the Clock pulses from clock source X3 available through line 118 at clock input CL of this converter, as indicated. The converter 157 is made in such a way that it keeps three of the words created at the output 112, in serial mode and it is of a type in which each new word added to the converter drives out the last word and always leaves the converter filled with three. full words.



  The serially loaded information is transferred in parallel to converter 158 by a clock isolation circuit 163 (Fig. 4) incorporated in buffer circuit 156. During each line interval of the input television signal, the The timing of transfer to the isolation circuit 163 is determined by the clock pulses created by the 1X signal clock 159 (Fig. 1). This clock is
 connected to the output of filter 132 so that it creates a pulse
 clock rate at the recycled sync pulse frequency which is the frequency of the sync pulse occurring at the start of the row interval.

  In particular,
   Clock 159 can be achieved by limiting the output signal
 of the filter and use of a leading edge going towards the values
 positive of the rectangular waveform thus created, forming the clock pulses. Each leading edge facing the positive values of the regenerated sync limited pulse identifies the start of a cycle of the sync pulse. The clock 159 is connected to the buffer circuit 156 by a line 161. In this way, the isolation or separator circuit 163 receives, after application of each clock pulse, the content of the whole of the converter 157 which, as described, receives previously, always contains three full words created by converter 111 at output 112.

  In addition, the three words received in parallel format by circuit 163 correspond to the three words created during one cycle of the regenerated subcarrier sync pulse.



   The output signal of converter 157 is a 24-bit word transmitted to the input of circuit 163. The latter can simultaneously read and write the 24-bit words. As circuit 163 can read and write
 simultaneously, clock operations can be performed at the input and at the output with reference to different non-coherent clock signals, so that the circuit can be a time buffer circuit and can transmit resynchronization signals . The clock signals created by the clock 159
 are transmitted via line 161 to the write address WA and write enable WE inputs of circuit 163 when the output signal of converter 157 is written or stored. This clock signal is in phase with the synchronization pulse of the uncorrected television signal.

  The 24-bit stored words associated with each cycle of the time base component are read or transmitted by circuit 163 under the control of the 1X reference clock signals transmitted by generator 149 and arriving at an input RA of address reading from circuit 163 via line 121.



   The phase of the output signal of circuit 163 is synchronized to
 new and it is synchronized with the phase of the color reference subcarrier by controlling circuit 163 using the
 two clock signals.



   The converter 158 is a complementary element of the
 converter 157 because it provides a parallel input transfer and
 serial output of the information contained in the digital words
 received from converter 157 via circuit
 separator or isolation 163. Converter 158 retransforms
 thus digital information in a one-word serial format but
 in this case, the serial words are transmitted out of the converter 158
 at a clock moment determined by the reference clock IX,
 signals reaching converter 158 via line 121
 as shown in fig. 4. These serial words are transmitted by the
 line 119 to the input of converter 113 and are then decoded
 under the control of the 3X reference clock, transmitting the
 signals through line 122.

  The converter 113 reconstructs the signal
 desired analog output 114, in synchronism with the phase
 of the reference subcarrier.



   As previously described, the digital com
 pensation ensures the synchronization of an incoming signal of informa
 tion with a standard reference or time base signal. he
 Note that the time correction range is, in the mode
 of achievement considered, a period corresponding to a cycle
 full time base component.

  More precisely,
 in the case of a color television signal, the range of
 corrections corresponds to one cycle of the pulse frequency
 synchronization of a sub-carrier whose duration is equal to
 1 / 3.58 MHz or approximately 0.28 Cls When the phase error of the
 incoming video signal may exceed this range, for example when playing back television signals from magnetic tape recorders, the signal transmitted to the output 114 is shifted so that the component phase of the synchronization pulse of subcarrier is synchronized to the color reference subcarrier. However, the horizontal sync of the television signal is not properly in phase with the reference horizontal sync signal.



  In certain applications, for example when using a disc recording apparatus, the range of corrections corresponding to a complete cycle of the synchronization pulse or 0.28 µs in the embodiment considered is suitable without additional circuit for error compensation on the basis of time.



   When errors over the time base larger than the above range may occur, a direct access memory 164 is placed between circuit 163 and converter 158 as shown in FIG. 4. The memory 164 corrects the time base of the signal by elementary quantities equal to integer multiples of the period corresponding to one cycle of the synchronization pulse. This is done by writing the 24-bit word to addresses, in memory 164, which are determined at a write address generator 166. The memory 164 is validated, by its validation input WE, so that it writes the 24-bit word, and the generator 166 is controlled by the reference clock signal IX of line 121. The contents of the memory 164 is read as a function of the address transmitted by a read address generator 167.

  The read address transmitted by generator 167 is determined by the relative timing of the appearance of the horizontal synchronization signals of the signal and of the reference. The relative time of occurrence is determined by a counter which constitutes a horizontal synchronization comparator 168. Counter 168 is controlled to count from the reference horizontal sync signal and is stopped by the occurrence of the signal horizontal sync pulse. Counter 168 counts at the frequency of the subcarrier sync pulse. The output signal of counter 168 is connected to the set-up input S of generator 167 and it varies by setting the output read address as a function of the number contained in counter 168 after appearance of the synchronization pulse. horizontal signal.



   The successive 24-bit words are written to the successive addresses of the memory 164. The capacity of the latter can be adjusted if necessary. Memory 164 has a capacity of 256 words when providing correction of at least one horizontal line gap, i.e., approximately 63.5 percent. Each word represents one period of the synchronization pulse, i.e. approximately 0.28 µs. Consequently, a capacity of 256 words gives more than 63.5 us of memory.

  Generator 167 is set relative to generator 166 such that when the signal and reference horizontal synchronization pulses are in phase, identical addresses created by the two generators are time separated by an equivalent value to that which is required for cyclic operation of approximately half of the memory capacity, the creation of the write address being in advance of that of the read address. For a correction capability of one horizontal line gap, the separation is about 32 µs.



   The construction and operation of the aforementioned circuit relate to a set for correcting an information signal having a time base synchronization component which is recurrent, in the form of a synchronization pulse of alternating amplitude variations, for example a subcarrier sync pulse. The invention also allows the compensation of the time base errors of information signals having no time base component or having in a form other than an AC amplitude time base signal. For example, a monochrome television signal
 can be corrected according to the invention by introducing a signal
 pilot or artificial synchronization including variations
 alternating amplitude of the television signal during an inter
 deletion valle.

  In particular, such a synchronized signal
 tion can be added to the rear bearing of each interval of
 suppression accompanying a horizontal line of the signal
 monochrome television, horizon sync pulse
 tale constituting the basic component of time with respect to
 in which the pilot signal introduced has a predetermined phase relationship.



   Fig. 5 shows a variant of the circuit of FIG. 1, destiny
 compensation for a monochrome television signal by
 introduction of an artificial signal comprising a syn signal
 chronization of time base information with alternating amplitude
 tive. The introduction of such a synchronization pulse is
 provided by a generator 171 with a call oscillator having a
 input controlled by horizontal sync pulse
 uncorrected monochrome, transmitted by the separator 134 of
 synchronization. An output line 173 of the generator 171 trans sets a basic information synchronization pulse of
 time with alternating amplitude intended to be introduced into the
 monochrome television signal at addition connection 174
 by a wire 177 coming from a door 176. Connection 174 is
 that of a conventional signal addition circuit.

  Thanks to that
 layout, the artificially created synchronization signal is
 introduced in monochrome television signal before applica
 tion of the signal entering the coding converter 111 in the case of
 considered. This arrangement only works in the absence
 a subcarrier sync pulse occurring <in the incoming signal. For this purpose, the output of detector 137 is
 connected to gate 176 and suppresses the validation of the latter
 when a subcarrier synchronization pulse in
 color is detected in the incoming signal.

  Apart from the fact that,
 in the circuit of fig. 5, the sync signal is created and
 artificially introduced, this circuit intended for the treatment of
 monochrome television signals work practically from the
 same manner as that which has been described with reference to FIG. 1
 for processing color television signals. The
 generator 171 is intended to create a synchronization signal having the same phase and frequency relationship as the pulse
 color subcarrier synchronization so that the
 Conventional color television reference subcarrier can
 be used as a time base reference signal in the
 monochrome circuit of fig. 5.

  This phenomenon is obtained according to
 the invention by implementing the generator 171 which receives, at
 from separator 134, the horizon synchronization pulse
 tale of each monochrome television line when it appears
 r occurs in the incoming television signal, and it implements the edge
 previous horizontal sync pulse for the
 control of a phase-controlled calling circuit intended for
 transmit an oscillation frequency equal to that of the pulse
 classical sub-carrier synchronization which is itself
 nominally equal to the frequency of the reference subcarrier
 rence of color.

  The phase of the synchronization output signal
 created by generator 171 is controlled by the output signal
 a divide by 2 flip-flop 179 having a controlled input
 by the leading edge of the horizon synchronization pulse
 tale transmitted by the separator 134. The latch 179 has two outputs
 ties 181 and 182 corresponding to the opposite sides of the rocker 179
 and thus transmits opposite signals of 180. The role of
 flip-flop 179 of division by 2 is the excitation of oscillator 171 of
 so that it ensures a phase shift of 180 of each line of
 television and thus conforms the artificially created signal of
 synchronization to standard half-waves existing
 between the color synchronization pulse and the synchronization
 tion in an NTSC standard color television signal.

 

   Thus, the flip-flop 179 is controlled by each pulse of
 horizontal synchronization which causes it to change state. After a first horizontal sync pulse is received by the separator 134, the output 181 goes from a low state to a high state and the output 182 simultaneously goes from a high state to a low state. The next horizontal sync pulse causes an opposite transition. The phase-controlled oscillator 171 is intended to respond only to transitions of the output signals 181 and 182 going from a low state to a high state.

 

   When each artificial sync pulse occurs at output 173 after the horizontal sync pulse, the 2 µs output pulse from generator 136 drives gate 176 which is so set. In addition, a color-monochrome switch 183 is set so that the pulse from generator 136 drives recyclable memory 123 instead of detector 137.

 

Claims (1)

REVENDICATIONS I. Appareil de modification, par rapport à un signal de base de temps de référence définissant une base de temps déterminée, de la base de temps d'un signal d'information ayant une composante de base de temps à fréquence nominale déterminée, variable dans le temps, caractérisé en ce qu'il comprend une mémoire de signaux (156) commandée par des signaux de commande et destinée à mémoriser chacun des intervalles successifs du signal d'information pendant un temps déterminé par les signaux de commande, un dispositif (128, 149) destiné à créer un premier signal de commande ayant une base de temps déterminée par le signal de base de temps de référence, I. Apparatus for modifying, with respect to a reference time base signal defining a determined time base, the time base of an information signal having a time base component at determined nominal frequency, variable in time, characterized in that it comprises a signal memory (156) controlled by control signals and intended to store each of the successive intervals of the information signal for a time determined by the control signals, a device (128 , 149) for creating a first control signal having a time base determined by the reference time base signal, un dispositif de régénération (129) destiné à recevoir la composante de base de temps dans chacun des intervalles successifs de manière qu'il régénère la composante de base de temps dans chaque intervalle en vue de la formation d'un second signal de commande, et un dispositif de transmission (121, 161) destiné à transmettre le premier et le second signal de commande à la mémoire de signaux (156) de manière que la mémorisation et la récupération du signal d'information mémorisé soient effectuées pour chaque intervalle du signal d'information. a regeneration device (129) for receiving the time base component in each of the successive intervals so that it regenerates the time base component in each interval to form a second control signal, and a transmission device (121, 161) for transmitting the first and the second control signal to the signal memory (156) so that storage and retrieval of the stored information signal is performed for each interval of the signal d 'information. II. Utilisation de l'appareil selon la revendication I pour la modification d'une composante de base de temps d'un signal de télévision en couleurs ayant des composantes de base de temps comprenant des impulsions de ligne délimitant des intervalles de ligne d'information et un signal de synchronisation de couleur suivant l'apparition de chaque impulsion de ligne, caractérisée en ce que le dispositif de régénération (129) reçoit un intervalle de la composante de base de temps du signal de synchronisation de couleur suivant chaque impulsion de ligne et régénère l'intervalle du signal reçu de synchronisation de couleur pendant le temps compris entre les signaux de synchronisation de couleur qui suivent les apparitions des impulsions successives de ligne. II. Use of the apparatus according to claim I for modifying a time base component of a color television signal having time base components comprising line pulses delimiting information line intervals and a color sync signal following the occurrence of each row pulse, characterized in that the regenerator (129) receives an interval of the time base component of the color sync signal following each row pulse and regenerates it interval of the received color sync signal during the time between the color sync signals following the appearances of successive row pulses. SOUS-REVENDICATIONS 1. Appareil selon la revendication I, caractérisé en ce que la mémoire de signaux (156) est agencée de manière à mémoriser un signal d'information numérique et le dispositif de régénération (129) est agencé de manière à recevoir une composante de base de temps numérique, en ce que le dispositif de régénération (129) comprend un dispositif (123, 128) destiné à recevoir et à mémoriser pendant chacun des intervalles successifs du signal d'information un intervalle de la composante de base de temps à des moments déterminés par le signal de base de temps de référence, et un dispositif(l23, 128, 132, 133, 159) destiné à régénérer les intervalles mémorisés dans leur ordre de mémorisation, SUB-CLAIMS Apparatus according to claim I, characterized in that the signal memory (156) is arranged to store a digital information signal and the regeneration device (129) is arranged to receive a basic component of digital time, in that the regeneration device (129) comprises a device (123, 128) for receiving and storing during each of the successive intervals of the information signal an interval of the time base component at determined times by the reference time base signal, and a device (l23, 128, 132, 133, 159) for regenerating the stored intervals in their order of storage, à des moments déterminés par le signal de base de temps de référence pendant chaque intervalle du signal d'information compris entre les apparitions des intervalles successifs de la composante numérique de base de temps en vue de la formation du second signal de commande, le dispositif de transmission (121, 161) transmettant le second signal de commande à la mémoire de signaux (156) afin d'effectuer la mémorisation du signal numérique d'information, et transmettant le premier signal de commande à la mémoire (156) afin d'effectuer la récupération du signal numérique d'information mémorisé. at times determined by the reference time base signal during each interval of the information signal between the appearances of successive intervals of the digital time base component for the purpose of forming the second control signal, the control device transmission (121, 161) transmitting the second control signal to the signal memory (156) to effect storage of the digital information signal, and transmitting the first control signal to the memory (156) in order to recover the stored digital information signal. 2. Appareil selon la sous-revendication 1, caractérisé en ce que le dispositif (123, 128) destiné à recevoir et à mémoriser un intervalle de la composante numérique de base de temps comporte une mémoire numérique recyclable (139), et en ce que le dispositif(l23, 128, 132, 133, 159) destiné à régénérer les intervalles mémorisés comporte un convertisseur numérique-analo gique (133) monté de manière qu'il reçoive la composante numé rique de base de temps mémorisé dans la mémoire numérique recyclable (I39) et qu'il crée une forme analogique correspon dante de celle-ci, un filtre passe-bande (132) monté de manière qu'il reçoive la forme analogique de la composante numérique de base de temps et donne une représentation filtrée de celle-ci, 2. Apparatus according to sub-claim 1, characterized in that the device (123, 128) for receiving and storing an interval of the time base digital component comprises a recyclable digital memory (139), and in that the device (l23, 128, 132, 133, 159) intended to regenerate the stored intervals comprises a digital-to-analog converter gic (133) mounted so that it receives the digital component time base risk stored in digital memory recyclable (I39) and that it creates a corresponding analog form dante thereof, a band-pass filter (132) mounted so that it receives the analog form of the digital component of time base and gives a filtered representation of it, et un dispositif (159) relié au filtre passe-bande (132) et destiné à former le second signal de commande à partir de la représentation filtrée de la composante numérique de base de temps. and one device (159) connected to the band-pass filter (132) and intended to form the second control signal from the filtered representation of the time base digital component.
CH868377A 1974-04-25 1975-04-24 Data signal time base modification and compensation CH604448A5 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US46426974A 1974-04-25 1974-04-25
CH522775A CH604447A5 (en) 1974-04-25 1975-04-24

Publications (1)

Publication Number Publication Date
CH604448A5 true CH604448A5 (en) 1978-09-15

Family

ID=25697250

Family Applications (4)

Application Number Title Priority Date Filing Date
CH868677A CH604451A5 (en) 1974-04-25 1975-04-24 Data signal time base modification and compensation - includes system which regenerates signal samples in memorised order
CH868377A CH604448A5 (en) 1974-04-25 1975-04-24 Data signal time base modification and compensation
CH868477A CH604449A5 (en) 1974-04-25 1975-04-24
CH868577A CH604450A5 (en) 1974-04-25 1975-04-24

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CH868677A CH604451A5 (en) 1974-04-25 1975-04-24 Data signal time base modification and compensation - includes system which regenerates signal samples in memorised order

Family Applications After (2)

Application Number Title Priority Date Filing Date
CH868477A CH604449A5 (en) 1974-04-25 1975-04-24
CH868577A CH604450A5 (en) 1974-04-25 1975-04-24

Country Status (1)

Country Link
CH (4) CH604451A5 (en)

Also Published As

Publication number Publication date
CH604450A5 (en) 1978-09-15
CH604449A5 (en) 1978-09-15
CH604451A5 (en) 1978-09-15

Similar Documents

Publication Publication Date Title
US4212027A (en) Time base compensator
FR2475341A1 (en) METHOD AND APPARATUS FOR QUICK ACTION PHASING FOR USE IN DIGITAL SAMPLING SYSTEMS
FR2475339A1 (en) APPARATUS AND METHOD FOR DIGITAL RECORDING AND REPRODUCTION
FR2490049A1 (en) BASE CORRECTION APPARATUS
FR2467520A1 (en) VIDEO DIAL RECORDING DEVICE AND VIDEO DIALER DECODING DEVICE WITH APPARATUS FOR SYNCHRONIZING THE DIALING OF THE RECORDED DATA WORD AND THE VIDEO DRIVE TUNER ON THE RECORDED DATA WORD
FR2492203A1 (en) SYSTEM FOR STORING AND RENDERING DIGITAL DATA ON MAGNETOSCOPES
FR2482813A1 (en) ENCODING DEVICE AND IMAGE AND SOUND SIGNALS
FR2482815A1 (en) DEVICE FOR ENCODING AND DECODING IMAGE AND SOUND SIGNALS
FR2497047A1 (en) DIGITAL SPEED ERROR COMPENSATOR FOR A TIME BASE CORRECTIVE
FR2482814A1 (en) METHOD AND DEVICE FOR ENCODING AND DECODING VIDEO SIGNALS BY REPETITIVE INVERSION OF THE POLARITY OF THESE SIGNALS
FR2493656A1 (en) METHOD FOR TRANSMITTING VIDEO SIGNALS AND APPARATUS FOR RECORDING AND READING VIDEO SIGNALS
FR2596601A1 (en) CYCLIC NOISE REDUCTION APPARATUS
CH653165A5 (en) METHOD AND APPARATUS FOR MOUNTING DIGITAL SIGNALS RECORDED ON A RECORDING MEDIUM.
EP0071506B1 (en) Digital method and device for the phase error correction of a sampled signal and its application to the correction of television signals
CH638359A5 (en) METHOD AND DEVICE FOR PROCESSING A COLOR VIDEO SIGNAL.
EP0026699B1 (en) Method and device for coding digital data, device for decoding digital data and a transmission system comprising such a device
FR2475342A1 (en) APPARATUS FOR REALIZING FAULT COMPENSATION IN RECORDING AND REPRODUCING SYSTEMS
CH604448A5 (en) Data signal time base modification and compensation
FR2613162A1 (en) CORE BASE CORRECTION DEVICE FOR MAGNETOSCOPE
FR2475320A1 (en) APPARATUS FOR DECODING DIGITAL SIGNALS WITH HIGH FREQUENCY PULSE MODULATION
FR2594282A1 (en) DEVICE AND METHOD FOR PROCESSING DIGITAL TELEVISION SIGNALS
EP0148098A2 (en) Circuit for regenerating periodic signals
JPS60109982A (en) Device for regenerating time base component of information signal
FR2616610A1 (en) METHOD AND APPARATUS FOR DIGITAL RECORDING AND REPRODUCTION OF COLOR VIDEO SIGNALS FROM THE SECAM SYSTEM
EP0113294B1 (en) Digital apparatus to compose a series of pal or pal-m video pictures from a single field

Legal Events

Date Code Title Description
PL Patent ceased