BE1023989B1 - Camera set with slow motion system - Google Patents

Camera set with slow motion system Download PDF

Info

Publication number
BE1023989B1
BE1023989B1 BE2016/0062A BE201600062A BE1023989B1 BE 1023989 B1 BE1023989 B1 BE 1023989B1 BE 2016/0062 A BE2016/0062 A BE 2016/0062A BE 201600062 A BE201600062 A BE 201600062A BE 1023989 B1 BE1023989 B1 BE 1023989B1
Authority
BE
Belgium
Prior art keywords
gigabit
raw
uncompressed
programmable logic
network
Prior art date
Application number
BE2016/0062A
Other languages
French (fr)
Other versions
BE1023989A1 (en
Inventor
Laurent Renard
Original Assignee
Laurent Renard
I-Movix S.A.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Laurent Renard, I-Movix S.A. filed Critical Laurent Renard
Priority to BE2016/0062A priority Critical patent/BE1023989B1/en
Publication of BE1023989A1 publication Critical patent/BE1023989A1/en
Application granted granted Critical
Publication of BE1023989B1 publication Critical patent/BE1023989B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/77Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/77Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera
    • H04N5/772Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera the recording apparatus and the television camera being placed in the same enclosure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/78Television signal recording using magnetic recording
    • H04N5/782Television signal recording using magnetic recording on tape
    • H04N5/783Adaptations for reproducing at a rate different from the recording rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Studio Devices (AREA)

Abstract

Ensemble pour caméra avec système de prise d'images, avantageusement ralenties, ou caméra pour prise d'images, avantageusement ralenties, comprenant un tel ensemble, ledit ensemble comprenant : • une mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B); au moins un premier réseau logique programmable de contrôle de ladite mémoire à circuit intégré RAM à haut débit de données.A set for a camera with an image capture system, advantageously slowed down, or a camera for taking pictures, advantageously slowed down, comprising such an assembly, said set comprising: an integrated circuit RAM memory with a high data rate (flux greater than 80 Gigabit / second, especially 85 Gigabit / second at 200 Gigabit / second or more) (B); at least a first programmable logic network for controlling said high data rate RAM integrated circuit memory.

Description

Ensemble pour caméra avec système de ralentiCamera set with slow motion system

La présente invention a pour objet un ensemble pour caméra avec système de prise d’images, avantageusement ralenties, de préférence super ralenties (SSM) ou ultra ralenties (USM), ou caméra pour prise d’images , avantageusement ralenties, de préférence super ralenties (SSM) ou ultra ralenties (USM) comprenant un tel ensemble, ledit ensemble étant adapté pour permettre au moins à la fois l’enregistrement d’une image en temps réel et la vision d’une image préenregistrée, en particulier du type ralentiThe subject of the present invention is a camera assembly with an imaging system, advantageously slowed down, preferably super slowed (SSM) or ultra slow motion (USM), or camera for taking pictures, advantageously slowed down, preferably super slowed down. (SSM) or ultra slow motion (USM) comprising such an assembly, said set being adapted to allow at least both the recording of an image in real time and the vision of a prerecorded image, in particular of the idle type

On connaît des caméras avec des systèmes de prises d’images ralenties et retransmission radiotélévisé en direct. De telles caméras nécessitent des serveurs avec des programmes particuliers. Un même Servern est généralement inapte à contrôler plus d’une caméra en mode SSM avec possibilité de diffusion en direct ' oü sensiblement en direct d’images super ou ultra ralenties. De plus, avec les systèmes existants, la recherche d’une séquence vidéo ralentie passée empêche la prise d’images ralenties en direct. Ces caméras existantes comportent souvent des mémoires du type retranscriptible de quelques secondes, qui ne permettent pas de retrouver sur base de cette seule mémoire des images ralenties par exemple après 60 minutes d’enregistrement continu d’images. L’invention a pour objet un ensemble ou caméra permettant de répondre à ces problèmes. L’invention a ainsi pour objet un ensemble pour caméra avec système de prise d’images, avantageusement ralenties, de préférence super ralenties (SSM) ou ultra ralenties (USM), ou caméra pour prise d’images, avantageusement ralenties, de préférence super ralenties (SSM) ou ultra ralenties (USM) comprenant un tel ensemble, ledit ensemble étant adapté pour permettre au moins à la fois l’enregistrement d’une image en temps réel et la vision d’une image préenregistrée, en particulier du type ralenti. Ledit ensemble selon l’invention comprend : ♦ une mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus); ♦ au moins un premier réseau logique programmable de contrôle de ladite mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus), ledit au moins un réseau logique programmable de contrôle comprenant au moins les fonctions suivantes : - fonction de réception (A) pour recevoir les fichiers d’images numériques en format RAW ou brutes non compressées ou sensiblement non compressées, éventuellement amplifiées, ou de négatifs numériques d’images, en format RAW ou brutes non compressées ou sensiblement non compressées, éventuellement amplifiées, et pour conditionner lesdits fichiers numériques sous une forme utile pour les enregistrer dans la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus); - fonction de transformation du signal d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) au moins sensiblement en direct ( C) pour conditionner les fichiers d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) et les transformer en signal/signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles au moins sensiblement en direct, ledit réseau logique programmable de transformation transférant le/des/les signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles au moins partiellement en direct vers un réseau logique programmable de sortie (F) et vers mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B) pour son enregistrement au moins temporaire dans ladite mémoire (B); - fonction de transcription (D) recevant des/les signaux images transformés ou lisibles enregistrés de manière temporaire dans la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus), ledit réseau logique programmable de transcription comprenant une fonction pour diviser ou découper, au moins en fonction du temps, les signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles en tranches au moins temporelles comportant une série successive de signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles, ledit réseau logique programmable de transcription (D) comportant en outre une sortie adaptée pour être connectée à une mémoire non volatile (34), et -fonction de lecture (E) de tranches au moins temporelles de signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés, ledit réseau logique programmable de lecture comprenant une fonction de lecture et de transfert de la tranche lue ou des tranches lues vers la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B) pour au moins mémoriser la tranche lue de manière temporaire, et au moins une fiche ou connexion adaptée pour le connecter à la mémoire non volatile (34), et ♦ un réseau logique programmable de sortie (F), éventuellement faisant partie du premier réseau logique programmable de contrôle, mais de préférence distinct dudit premier réseau logique programmable de contrôle, ledit réseau logique programmable de sortie contrôlant le/des signal image/signaux images de sortie, comprenant une fiche ou connexion adaptée pour être connectée à une unité de contrôle de caméra pour le transfert du/ des signaux images (O) ; dans lequel le réseau logique programmable de sortie (F) comprend une fonction pour retrouver dans la mémoire à circuit intégré (B) la ou des tranches lues, de sorte qu’en fonction d’un signal provenant d’une unité de contrôle de caméra, le réseau logique programmable de sortie (F) émet soit un ou des signaux de la ou des tranches lues, soit un ou des signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés provenant du premier réseau logique programmable via la fonction de transformation (C ).Cameras are known with slow motion capture systems and live broadcast broadcasting. Such cameras require servers with particular programs. A single Servern is generally unable to control more than one camera in SSM mode with the possibility of live broadcast or substantially live super or slow motion images. In addition, with existing systems, searching for a slowed-down video clip prevents live slow motion. These existing cameras often include memories of the type retranscriptible a few seconds, which can not find on the basis of this memory only slowed images for example after 60 minutes of continuous recording of images. The invention relates to a set or camera to address these problems. The invention thus relates to a camera assembly with an image pickup system, advantageously slowed, preferably super slowed (SSM) or ultra slow motion (USM), or camera for taking images, advantageously slowed, preferably super slowed (SSM) or ultra slow motion (USM) comprising such an assembly, said set being adapted to allow at least both the recording of an image in real time and the vision of a prerecorded image, in particular of the idle type . Said set according to the invention comprises: a high data rate RAM integrated circuit memory (flows greater than 80 Gigabit / second, in particular from 85 Gigabit / second to 200 Gigabit / second or more); At least one first programmable logic network for controlling said high data rate RAM integrated circuit memory (flow greater than 80 Gigabit / second, in particular from 85 Gigabit / second to 200 Gigabit / second or more), said least one programmable logic control network comprising at least the following functions: reception function (A) for receiving uncompressed or substantially uncompressed, possibly amplified RAW format digital image files or raw digital negatives; uncompressed or substantially uncompressed RAW or raw images, optionally amplified, and for conditioning said digital files in a form useful for recording in the high data rate integrated circuit RAM (over 80 Gigabit / second stream) in particular from 85 Gigabit / second to 200 Gigabit / second or more); - digital image signal transformation function (in RAW format or raw uncompressed or substantially uncompressed) at least substantially live (C) to condition the digital image files (in RAW or raw uncompressed or substantially unencrypted format) compressed) into digital image signal / signals (in RAW format or raw uncompressed or substantially uncompressed) transformed or readable at least substantially live, said programmable logical transformation network transferring the digital image signal (s) (into RAW format or raw uncompressed or substantially uncompressed) transformed or readable at least partially directly to a programmable logic output network (F) and to a high data rate RAM integrated circuit memory (over 80 Gigabit / second stream, especially 85 Gigabit / second at 200 Gigabit / second or more) (B) for self recording ns temporary in said memory (B); transcription function (D) receiving transformed / read image signals stored temporarily in the high data rate RAM integrated circuit memory (flow greater than 80 Gigabit / second, in particular 85 Gigabit / second at 200 Gigabit / sec or more), said programmable transcriptional logic network including a function for dividing or chopping, at least as a function of time, the digital image signals (in RAW format or raw uncompressed or substantially uncompressed) transformed or readable into at least one time slot comprising a successive series of digital image signals (in RAW format or raw uncompressed or substantially uncompressed) transformed or readable, said programmable transcriptional logic network (D) further comprising an output adapted to be connected to a memory nonvolatile (34), and -reading function (E) of at least temporal slices of ima signals digital gages (in RAW or raw uncompressed or substantially uncompressed) transformed, said read programmable logic array comprising a read and transfer function of the slice read or slices read to the high-speed RAM integrated circuit memory data (flow greater than 80 Gigabit / second, in particular from 85 Gigabit / second to 200 Gigabit / second or more) (B) to at least store the slice read temporarily, and at least one plug or connection adapted for the connect to the nonvolatile memory (34), and ♦ an output programmable logic array (F), possibly forming part of the first programmable logic control network, but preferably separate from said first programmable logic control network, said programmable logic network of output controlling the image signal (s) / output image signals, including a plug or connection adapted to be connected to a communication unit camera control for transferring the image signal (O); wherein the output programmable logic array (F) includes a function for recovering in the integrated circuit memory (B) the slice (s) read, so that depending on a signal from a camera control unit , the output programmable logic array (F) transmits either one or more signals of the read slice (s), or one or more uncompressed or substantially uncompressed digital image signals (in RAW or raw uncompressed format) from the first programmable logic array via the transformation function (C).

La mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) est en particulier à débit de données au moins double, en particulier DDR (B)The RAM chip with a high data rate (flows greater than 80 Gigabit / second, in particular from 85 Gigabit / second to 200 Gigabit / second or more) is in particular with a data rate of at least twice, in particular DDR (B)

Selon une forme de réalisation avantageuse, ledit ensemble selon l’invention comprend au moins: ♦ une mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus); ♦ un premier réseau logique programmable de contrôle de mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus), ledit premier réseau logique programmable de contrôle comprenant au moins les fonctions suivantes : - fonction de réception (A) pour recevoir les fichiers d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées), éventuellement amplifiées, ou de négatifs numériques d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées), éventuellement amplifiées, et pour conditionner lesdits fichiers numériques sous une forme utile pour les enregistrer dans la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus); et - fonction de transformation du signal au moins sensiblement en direct ( C) pour conditionner les fichiers d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) et les transformer en signal/signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles au moins sensiblement en direct, ledit réseau logique programmable de transformation transférant le/des/les signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles au moins partiellement en direct vers un réseau logique programmable de sortie (F) et vers la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B), pour son enregistrement au moins temporaire dans ladite mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B); ♦ un deuxième réseau logique programmable de contrôle de mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus), ledit deuxième réseau logique programmable de contrôle comprenant au moins les fonctions suivantes fonction de transcription (D) recevant des/les signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles enregistrés de manière temporaire dans la mémoire à circuit intégré RAM à haut débit de données (B), ledit réseau logique programmable de transcription comprenant une fonction pour diviser ou découper, au moins en fonction du temps, les signaux images transformés ou lisibles en tranches au moins temporelles comportant une série successive de signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles, ledit réseau logique programmable de transcription (D) comportant en outre une sortie adaptée pour être connectée à une mémoire non volatile (34), et - fonction de lecture (E) de tranches au moins temporelles de signaux images transformés, ledit réseau logique programmable de lecture comprenant une fonction de lecture et de transfert de la tranche lue ou des tranches lues vers mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B) pour au moins mémoriser la tranche lue de manière temporaire, et au moins une fiche ou connexion adaptée pour le connecter à la mémoire non volatile (34), et ♦ un réseau logique programmable de sortie (F) contrôlant le/des signal image/signaux images de sortie, comprenant une fiche ou connexion adaptée pour être connectée à une unité de contrôle de caméra pour le transfert du/ des signaux images (O). dans lequel le réseau logique programmable de sortie (F) comprend une fonction pour retrouver dans la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B) la ou des tranches lues, de sorte qu’en fonction d’un signal provenant d’une unité de contrôle de caméra, le réseau logique programmable de sortie (F) émet soit un ou des signaux de la ou des tranches lues, soit un ou des signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés provenant du premier réseau logique programmable via la fonction de transformation (C ).According to an advantageous embodiment, said assembly according to the invention comprises at least: a high data rate RAM integrated circuit memory (flow greater than 80 Gigabit / second, in particular from 85 Gigabit / second to 200 Gigabit / second , see more); A first programmable logic network for high-speed data memory integrated circuit RAM control (flows greater than 80 Gigabit / second, in particular 85 Gigabit / second at 200 Gigabit / second or more), said first programmable logic network control system comprising at least the following functions: reception function (A) for receiving the digital image files (in RAW format or raw uncompressed or substantially uncompressed), possibly amplified, or digital digital image negatives ( in RAW format or raw uncompressed or substantially uncompressed), possibly amplified, and for conditioning said digital files in a form useful for recording them in the high data rate RAM integrated circuit memory (flow greater than 80 Gigabit / second, in particular from 85 Gigabit / second to 200 Gigabit / second or more); and - at least substantially live signal transformation function (C) for conditioning the digital image files (in RAW format or uncompressed or substantially uncompressed raw) and transforming them into digital image signal / signals (in RAW format or raw uncompressed or substantially uncompressed) transformed or readable at least substantially live, said programmable logical transformation network transferring the digital image signal (s) (in RAW format or raw uncompressed or substantially uncompressed) transformed or readable at least partially live to a programmable logic output network (F) and to the high data rate RAM IC (over 80 Gigabit / second stream, in particular from 85 Gigabit / second to 200 Gigabit / second, or more ) (B), for its at least temporary recording in said high data rate integrated circuit RAM memory (stream greater than 80 Gigabit / second, in particular from 85 Gigabit / second to 200 Gigabit / second or more) (B); A second programmable logic control network for a high data rate RAM integrated circuit memory (flows greater than 80 Gigabit / second, in particular 85 Gigabit / second at 200 Gigabit / second or more), said second programmable logic network control system comprising at least the following functions transcription function (D) receiving digital image signals (in RAW format or raw uncompressed or substantially uncompressed) transformed or read temporarily stored in the integrated circuit memory RAM at high data rate (B), said programmable logic transcription network comprising a function for dividing or cutting, at least as a function of time, the transformed or readable image signals into at least temporal slices comprising a successive series of digital image signals (in RAW or raw uncompressed or substantially uncompressed) transformed or readable, said programmable transcriptional logic network (D) further comprising an output adapted to be connected to a nonvolatile memory (34), and - reading function (E) of at least temporal slices of transformed image signals, said programmable logic array of reading comprising a read and transfer function of the slice read or slices read to high data rate RAM integrated circuit memory (flow greater than 80 Gigabit / second, in particular from 85 Gigabit / second to 200 Gigabit / second, or more) (B) to at least store the slice read temporarily, and at least one plug or connection adapted to connect it to the non-volatile memory (34), and ♦ a programmable output logic network (F) controlling the / image signal / output image signals, comprising a plug or connection adapted to be connected to a camera control unit for transferring the image signal (s) (O). wherein the output programmable logic array (F) includes a function for retrieving high data rate RAM in the integrated circuit RAM (streams greater than 80 Gigabit / second, in particular 85 Gigabit / second at 200 Gigabit / second, or more) (B) the slice (s) read, so that depending on a signal from a camera control unit, the output programmable logic array (F) transmits one or more signals from the read slices, one or more digital image signals (in RAW format or raw uncompressed or substantially uncompressed) transformed from the first programmable logic network via the transformation function (C).

Selon une forme de réalisation préférée, ledit ensemble selon l’invention comprend au moins : ♦ une mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus), avantageusement une mémoire à circuit intégré à débit de données au moins double, en particulier du type DDR (B); ♦ un premier réseau logique programmable de réception (A) pour recevoir les fichiers d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) , éventuellement amplifiées, ou de négatifs numériques d’images, éventuellement amplifiées, et pour conditionner lesdits fichiers d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) sous une forme utile pour les enregistrer dans la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B); ♦ un deuxième réseau logique programmable de transformation du signal au moins sensiblement en direct ( C) pour conditionner les fichiers d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) et les transformer en signal/signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles au moins sensiblement en direct, ledit réseau logique programmable de transformation transférant le/des/les signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles au moins partiellement en direct vers un réseau logique programmable de sortie (F) et vers la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B) pour son enregistrement au moins temporaire dans ladite mémoire (B); ♦ un troisième réseau logique programmable de sortie (F) contrôlant le/des signal image/signaux images de sortie, comprenant une fiche ou connexion adaptée pour être connectée à une unité de contrôle de caméra pour le transfert du/ des signaux images (O) ; ♦ un quatrième réseau logique programmable de transcription (D) recevant des/les signaux images transformés ou lisibles enregistrés de manière temporaire dans la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus), ledit réseau logique programmable de transcription comprenant une fonction pour diviser ou découper, au moins en fonction du temps, les signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles en tranches au moins temporelles comportant une série successive de signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles, ledit réseau logique programmable de transcription (D) comportant en outre une sortie adaptée pour être connectée à une mémoire non volatile (34) , ♦ un cinquième réseau logique programmable de lecture (E) de tranches au moins temporelles de signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés, ledit réseau logique programmable de lecture comprenant une fonction de lecture et de transfert de la tranche lue ou des tranches lues vers la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B) pour au moins mémoriser la tranche lue de manière temporaire, et au moins une fiche ou connexion adaptée pour le connecter à la mémoire non volatile (34), dans lequel le troisième réseau logique programmable de sortie (F) comprend une fonction pour retrouver dans la mémoire à circuit intégré (B) la ou des tranches lues, de sorte qu’en fonction d’un signal provenant d’une unité de contrôle de caméra, le réseau logique programmable de sortie (F) émet soit un ou des signaux de la ou des tranches lues, soit un ou des signaux images transformés provenant du deuxième réseau logique programmable de transformation (C ). L’ensemble ou caméra suivant l’invention présente avantageusement une ou plusieurs des caractéristiques suivantes, de préférence une pluralité de caractéristiques suivantes : - l’ensemble ou caméra comprend au moins une mémoire non volatile 34, avantageusement une série de mémoires non volatiles montées en parallèle. Et/ou - l’ensemble ou caméra comprend un système égaliseur adaptatif numérique (30), ledit système égaliseur adaptatif numérique comprenant avantageusement un échantillonneur de forme d’onde. Et/ou - le système égaliseur adaptatif numérique (30) est adapté pour assurer un gain variable au moins dans la gamme de fréquence de 500MHz à 1 GHz, le gain étant avantageusement compris entre -2 dB et lOdB. Et/ou - l’ensemble ou caméra comprend un ou plusieurs amplificateurs de lignes (16) adapté(s) pour transférer des fichiers d’images numériques en format RAW amplifiées ou des fichiers d’images numériques brutes non compressées ou sensiblement non compressées amplifiées, à un réseau logique programmable adapté pour conditionner les fichiers d’images en une forme utile pour les enregistrer dans la mémoire à circuit intégré à haut débit (B) en particulier à débit de données au moins double, le/les dit(s) amplificateurs de lignes comportant une fonction ou un circuit de suppression et de pré accentuation du signal. Et/ou - le/les amplificateurs de lignes (16) est/sont adapté(s) pour assurer un gain sensiblement constant, avantageusement compris entre -2 et OdB indépendamment de la fréquence, au moins pour la gamme de fréquences comprises entre 100MHz et 5 GHz. et/ou - l’ensemble ou caméra comprend un système égaliseur adaptatif numérique (30) recevant des signaux provenant d’un ou de plusieurs amplificateurs de lignes (16) via une connexion avec des vitesses de transmission supérieures à 1 Gbits par seconde, ladite connexion comportant avantageusement une ou des fibres optiques. Et/ou - l’ensemble ou caméra comprend au moins une mémoire non volatile, avantageusement une série de mémoire non volatile. Et/ou - l’ensemble ou caméra comprend en outre une connexion adaptée pour le/la relier à une ou une série de mémoires externes non volatiles. Et/ou - une combinaison de ces particularités L’invention a également pour objet : - une caméra selon l’invention comprenant en plus un ou des capteurs CMOS, une ou des interfaces optiques/électriques, et une connexion pour un dispositif de contrôle de signaux caméras; - un centre de transmission de signaux vidéos comprenant un dispositif de contrôle de signaux caméras provenant d’une pluralité de caméras selon l’invention ; - l’utilisation d’une caméra selon l’invention, ou d’un centre selon l’invention pour la retransmission ou la diffusion d’images en temps réels, et d’images en ralenties, en particulier comprenant des images diffusées en super, ultra et/ou hyper ralenties.According to a preferred embodiment, said set according to the invention comprises at least: a high data rate RAM integrated circuit memory (flow greater than 80 Gigabit / second, in particular from 85 Gigabit / second to 200 Gigabit / second , or more), advantageously an integrated circuit memory with at least two data rates, in particular of the DDR (B) type; A first programmable receive logical network (A) for receiving the digital image files (in RAW or raw uncompressed or substantially uncompressed), possibly amplified, or digital negatives of images, possibly amplified, and for conditioning said digital image files (in RAW format or raw uncompressed or substantially uncompressed) in a form useful for storing them in the high data rate integrated circuit RAM memory (flows greater than 80 Gigabit / second, in particular 85 Gigabit / second at 200 Gigabit / second or more) (B); A second programmable logic network for transforming the at least substantially live signal (C) to condition the digital image files (in RAW format or raw uncompressed or substantially uncompressed) and transform them into digital image signal / signals (in RAW format or raw uncompressed or substantially uncompressed) transformed or readable at least substantially live, said programmable logical transformation network transferring the digital image signal (s) (in RAW format or raw uncompressed or substantially uncompressed) transformed or at least partially readable directly to a programmable logic output network (F) and to the high data rate RAM integrated circuit memory (over 80 Gigabit / second flow, in particular from 85 Gigabit / second to 200 Gigabit / second , or more) (B) for its at least temporary recording in said memory (B); A third output programmable logic array (F) controlling the one or more image signals / output image signals, comprising a plug or connection adapted to be connected to a camera control unit for transferring the image signal (O); ; A fourth programmable logic transcription network (D) receiving transformed / readable image signals temporarily stored in the high data rate RAM integrated circuit memory (flows greater than 80 Gigabit / second, in particular 85 Gigabit / second at 200 Gigabit / second or more), said programmable logic transcription network including a function for splitting or splitting, at least as a function of time, the digital image signals (in RAW format or raw uncompressed or substantially uncompressed) transformed or readable into at least temporal slices comprising a successive series of digital image signals (in RAW format or raw uncompressed or substantially uncompressed) transformed or readable, said programmable transcriptional logic network (D) further comprising an output adapted to be connected to a non-volatile memory (34), ♦ a fifth logical network prog rammable reading (E) of at least temporal slices of digital image signals (RAW format or raw uncompressed or substantially uncompressed) transformed, said read programmable logic array comprising a read and transfer function of the slice read or slices read to the high data rate integrated circuit RAM memory (flows greater than 80 Gigabit / second, in particular 85 Gigabit / second at 200 Gigabit / second or more) (B) to at least memorize the slice read from temporarily, and at least one plug or connection adapted to connect it to the non-volatile memory (34), wherein the third output programmable logic array (F) includes a function for recovering in the integrated circuit memory (B) the or slices read, so that depending on a signal from a camera control unit, the output programmable logic array (F) transmits one or more the slice or slices read, ie one or more transformed image signals from the second programmable logic transformation network (C). The assembly or camera according to the invention advantageously has one or more of the following characteristics, preferably a plurality of following characteristics: the assembly or camera comprises at least one non-volatile memory 34, advantageously a series of non-volatile memories mounted in parallel. And / or the set or camera comprises a digital adaptive equalizer system (30), said digital adaptive equalizer system advantageously comprising a waveform sampler. And / or - the digital adaptive equalizer system (30) is adapted to ensure a variable gain at least in the frequency range from 500 MHz to 1 GHz, the gain being advantageously between -2 dB and 10 dB. And / or - the assembly or camera comprises one or more line amplifiers (16) adapted to transfer amplified RAW format digital image files or uncompressed or substantially uncompressed raw digital image files amplified to a programmable logic network adapted to condition the image files into a form useful for recording them in the high-rate integrated circuit (B) memory, in particular at at least double data rate, the said line amplifiers having a function or circuit for suppressing and pre-emphasizing the signal. And / or - the line amplifier (16) is / are adapted to ensure a substantially constant gain, advantageously between -2 and OdB independently of the frequency, at least for the frequency range between 100 MHz and 5 GHz. and / or the set or camera comprises a digital adaptive equalizer system (30) receiving signals from one or more line amplifiers (16) via a connection with transmission rates greater than 1 Gbits per second, said connection advantageously comprising one or more optical fibers. And / or the assembly or camera comprises at least one non-volatile memory, advantageously a series of non-volatile memory. And / or the assembly or camera further comprises a connection adapted to connect it to one or a series of nonvolatile external memories. And / or a combination of these features The invention also relates to: a camera according to the invention further comprising one or more CMOS sensors, one or more optical / electrical interfaces, and a connection for a control device of camera signals; a video signal transmission center comprising a device for controlling camera signals from a plurality of cameras according to the invention; the use of a camera according to the invention, or a center according to the invention for the retransmission or broadcasting of images in real time, and slow motion images, in particular comprising images broadcast in super , ultra and / or slowed down.

Des particularités et détails de formes de réalisation préférées de l’invention ressortiront de la description détaillée suivante dans laquelle il est fait référence aux dessins ci-annexés. Dans ces dessins, - la figure 1 est une vue schématique d’un ensemble suivant l’invention ; la figure 2 est une vue d’une caméra selon l’invention associée à une unité de contrôle ; - la figure 3 est une vue d’une caméra reliée à un ensemble suivant l’invention et à une unité de contrôle ; - la figure 4 est un graphe donnant le gain d’un amplificateur de ligne avantageusement utilisé, et - la figure 5 est un graphe donnant le gain de réception du signal sortant d’un égalisateur, en fonction des caractéristiques de cet égalisateur. L’invention a pour objet un ensemble pour caméra avec système de prise d’images, avantageusement ralenties, de préférence super ralenties (SSM) ou ultra ralenties (USM), ou caméra pour prise d’images , avantageusement ralenties, de préférence super ralenties (SSM) ou ultra ralenties (USM) comprenant un tel ensemble, ledit ensemble étant adapté pour permettre au moins à la fois l’enregistrement d’une image numérique (en format RAW ou brute non compressée ou sensiblement non compressée) en temps réel et la vision d’une image préenregistrée numérique (en format RAW ou brute non compressée ou sensiblement non compressée), en particulier du type ralenti, caractérisé en ce que ledit ensemble comprend : ♦ une mémoire à circuit intégré à débit de données au moins double, en particulier du type DDR (B); ♦ au moins un premier réseau logique programmable de contrôle de ladite mémoire à circuit intégré à débit de données au moins double, ledit au moins un réseau logique programmable de contrôle comprenant au moins les fonctions suivantes : - fonction de réception (A) pour recevoir les fichiers d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées), éventuellement amplifiées, ou de négatifs numériques d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées), éventuellement amplifiées, et pour conditionner lesdits fichiers numériques sous une forme utile pour les enregistrer dans la mémoire à circuit intégré à débit de données au moins double; - fonction de transformation du signal au moins sensiblement en direct ( C) pour conditionner les fichiers d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) et les transformer en signal/signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles au moins sensiblement en direct, ledit réseau logique programmable de transformation transférant le/des/les signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles au moins partiellement en direct vers un réseau logique programmable de sortie (F) et vers la mémoire à circuit intégré à débit de données au moins double (B) pour son enregistrement au moins temporaire dans ladite mémoire (B); -fonction de transcription (D) recevant des/les signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles enregistrés de manière temporaire dans la mémoire à circuit intégré à débit de données au moins double, ledit réseau logique programmable de transcription comprenant une fonction pour diviser ou découper, au moins en fonction du temps, les signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles en tranches au moins temporelles comportant une série successive de signaux images transformés ou lisibles, ledit réseau logique programmable de transcription (D) comportant en outre une sortie adaptée poux être connectée à une mémoire non volatile (34), et - fonction de lecture (E) de tranches au moins temporelles de signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés, ledit réseau logique programmable de lecture comprenant une fonction de lecture et de transfert de la tranche lue ou des tranches lues vers la mémoire à circuit intégré à débit de données au moins double (B) pour au moins mémoriser la tranche lue de manière temporaire, et au moins une fiche ou connexion adaptée pour le connecter à la mémoire non volatile (34), et ♦ un réseau logique programmable de sortie (F), éventuellement faisant partie du premier réseau logique programmable de contrôle, mais de préférence distinct dudit premier réseau logique programmable de contrôle, ledit réseau logique programmable de sortie contrôlant le/des signal image/signaux images de sortie, comprenant une fiche ou connexion adaptée pour être connectée à une unité de contrôle de caméra pour le transfert du/ des signaux images (O) ; dans lequel le réseau logique programmable de sortie (F) comprend une fonction pour retrouver dans la mémoire à circuit intégré (B) la ou des tranches lues, de sorte qu’en fonction d’un signal provenant d’une unité de contrôle de caméra, le réseau logique programmable de sortie (F) émet soit un ou des signaux de la ou des tranches lues, soit un ou des signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés provenant du premier réseau logique programmable via la fonction de transformation (C ).Features and details of preferred embodiments of the invention will become apparent from the following detailed description in which reference is made to the accompanying drawings. In these drawings, - Figure 1 is a schematic view of an assembly according to the invention; Figure 2 is a view of a camera according to the invention associated with a control unit; FIG. 3 is a view of a camera connected to an assembly according to the invention and to a control unit; FIG. 4 is a graph giving the gain of a line amplifier advantageously used, and FIG. 5 is a graph giving the reception gain of the signal coming out of an equalizer, as a function of the characteristics of this equalizer. The subject of the invention is a camera assembly with an image pickup system, advantageously slowed down, preferably super slowed (SSM) or ultra slow motion (USM), or camera for taking images, advantageously slowed down, preferably super slowed down. (SSM) or ultra slow motion (USM) comprising such a set, said set being adapted to allow at least both the recording of a digital image (RAW format or raw uncompressed or substantially uncompressed) in real time and the vision of a digital pre-recorded image (in RAW or uncompressed or substantially uncompressed raw form), in particular of the idle type, characterized in that said set comprises: an integrated circuit memory with at least double data rate, in particular of the type DDR (B); At least one first programmable logic network for controlling said at least dual data rate integrated circuit memory, said at least one programmable logic control network comprising at least the following functions: reception function (A) for receiving the digital image files (in RAW or uncompressed or substantially uncompressed raw), optionally amplified, or digital negatives of digital images (in RAW format or uncompressed or substantially uncompressed raw), optionally amplified, and for packaging said digital files in a form useful for storing them in at least dual data rate integrated circuit memory; - at least substantially live signal transformation function (C) for conditioning digital image files (in RAW format or raw uncompressed or substantially uncompressed) and transforming them into digital image signal / signals (in RAW or raw format) uncompressed or substantially uncompressed) transformed or readable at least substantially live, said programmable logical transformation network transferring the digital image signal (s) (in RAW format or raw uncompressed or substantially uncompressed) transformed or readable at least partially directly to a programmable logic output network (F) and to the integrated circuit memory at least double data rate (B) for its at least temporary recording in said memory (B); transcription facility (D) receiving unencrypted or digitally converted (or raw uncompressed or substantially uncompressed) raw digital image signals (or images) stored in the at least dual data rate integrated circuit memory, said network programmable transcription logic comprising a function for dividing or cutting, at least as a function of time, the digital image signals (in RAW format or raw uncompressed or substantially uncompressed) transformed or readable into at least temporal slices comprising a successive series of signals transformed or readable images, said programmable transcriptional logic network (D) further comprising an output adapted to be connected to a nonvolatile memory (34), and - reading function (E) of at least temporal slices of digital image signals ( in RAW format or raw uncompressed or substantially uncompressed) transformed, said read programmable logic array comprising a read and transfer function of the read slice or read slices to the at least dual (B) data rate integrated circuit memory for at least storing the slice read temporarily, and at least one plug or connection adapted to connect it to the non-volatile memory (34), and ♦ a programmable output logical network (F), possibly forming part of the first programmable logic control network, but preferably distinct from said first logical network programmable control system, said output programmable logic array controlling the one or more image signals / output image signals, comprising a plug or connection adapted to be connected to a camera control unit for transferring the one or more image signals (O); wherein the output programmable logic array (F) includes a function for recovering in the integrated circuit memory (B) the slice (s) read, so that depending on a signal from a camera control unit , the output programmable logic array (F) transmits either one or more signals of the read slice (s), or one or more uncompressed or substantially uncompressed digital image signals (in RAW or raw uncompressed format) from the first programmable logic array via the transformation function (C).

Un tel ensemble est représenté schématiquement à la figure 1.Such an assembly is shown schematically in FIG.

En fait l’ensemble de la figure 1 est une unité (32) comprenant au moins: ♦ une mémoire à circuit intégré à débit de données au moins double, en particulier du type DDR (B); ♦ un premier réseau logique programmable de contrôle de ladite mémoire à circuit intégré à débit de données au moins double, ledit premier réseau logique programmable de contrôle comprenant au moins les fonctions suivantes : -fonction de réception (A) pour recevoir les fichiers d’images numériques brutes, éventuellement amplifiées, ou de négatifs numériques d’images , éventuellement amplifiées, et pour conditionner lesdits fichiers numériques sous une forme utile pour les enregistrer dans la mémoire à circuit intégré à débit de données au moins double; et - fonction de transformation du signal au moins sensiblement en direct ( C) pour conditionner les fichiers d’images numériques et les transformer en signal/signaux images transformés ou lisibles au moins sensiblement en direct, ledit réseau logique programmable de transformation transférant le/des/les signaux images transformés ou lisibles au moins partiellement en direct vers un réseau logique programmable de sortie (F) et vers la mémoire à circuit intégré à débit de données au moins double (B) pour son enregistrement au moins temporaire dans ladite mémoire (B); ♦ un deuxième réseau logique programmable de contrôle de ladite mémoire à circuit intégré à débit de données au moins double, ledit deuxième réseau logique programmable de contrôle comprenant au moins les fonctions suivantes fonction de transcription (D) recevant des/les signaux images transformés ou lisibles enregistrés de manière temporaire dans la mémoire à circuit intégré à débit de données au moins double, ledit réseau logique programmable de transcription comprenant une fonction pour diviser ou découper, au moins en fonction du temps, les signaux images transformés ou lisibles en tranches au moins temporelles comportant une série successive de signaux images transformés ou lisibles, ledit réseau logique programmable de transcription (D) comportant en outre une sortie adaptée pour être connectée à une mémoire non volatile (34), et -fonction de lecture (E) de tranches au moins temporelles de signaux images transformés, ledit réseau logique programmable de lecture comprenant une fonction de lecture et de transfert de la tranche lue ou des tranches lues vers la mémoire à circuit intégré à débit de données au moins double (B) pour au moins mémoriser la tranche lue de manière temporaire, et au moins une fiche ou connexion adaptée pour le connecter à la mémoire non volatile (34), et ♦ un réseau logique programmable de sortie (F) contrôlant le/des signal image/signaux images de sortie, comprenant une fiche ou connexion adaptée pour être connectée à une unité de contrôle de caméra pour le transfert du/ des signaux images (O). dans lequel le réseau logique programmable de sortie (F) comprend une fonction pour retrouver dans la mémoire à circuit intégré (B) la ou des tranches lues, de sorte qu’en fonction d’un signal provenant d’une unité de contrôle de caméra, le réseau logique programmable de sortie (F) émet soit un ou des signaux de la ou des tranches lues, soit un ou des signaux images transformés provenant du premier réseau logique programmable via la fonction de transformation (C ).In fact, the assembly of FIG. 1 is a unit (32) comprising at least: an integrated circuit memory with at least two data rates, in particular of the DDR (B) type; A first programmable logic network for controlling said at least dual data rate integrated circuit memory, said first programmable logic control network comprising at least the following functions: reception function (A) for receiving the image files raw numerals, optionally amplified, or digital negatives of images, possibly amplified, and for conditioning said digital files in a form useful for recording them in the integrated circuit memory with at least double data rate; and at least substantially live signal transformation function (C) for conditioning the digital image files and transforming them into at least substantially live transformed or readable signal / image signals, said programmable logic transformation network transferring the one or more / the image signals transformed or readable at least partially directly to an output programmable logic array (F) and to the at least dual data rate integrated circuit memory (B) for its at least temporary recording in said memory (B) ); A second programmable logic network for controlling said at least two-bit data rate integrated circuit memory, said second programmable logic control network comprising at least the following functions: transcription function (D) receiving transformed / readable image signals; temporarily stored in at least two-bit data rate integrated circuit memory, said programmable transcriptional logic network including a function for splitting or cutting, at least as a function of time, the transformed or readable image signals into at least temporal slices comprising a successive series of transformed or readable image signals, said programmable transcriptional logic network (D) further comprising an output adapted to be connected to a non-volatile memory (34), and - reading function (E) of at least two slices time of transformed image signals, said logical network prog a readable readout comprising a read and transfer function of the slice read or slices read to the integrated circuit memory at least double data rate (B) to at least store the slice read temporarily, and at least one plug or connection adapted to connect it to the nonvolatile memory (34), and ♦ an output programmable logic array (F) controlling the image signal (s) / output image signals, including a plug or connection adapted to be connected to a camera control unit for transferring the image signal (O). wherein the output programmable logic array (F) includes a function for recovering in the integrated circuit memory (B) the slice (s) read, so that depending on a signal from a camera control unit , the output programmable logic array (F) transmits either one or more signals of the read slice (s), or one or more transformed image signals from the first programmable logic array via the transformation function (C).

Et même de manière plus spécifique un ensemble comprenant au moins: ♦ une mémoire à circuit intégré à débit de données au moins double, en particulier du type DDR (B); ♦ un premier réseau logique programmable de réception (A) pour recevoir les fichiers d’images numériques brutes , éventuellement amplifiées, ou de négatifs numériques d’images , éventuellement amplifiées, et pour conditionner lesdits fichiers numériques sous une forme utile pour les enregistrer dans la mémoire à circuit intégré à débit de données au moins double; ♦ un deuxième réseau logique programmable de transformation du signal au moins sensiblement en direct ( C) pour conditionner les fichiers d’images numériques et les transformer en signal/signaux images transformés ou lisibles au moins sensiblement en direct, ledit réseau logique programmable de transformation transférant le/des/les signaux images transformés ou lisibles au moins partiellement en direct vers un réseau logique programmable de sortie (F) et vers la mémoire à circuit intégré à débit de données au moins double (B) pour son enregistrement au moins temporaire dans ladite mémoire (B); ♦ un troisième réseau logique programmable de sortie (F) contrôlant le/des signal image/signaux images de sortie, comprenant une fiche ou connexion adaptée pour être connectée à une unité de contrôle de caméra pour le transfert du/ des signaux images (O) ; ♦ un quatrième réseau logique programmable de transcription (D) recevant des/les signaux images transformés ou lisibles enregistrés de manière temporaire dans la mémoire à circuit intégré à débit de données au moins double, ledit réseau logique programmable de transcription comprenant une fonction pour diviser ou découper, au moins en fonction du temps, les signaux images transformés ou lisibles en tranches au moins temporelles comportant une série successive de signaux images transformés ou lisibles, ledit réseau logique programmable de transcription (D) comportant en outre une sortie adaptée pour être connectée à une mémoire non volatile (34) , ♦ un cinquième réseau logique programmable de lecture (E) de tranches au moins temporelles de signaux images transformés, ledit réseau logique programmable de lecture comprenant une fonction de lecture et de transfert de la tranche lue ou des tranches lues vers la mémoire à circuit intégré à débit de données au moins double (B) pour au moins mémoriser la tranche lue de manière temporaire, et au moins une fiche ou connexion adaptée pour le connecter à la mémoire non volatile (34), dans lequel le troisième réseau logique programmable de sortie (F) comprend une fonction pour retrouver dans la mémoire à circuit intégré (B) la ou des tranches lues, de sorte qu’en fonction d’un signal provenant d’une unité de contrôle de caméra, le réseau logique programmable de sortie (F) émet soit un ou des signaux de la ou des tranches lues, soit un ou des signaux images transformés provenant du deuxième réseau logique programmable de transformation (C ). L’ensemble ou unité 32 de l’invention est avantageusement monté à proximité de la caméra 1 ou du capteur 1. De préférence la distance séparant la mémoire double B du capteur 10 d’images sera de moins de 10cm, en particulier de moins de 5cm. En rapprochant la sortie du capteur d’images et la mémoire double B, on a remarqué qu’il était possible d’assurer un traitement pim conséquent et approprié des images, ceci permettant une meilleure qualité des images à la fois instantanées, mais également enregistrées pour être rediffusées en ralenti, voire en hyper ralenti.And even more specifically a set comprising at least: ♦ an integrated circuit memory with at least two data rates, in particular of the DDR (B) type; A first programmable receive logical network (A) for receiving the raw digital image files, possibly amplified, or digital negative images, possibly amplified, and for conditioning said digital files in a form useful for recording them in the integrated circuit memory with at least double data rate; A second programmable logic network for transforming the at least substantially live signal (C) for conditioning the digital image files and transforming them into image signals / signals transformed or readable at least substantially directly, said programmable logical transformation network transferring the at least partially read-processed or read-out image signal to an output programmable logic array (F) and at least two-bit (B) data-rate integrated circuit memory for its at least temporary registration in said memory (B); A third output programmable logic array (F) controlling the one or more image signals / output image signals, comprising a plug or connection adapted to be connected to a camera control unit for transferring the image signal (O); ; A fourth programmable logic transcription network (D) receiving transformed / readable image signals temporarily stored in the at least two-bit data rate integrated circuit memory, said programmable transcriptional logic network including a function for dividing or at least as a function of time, cutting the transformed or readable image signals into at least temporal slices comprising a successive series of transformed or readable image signals, said programmable transcriptional logic network (D) further comprising an output adapted to be connected to a nonvolatile memory (34); ♦ a fifth programmable logic array for reading (E) at least one time slot of transformed image signals, said readable programmable logic array comprising a read and transfer function of the read slice or slices; read to the data rate integrated circuit memory at least double (B) to at least store the slice read temporarily, and at least one plug or connection adapted to connect it to the non-volatile memory (34), wherein the third programmable logic output network (F) comprises a function for recovering in the integrated circuit memory (B) the slice (s) read, so that, as a function of a signal from a camera control unit, the programmable output logical network (F) transmits either one or more signals of the read slice (s), or one or more transformed image signals from the second programmable transformation lattice (C). The assembly or unit 32 of the invention is advantageously mounted close to the camera 1 or the sensor 1. Preferably, the distance separating the double memory B from the image sensor 10 will be less than 10 cm, in particular less than 10 cm. 5cm. By comparing the output of the image sensor and the double memory B, it was noted that it was possible to ensure a consequent and appropriate processing of the images, this allowing a better quality of the images both instantaneous but also recorded. to be rebroadcast in idle, even in idle.

Ledit ensemble 32 est associé à une caméra de transmission radio télévisée d’images ultra ou hyper ralenties. Cette caméra est apte à prendre des images à raisons de plus de 75 images par secondes, de préférence à raison de plus de 500 images par seconde, par exemple de 1000 à 10000 images par seconde. La vitesse de prise d’images peut être contrôlée si nécessaire.Said assembly 32 is associated with a radio television transmission camera with ultra or slow motion images. This camera is capable of taking images at the rate of more than 75 images per second, preferably at a rate of more than 500 images per second, for example from 1000 to 10,000 images per second. The frame rate can be controlled if necessary.

Le capteur de la caméra est avantageusement un capteur comportant plus d’un million de pixels, en particulier plus de 2 millions de pixels, par exemple de 5 à 20 millions de pixels, voire plus. L’ensemble permet l’enregistrement par exemple de plus de 100, en particulier plus de 200 images / seconde dans une ou des mémoires non volatiles, en particulier une mémoire rotative. L’ensemble selon l’invention 32 peut être associé à des éléments ou composants supplémentaires.The sensor of the camera is advantageously a sensor comprising more than one million pixels, in particular more than 2 million pixels, for example 5 to 20 million pixels or more. The assembly allows the recording, for example, of more than 100, in particular more than 200 images / second in one or more non-volatile memories, in particular a rotating memory. The assembly according to the invention 32 may be associated with additional elements or components.

Ainsi l’ensemble 3 suivant l’invention représenté à la figure 3 comprend outre l’unité 32: - un système égaliseur adaptatif numérique (30), ledit système égaliseur adaptatif numérique comprenant avantageusement un échantillonneur de forme d’onde, ledit système égaliseur adaptatif numérique (30) étant avantageusement adapté pour assurer un gain variable au moins dans la gamme de fréquence de 500MHz à 1 GHz, le gain étant avantageusement compris entre -2 dB et lOdB. - Une mémoire non volatile 34 ou une série de mémoires non volatiles montées en parallèle ; - Un interface au moins optique et/ou électrique 36 permettant par exemple de visualiser en continu les images prises par la caméra, et - Une connexion 38 adaptée pour assurer via un câble de transmission 350, par exemple du type à fibres optiques ou de qualité équivalente, des signaux numériques vers une unité de contrôle 4.Thus the assembly 3 according to the invention shown in FIG. 3 comprises, in addition to the unit 32: a digital adaptive equalizer system (30), said digital adaptive equalizer system advantageously comprising a waveform sampler, said adaptive equalizer system digital (30) being advantageously adapted to provide a variable gain at least in the frequency range of 500MHz to 1GHz, the gain being advantageously between -2 dB and 10dB. A nonvolatile memory 34 or a series of non-volatile memories connected in parallel; At least one optical and / or electrical interface 36 making it possible, for example, to continuously display the images taken by the camera, and a connection 38 adapted to ensure, via a transmission cable 350, for example of the fiber-optic or quality type; equivalent, digital signals to a control unit 4.

Le signal vidéo d’images numériques brutes à haut débit I provenant de la caméra 1 ou du ou des capteurs CMOS à haute vitesse de prise d’images 10.The video signal of high bit rate raw digital images I from the camera 1 or the high speed CMOS sensor (s) 10.

Le système égaliseur adaptatif sera de préférence du type variable et répondra par exemple avec un gain variable en fonction de la fréquence du signal, et d’un paramètre de régulation de l’égaliseur. Ce paramètre permettra de modifier essentiellement le gain de l’égaliseur pour des fréquences supérieures à 300 MHz (par exemple de 300MHz à 3 GHz) avec des gains pouvant varier de -2 à +10, voire plus.The adaptive equalizer system will preferably be of the variable type and will respond for example with a variable gain as a function of the frequency of the signal, and a regulation parameter of the equalizer. This parameter will essentially modify the gain of the equalizer for frequencies above 300 MHz (for example from 300 MHz to 3 GHz) with gains ranging from -2 to +10 or more.

Cet égaliseur 30 «est avantageux pour compenser la perte de signal d’images due au câble 20. (voir figure 4). Toutefois le câble 20 sera choisi pour limiter la perte du signal au minimum pour des fréquences de plus de 200MHz. L’égaliseur permet ainsi d’obtenir une réponse sortant de l’égaliseur avec un gain sensiblement constant et ce pour des fréquences de 100MHz à 2 GHz.This equalizer 30 "is advantageous for compensating for the loss of image signal due to the cable 20 (see FIG. 4). However, the cable 20 will be chosen to limit the signal loss to a minimum for frequencies of more than 200 MHz. The equalizer thus makes it possible to obtain a response coming out of the equalizer with a substantially constant gain and this for frequencies from 100 MHz to 2 GHz.

Ces signaux numériques bmtes I sont réceptionnés par le premier réseau logique programmable de réception A pour les envoyés dans une mémoire double B, servant alors de tampon d’images à traiter cette mémoire double B est segmentée / divisée pour permettre des flux multiples de signaux entrée et sortie, le tout à grande vitesse. Le réseau logique C est en charge de conditionner le flux d’images à haut débit pour générer le signal vidéo en direct à diffuser via le réseau logique F. Le réseau logique C renvoie également le signal vidéo conditionné vers la mémoire double B, avant que ce signal vidéo conditionné ne soit traité par le réseau logique D. Ce réseau logique D coupe en tranches successives, éventuellement avec chevauchement ou superposition partielle de tranches d’images, et transfère ces signaux d’images conditionnées dans une ou des mémoires non volatiles 34 montées en parallèle. 34 dans la figure 1 représente une série de mémoires non volatiles montées en parallèle.These soft digital signals I are received by the first programmable reception digital network A for sending them in a double memory B, which then serves as an image buffer to process this double memory B is segmented / divided to allow multiple streams of input signals. and exit, all at high speed. The logic network C is in charge of conditioning the high-speed image stream to generate the live video signal to be broadcast via the logic network F. The logic network C also sends the conditioned video signal to the double memory B, before this conditioned video signal is processed by the logic network D. This logical network D cuts in successive slices, possibly with overlapping or partial superposition of slices of images, and transfers these conditioned image signals in one or more non-volatile memories 34 mounted in parallel. 34 in Figure 1 shows a series of nonvolatile memories mounted in parallel.

Le réseau logique E est en charge de retrouver les signaux d’images en format RAW ou en format brut non compressé ou sensiblement non compressé, conditionnées mémorisés dans les mémoires non volatiles 34, selon la demande d’un opérateur, et ce pour des vitesses variables de retransmission, et pour des modes variables allant du simple ralenti au hyper ralenti, en permettant même un accéléré d’images conditionnées enregistrées.The logical network E is in charge of recovering the image signals in RAW format or in uncompressed or substantially uncompressed raw format, conditioned stored in the nonvolatile memories 34, according to the request of an operator, and for speeds retransmission variables, and for variable modes ranging from simple idle to hyper idle, allowing even accelerated stored conditioned images.

Le réseau logique de sortie F est adapté pour assurer une intégration des signaux d’images en direct et d’images de la mémoire tampon B, éventuellement provenant dune ou de mémoires non volatiles 34 via le réseau logique E.The output logical network F is adapted to ensure integration of the live image signals and images of the buffer memory B, possibly from one or non-volatile memories 34 via the logic network E.

Tous les réseaux logiques de l’ensemble selon l’invention 32 fonctionnent en parallèle. Us sont programmés en conséquence pour assurer le transfert de signaux entre eux et/ou vers la mémoire double B.All the logical networks of the assembly according to the invention 32 operate in parallel. They are programmed accordingly to ensure the transfer of signals between them and / or to the double memory B.

Il est clair que les réseaux logiques sont de préférence distincts l’un de l’autre selon leur fonction, ceci pour faciliter leur programmation et accélérer la vitesse de traitement des images. Dans ce cas, les câbles pour le transfert de signaux seront aussi courts que possible et adaptés pour assurer des vitesses de transfert très rapides.It is clear that the logical networks are preferably distinct from each other according to their function, this to facilitate their programming and speed up the processing speed of the images. In this case, the cables for signal transfer will be as short as possible and adapted to ensure very fast transfer speeds.

Dans des formes de réalisation, plusieurs réseaux logiques peuvent ne former qu’un même réseaux logiques.In embodiments, more than one logical network may form a single logical network.

Le module caméra 1 de la figure 3 comporte : - un capteur CMOS à haute vitesse 10 ; - un dispositif de contrôle du fonctionnement du capteur 10, ledit dispositif générant des images en format RAW ou des images brutes (non compressées ou sensiblement non compressées) numérisées pour réseau logique ; - un bus vidéo pour images digitales en format RAW 14 ; et - une connexion 16 pour câble 20 pour un transfert rapide de données logiques à l’ensemble 3, ledit câble comportant des connexions rapides 110 te 300. L’ensemble 3 est associé à une unité de contrôle CCU 4 via un câble 350 assurant l’alimentation en courant de la caméra et le transfert rapide de données digitales correspondant à la requête de recherches par l’utilisateur d’une ou de données d’images vidéo, et de données résultant soit du signal digital vidéo en direct ou du signal vidéo d’images recherchées dans une ou des mémoires non volatiles 34 ou de la mémoire tampon 32. Ce câble 350 est relié au dispositif de contrôle 4, via la connexion rapide 40.The camera module 1 of FIG. 3 comprises: a high-speed CMOS sensor 10; a device for controlling the operation of the sensor 10, said device generating images in RAW format or raw images (uncompressed or substantially uncompressed) digitized for logical network; a video bus for digital images in RAW format 14; and a connection 16 for cable 20 for fast transfer of logical data to the assembly 3, said cable comprising quick connections 110 and 300. The assembly 3 is associated with a control unit CCU 4 via a cable 350 ensuring the power supply of the camera and the fast transfer of digital data corresponding to the request for searching by the user of one or more video image data, and data resulting either from the live digital video signal or the video signal of searched images in one or non-volatile memories 34 or the buffer memory 32. This cable 350 is connected to the control device 4, via the fast connection 40.

Le CCU 4 comporte une unité centrale de traitement et de contrôle 42 associée à des dispositifs de commande à distance (JOG ou OCP) 50,60 via des connexions ethernet 500,600.The CCU 4 includes a central processing and control unit 42 associated with remote control devices (JOG or OCP) 50,60 via ethernet connections 500,600.

Le CCU 4 présente au moins deux sorties parallèles, la sortie 410 étant destinée au signal vidéo en direct, tandis que la sortie 420 est destinée au signal ralenti, en particulier super, hyper ou ultra ralenti.The CCU 4 has at least two parallel outputs, the output 410 being for the live video signal, while the output 420 is for the idle signal, in particular super, hyper or ultra slow.

Le module caméra 1 de la figure 2 intègre l’unité 32.The camera module 1 of FIG. 2 integrates the unit 32.

Cette caméra comporte : - un capteur CMOS à haute vitesse 10 ; - un dispositif de contrôle du fonctionnement du capteur 10, ledit dispositif générant des images brutes numérisées pour réseau logique ; - un bus vidéo (de transfert) pour images digitales, avantageusement en format RAW ou en format brut non compressé 14 ; - une connexion 100 entre le bus 14 et l’unité 32 ; - une série de mémoires non volatiles 34 reliées à l’unité 32 au moyen d’un bus (de transfert) de données en format RAW ou brut rapides vers les réseaux logiques D et E de l’unité 32; - un interface 36 de contrôle et de visualisation d’images vidéo O provenant de l’unité 32 (du réseau logique F) via le bus de transfert rapide 320 ; - une connexion 38 reliée au dispositif de contrôle 36 par le Câble 340, ce câble servant pour l’alimentation en courant du dispositif de contrôle 36 et de la caméra 1, et comportant des moyens de transfert rapide (par exemple fibres optiques) des données digitaux d’images O ;This camera comprises: a high-speed CMOS sensor 10; a device for controlling the operation of the sensor 10, said device generating scanned raw images for a logical network; a video transfer (transfer) bus for digital images, advantageously in RAW format or in uncompressed raw format 14; a connection 100 between the bus 14 and the unit 32; a series of nonvolatile memories 34 connected to the unit 32 by means of a bus (transfer) of data in RAW or fast raw format to the logical networks D and E of the unit 32; an interface 36 for controlling and displaying video images O originating from the unit 32 (of the logic network F) via the fast transfer bus 320; a connection 38 connected to the control device 36 by the cable 340, this cable serving for the power supply of the control device 36 and the camera 1, and comprising means for fast transfer (for example optical fibers) of the data digital images O;

La caméra 1 est associée à une unité de contrôle CCU 4 via un câble 350 assurant l’alimentation en courant de la caméra et le transfert rapide de données digitales correspondant à la requête de recherches par l’utilisateur d’une ou de données d’images vidéo, et de données résultant soit du signal digital vidéo en direct ou du signal vidéo d’images recherchées dans une ou des mémoires non volatiles 34 ou de la mémoire tampon 32. Ce câble 350 est relié au dispositif de contrôle 4, via la connexion rapide 40.The camera 1 is associated with a control unit CCU 4 via a cable 350 ensuring the power supply of the camera and the fast transfer of digital data corresponding to the request for research by the user of one or more data. video images, and data resulting either from the digital live video signal or the video signal of searched images in one or non-volatile memories 34 or the buffer memory 32. This cable 350 is connected to the control device 4, via the fast connection 40.

Le CCU 4 comporte une unité centrale de traitement et de contrôle 42 associée à des dispositifs de commande à distance (JOG ou OCP) 50, 60 via des connexions ethernet 500,600.The CCU 4 includes a central processing and control unit 42 associated with remote control devices (JOG or OCP) 50, 60 via ethernet connections 500,600.

Le CCU 4 présente au moins deux sorties parallèles, la sortie 410 étant destinée au signal vidéo en direct, tandis que la sortie 420 est destinée au signal ralenti, en particulier super, hyper ou ultra ralenti. L’unité de contrôle CCU 4 , qui peut éventuellement faire partie de la caméra 1, mais qui est de préférence une unité externe à la caméra, comporte : - un démultiplexeur optique des signaux vidéo provenant de l’ensemble intermédiaire 3 ; - un module de conversion optique/électrique du type SDI SFP ; - un réseau logique programmable de traitement 42 qui contrôle le flux de signaux entrant et sortant ; - une interface de sortie pour fournir au studio les signaux requis, en particulier en haute définition (type SDI), par exemple en direct ou instantané, en re-vision ; en phases ralenties, en retour vidéo, en signaux verrouillés, en signaux audio, acoustiques, intercom, etc. ; - l’arrivée en courant vers la caméra et/ou vers l’ensemble 3 ; - des fonctions intercom (entrée et sortie) ; - des fonctions de commande (ordinateur) qui contrôlent le système et qui permettant avantageusement un contrôle à distance de la caméra et de l’ensemble 3, tout en permettant des connexions internet pour la maintenance et des remises à jour.The CCU 4 has at least two parallel outputs, the output 410 being for the live video signal, while the output 420 is for the idle signal, in particular super, hyper or ultra slow. The control unit CCU 4, which may possibly be part of the camera 1, but which is preferably a unit external to the camera, comprises: an optical demultiplexer of the video signals coming from the intermediate assembly 3; an optical / electrical conversion module of the SDI SFP type; a programmable logic processing network 42 which controls the incoming and outgoing signal flow; an output interface for providing the studio with the required signals, in particular in high definition (SDI type), for example live or instantaneous, in re-vision; slow-motion, video feedback, locked signals, audio, acoustic, intercom, etc. ; - The current arrival to the camera and / or to the assembly 3; - intercom functions (input and output); - Control functions (computer) that control the system and which advantageously allows remote control of the camera and the assembly 3, while allowing Internet connections for maintenance and updates.

Le CCU 4 a avantageusement une unité de traitement vidéo qui traite le flux d’images provenant et émet un signal image de sortie, par exemple signal image instantané haute définition (SDI), un signal en re-vision en haute définition, et des signaux vidéo Ethernet.The CCU 4 advantageously has a video processing unit which processes the flow of images from and transmits an output image signal, for example high definition instantaneous image signal (SDI), a signal in high definition re-vision, and signals Ethernet video.

Les dispositifs de contrôle à distance 50,52 (JOG ou OCP) permettent à un opérateur de naviguer dans les données présentes dans les mémoires 34, via l’interface 3. Ils comprennent par exemple un ou des boutons poussoirs et/ou rotatifs et/ou pivotant, par exemple une bille. Ils permettent de contrôler par exemple la vitesse des images à repasser (re-vision), mais également le fonctionnement même de la caméra, par exemple de la lentille, du nombre de prise d’image, de la position de la caméra, du champ de vision, etc.The remote control devices 50,52 (JOG or OCP) allow an operator to navigate the data present in the memories 34, via the interface 3. They include for example one or more push buttons and / or rotary and / or or pivoting, for example a ball. They make it possible to control, for example, the speed of the images to be ironed (re-vision), but also the very operation of the camera, for example of the lens, the number of images taken, the position of the camera, the field vision, etc.

Les paramètres colorimétriques instantanés seront avantageusement également mémorisé dans les mémoires 34. Ces paramètres pourront alors être retrouvés lors de la rediffusion d’images en ralenti lorsque requis.The instantaneous colorimetric parameters will advantageously also be stored in the memories 34. These parameters can then be found during the replay of images in slow motion when required.

Pour assurer un traitement d’images instantané ou sensiblement instantané, les connexions et câbles de transfert de données seront avantageusement du type permettant des flux très rapides de données, en particulier permettant des flux de données entrant et/ou sortant en parallèle. De tels câbles et connexions sont par exemple des connexions ou câbles à fibres optiques, en cuivre, etc. L’enregistrement des données images avantageusement en format RAW ou brut non compressé ou brut sensiblement non compressé dans la mémoire 34 est avantageusement continu ou sensiblement continu. Cette mémoire 34 peut être une série de mémoire type flash ou des mémoires en parallèles déportées. La taille des mémoires sera adaptée au besoin, mais pourra être de plusieurs TB (Tera octets ou terabytes). L’enregistrement sera avantageusement réalisé en boucle et indexé en blocs élémentaires. L’indexation indiquera par exemple si le bloc est vide (pour éviter de revisionner un bloc vide ou sans images), si le bloc contient une ou des images (bloc « protégé » pour éviter une sur inscription d’une autre image ; ceci permettant alors de conserver des images et de pouvoir les repasser en mode hyper ralenti), si le bloc contient des images erronées ou présente un défaut (bloc est alors marqué « erreur »).To ensure instantaneous or substantially instantaneous image processing, the data transfer connections and cables will advantageously be of the type enabling very fast data flows, in particular allowing incoming and / or outgoing data flows in parallel. Such cables and connections are for example optical fiber connections or cables, copper, etc. The recording of the image data advantageously in RAW format or uncompressed raw or substantially uncompressed crude in the memory 34 is advantageously continuous or substantially continuous. This memory 34 may be a series of flash type memory or remote parallel memories. The size of the memories will be adapted as needed, but may be several TB (Tera bytes or terabytes). The recording will advantageously be looped and indexed in elementary blocks. For example, indexing will indicate whether the block is empty (to avoid replaying an empty block or without images), if the block contains one or more images ("protected" block to avoid an overwriting of another image; then to preserve images and to be able to return them in hyper-idle mode), if the block contains erroneous images or presents a defect (block is then marked "error").

Les blocs comprendront avantageusement des paramètres colorimétriques définis par l’opérateur pendant la prise d’images instantanées. L’invention permet dans des formes de réalisation avantageuses un ou plusieurs avantages suivants : - Protection contre la réinscription d’images sur une partie de la mémoire pendant un temps suffisant ; - Accès instantané à chaque image simple (bloc) contenue dans la mémoire 34, permettant ainsi une variation douce ou adaptée de la vitesse de repassage d’images ; - Coût réduit puisqu’il n’est plus nécessaire d’avoir un serveur dédié pour chaque caméra, et qu’un seul serveur peut très bien recherché l’image souhaitée prise par une caméra ; - Enregistrement à haut débit ou à haute fréquence d’images sensiblement à la sortie même du capteur ; - Etc.The blocks advantageously include colorimetric parameters defined by the operator during the taking of snapshots. The invention allows in advantageous embodiments one or more of the following advantages: - Protection against the re-registration of images on part of the memory for a sufficient time; - Instant access to each single image (block) contained in the memory 34, thus allowing a smooth or adapted variation of the ironing speed of images; - Reduced cost since it is no longer necessary to have a dedicated server for each camera, and only one server can very well search for the desired image taken by a camera; - High speed or high frequency recording of images substantially at the same output of the sensor; - Etc.

Claims (15)

Revendicationsclaims 1. Ensemble pour caméra avec système de prise d’images, avantageusement ralenties, de préférence super ralenties (SSM) ou ultra ralenties (USM), ou caméra pour prise d’images, avantageusement ralenties, de préférence super ralenties (SSM) ou ultra ralenties (USM) comprenant un tel ensemble, ledit ensemble étant adapté pour permettre au moins à la fois l’enregistrement d’une image en temps réel et la vision d’une image préenregistrée, en particulier du type ralenti, caractérisé en ce que ledit ensemble comprend : ♦ une mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B); ♦ au moins un premier réseau logique programmable de contrôle de ladite mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus), ledit au moins un réseau logique programmable de contrôle comprenant au moins les fonctions suivantes : - fonction de réception (A) pour recevoir les fichiers d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées), éventuellement amplifiées, ou de négatifs numériques d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées), éventuellement amplifiées, et pour conditionner lesdits fichiers numériques sous une forme utile pour les enregistrer dans mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus); - fonction de transformation du signal au moins sensiblement en direct ( C) pour conditionner les fichiers d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) et les transformer en signal/signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles au moins sensiblement en direct, ledit réseau logique programmable de transformation transférant le/des/les signaux images transformés ou lisibles au moins partiellement en direct vers un réseau logique programmablè de sortie (F) et vers la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B) pour son enregistrement au moins temporaire dans ladite mémoire (B); - fonction de transcription (D) recevant des/les signaux images transformés ou lisibles enregistrés de manière temporaire dans la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B), ledit réseau logique programmable de transcription comprenant une fonction pour diviser ou découper, au moins en fonction du temps, les signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles en tranches au moins temporelles comportant une série successive de signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles, ledit réseau logique programmable de transcription (D) comportant en outre une sortie adaptée pour être connectée à une mémoire non volatile (34), et - fonction de lecture (E) de tranches au moins temporelles de signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés, ledit réseau logique programmable de lecture comprenant une fonction de lecture et de transfert de la tranche lue ou des tranches lues vers la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B) pour au moins mémoriser la tranche lue de manière temporaire, et au moins une fiche ou connexion adaptée pour le connecter à la mémoire non volatile (34), et ♦ un réseau logique programmable de sortie (F), éventuellement faisant partie du premier réseau logique programmable de contrôle, mais de préférence distinct dudit premier réseau logique programmable de contrôle, ledit réseau logique programmable de sortie contrôlant le/des signal image/signaux images de sortie, comprenant une fiche ou connexion adaptée pour être connectée à une unité de contrôle de caméra pour le transfert du/ des signaux images (O) ; dans lequel le réseau logique programmable de sortie (F) comprend une fonction pour retrouver dans la mémoire à circuit intégré (B) la ou des tranches lues, de sorte qu’en fonction d’un signal provenant d’une unité de contrôle de caméra, le réseau logique programmable de sortie (F) émet soit un ou des signaux de la ou des tranches lues, soit un ou des signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés provenant du premier réseau logique programmable via la fonction de transformation (C ).1. Set for a camera with an image capture system, advantageously slowed, preferably super slowed (SSM) or ultra slow motion (USM), or camera for taking pictures, advantageously slowed, preferably super slowed (SSM) or ultra a set, said set being adapted to allow at least both the recording of an image in real time and the vision of a prerecorded image, in particular of the idle type, characterized in that said set includes: ♦ high data rate RAM IC (over 80 Gigabit / second, especially 85 Gigabit / second to 200 Gigabit / second or greater) (B); At least one first programmable logic network for controlling said high data rate RAM integrated circuit memory (flow greater than 80 Gigabit / second, in particular from 85 Gigabit / second to 200 Gigabit / second or more), said at least one programmable logic control network comprising at least the following functions: reception function (A) for receiving the digital image files (in RAW format or raw uncompressed or substantially uncompressed), possibly amplified, or digital negatives digital images (in RAW or uncompressed or substantially uncompressed raw form), possibly amplified, and for conditioning said digital files in a form useful for recording them in a high data rate RAM (high flux) Gigabit / second, especially from 85 Gigabit / second to 200 Gigabit / second or more); - at least substantially live signal transformation function (C) for conditioning digital image files (in RAW format or raw uncompressed or substantially uncompressed) and transforming them into digital image signal / signals (in RAW or raw format) uncompressed or substantially uncompressed) transformed or readable at least substantially live, said programmable logical transformation network transferring the at least partially converted live or read image signal (s) to a programmable logic output network (F) and to the high data rate RAM integrated circuit chip (flow greater than 80 Gigabit / second, in particular 85 Gigabit / second at 200 Gigabit / second or more) (B) for its at least temporary recording in said memory (B ); transcription function (D) receiving transformed / read image signals stored temporarily in the high data rate RAM integrated circuit memory (flow greater than 80 Gigabit / second, in particular 85 Gigabit / second at 200 Gigabit / second or more) (B), said programmable logic transcription network comprising a function for dividing or cutting, at least as a function of time, the digital image signals (in RAW format or raw uncompressed or substantially uncompressed) transformed or readable in at least a temporal slice comprising a successive series of digital image signals (in RAW format or raw uncompressed or substantially uncompressed) transformed or readable, said programmable transcriptional logic network (D) further comprising an output adapted to be connected to a non-volatile memory (34), and - reading function (E) of at least temporary signal slots x digital images (in RAW or raw uncompressed or substantially uncompressed) transformed, said read programmable logic array comprising a read and transfer function of the slice read or slices read to the high-speed RAM integrated circuit memory of data (flows greater than 80 Gigabit / second, in particular 85 Gigabit / second at 200 Gigabit / second or more) (B) to at least memorize the slice read temporarily, and at least one plug or connection adapted for connecting it to the nonvolatile memory (34), and ♦ an output programmable logic array (F), possibly forming part of the first programmable logic control network, but preferably distinct from said first programmable logic control network, said programmable logic array output signal controlling the image signal / output image signals, comprising a plug or connection adapted to be connected to a unit camera control for transferring the image signal (O); wherein the output programmable logic array (F) includes a function for recovering in the integrated circuit memory (B) the slice (s) read, so that depending on a signal from a camera control unit , the output programmable logic array (F) transmits either one or more signals of the read slice (s), or one or more uncompressed or substantially uncompressed digital image signals (in RAW or raw uncompressed format) from the first programmable logic array via the transformation function (C). 2. Ensemble ou caméra selon la revendication 1, caractérisé en ce que ledit ensemble comprend au moins: ♦ une mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B); ♦ un premier réseau logique programmable de contrôle de mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus), ledit premier réseau logique programmable de contrôle comprenant au moins les fonctions suivantes : - fonction de réception (A) pour recevoir les fichiers d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées), éventuellement amplifiées, ou de négatifs numériques d’images, éventuellement amplifiées, et pour conditionner lesdits fichiers numériques sous une forme utile pour les enregistrer dans mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus); et -fonction de transformation du signal au moins sensiblement en direct ( C) pour conditionner les fichiers d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) et les transformer en signal/signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles au moins sensiblement en direct, ledit réseau logique programmable de transformation transférant le/des/les signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles au moins partiellement en direct vers un réseau logique programmable de sortie (F) et vers mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seeonde, en particulier de 85 Gigabit/seeonde à 200 Gigabit/seeonde, voire plus) (B) pour son enregistrement au moins temporaire dans ladite mémoire (B); ♦ un deuxième réseau logique programmable de contrôle de mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seeonde, en particulier de 85 Gigabit/seeonde à 200 Gigabit/seeonde, voire plus), ledit deuxième réseau logique programmable de contrôle comprenant au moins les fonctions suivantes fonction de transcription (D) recevant des/les signaux images transformés ou lisibles enregistrés de manière temporaire dans mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seeonde, en particulier de 85 Gigabit/seeonde à 200 Gigabit/seeonde, voire plus) (B), ledit réseau logique programmable de transcription comprenant une fonction pour diviser ou découper, au moins en fonction du temps, les signaux images transformés ou lisibles en tranches au moins temporelles comportant une série successive de signaux images transformés ou lisibles, ledit réseau logique programmable de transcription (D) comportant en outre une sortie adaptée pour être connectée à une mémoire non volatile (34), et - fonction de lecture (E) de tranches au moins temporelles de signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés, ledit réseau logique programmable de lecture comprenant une fonction de lecture et de transfert de la tranche lue ou des tranches lues vers mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seeonde, en particulier de 85 Gigabit/seeonde à 200 Gigabit/seeonde, voire plus)(B) pour au moins mémoriser la tranche lue de manière temporaire, et au moins une fiche ou connexion adaptée pour le connecter à la mémoire non volatile (34), et ♦ un réseau logique programmable de sortie (F) contrôlant le/des signal image/signaux images de sortie, comprenant une fiche ou connexion adaptée pour être connectée à une unité de contrôle de caméra pour le transfert du/ des signaux images (O). dans lequel le réseau logique programmable de sortie (F) comprend une fonction pour retrouver dans la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B) la ou des tranches lues, de sorte qu’en fonction d’un signal provenant d’une unité de contrôle de caméra, le réseau logique programmable de sortie (F) émet soit un ou des signaux de la ou des tranches lues, soit un ou des signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés provenant du premier réseau logique programmable via la fonction de transformation (C ).2. A set or camera according to claim 1, characterized in that said set comprises at least: a high data rate RAM integrated circuit memory (flow greater than 80 Gigabit / second, in particular from 85 Gigabit / second to 200 Gigabit / second or more) (B); A first programmable logic network for high-speed data memory integrated circuit RAM control (flows greater than 80 Gigabit / second, in particular 85 Gigabit / second at 200 Gigabit / second or more), said first programmable logic network control system comprising at least the following functions: reception function (A) for receiving the digital image files (in RAW format or raw uncompressed or substantially uncompressed), possibly amplified, or digital negative images, possibly amplified, and for conditioning said digital files in a form useful for recording them in high data rate integrated circuit RAM memory (over 80 Gigabit / second stream, in particular from 85 Gigabit / second to 200 Gigabit / second or more). ); and at least substantially live signal transforming function (C) for conditioning the digital image files (in RAW format or raw uncompressed or substantially uncompressed) and transforming them into digital image signal / signals (in RAW format or raw uncompressed or substantially uncompressed) transformed or readable at least substantially live, said programmable logical transformation network transferring the digital image signal (s) (in RAW format or raw uncompressed or substantially uncompressed) transformed or readable at least partially live to a programmable logic output network (F) and to a high data rate RAM integrated circuit (over 80 Gigabit / second waveband, in particular 85 Gigabit / second to 200 Gigabit / second or more) (B) for at least temporary recording in said memory (B); A second programmable logic chip for a high data rate RAM integrated circuit memory control (flows greater than 80 Gigabit / second, in particular 85 Gigabit / second to 200 Gigabit / second or more), said second programmable logic network control system comprising at least the following functions transcription function (D) receiving transformed / readable image signals temporarily stored in high data rate RAM integrated circuit memory (over 80 Gigabit / second data stream, in particular 85 Gigabit / second to 200 Gigabit / second or more) (B), said programmable transcriptional logic network comprising a function for dividing or cutting, at least as a function of time, the transformed or readable image signals into at least temporal slices comprising a successive series of transformed or readable image signals, said programmable logic transcription network (D) comprising in addition, an output adapted to be connected to a nonvolatile memory (34), and - a reading function (E) of at least temporal slices of digital image signals (in RAW format or raw uncompressed or substantially uncompressed) transformed, said programmable logic read network comprising a read and transfer function of the slice read or slices read to a high data rate RAM integrated circuit memory (over 80 Gigabit / second wave, in particular 85 Gigabit / second wave at 200 Gigabit / second or more) (B) to at least store the slice read temporarily, and at least one plug or connection adapted to connect it to the nonvolatile memory (34), and ♦ a programmable output logical network ( F) controlling the image signal (s) / output image signal, comprising a plug or connection adapted to be connected to a camera control unit for transferring the image signal (s) s (O). wherein the output programmable logic array (F) includes a function for retrieving high data rate RAM in the integrated circuit RAM (streams greater than 80 Gigabit / second, in particular 85 Gigabit / second at 200 Gigabit / second, or more) (B) the slice (s) read, so that depending on a signal from a camera control unit, the output programmable logic array (F) transmits one or more signals from the read slices, one or more digital image signals (in RAW format or raw uncompressed or substantially uncompressed) transformed from the first programmable logic network via the transformation function (C). 3. Ensemble ou caméra selon la revendication 1 ou 2, caractérisé en ce que ledit ensemble comprend au moins : ♦ une mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B); ♦ un premier réseau logique programmable de réception (A) pour recevoir les fichiers d’images numériques brutes , éventuellement amplifiées, ou de négatifs numériques d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées), éventuellement amplifiées, et pour conditionner lesdits fichiers numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) sous une forme utile pour les enregistrer dans la mémoire à circuit intégré à débit de données au moins double; ♦ un deuxième réseau logique programmable de transformation du signal au moins sensiblement en direct ( C) pour conditionner les fichiers d’images numériques et les transformer en signal/signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles au moins sensiblement en direct, ledit réseau logique programmable de transformation transférant le/des/les signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles au moins partiellement en direct vers un réseau logique programmable de sortie (F) et vers la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B) pour son enregistrement au moins temporaire dans ladite mémoire (B); ♦ un troisième réseau logique programmable de sortie (F) contrôlant le/des signal image/signaux images de sortie, comprenant une fiche ou connexion adaptée pour être connectée à une unité de contrôle de caméra pour le transfert du/ des signaux images (O) ; ♦ un quatrième réseau logique programmable de transcription (D) recevant des/les signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles enregistrés de manière temporaire dans la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B), ledit réseau logique programmable de transcription comprenant une fonction pour diviser ou découper, au moins en fonction du temps, les signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés ou lisibles en tranches au moins temporelles comportant une série successive de signaux images transformés ou lisibles, ledit réseau logique programmable de transcription (D) comportant en outre une sortie adaptée pour être connectée à une mémoire non volatile (34), ♦ un cinquième réseau logique programmable de lecture (E) de tranches au moins temporelles de signaux images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) transformés, ledit réseau logique programmable de lecture comprenant une fonction de lecture et de transfert de la tranche lue ou des tranches lues vers la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B) pour au moins mémoriser la tranche lue de manière temporaire, et au moins une fiche ou connexion adaptée pour le connecter à la mémoire non volatile (34), dans lequel le troisième réseau logique programmable de sortie (F) comprend une fonction pour retrouver dans la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B) la ou des tranches lues, de sorte qu’en fonction d’un signal provenant d’une unité de contrôle de caméra, le réseau logique programmable de sortie (F) émet soit un ou des signaux de la ou des tranches lues, soit un ou des signaux images transformés provenant du deuxième réseau logique programmable de transformation (C ), dans lequel la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) est de préférence une mémoire à circuit intégré à débit de données au moins double, en particulier DDR (B).3. A set or camera according to claim 1 or 2, characterized in that said set comprises at least: a high data rate RAM integrated circuit memory (flow greater than 80 Gigabit / second, in particular 85 Gigabit / second 200 Gigabit / second or more) (B); A first programmable receive logical network (A) for receiving the raw digital image files, possibly amplified, or digital negatives of digital images (in RAW format or raw uncompressed or substantially uncompressed), possibly amplified, and for packaging said digital files (in RAW or uncompressed or substantially uncompressed raw form) into a form useful for storing them in at least dual data rate integrated circuit memory; A second programmable logic network for transforming the at least substantially live signal (C) to condition the digital image files and transform them into digital image signal / signals (in RAW format or raw uncompressed or substantially uncompressed) transformed or at least substantially live readable, said programmable logical transformation network transferring the digital image signal (s) (in RAW format or raw uncompressed or substantially uncompressed) transformed or readable at least partially directly to a programmable logic output network (F) and to the high data rate integrated circuit RAM (over 80 Gigabit / second, especially 85 Gigabit / second to 200 Gigabit / second or more) (B) for at least temporary recording in said memory (B); A third output programmable logic array (F) controlling the one or more image signals / output image signals, comprising a plug or connection adapted to be connected to a camera control unit for transferring the image signal (O); ; A fourth programmable transcriptional logic network (D) receiving unprocessed or substantially uncompressed processed or read digital images (in RAW or raw uncompressed or substantially uncompressed format) stored in the high data rate RAM integrated circuit memory; (Flow greater than 80 Gigabit / second, in particular from 85 Gigabit / second to 200 Gigabit / second or more) (B), said programmable logic transcription network comprising a function for dividing or cutting, at least as a function of time, the digital image signals (in RAW format or raw uncompressed or substantially uncompressed) transformed or readable in at least a time slot comprising a successive series of transformed or readable image signals, said programmable transcriptional logic network (D) further comprising an output adapted to be connected to a non-volatile memory (34), ♦ a fifth logical network p rogrammable reading (E) of at least temporal slices of digital image signals (in RAW format or raw uncompressed or substantially uncompressed) transformed, said read programmable logic array comprising a read and transfer function of the slice read or slices read to the high data rate integrated circuit RAM memory (flows greater than 80 Gigabit / second, in particular 85 Gigabit / second at 200 Gigabit / second or more) (B) to at least memorize the slice read from temporarily, and at least one plug or connection adapted to connect it to the nonvolatile memory (34), wherein the third programmable output logical network (F) includes a function for finding in the high-speed RAM integrated circuit memory (greater than 80 Gigabit / second, especially 85 Gigabit / second at 200 Gigabit / second or more) (B) the slice (s) read, so that signal output from a camera control unit, the output programmable logic array (F) transmits either one or more signals of the read slice (s), or one or more transformed image signals from the second programmable logic array. transforming circuit (C), wherein the high data rate RAM integrated circuit memory (flows greater than 80 Gigabit / second, in particular from 85 Gigabit / second to 200 Gigabit / second or more) is preferably integrated circuit with at least double data rate, in particular DDR (B). 4. Ensemble ou caméra suivant l’une quelconque des revendications précédentes, caractérisé en ce qu’il/elle comprend au moins une mémoire non volatile (34), avantageusement une série de mémoires non volatiles montées en parallèle.4. The assembly or camera according to any one of the preceding claims, characterized in that it comprises at least one non-volatile memory (34), advantageously a series of nonvolatile memories mounted in parallel. 5. Ensemble ou caméra suivant l’une quelconque des revendications précédentes, caractérisé en ce qu’il/elle comprend un système égaliseur adaptif numérique (30), ledit système égaliseur adaptif numérique comprenant avantageusement un échantillonneur de forme d’onde.An assembly or camera according to any one of the preceding claims, characterized in that it comprises a digital adaptive equalizer system (30), said digital adaptive equalizer system advantageously comprising a waveform sampler. 6. Ensemble ou caméra suivant la revendication précédente, caractérisé en ce que le système égaliseur adaptif numérique (30) est adapté pour assurer un gain variable au moins dans la gamme de fréquence de 500MHz à 1 GHz, le gain étant avantageusement compris entre -2 dB et lOdB. (serait-il possible de mieux préciser ce que représente les différentes courbes de la figure 4)6. Set or camera according to the preceding claim, characterized in that the digital adaptive equalizer system (30) is adapted to provide a variable gain at least in the frequency range of 500MHz to 1 GHz, the gain being advantageously between -2. dB and 10 dB. (Would it be possible to better specify what the different curves of Figure 4 represent) 7. Ensemble ou caméra suivant l’une quelconque des revendications précédentes, caractérisé en ce qu’il comprend un ou plusieurs amplificateurs de lignes (16) adapté(s) pour transférer des fichiers d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) amplifiées ou des fichiers d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) amplifiées, à un réseau logique programmable adapté pour conditionner les fichiers d’images numériques (en format RAW ou brutes non compressées ou sensiblement non compressées) en une forme utile pour les enregistrer dans la mémoire à circuit intégré RAM à haut débit de données (flux supérieur à 80 Gigabit/seconde, en particulier de 85 Gigabit/seconde à 200 Gigabit/seconde, voire plus) (B), le/les dit(s) amplificateurs de lignes comportant une fonction ou un circuit de suppression et de pré accentuation du signal.7. Set or camera according to any one of the preceding claims, characterized in that it comprises one or more line amplifiers (16) adapted (s) for transferring digital image files (in RAW format or raw uncompressed or substantially uncompressed) amplified or digital image files (in RAW or uncompressed or substantially uncompressed raw) amplified, to a programmable logic array adapted to condition the digital image files (in RAW or raw uncompressed format) or substantially uncompressed) into a form useful for recording in the high data rate RAM integrated circuit memory (streams greater than 80 Gigabit / second, in particular 85 Gigabit / second at 200 Gigabit / second, or more) ( B), the said line amplifier (s) comprising a function or circuit for suppressing and pre-emphasizing the signal. 8. Ensemble ou caméra suivant la revendication précédente, caractérisé en ce que le/les amplificateurs de lignes (16) est/sont adapté(s) pour assurer un gain sensiblement constant, avantageusement compris entre —2 et OdB indépendamment de la fréquence, au moins pour la gamme de fréquences comprises entre 100MHz et 3 GHz.8. Assembly or camera according to the preceding claim, characterized in that the / the line amplifiers (16) is / are adapted (s) to ensure a substantially constant gain, preferably between -2 and OdB independently of the frequency, to less for the frequency range 100MHz to 3 GHz. 9. Ensemble ou caméra selon l’une quelconque des revendications précédentes, caractérisé en qu’il comprend un système égaliseur adaptif numérique (30) recevant des signaux provenant d’un ou de plusieurs amplificateurs de lignes (16) via une connexion avec des vitesses de transmission supérieures à 1 Gbits par seconde, ladite connexion comportant avantageusement une ou des fibres optiques.An assembly or camera according to any one of the preceding claims, characterized in that it comprises a digital adaptive equalizer system (30) receiving signals from one or more line amplifiers (16) via a connection with speeds transmission greater than 1 Gbits per second, said connection advantageously comprising one or more optical fibers. 10. Ensemble ou caméra selon l’une quelconque des revendications précédentes, caractérisé en ce qu’il comprend au moins une mémoire non volatile, avantageusement une série de mémoire non volatile.10. Assembly or camera according to any one of the preceding claims, characterized in that it comprises at least one non-volatile memory, preferably a series of non-volatile memory. 11. Ensemble ou caméra selon la revendication précédente, caractérisé en ce qu’il comprend en outre une connexion adaptée pour le/la relier à une ou une série de mémoires externes non volatiles.11. The set or camera according to the preceding claim, characterized in that it further comprises a connection adapted to connect it to one or a series of non-volatile external memories. 12. Caméra selon l’une quelconque des revendications précédentes, comprenant en plus un ou des capteurs CMOS, une ou des interfaces optiques/électriques, et une connexion pour un dispositif de contrôle de signaux caméras.The camera according to any one of the preceding claims, further comprising one or more CMOS sensors, one or more optical / electrical interfaces, and a connection for a camera signal control device. 13. Caméra suivant la revendication 12, caractérisée en ce que la mémoire double B est relié par un câble de connexion au capteur 10 d’images dont la distance est de moins de 10cm, avantageusement de moins de 5 cm, de préférence de moins de 3 cm.13. Camera according to claim 12, characterized in that the double memory B is connected by a connection cable to the image sensor 10 whose distance is less than 10 cm, preferably less than 5 cm, preferably less than 5 cm. 3 cm. 14. Centre de transmission de signaux vidéos comprenant un dispositif de contrôle de signaux caméras provenant d’une pluralité de caméras selon la revendication précédente.14. Video signal transmission center comprising a device for controlling camera signals from a plurality of cameras according to the preceding claim. 15. Utilisation d’une caméra selon la revendication 12 ou 13, ou d’un centre selon la revendication 14 pour la retransmission ou la diffusion d’images en temps réels, et d’images en ralenties, en particulier comprenant des images diffusées en super et/ou hyper ralenties.15. Use of a camera according to claim 12 or 13, or a center according to claim 14 for the retransmission or broadcasting of images in real time, and slow motion images, in particular comprising images broadcast in super and / or slow motion.
BE2016/0062A 2016-04-01 2016-04-01 Camera set with slow motion system BE1023989B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
BE2016/0062A BE1023989B1 (en) 2016-04-01 2016-04-01 Camera set with slow motion system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
BE2016/0062A BE1023989B1 (en) 2016-04-01 2016-04-01 Camera set with slow motion system

Publications (2)

Publication Number Publication Date
BE1023989A1 BE1023989A1 (en) 2017-10-24
BE1023989B1 true BE1023989B1 (en) 2017-10-25

Family

ID=56096418

Family Applications (1)

Application Number Title Priority Date Filing Date
BE2016/0062A BE1023989B1 (en) 2016-04-01 2016-04-01 Camera set with slow motion system

Country Status (1)

Country Link
BE (1) BE1023989B1 (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100260472A1 (en) * 2009-04-13 2010-10-14 Canon Kabushiki Kaisha Video recording and reproducing apparatus and control method thereof
US20110199496A1 (en) * 2010-02-16 2011-08-18 Casio Computer Co., Ltd. Image capturing apparatus, image capturing control method, and storage medium
US20120026342A1 (en) * 2010-07-27 2012-02-02 Xiaoguang Yu Electronic system communicating with image sensor

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100260472A1 (en) * 2009-04-13 2010-10-14 Canon Kabushiki Kaisha Video recording and reproducing apparatus and control method thereof
US20110199496A1 (en) * 2010-02-16 2011-08-18 Casio Computer Co., Ltd. Image capturing apparatus, image capturing control method, and storage medium
US20120026342A1 (en) * 2010-07-27 2012-02-02 Xiaoguang Yu Electronic system communicating with image sensor

Also Published As

Publication number Publication date
BE1023989A1 (en) 2017-10-24

Similar Documents

Publication Publication Date Title
US7394939B2 (en) Managing file stream generation
US20040051793A1 (en) Imaging device
KR20150085669A (en) Surveillance camera and digital video recorder
FR2604320A1 (en) QUICK VIEWING VIEWING SYSTEM UTILIZING A MATRIX OPTICAL TRANSFER CHARGE SENSOR
FR2940575A1 (en) METHOD FOR MANAGING ADVERTISEMENT DETECTION IN AN ELECTRONIC APPARATUS, FOR EXAMPLE A DIGITAL TELEVISION DECODER.
FR2757730A1 (en) APPARATUS FOR RECORDING AND READING DIFFUSED DIGITAL SIGNALS
FR2593010A1 (en) SYSTEM FOR PROCESSING A BROUGHT VIDEO SIGNAL
DE102015204118A1 (en) METHOD, ELECTRONIC DEVICE AND SERVER FOR THE PRODUCTION OF DIGITALLY PROCESSED PICTURES
FR2717025A1 (en) TV programme monitoring for advertising audience research
EP0715465A1 (en) Method of detection of peritel connections in a domestic network
BE1023989B1 (en) Camera set with slow motion system
FR2898458A1 (en) METHOD FOR THE SECURE DISTRIBUTION OF AUDIOVISUAL SEQUENCES, DECODER AND SYSTEM FOR IMPLEMENTING SAID METHOD
FR3023665A1 (en) METHOD AND DEVICE FOR REMOTELY RECORDING VIDEO PROGRAMS.
EP0296011A1 (en) Method and device for determining the number of persons present in a determined room
EP1368971B8 (en) System for multiple viewpoint video signal recording and reproduction
EP1558035B1 (en) Method and system for distributing signals in a satellite reception installation
EP0465349A1 (en) Device for gamma correcting an analog video signal
JPH11338050A (en) Multiple storage device for digital still camera
JP7447947B2 (en) Electronics
EP1791356A2 (en) Method and system for recording media from a set-top box to a portable multimedia player-recorder
FR3075543B1 (en) METHOD FOR DOWNLOADING A CHAIN FOR ZAPPING A DIGITAL CHAIN BASED ON USER BEHAVIOR
WO2024140873A1 (en) Image sensor, sensor architecture, camera module and electronic device
FR2753329A1 (en) DEVICE FOR MIXING A SOUND SEQUENCE WITH A VIDEO SEQUENCE
EP0755592A1 (en) Method of identification of image sources for audience monitoring and device for carrying out said method
FR2732850A1 (en) LOAD COUPLING CAMERA EQUIPPED WITH FAULT ELIMINATION MEANS AND PROCESS IMPLEMENTED BY SUCH A CAMERA

Legal Events

Date Code Title Description
FG Patent granted

Effective date: 20171025

PD Change of ownership

Owner name: PHOENIX AI; BE

Free format text: DETAILS ASSIGNMENT: CHANGE OF OWNER(S), CESSION; FORMER OWNER NAME: RENARD LAURENT

Effective date: 20200427