AT411416B - CIRCUIT ARRANGEMENT FOR DETERMINING THE DIVISION OF TWO MEASURING RESISTORS WITH AN A / D CONVERTER - Google Patents

CIRCUIT ARRANGEMENT FOR DETERMINING THE DIVISION OF TWO MEASURING RESISTORS WITH AN A / D CONVERTER Download PDF

Info

Publication number
AT411416B
AT411416B AT36593A AT36593A AT411416B AT 411416 B AT411416 B AT 411416B AT 36593 A AT36593 A AT 36593A AT 36593 A AT36593 A AT 36593A AT 411416 B AT411416 B AT 411416B
Authority
AT
Austria
Prior art keywords
converter
voltage
circuit arrangement
square
resistors
Prior art date
Application number
AT36593A
Other languages
German (de)
Other versions
ATA36593A (en
Inventor
Hans Dr Leopold
Original Assignee
Austria Mikrosysteme Int
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Austria Mikrosysteme Int filed Critical Austria Mikrosysteme Int
Priority to AT36593A priority Critical patent/AT411416B/en
Publication of ATA36593A publication Critical patent/ATA36593A/en
Application granted granted Critical
Publication of AT411416B publication Critical patent/AT411416B/en

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/282Testing of electronic circuits specially adapted for particular applications not provided for elsewhere
    • G01R31/2829Testing of circuits in sensor or actuator systems

Landscapes

  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Analogue/Digital Conversion (AREA)

Description

       

   <Desc/Clms Page number 1> 
 



   Die Erfindung betrifft eine Schaltungsanordnung zur Bestimmung des Teilerverhältnisses eines aus zwei Messwiderständen gebildeten Spannungsteilers mit einem A/D-Umsetzer nach dem Ladungsausgleichsverfahren, welcher das Teilerverhältnis der Messwiderstände auf das Tasterhältnis eines an seinem Ausgang abgreifbaren Rechtecksignals abbildet. 



   Aus der Literatur,   z. B.   aus der US-PS 5 148 170, sind   Koder   bzw. A/D-Umsetzer bekannt, die das Verhältnis zweier Spannungen Vm und Vr durch das Tastverhältnis eines Rechteckssignals abbilden. Ist dieses Rechtecksignal an einen Takt gebunden, kann durch numerische Verfahren das Verhältnis der Spannungen digital dargestellt werden. 



   Dieses Messprinzip kann auch zur genauen Spannungsmessung benutzt werden, wie es in der EP 457 749 B1 angegeben ist, wobei abwechselnd die zu messende Spannung und eine Referenzspannung an den Eingang eines Ladungsausgleichsintegrators gelegt wird und eine über einen Pulsbreiten-Modulator und einen gesteuerten Schalter gebildete Regelschleife den Mittelwert der in den Ladungsausgleichsintegrator fliessenden Ladung auf dem Wert Null hält. Die Pulsdauer des Pulsbreiten-Modulators ist dabei als ein ganzzahliges Vielfaches der Periodendauer eines Übertaktes gewählt. 



   Die eingangs genannten Schaltungsanordnungen zur Bestimmung eines Widerstands-Teilerverhältnisses erzeugen ein Rechtecksignal mit veränderbarem Tastverhältnis und meist fester Amplitude, vergleichen den zeitlichen Mittelwert des Rechtecksignals mit einer der Spannungen Vm und verändern in einer Regelschleife das Tastverhältnis so, dass diese Spannung und der Mittelwert gleich gross werden. 



   In vielen Anwendungsfällen ist diese eine Spannung die Ausgangsspannung eines Spannungsteilers, der die andere Spannung Vr teilt, so dass auch das Teilerverhältnis eines Spannungsteilers oder daraus abgeleitete Grössen gemessen werden können. Diese bekannten Schaltungsanordnungen sind daher hervorragend zur Temperaturmessung geeignet. Bei der Messung kleiner Widerstände bzw. bei der Temperaturmessung mit niederohmigen Platinwiderstandsthermometern stört jedoch der ohmsche Widerstand der Verbindung zwischen den Widerständen des Spannungsteilers bis zur Unbrauchbarkeit des Messverfahrens, weil bei dieser bekannten Schaltungsanordnung der notwendige Vierleiteranschluss der Widerstände nicht möglich ist. 



   Aufgabe der Erfindung ist es daher, unter Wahrung aller Vorteile diese bekannte Schaltunganordnung derart weiterzubilden, dass trotz des nicht vermeidbaren Widerstands der Verbindung zwischen den Spannungsteilerwiderständen nur die genauen Widerstandswerte in die Messung eingehen. 



   Ausgehend von einer Schaltungsanordnung der eingangs genannten Art wird dieses Ziel hier erfindungsgemäss dadurch erreicht, dass die Messwiderstände an ihren miteinander verbundenen Enden jeweils einen Potentialabgriffspunkt aufweisen, die über je einen gesteuerten Schalter miteinander verbunden und an einen Messeingang des A/D-Umsetzers geführt sind, und dass der Steuereingang des einen gesteuerten Schalters direkt und der des anderen gesteuerten Schalters über einen Inverter mit dem Rechtecksignal-Ausgang des A/D-Umsetzers verbunden sind. 



   Hiedurch wird erreicht, dass der durch diese gesteuerten Schalter gebildete Schaltspannungsteiler für den Spannungsabfall am parasitären Verbindungswiderstand zwischen den beiden Spannungsteilerwiderständen dessen Spannungsabfall genau im   Verhältnis   der beiden Widerstände teilt, wodurch die gemessene Spannung unabhängig vom Wert des parasitären Widerstands der Verbindungsleitung der beiden   Spannungsteiierwiderstände   ist. Ausserdem ist zufolge der Konfiguration der erfindungsgemässen Schaltungsanordnung Vierleiteranschluss beider Widerstände möglich. 



   Eine Weiterbildung der Erfindung kann darin bestehen, dass die über die gesteuerten Schalter verbundenen Potentialabgriffspunkte über einen Tiefpass an den Messeingang des A/D-Umsetzers geführt sind. 



   Dadurch wird die dynamische Gleichtaktaussteuerung des Differenzintegrators durch ein schaltfrequentes Rechtecksignal wesentlich verkleinert. 



   Nachstehend ist die Erfindung anhand der Zeichnungen beispielsweise erläutert. Es zeigt die Fig. 1 eine Prinzipdarstellung eines herkömmlichen A/D-Umsetzers nach dem Ladungsausgleichsverfahren, und Fig. 2 eine Ausgestaltung der erfindungsgemässen Schaltungsanordunung eines solchen Wandlers. 



   Der in Fig. 1 gezeigte bekannte A/D-Umsetzer nach dem Ladungsausgleichsverfahren weist 

 <Desc/Clms Page number 2> 

 einen Differenzintegrator bestehend aus einem Operationsverstärker 1, einem Integrierkondensator 2 und einem Integrierwiderstand 3 auf, welcher von der am Messeingang anliegenden Spannung Vm das Zeitintegral eines Rechtecksignals Vs subtrahiert, welches aus einem Referenzsignal Vr einer Referenzspannungsquelle 10 mit Hilfe von zwei in Serie geschalteten steuerbaren Schaltern 6 bzw. 7 erzeugt wird. Das im Differenzintegrator gebildete Ausgangssignal Int steuert einen Rechteckgenerator 4, welcher an seinem Ausgang ein Signal Vo mit einem Tastve rhältnis d liefert, von dem der eine der beiden gesteuerten Schalter 6 direkt, der zweite Schalter 7 nach Invertierung in einem Inverter 5 komplementär angesteuert wird. 



   Auf diese Weise wird durch den so geschlossenen Regelkreis der Zeitmittelwert der Rechteckspannung Vs gleich der Messspannung Vm gehalten. 



   Falls, wie in der Fig. 1 weiters angedeutet, die Messspannung Vm über einen Spannungsteiler bestehend aus den Widerständen 8 und 9 aus derselben Referenzspannung Vr wie auch die Rechteckspannung Vs abgeleitet wird, so stellt das Tastverhältnis der Rechteckspannung Vs und damit auch das digital auswertbare Tastverhältnis d des Signals Vo genau das Verhältnis von Vm zu Vr dar. 



   Falls die eigentliche Messgrösse nicht die Messspannung Vm, sondern das Verhältnis der Widerstände 8 und 9 ist, so stört der ohmsche Widerstand der Verbindung von 8 und 9 die Genauigkeit der Messung, weil der notwendige Vierleiteranschluss der Widerstände in dieser Anordnung nicht möglich ist. 



   Fig. zeigt eine erfindungsgemässe Schaltungsanordnung, wobei die mit Fig. 1 übereinstimmenden Schaltelemente mit denselben Bezugszeichen versehen sind. Die von der Referenzspannungsquelle 10 gelieferte Referenzspannung Vr wird über   Stromklemmen   der Serienschaltung der in Vierleitertechnik ausgeführten Spannungsteilerwiderstände 8 und 9 zugeführt. Die an den zugehörigen Potentialklemmen Vr+ bzw Vr- auftretende Gesamtspannung liegt an den Schaltern 6 bzw. 7 an und wird-wie anhand der Fig. 1 bereits beschrieben - in gleichartiger Weise zur Bildung des Rechtecksignals Vs verwendet. Der Differenzintegrator 1, 2, 3 subtrahiert von der Messspannung Vm das Zeitintegral von Vs und steuert über den Rechteckgenerator 4 das Tastverhältnis d des Ausgangs Vo wiederum direkt bzw. werden über einen Inverter 5 die Schalter 6 bzw. 7 angesteuert. 



   Die Potentialabgriffe   Vm'bzw. Vm"der   Verbindung der beiden Spannungsteilerwiderstände 8 und 9 sind über die Schalterstrecke je eines weiteren Schalters 11, welcher dem Schalter 6 entspricht, des weiteren Schalters 12, welcher dem Schalter 7 entspricht, miteinander verbunden und liegen entweder drekt oder über ein zwischengeschaltetes Glättungsglied 13,14 am Messeingang des A/D-Umsetzers an. Die Ansteuerung der Schalter 11 bzw. 12 erfolgt mit jeweils demselben Tastverhältnis wie dem des entsprechenden Schalters 6 bzw. 7. Im einfachsten Fall können die Schalter 11 bzw. 12 mit denselben Steuersignalen wie die entsprechenden Schalter 6 bzw. 7 angesteuert werden, wodurch jeweils 6 und 11 bzw. 7 und 14 gleichzeitig schalten. 



   Wesentlich ist dabei, dass die Differenzspannung zwischen   Vm'und   Vm", also der Spannungsabfall am parasitären Widerstand der Verbindungsleitung der beiden   Spannungsteiierwiderstände   8 und 9 immer im Verhältnis 8 zu 9 geteilt wird. Dies wird durch den Schaltspannungsteiler bestehend aus den Schaltern 11 und 12 erreicht. Auch wenn sich das Widerstandsverhältnis im Betrieb ändert, so folgt das Teilerverhältnis des Schaltspannungsteilers iterativ in den folgenden Arbeitstakten des Generators 4. 



   Das Ausgangssignal des Schaltspannungsteilers 11, 12 ist ein Rechtecksignal mit den beiden Werten Vm'und Vm"und einem Tastverhältnis d. Der aus dem Widerstand 13 und dem Kondensator 14 gebildete Tiefpass glättet dieses Rechtecksignal und vermeidet dadurch eine dynamische Gleichtaktaussteuerung des Operationsverstärkers 1. Bei den meisten Operationsverstärkertypen kann der Tiefpass unter der Bedingung, dass   Vm'-Vm"     Vr gilt, entfallen. 

**WARNUNG** Ende DESC Feld kannt Anfang CLMS uberlappen**.



   <Desc / Clms Page number 1>
 



   The invention relates to a circuit arrangement for determining the divider ratio of a voltage divider formed from two measuring resistors with an A / D converter according to the charge equalization method, which maps the divider ratio of the measuring resistors to the duty cycle of a square-wave signal that can be tapped at its output.



   From the literature, e.g. B. from US-PS 5 148 170, encoder or A / D converter are known which map the ratio of two voltages Vm and Vr by the duty cycle of a square wave signal. If this square-wave signal is linked to a clock, the ratio of the voltages can be represented digitally using numerical methods.



   This measuring principle can also be used for precise voltage measurement, as specified in EP 457 749 B1, the voltage to be measured and a reference voltage being alternately applied to the input of a charge balancing integrator and a control loop formed by a pulse width modulator and a controlled switch keeps the mean value of the charge flowing into the charge balancing integrator at zero. The pulse duration of the pulse width modulator is chosen as an integer multiple of the period of an overclock.



   The circuit arrangements mentioned at the outset for determining a resistance divider ratio generate a square-wave signal with a variable pulse duty factor and usually a fixed amplitude, compare the temporal mean value of the square-wave signal with one of the voltages Vm and change the pulse duty factor in a control loop so that this voltage and the mean value become the same ,



   In many applications, this one voltage is the output voltage of a voltage divider that divides the other voltage Vr, so that the divider ratio of a voltage divider or quantities derived from it can also be measured. These known circuit arrangements are therefore extremely suitable for temperature measurement. When measuring small resistances or when measuring temperature with low-resistance platinum resistance thermometers, however, the ohmic resistance of the connection between the resistors of the voltage divider interferes until the measuring method cannot be used, because the necessary four-wire connection of the resistors is not possible with this known circuit arrangement.



   It is therefore the object of the invention, while maintaining all the advantages, to further develop this known circuit arrangement in such a way that, despite the unavoidable resistance of the connection between the voltage divider resistors, only the exact resistance values are included in the measurement.



   Starting from a circuit arrangement of the type mentioned at the outset, this object is achieved according to the invention in that the measuring resistors have a potential tap point at their interconnected ends, which are connected to one another via a controlled switch and are connected to a measurement input of the A / D converter, and that the control input of one controlled switch and the other of the controlled switch are connected via an inverter to the square-wave signal output of the A / D converter.



   This ensures that the switching voltage divider formed by these controlled switches for the voltage drop across the parasitic connecting resistor between the two voltage dividing resistors divides its voltage drop exactly in the ratio of the two resistors, so that the measured voltage is independent of the value of the parasitic resistance of the connecting line of the two voltage dividing resistors. In addition, according to the configuration of the circuit arrangement according to the invention, four-wire connection of both resistors is possible.



   A further development of the invention can consist in that the potential tapping points connected via the controlled switches are led to the measuring input of the A / D converter via a low pass.



   This significantly reduces the dynamic common-mode control of the differential integrator by means of a switching-frequency square-wave signal.



   The invention is explained below with reference to the drawings, for example. 1 shows a basic illustration of a conventional A / D converter according to the charge equalization method, and FIG. 2 shows an embodiment of the circuit arrangement according to the invention of such a converter.



   The known A / D converter shown in FIG. 1 has the charge equalization method

 <Desc / Clms Page number 2>

 a differential integrator consisting of an operational amplifier 1, an integrating capacitor 2 and an integrating resistor 3, which subtracts the time integral of a square-wave signal Vs from the voltage Vm present at the measuring input, which integrates a reference signal Vr from a reference voltage source 10 with the aid of two controllable switches 6 connected in series or 7 is generated. The output signal Int formed in the differential integrator controls a square-wave generator 4, which delivers at its output a signal Vo with a duty ratio d, from which one of the two controlled switches 6 directly, the second switch 7, after being inverted, is complementarily controlled in an inverter 5.



   In this way, the closed-loop control circuit keeps the mean time value of the square-wave voltage Vs equal to the measurement voltage Vm.



   If, as further indicated in FIG. 1, the measurement voltage Vm is derived from the same reference voltage Vr via a voltage divider consisting of resistors 8 and 9, as is the square-wave voltage Vs, then the duty cycle represents the square-wave voltage Vs and thus also the digitally evaluable duty cycle d of the signal Vo exactly represents the ratio of Vm to Vr.



   If the actual measurement variable is not the measurement voltage Vm, but the ratio of the resistors 8 and 9, the ohmic resistance of the connection of 8 and 9 interferes with the accuracy of the measurement because the necessary four-wire connection of the resistors is not possible in this arrangement.



   FIG. 1 shows a circuit arrangement according to the invention, the switching elements corresponding to FIG. 1 being provided with the same reference symbols. The reference voltage Vr supplied by the reference voltage source 10 is supplied via current terminals to the series circuit of the voltage divider resistors 8 and 9 which are implemented in four-wire technology. The total voltage occurring at the associated potential terminals Vr + or Vr- is applied to switches 6 and 7 and is used in a similar manner to form the square-wave signal Vs, as already described with reference to FIG. 1. The differential integrator 1, 2, 3 subtracts the time integral of Vs from the measurement voltage Vm and controls the pulse duty factor d of the output Vo directly via the square-wave generator 4 or switches 6 and 7 are controlled via an inverter 5.



   The potential taps Vm'bzw. Vm "of the connection of the two voltage divider resistors 8 and 9 are connected to each other via the switch path of a further switch 11, which corresponds to the switch 6, of the further switch 12, which corresponds to the switch 7, and are either connected in three directions or via an intermediate smoothing element 13, 14 at the measurement input of the A / D converter The switches 11 and 12 are actuated with the same pulse duty factor as that of the corresponding switch 6 and 7. In the simplest case, the switches 11 and 12 can use the same control signals as the corresponding ones Switches 6 and 7 are controlled, whereby 6 and 11 or 7 and 14 switch simultaneously.



   It is essential here that the differential voltage between Vm 'and Vm ", that is to say the voltage drop across the parasitic resistance of the connecting line of the two voltage division resistors 8 and 9, is always divided in a ratio of 8 to 9. This is achieved by the switching voltage divider consisting of switches 11 and 12 Even if the resistance ratio changes during operation, the divider ratio of the switching voltage divider follows iteratively in the following work cycles of the generator 4.



   The output signal of the switching voltage divider 11, 12 is a square-wave signal with the two values Vm'and Vm "and a duty cycle d. The low-pass filter formed from the resistor 13 and the capacitor 14 smoothes this square-wave signal and thereby avoids dynamic common-mode control of the operational amplifier 1. In the In most types of operational amplifiers, the low pass can be omitted on the condition that Vm'-Vm "Vr applies.

** WARNING ** End of DESC field may overlap beginning of CLMS **.


    

Claims (2)

PATENTANSPRÜCHE : 1. Schaltungsanordnung zur Bestimmung des Teilerverhältnisses eines aus zwei Messwider- ständen gebildeten Spannungsteilers mit einem A/D-Umsetzer nach dem Ladungsaus- gleichsverfahren, welcher das Teilerverhältnis der Messwiderstände auf das Tastverhältnis eines an seinem Ausgang abgreifbaren Rechtecksignals abbildet, dadurch gekennzeich- <Desc/Clms Page number 3> net, dass die Messwiderstände (8,9) an ihren miteinander verbundenen Enden jeweils, einen Potentialabgriffspunkt (Vm', Vm") aufweisen, weiche Potentialangriffspunkte (Vm', Vm") weiters über je einen gesteuerten Schalter (11,12) miteinander verbunden und an einen Messeingang des A/D-Umsetzers geführt sind, und dass der Steuereingang des einen ge- steuerten Schalters (11) direkt und der des anderen gesteuerten Schalters (12)   PATENT CLAIMS: 1. A circuit arrangement for determining the divider ratio of a voltage divider formed from two measuring resistors with an A / D converter using the charge equalization method, which maps the divider ratio of the measuring resistors to the pulse duty factor of a square-wave signal that can be tapped at its output.  <Desc / Clms Page number 3>  net that the measuring resistors (8,9) each have a potential tap point (Vm ', Vm ") at their interconnected ends, soft potential attack points (Vm', Vm") are also connected to each other via a controlled switch (11, 12) and to one Measuring input of the A / D converter, and that the control input of one controlled switch (11) directly and that of the other controlled switch (12) über einen Inverter (5) mit dem Rechtecksignal-Ausgang des A/D-Umsetzers verbunden sind.  about one Inverters (5) are connected to the square-wave signal output of the A / D converter. 2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, dass die über die ge- steuerten Schalter (11, 12) verbundenen Potentialabgriffspunkte (Vm', Vm") über einen Tief- pass (13,14) an den Messeingang des A/D-Umsetzers geführt sind. 2. Circuit arrangement according to claim 1, characterized in that the potential tapping points (Vm ', Vm ") connected via the controlled switches (11, 12) via a low pass (13, 14) to the measurement input of the A / D Are implemented.
AT36593A 1993-02-26 1993-02-26 CIRCUIT ARRANGEMENT FOR DETERMINING THE DIVISION OF TWO MEASURING RESISTORS WITH AN A / D CONVERTER AT411416B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
AT36593A AT411416B (en) 1993-02-26 1993-02-26 CIRCUIT ARRANGEMENT FOR DETERMINING THE DIVISION OF TWO MEASURING RESISTORS WITH AN A / D CONVERTER

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
AT36593A AT411416B (en) 1993-02-26 1993-02-26 CIRCUIT ARRANGEMENT FOR DETERMINING THE DIVISION OF TWO MEASURING RESISTORS WITH AN A / D CONVERTER

Publications (2)

Publication Number Publication Date
ATA36593A ATA36593A (en) 2003-05-15
AT411416B true AT411416B (en) 2003-12-29

Family

ID=3488670

Family Applications (1)

Application Number Title Priority Date Filing Date
AT36593A AT411416B (en) 1993-02-26 1993-02-26 CIRCUIT ARRANGEMENT FOR DETERMINING THE DIVISION OF TWO MEASURING RESISTORS WITH AN A / D CONVERTER

Country Status (1)

Country Link
AT (1) AT411416B (en)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4361831A (en) * 1978-05-11 1982-11-30 Gruetzediek Hartmut Analog-digital converter utilizing multiple ramp integrating techniques
US4491825A (en) * 1981-06-09 1985-01-01 Analog Devices, Incorporated High resolution digital-to-analog converter
US4665380A (en) * 1985-07-15 1987-05-12 Brooktree Corporation Apparatus for converting between digital and analog values
EP0452749A2 (en) * 1990-04-20 1991-10-23 The Whitaker Corporation Apparatus for connector block loading of electrical leads
EP0457749B1 (en) * 1990-04-19 1997-09-10 Austria Mikro Systeme International Aktiengesellschaft High-accuracy charge-balance analog-digital converter

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4361831A (en) * 1978-05-11 1982-11-30 Gruetzediek Hartmut Analog-digital converter utilizing multiple ramp integrating techniques
US4491825A (en) * 1981-06-09 1985-01-01 Analog Devices, Incorporated High resolution digital-to-analog converter
US4665380A (en) * 1985-07-15 1987-05-12 Brooktree Corporation Apparatus for converting between digital and analog values
EP0457749B1 (en) * 1990-04-19 1997-09-10 Austria Mikro Systeme International Aktiengesellschaft High-accuracy charge-balance analog-digital converter
EP0452749A2 (en) * 1990-04-20 1991-10-23 The Whitaker Corporation Apparatus for connector block loading of electrical leads

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
"AD-DA WANDLER-BAUSTEINE DER DATENERFASSUNG", HRSG. E. HEILMAYR, MARKT & TECHNIK VERLAG, HAAR BEI MÜNCHEN, 1982; S. 216, BILD 2 *
"LEHRBUCH DER NUKLEARELEKTRONIK", WEINZIERL/DROSG, SPRINGER VERLAG WIEN, 1970; S. 456, ABB. 5, 8, 10 *

Also Published As

Publication number Publication date
ATA36593A (en) 2003-05-15

Similar Documents

Publication Publication Date Title
DE2232194C3 (en) Device for determining the position of a point lying on a surface
DE2749784C2 (en)
DE2949461A1 (en) ELECTRONIC ENERGY MEASURING DEVICE
DE1591963C3 (en) Electronic multiplier for alternating current quantities
DE3831659A1 (en) SWITCHING ON OAK METER
DE3207528C2 (en)
DE3123265A1 (en) ARRANGEMENT AND METHOD FOR MEASURING RESISTORS
EP0825449A1 (en) Current measuring method and device
EP0025029A1 (en) Capacitive measuring bridge arrangement
EP0250028B1 (en) Circuit device for compensation of temperature dependent and temperature independent drifts of a capacitive sensor
AT411416B (en) CIRCUIT ARRANGEMENT FOR DETERMINING THE DIVISION OF TWO MEASURING RESISTORS WITH AN A / D CONVERTER
DE4101492C2 (en)
DE3642495C2 (en)
DE2260441C3 (en) Analog-to-digital converter
DE102019219759B4 (en) Circuit arrangement for detecting a current flowing through a bipolar load
DE3024241C2 (en) Circuit arrangement for eliminating the influence of a phase shift
DE4424240C2 (en) Circuit arrangement with a display instrument
DE1516242C3 (en) Phase comparison device
DE3524530A1 (en) Evaluating electronics for differential resistors to be used in sensors
EP0533964B1 (en) Device for forming a product of signals
DE3412843C2 (en)
DE2901315C3 (en) Switching arrangement for a frequency divider
AT335566B (en) DEVICE FOR MEASURING THE PARAMETERS OF A COMPLEX RESISTANT TWO-POLE
DE3636837A1 (en) Inductance measuring instrument
DE2335832C3 (en) Methods and devices for parameter measurement of LC resonance circuit elements

Legal Events

Date Code Title Description
MK07 Expiry

Effective date: 20130226