WO2020196655A1 - 符号化装置、復号装置、符号化方法、および復号方法 - Google Patents

符号化装置、復号装置、符号化方法、および復号方法 Download PDF

Info

Publication number
WO2020196655A1
WO2020196655A1 PCT/JP2020/013418 JP2020013418W WO2020196655A1 WO 2020196655 A1 WO2020196655 A1 WO 2020196655A1 JP 2020013418 W JP2020013418 W JP 2020013418W WO 2020196655 A1 WO2020196655 A1 WO 2020196655A1
Authority
WO
WIPO (PCT)
Prior art keywords
unit
image
prediction
coding
decoding
Prior art date
Application number
PCT/JP2020/013418
Other languages
English (en)
French (fr)
Inventor
遠間 正真
西 孝啓
安倍 清史
祐介 加藤
Original Assignee
パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ filed Critical パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ
Priority to CN202080016525.8A priority Critical patent/CN113545057B/zh
Priority to JP2021509530A priority patent/JP7079377B2/ja
Publication of WO2020196655A1 publication Critical patent/WO2020196655A1/ja
Priority to US17/396,984 priority patent/US11812024B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/90Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using coding techniques not provided for in groups H04N19/10-H04N19/85, e.g. fractals
    • H04N19/91Entropy coding, e.g. variable length coding [VLC] or arithmetic coding
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/13Adaptive entropy coding, e.g. adaptive variable length coding [AVLC] or context adaptive binary arithmetic coding [CABAC]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/136Incoming video signal characteristics or properties
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/157Assigned coding mode, i.e. the coding mode being predefined or preselected to be further used for selection of another element or parameter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/17Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
    • H04N19/172Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a picture, frame or field
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/17Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
    • H04N19/174Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a slice, e.g. a line of blocks or a group of blocks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/17Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
    • H04N19/176Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a block, e.g. a macroblock
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/18Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being a set of transform coefficients
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/184Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being bits, e.g. of the compressed video stream
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/70Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by syntax aspects related to video coding, e.g. related to compression standards

Definitions

  • the present disclosure relates to video coding, for example, systems, components, and methods in video coding and decoding.
  • the video coding technology is H. From 261 and MPEG-1, H.M. 264 / AVC (Advanced Video Coding), MPEG-LA, H. 265 / HEVC (High Efficiency Video Coding), and H. We are making progress toward 266 / VVC (Versatile Video Codec). With this advancement, there is a constant need to provide improvements and optimizations in video coding techniques to handle the ever-growing amount of digital video data in a variety of applications.
  • Non-Patent Document 1 relates to an example of a conventional standard relating to the above-mentioned video coding technology.
  • the present disclosure may contribute to one or more of, for example, improvement of coding efficiency, improvement of image quality, reduction of processing amount, reduction of circuit scale, improvement of processing speed, and appropriate selection of elements or operations.
  • the coding device comprises a circuit and a memory connected to the circuit, the circuit encoding an image in operation and the image in coding the image.
  • the coefficient information is binarized, and whether or not arithmetic coding is applied to the binarized data string in which the coefficient information is binarized is controlled, and arithmetic coding is applied or arithmetic coding is applied.
  • the coefficient information is binarized according to the first syntax structure, and if arithmetic coding is applied to the binarized data string and the predetermined condition is satisfied, the coefficient information is used.
  • the coefficient information is divided according to the second syntax structure. Value it.
  • Some implementations of the embodiments in the present disclosure may improve coding efficiency, simplify coding / decoding processing, or increase coding / decoding processing speed.
  • Appropriate filters, block sizes, motion vectors, reference pictures, reference blocks, etc. may be used to efficiently select appropriate components / behaviors used for encoding and decoding.
  • the configuration or method according to one aspect of the present disclosure includes, for example, improvement of coding efficiency, improvement of image quality, reduction of processing amount, reduction of circuit scale, improvement of processing speed, and appropriate selection of elements or operations. Can contribute to one or more of them.
  • the configuration or method according to one aspect of the present disclosure may contribute to benefits other than the above.
  • FIG. 1 is a block diagram showing a functional configuration of a coding device according to an embodiment.
  • FIG. 2 is a flowchart showing an example of an overall coding process by the coding apparatus.
  • FIG. 3 is a conceptual diagram showing an example of block division.
  • FIG. 4A is a conceptual diagram showing an example of a slice configuration.
  • FIG. 4B is a conceptual diagram showing an example of the tile configuration.
  • FIG. 5A is a table showing transformation basis functions corresponding to various transformation types.
  • FIG. 5B is a conceptual diagram showing an example of SVT (Spatially Varying Transfer).
  • FIG. 6A is a conceptual diagram showing an example of the shape of the filter used in ALF (adaptive loop filter).
  • FIG. 6B is a conceptual diagram showing another example of the shape of the filter used in ALF.
  • FIG. 6C is a conceptual diagram showing another example of the shape of the filter used in ALF.
  • FIG. 7 is a block diagram showing an example of a detailed configuration of a loop filter unit that functions as a DBF (deblocking filter).
  • FIG. 8 is a conceptual diagram showing an example of a deblocking filter having a filter characteristic symmetrical with respect to a block boundary.
  • FIG. 9 is a conceptual diagram for explaining a block boundary on which deblocking filtering is performed.
  • FIG. 10 is a conceptual diagram showing an example of the Bs value.
  • FIG. 11 is a flowchart showing an example of processing performed by the prediction processing unit of the coding apparatus.
  • FIG. 12 is a flowchart showing another example of processing performed by the prediction processing unit of the coding apparatus.
  • FIG. 11 is a flowchart showing an example of processing performed by the prediction processing unit of the coding apparatus.
  • FIG. 13 is a flowchart showing another example of the processing performed by the prediction processing unit of the coding apparatus.
  • FIG. 14 is a conceptual diagram showing an example of 67 intra prediction modes in the intra prediction of the embodiment.
  • FIG. 15 is a flowchart showing an example of the basic processing flow of inter-prediction.
  • FIG. 16 is a flowchart showing an example of motion vector derivation.
  • FIG. 17 is a flowchart showing another example of deriving the motion vector.
  • FIG. 18 is a flowchart showing another example of deriving the motion vector.
  • FIG. 19 is a flowchart showing an example of inter-prediction by the normal inter-mode.
  • FIG. 20 is a flowchart showing an example of inter-prediction by the merge mode.
  • FIG. 20 is a flowchart showing an example of inter-prediction by the merge mode.
  • FIG. 21 is a conceptual diagram for explaining an example of the motion vector derivation process in the merge mode.
  • FIG. 22 is a flowchart showing an example of FRUC (frame rate up conversion) processing.
  • FIG. 23 is a conceptual diagram for explaining an example of pattern matching (bilateral matching) between two blocks along a motion trajectory.
  • FIG. 24 is a conceptual diagram for explaining an example of pattern matching (template matching) between a template in the current picture and a block in the reference picture.
  • FIG. 25A is a conceptual diagram for explaining an example of deriving a motion vector in sub-block units based on motion vectors of a plurality of adjacent blocks.
  • FIG. 25B is a conceptual diagram for explaining an example of deriving a motion vector in sub-block units in an affine mode having three control points.
  • FIG. 26A is a conceptual diagram for explaining the affine merge mode.
  • FIG. 26B is a conceptual diagram for explaining an affine merge mode having two control points.
  • FIG. 26C is a conceptual diagram for explaining an affine merge mode having three control points.
  • FIG. 27 is a flowchart showing an example of processing in the affine merge mode.
  • FIG. 28A is a conceptual diagram for explaining an affine intermode having two control points.
  • FIG. 28B is a conceptual diagram for explaining an affine intermode having three control points.
  • FIG. 29 is a flowchart showing an example of processing in the affine intermode.
  • FIG. 30A is a conceptual diagram for explaining an affine intermode in which the current block has three control points and the adjacent block has two control points.
  • FIG. 30A is a conceptual diagram for explaining an affine intermode in which the current block has three control points and the adjacent block has two control points.
  • FIG. 30B is a conceptual diagram for explaining an affine intermode in which the current block has two control points and the adjacent block has three control points.
  • FIG. 31A is a flowchart showing a merge mode including a DMVR (decoder motion vector refinement).
  • FIG. 31B is a conceptual diagram for explaining an example of DMVR processing.
  • FIG. 32 is a flowchart showing an example of generating a predicted image.
  • FIG. 33 is a flowchart showing another example of generating a predicted image.
  • FIG. 34 is a flowchart showing another example of generating a predicted image.
  • FIG. 35 is a flowchart for explaining an example of the prediction image correction process by the OBMC (overlapped block motion compression) process.
  • FIG. 36 is a conceptual diagram for explaining an example of the predicted image correction process by the OBMC process.
  • FIG. 37 is a conceptual diagram for explaining the generation of predicted images of two triangles.
  • FIG. 38 is a conceptual diagram for explaining a model assuming constant velocity linear motion.
  • FIG. 39 is a conceptual diagram for explaining an example of a predicted image generation method using the luminance correction process by the LIC (local illumination compression) process.
  • FIG. 40 is a block diagram showing an implementation example of the coding apparatus.
  • FIG. 41 is a block diagram showing a functional configuration of the decoding device according to the embodiment.
  • FIG. 42 is a flowchart showing an example of an overall decoding process by the decoding device.
  • FIG. 43 is a flowchart showing an example of processing performed by the prediction processing unit of the decoding device.
  • FIG. 44 is a flowchart showing another example of processing performed by the prediction processing unit of the decoding device.
  • FIG. 45 is a flowchart showing an example of inter-prediction by the normal inter-mode in the decoding device.
  • FIG. 46 is a block diagram showing an implementation example of the decoding device.
  • FIG. 47 is a block diagram showing a detailed functional configuration of the entropy coding unit in the coding device according to the embodiment.
  • FIG. 48 is a block diagram showing a detailed functional configuration of the entropy decoding unit in the decoding device according to the embodiment.
  • FIG. 49 is a flowchart showing a first operation example of the entropy coding unit in the coding apparatus according to the embodiment.
  • FIG. 50 is a flowchart showing a second operation example of the entropy coding unit in the coding apparatus according to the embodiment.
  • FIG. 51 is a flowchart showing the operation of the coding apparatus according to the embodiment.
  • FIG. 52 is a flowchart showing a specific example of the coding operation according to the embodiment.
  • FIG. 53 is a flowchart showing a specific example of the binarization operation according to the embodiment.
  • FIG. 54 is a flowchart showing the operation of the decoding device according to the embodiment.
  • FIG. 55 is a flowchart showing a specific example of the decoding operation according to the embodiment.
  • FIG. 56 is a flowchart showing a specific example of the inverse binarization operation according to the embodiment.
  • FIG. 57 is a block diagram showing an overall configuration of a content supply system that realizes a content distribution service.
  • FIG. 58 is a conceptual diagram showing an example of a coding structure at the time of scalable coding.
  • FIG. 59 is a conceptual diagram showing an example of a coding structure at the time of scalable coding.
  • FIG. 60 is a conceptual diagram showing an example of a display screen of a web page.
  • FIG. 61 is a conceptual diagram showing an example of a display screen of a web page.
  • FIG. 62 is a block diagram showing an example of a smartphone.
  • FIG. 63 is a block diagram showing a configuration example of a smartphone.
  • syntax structure when arithmetic coding is skipped may be different from the syntax structure when arithmetic coding is applied. This may suppress the increase in the amount of code when the arithmetic coding is skipped.
  • the circuit scale may increase.
  • the coding device includes a circuit and a memory connected to the circuit, and the circuit encodes an image in operation and described in coding the image.
  • the coefficient information of the image is binarized, and whether or not arithmetic coding is applied to the binarized data string obtained by binarizing the coefficient information is controlled, and arithmetic coding is applied or arithmetic.
  • a bit string including the binarized data string to which the coding has not been applied is output, and in the binarization of the coefficient information, arithmetic coding is applied to the binarized data string and predetermined conditions are met.
  • the coefficient information is binarized according to the first syntax structure, arithmetic coding is applied to the binarized data string, and if the predetermined condition is satisfied, the coefficient information is satisfied. Is binarized according to a second syntax structure different from the first syntax structure, and when arithmetic coding is not applied to the binarized data string, the coefficient information is converted to the second syntax structure. It is binarized according to.
  • the predetermined condition is a condition that the orthogonal conversion process is skipped when the coefficient information is derived from the predicted residual of the image.
  • the predetermined condition is a syntax element in which coding processing is performed in a mode different from the bypass mode according to CABAC (Context-based Adaptive Binary Arithmetic Coding) in the region including the processing target block of the image.
  • CABAC Context-based Adaptive Binary Arithmetic Coding
  • bit string indicates whether or not the application of arithmetic coding is effective in the sequence parameter set, the picture parameter set, or the slice header.
  • the encoding device can switch whether the application of arithmetic coding is valid in the sequence parameter set, picture parameter set or slice header. Therefore, the coding apparatus can suppress frequent switching such as switching for each data type as to whether or not arithmetic coding is applied. Therefore, it is possible to suppress the increase in the code amount and the processing delay.
  • the circuit switches whether to apply arithmetic coding comprehensively in units including one or more slices or one or more pictures.
  • the coding device can switch whether or not to apply arithmetic coding comprehensively in large units. Therefore, the coding apparatus can suppress frequent switching such as switching for each data type as to whether or not arithmetic coding is applied. Therefore, it is possible to suppress the increase in the code amount and the processing delay.
  • the decoding device includes a circuit and a memory connected to the circuit, and the circuit decodes an image in operation and decodes the image in decoding the image. Acquires a bit string including a binarized data string in which coefficient information is binarized, controls whether or not arithmetic decoding is applied to the binarized data string, and arithmetic decoding is applied or The binarized data string to which the arithmetic decoding is not applied is inversely binarized, and in the inverse binarization of the binarized data string, the arithmetic decoding is applied to the binarized data string and is predetermined.
  • the binarized data string is inversely binarized according to the first syntax structure, arithmetic decoding is applied to the binarized data string, and the predetermined condition is satisfied.
  • the binarized data string is inversely binarized according to a second syntax structure different from the first syntax structure, and if arithmetic decoding is not applied to the binarized data string, the binar value The data string is inversely binarized according to the second syntax structure.
  • the predetermined condition is a condition that the inverse orthogonal conversion process is skipped when the predicted residual of the image is derived from the coefficient information.
  • the predetermined condition is the number of syntax elements whose decoding processing is performed in a mode different from the bypass mode according to CABAC (Context-based Adaptive Binary Arithmetic Coding) in the region including the processing target block of the image. Is equal to or greater than the threshold value.
  • CABAC Context-based Adaptive Binary Arithmetic Coding
  • bit string indicates whether or not the application of arithmetic decoding is effective in the sequence parameter set, the picture parameter set, or the slice header.
  • the decoding device can switch whether or not the application of arithmetic decoding is effective in the sequence parameter set, the picture parameter set, or the slice header. Therefore, the decoding device can suppress frequent switching such as switching for each data type as to whether or not to apply arithmetic decoding. Therefore, it is possible to suppress the increase in the code amount and the processing delay.
  • the circuit switches whether to apply arithmetic decoding comprehensively in units including one or more slices or one or more pictures.
  • the decoding device can switch whether or not to apply arithmetic decoding comprehensively in large units. Therefore, the decoding device can suppress frequent switching such as switching for each data type as to whether or not to apply arithmetic decoding. Therefore, it is possible to suppress the increase in the code amount and the processing delay.
  • an image is encoded, and in the coding of the image, the coefficient information of the image is binarized, and the coefficient information is binarized.
  • Controls whether or not arithmetic coding is applied to the data string outputs a bit string including the binarized data string to which arithmetic coding is applied or is not applied, and the above-mentioned
  • the coefficient information is binarized according to the first syntax structure, and the above-mentioned
  • the coefficient information is binarized according to a second syntax structure different from the first syntax structure. If arithmetic coding is not applied to the binarized data string, the coefficient information is binarized according to the second syntax structure.
  • an image is decoded, and in decoding the image, a bit string including a binarized data string in which the coefficient information of the image is binarized is acquired, and the above-mentioned It controls whether or not arithmetic decoding is applied to the binarized data string, and the binarized data string to which the arithmetic decoding is applied or the arithmetic decoding is not applied is inversely binarized, and the above two In the inverse binarization of the digitized data string, if arithmetic decoding is applied to the binarized data string and a predetermined condition is not satisfied, the binarized data string is subjected to the first syntax structure.
  • the binarized data string When inverse binarization, arithmetic decoding is applied to the binarized data string, and the predetermined condition is satisfied, the binarized data string is different from the first syntax structure. If arithmetic decoding is not applied to the binarized data string, the binarized data string is inversely binarized according to the second syntax structure.
  • the coding apparatus includes a division unit, an intra prediction unit, an inter prediction unit, a prediction control unit, a conversion unit, a quantization unit, an entropy coding unit, and the like.
  • a loop filter unit is provided.
  • the division unit divides the coded picture that constitutes the moving image into a plurality of blocks.
  • the intra prediction unit uses the reference image in the coded picture to perform intra prediction to generate the predicted image of the coded block in the coded picture.
  • the inter-prediction unit performs inter-prediction to generate the predicted image of the coded target block by using a reference image in a reference picture different from the coded target picture.
  • the prediction control unit controls the intra prediction performed by the intra prediction unit and the inter prediction performed by the inter prediction unit.
  • the conversion unit converts the prediction residual signal between the prediction image generated by the intra prediction unit or the inter prediction unit and the image of the coding target block, and converts the coding target block. Generate a coefficient signal.
  • the quantization unit quantizes the conversion coefficient signal.
  • the entropy coding unit encodes the quantized conversion coefficient signal.
  • the loop filter unit applies a filter to the coded block.
  • the entropy coding unit encodes an image in operation, binarizes the coefficient information of the image in the coding of the image, and binarizes the coefficient information into a binarized data string. Controls whether or not arithmetic coding is applied to the data, outputs a bit string including the binarized data string to which arithmetic coding is applied or not to which arithmetic coding is applied, and outputs the coefficient information. In the binarization of, if arithmetic coding is applied to the binarized data string and a predetermined condition is not satisfied, the coefficient information is binarized according to the first syntax structure, and the binarization is performed.
  • the coefficient information is binarized according to a second syntax structure different from the first syntax structure, and the above-mentioned If arithmetic coding is not applied to the binarized data string, the coefficient information is binarized according to the second syntax structure.
  • the decoding device is a decoding device that decodes a moving image using a predicted image, and is an entropy decoding unit, an inverse quantization unit, an inverse conversion unit, and an intra prediction unit. , An inter-prediction unit, a prediction control unit, an addition unit (reconstruction unit), and a loop filter unit.
  • the entropy decoding unit decodes the quantized conversion coefficient signal of the decoding target block in the decoding target picture constituting the moving image.
  • the dequantization unit dequantizes the quantized conversion coefficient signal.
  • the inverse conversion unit reverse-converts the conversion coefficient signal to acquire the predicted residual signal of the decoding target block.
  • the intra prediction unit performs intra prediction to generate the predicted image of the decoding target block using the reference image in the decoding target picture.
  • the inter-prediction unit performs inter-prediction to generate the predicted image of the decoding target block by using a reference image in a reference picture different from the decoding target picture.
  • the prediction control unit controls the intra prediction performed by the intra prediction unit and the inter prediction performed by the inter prediction unit.
  • the addition unit reconstructs the image of the decoding target block by adding the prediction image generated by the intra prediction unit or the inter prediction unit and the prediction residual signal.
  • the loop filter unit applies a filter to the decoding target block.
  • the entropy decoding unit decodes an image in operation, and in decoding the image, acquires a bit string including a binarized data string in which the coefficient information of the image is binarized, and obtains the binary data. Controls whether or not arithmetic decoding is applied to the converted data string, and inverse binarizes the binarized data string to which arithmetic decoding is applied or to which arithmetic decoding is not applied, and the binarization is performed. In the inverse binarization of a data string, if arithmetic decoding is applied to the binarized data string and a predetermined condition is not satisfied, the binarized data string is inverted according to the first syntax structure.
  • the binarized data string When digitized, arithmetic decoding is applied to the binarized data string, and the predetermined conditions are satisfied, the binarized data string is subjected to a second thin different from the first syntax structure. It is inversely binarized according to the tax structure, and if arithmetic decoding is not applied to the binarized data string, the binarized data string is inversely binarized according to the second syntax structure.
  • Embodiments are examples of encoding and decoding devices to which the processes and / or configurations described in each aspect of the present disclosure can be applied.
  • the processing and / or configuration can also be performed in a coding device and a decoding device different from the embodiment.
  • any of the following may be performed.
  • Some of the components constituting the encoding device or the decoding device of the embodiment may be combined with the components described in any of the aspects of the present disclosure. , May be combined with a component comprising some of the functions described in any of the aspects of the present disclosure, or a component performing part of the processing performed by the component described in each aspect of the present disclosure. May be combined with.
  • a component having a part of the function of the coding device or the decoding device of the embodiment, or a component performing a part of the processing of the coding device or the decoding device of the embodiment is disclosed in the present disclosure.
  • any one of the plurality of processes included in the method is the process described in any one of the aspects of the present disclosure, or the same. It may be replaced or combined with any of the processes.
  • the method of carrying out the processing and / or the configuration described in each aspect of the present disclosure is not limited to the coding device or the decoding device of the embodiment.
  • the processing and / or configuration may be performed in a device used for a purpose different from the moving image coding or video decoding disclosed in the embodiments.
  • FIG. 1 is a block diagram showing a functional configuration of the coding device 100 according to the embodiment.
  • the coding device 100 is a moving image coding device that encodes a moving image in block units.
  • the coding device 100 is a device that encodes an image in block units, and includes a dividing unit 102, a subtracting unit 104, a converting unit 106, a quantization unit 108, and entropy coding.
  • Unit 110 inverse quantization unit 112, inverse conversion unit 114, addition unit 116, block memory 118, loop filter unit 120, frame memory 122, intra-prediction unit 124, inter-prediction unit 126, and It includes a prediction control unit 128.
  • the coding device 100 is realized by, for example, a general-purpose processor and a memory.
  • the processor uses the division unit 102, the subtraction unit 104, the conversion unit 106, the quantization unit 108, the entropy coding unit 110, and the inverse quantization unit 112. , Inverse conversion unit 114, addition unit 116, loop filter unit 120, intra prediction unit 124, inter prediction unit 126, and prediction control unit 128.
  • the coding device 100 includes a division unit 102, a subtraction unit 104, a conversion unit 106, a quantization unit 108, an entropy coding unit 110, an inverse quantization unit 112, an inverse conversion unit 114, an addition unit 116, and a loop filter unit 120.
  • It may be realized as one or more dedicated electronic circuits corresponding to the intra prediction unit 124, the inter prediction unit 126, and the prediction control unit 128.
  • the overall processing flow of the coding device 100 will be described below, and then each component included in the coding device 100 will be described.
  • FIG. 2 is a flowchart showing an example of an overall coding process by the coding device 100.
  • the dividing unit 102 of the coding apparatus 100 divides each picture included in the input image, which is a moving image, into a plurality of fixed-size blocks (for example, 128 ⁇ 128 pixels) (step Sa_1). Then, the division unit 102 selects a division pattern (also referred to as a block shape) for the fixed size block (step Sa_2). That is, the division unit 102 further divides the fixed size block into a plurality of blocks constituting the selected division pattern. Then, the coding apparatus 100 performs the processing of steps Sa_3 to Sa_9 on each of the plurality of blocks (that is, the coded block).
  • a division pattern also referred to as a block shape
  • the prediction processing unit including all or part of the intra prediction unit 124, the inter prediction unit 126, and the prediction control unit 128 generates a prediction signal (also referred to as a prediction block) of the coded target block (also referred to as a current block). (Step Sa_3).
  • the subtraction unit 104 generates the difference between the coded block and the predicted block as a predicted residual (also referred to as a difference block) (step Sa_4).
  • the conversion unit 106 and the quantization unit 108 generate a plurality of quantization coefficients by performing conversion and quantization on the difference block (step Sa_5).
  • a block composed of a plurality of quantization coefficients is also referred to as a coefficient block.
  • the entropy coding unit 110 generates a coded signal by encoding (specifically, entropy coding) the coefficient block and the prediction parameter related to the generation of the prediction signal (step). Sa_6).
  • the coded signal is also referred to as a coded bit stream, a compressed bit stream, or a stream.
  • the inverse quantization unit 112 and the inverse conversion unit 114 restore a plurality of predicted residuals (that is, difference blocks) by performing inverse quantization and inverse conversion on the coefficient blocks (step Sa_7).
  • the addition unit 116 reconstructs the current block into a reconstructed image (also referred to as a reconstructed image block or a decoded image block) by adding a prediction block to the restored difference block (step Sa_8). As a result, a reconstructed image is generated.
  • a reconstructed image also referred to as a reconstructed image block or a decoded image block
  • the loop filter unit 120 performs filtering on the reconstructed image as necessary (step Sa_9).
  • step Sa_10 determines whether or not the coding of the entire picture is completed (step Sa_10), and if it is determined that the coding is not completed (No in step Sa_10), the processing from step Sa_2 is repeatedly executed. To do.
  • the coding apparatus 100 selects one division pattern for a fixed size block and encodes each block according to the division pattern, but according to each of the plurality of division patterns. Each block may be encoded. In this case, the coding apparatus 100 evaluates the cost for each of the plurality of division patterns, and for example, a coded signal obtained by coding according to the division pattern having the lowest cost is used as an output coded signal. You may choose.
  • steps Sa_1 to Sa_1 are sequentially performed by the coding apparatus 100.
  • a plurality of processes among those processes may be performed in parallel, or the order of those processes may be changed.
  • the dividing unit 102 divides each picture included in the input moving image into a plurality of blocks, and outputs each block to the subtracting unit 104.
  • the dividing unit 102 first divides the picture into blocks of a fixed size (for example, 128x128). Other fixed block sizes may be adopted. This fixed size block is sometimes referred to as a coded tree unit (CTU).
  • CTU coded tree unit
  • the division 102 divides each of the fixed size blocks into variable size (for example, 64x64 or less) blocks based on, for example, recursive quadtree and / or binary tree block divisions. To do. That is, the division unit 102 selects a division pattern.
  • This variable size block is sometimes referred to as a coding unit (CU), a prediction unit (PU) or a conversion unit (TU).
  • CU, PU and TU need not be distinguished, and a part or all blocks in the picture may be a processing unit of CU, PU and TU.
  • FIG. 3 is a conceptual diagram showing an example of block division in the embodiment.
  • the solid line represents the block boundary due to the quadtree block division
  • the broken line represents the block boundary due to the binary tree block division.
  • the block 10 is a square block (128x128 block) with 128x128 pixels.
  • the 128x128 block 10 is first divided into four square 64x64 blocks (quadtree block division).
  • the upper left 64x64 block is further divided vertically into two rectangular 32x64 blocks, and the left 32x64 block is further divided vertically into two rectangular 16x64 blocks (binary tree block division). As a result, the upper left 64x64 block is divided into two 16x64 blocks 11 and 12 and a 32x64 block 13.
  • the 64x64 block on the upper right is horizontally divided into two rectangular 64x32 blocks 14 and 15 (binary tree block division).
  • the lower left 64x64 block is divided into four square 32x32 blocks (quadtree block division). Of the four 32x32 blocks, the upper left block and the lower right block are further divided.
  • the upper left 32x32 block is vertically divided into two rectangular 16x32 blocks, and the right 16x32 block is further divided horizontally into two 16x16 blocks (binary block division).
  • the lower right 32x32 block is horizontally divided into two 32x16 blocks (binary block division).
  • the lower left 64x64 block is divided into 16x32 blocks 16, two 16x16 blocks 17, 18 and two 32x32 blocks 19, 20 and two 32x16 blocks 21, 22.
  • the lower right 64x64 block 23 is not divided.
  • the block 10 is divided into 13 variable-sized blocks 11 to 23 based on the recursive quadtree and binary tree block divisions.
  • Such a division is sometimes called a QTBT (quad-tree plus binary tree) division.
  • one block was divided into four or two blocks (quadtree or binary tree block division), but the division is not limited to these.
  • one block may be divided into three blocks (ternary tree block division).
  • a division including such a ternary tree block division is sometimes called an MBT (multi type tree) division.
  • the pictures may be composed of slices or tiles.
  • the picture composed of slice units or tile units may be composed of the division unit 102.
  • a slice is a basic coding unit that constitutes a picture.
  • the picture is composed of, for example, one or more slices. Further, the slice is composed of one or more consecutive CTUs (Coding Tree Units).
  • FIG. 4A is a conceptual diagram showing an example of slice configuration.
  • the picture contains 11 x 8 CTUs and is divided into 4 slices (slices 1-4).
  • Slice 1 is composed of 16 CTUs
  • slice 2 is composed of 21 CTUs
  • slice 3 is composed of 29 CTUs
  • slice 4 is composed of 22 CTUs.
  • each CTU in the picture belongs to any slice.
  • the shape of the slice is a horizontally divided picture.
  • the slice boundary does not have to be the screen edge and may be any of the CTU boundaries within the screen.
  • the processing order (encoding order or decoding order) of CTUs in a slice is, for example, a raster scan order.
  • the slice also contains header information and encoded data.
  • the header information may describe the characteristics of the slice, such as the CTU address at the beginning of the slice and the slice type.
  • a tile is a unit of a rectangular area that constitutes a picture.
  • Each tile may be assigned a number called TileId in raster scan order.
  • FIG. 4B is a conceptual diagram showing an example of the tile configuration.
  • the picture contains 11 ⁇ 8 CTUs and is divided into four rectangular area tiles (tiles 1-4).
  • the CTU processing order is changed as compared to when tiles are not used. If no tiles are used, multiple CTUs in the picture are processed in raster scan order. If tiles are used, at least one CTU is processed in raster scan order for each of the tiles. For example, as shown in FIG. 4B, the processing order of the plurality of CTUs included in the tile 1 is from the left end of the first row of the tile 1 to the right end of the first row of the tile 1, and then the left end of the second row of the tile 1. The order is from to the right end of the second row of tile 1.
  • one tile may contain one or more slices, and one slice may contain one or more tiles.
  • the subtraction unit 104 subtracts a prediction signal (prediction sample input from the prediction control unit 128 shown below) from the original signal (original sample) in block units input from the division unit 102 and divided by the division unit 102. .. That is, the subtraction unit 104 calculates the prediction error (also referred to as residual) of the coded block (hereinafter referred to as the current block). Then, the subtraction unit 104 outputs the calculated prediction error (residual) to the conversion unit 106.
  • a prediction signal prediction sample input from the prediction control unit 128 shown below
  • the subtraction unit 104 calculates the prediction error (also referred to as residual) of the coded block (hereinafter referred to as the current block).
  • the subtraction unit 104 outputs the calculated prediction error (residual) to the conversion unit 106.
  • the original signal is an input signal of the encoding device 100, and is a signal representing an image of each picture constituting a moving image (for example, a luminance (luma) signal and two color difference (chroma) signals).
  • the signal representing the image may be referred to as a sample.
  • the conversion unit 106 converts the prediction error in the spatial domain into the conversion coefficient in the frequency domain, and outputs the conversion coefficient to the quantization unit 108. Specifically, the conversion unit 106 performs a predetermined discrete cosine transform (DCT) or discrete sine transform (DST) with respect to the prediction error in the spatial region, for example.
  • the predetermined DCT or DST may be predetermined.
  • the conversion unit 106 adaptively selects a conversion type from a plurality of conversion types, and converts the prediction error into a conversion coefficient by using a conversion basis function (transform basis function) corresponding to the selected conversion type. You may. Such a conversion may be referred to as EMT (exclusive multi-core transform) or AMT (adaptive multi-core transform).
  • EMT exclusive multi-core transform
  • AMT adaptive multi-core transform
  • the plurality of conversion types include, for example, DCT-II, DCT-V, DCT-VIII, DST-I and DST-VII.
  • FIG. 5A is a table showing conversion basis functions corresponding to conversion type examples.
  • N indicates the number of input pixels.
  • the selection of the conversion type from the plurality of conversion types may depend on, for example, the type of prediction (intra-prediction and inter-prediction) or the intra-prediction mode.
  • EMT flag or AMT flag Information indicating whether or not to apply such EMT or AMT
  • information indicating the selected conversion type are usually signalized at the CU level.
  • the signalization of this information does not have to be limited to the CU level, and may be at another level (for example, bit sequence level, picture level, slice level, tile level or CTU level).
  • the conversion unit 106 may reconvert the conversion coefficient (conversion result). Such reconversion may be referred to as AST (adaptive separable transform) or NSST (non-separable second transform). For example, the conversion unit 106 reconverts each subblock (for example, 4x4 subblock) included in the block of the conversion coefficient corresponding to the intra prediction error.
  • Information indicating whether or not NSST is applied and information about the transformation matrix used in NSST are usually signalized at the CU level. The signalization of this information does not have to be limited to the CU level, and may be at another level (for example, sequence level, picture level, slice level, tile level or CTU level).
  • Separable conversion is a method in which the number of input dimensions is separated for each direction and conversion is performed multiple times.
  • Non-Separable conversion is a method in which two or more dimensions are input when the input is multidimensional. This is a method in which the conversion is performed collectively by regarding them as one-dimensional.
  • Non-Separable transformation if the input is a 4x4 block, it is regarded as one array with 16 elements, and a 16x16 transformation matrix for that array. There is something like performing conversion processing with.
  • a conversion in which a 4 ⁇ 4 input block is regarded as one array having 16 elements and then Givens rotation is performed a plurality of times on the array. Givens Transition) may be performed.
  • the type of the basis to be converted into the frequency domain can be switched according to the region in the CU.
  • SVT spatialally Varying Transfer
  • the CU is divided into two equal parts in the horizontal or vertical direction, and only one of the regions is converted into the frequency domain.
  • the type of conversion basis can be set for each region, for example, DST7 and DCT8 are used. In this example, only one of the two regions in the CU is converted and the other is not converted, but both regions may be converted.
  • the division method can be made more flexible by not only dividing into two equal parts but also by dividing into four equal parts or by separately encoding information indicating the division and signaling in the same manner as the CU division.
  • SVT may also be called SBT (Sub-block Transfer).
  • the quantization unit 108 quantizes the conversion coefficient output from the conversion unit 106. Specifically, the quantization unit 108 scans the conversion coefficient of the current block in a predetermined scanning order, and quantizes the conversion coefficient based on the quantization parameter (QP) corresponding to the scanned conversion coefficient. Then, the quantization unit 108 outputs the quantized conversion coefficient (hereinafter referred to as the quantization coefficient) of the current block to the entropy coding unit 110 and the inverse quantization unit 112.
  • the predetermined scanning order may be predetermined.
  • the predetermined scanning order is the order for quantization / inverse quantization of the conversion coefficient.
  • a predetermined scanning order may be defined in ascending order of frequency (low frequency to high frequency order) or descending order (high frequency to low frequency order).
  • the quantization parameter is a parameter that defines the quantization step (quantization width). For example, as the value of the quantization parameter increases, so does the quantization step. That is, as the value of the quantization parameter increases, the quantization error increases.
  • a quantization matrix may be used for quantization.
  • quantization matrices may be used corresponding to frequency conversion sizes such as 4x4 and 8x8, prediction modes such as intra-prediction and inter-prediction, and pixel components such as luminance and color difference.
  • Quantization refers to digitizing values sampled at predetermined intervals in association with a predetermined level, and is referred to in this technical field by using other expressions such as rounding, rounding, and scaling. You may adopt rounding, rounding, and scaling. Predetermined intervals and levels may be predetermined.
  • the quantization matrix As a method of using the quantization matrix, there are a method of using the quantization matrix set directly on the encoder side and a method of using the default quantization matrix (default matrix). On the encoder side, the quantization matrix can be set according to the characteristics of the image by directly setting the quantization matrix. However, in this case, there is a demerit that the amount of coding increases due to the coding of the quantization matrix.
  • the quantization matrix may be specified by, for example, SPS (sequence parameter set: Sequence Parameter Set) or PPS (picture parameter set: Picture Parameter Set).
  • SPS sequence parameter set: Sequence Parameter Set
  • PPS picture parameter set: Picture Parameter Set
  • SPS and PPS are sometimes referred to simply as parameter sets.
  • the entropy coding unit 110 generates a coded signal (coded bit stream) based on the quantization coefficient input from the quantization unit 108. Specifically, the entropy coding unit 110, for example, binarizes the quantization coefficient, arithmetically encodes the binary signal, and outputs a compressed bit stream or sequence.
  • the dequantization unit 112 dequantizes the quantization coefficient input from the quantization unit 108. Specifically, the dequantization unit 112 dequantizes the quantization coefficient of the current block in a predetermined scanning order. Then, the inverse quantization unit 112 outputs the inverse quantized conversion coefficient of the current block to the inverse conversion unit 114.
  • the predetermined scanning order may be predetermined.
  • the inverse conversion unit 114 restores the prediction error (residual) by inversely converting the conversion coefficient input from the inverse quantization unit 112. Specifically, the inverse conversion unit 114 restores the prediction error of the current block by performing an inverse conversion corresponding to the conversion by the conversion unit 106 with respect to the conversion coefficient. Then, the inverse conversion unit 114 outputs the restored prediction error to the addition unit 116.
  • the restored prediction error does not match the prediction error calculated by the subtraction unit 104 because the information is usually lost due to quantization. That is, the restored prediction error usually includes a quantization error.
  • the addition unit 116 reconstructs the current block by adding the prediction error input from the inverse conversion unit 114 and the prediction sample input from the prediction control unit 128. Then, the addition unit 116 outputs the reconstructed block to the block memory 118 and the loop filter unit 120. Reconstruction blocks are sometimes referred to as local decryption blocks.
  • the block memory 118 is, for example, a storage unit for storing a block in a picture to be encoded (referred to as a current picture) which is a block referred to in the intra prediction. Specifically, the block memory 118 stores the reconstructed block output from the addition unit 116.
  • the frame memory 122 is, for example, a storage unit for storing a reference picture used for inter-prediction, and is sometimes called a frame buffer. Specifically, the frame memory 122 stores the reconstructed block filtered by the loop filter unit 120.
  • the loop filter unit 120 applies a loop filter to the block reconstructed by the addition unit 116, and outputs the filtered reconstructed block to the frame memory 122.
  • the loop filter is a filter (in-loop filter) used in the coded loop, and includes, for example, a deblocking filter (DF or DBF), a sample adaptive offset (SAO), an adaptive loop filter (ALF), and the like.
  • a least squares error filter is applied to remove coding distortion, for example, for each 2x2 subblock in the current block, multiple based on the direction of the local gradient and the activity.
  • One filter selected from the filters is applied.
  • subblocks for example, 2x2 subblocks
  • a plurality of classes for example, 15 or 25 classes.
  • the direction value D of the gradient is derived, for example, by comparing the gradients in a plurality of directions (for example, horizontal, vertical and two diagonal directions). Further, the gradient activity value A is derived, for example, by adding gradients in a plurality of directions and quantizing the addition result.
  • the filter for the subblock is determined from the plurality of filters.
  • FIG. 6A-6C are diagrams showing a plurality of examples of the shape of the filter used in ALF.
  • FIG. 6A shows a 5x5 diamond-shaped filter
  • FIG. 6B shows a 7x7 diamond-shaped filter
  • FIG. 6C shows a 9x9 diamond-shaped filter.
  • Information indicating the shape of the filter is usually signalized at the picture level. The signalization of the information indicating the shape of the filter does not have to be limited to the picture level, and may be other levels (for example, sequence level, slice level, tile level, CTU level or CU level).
  • ALF on / off may be determined, for example, at the picture level or the CU level. For example, it may be determined whether or not to apply ALF at the CU level for luminance, and whether or not to apply ALF at the picture level for color difference.
  • Information indicating the on / off of the ALF is usually signalized at the picture level or the CU level. The signalization of the information indicating the on / off of ALF does not have to be limited to the picture level or the CU level, and may be at other levels (for example, sequence level, slice level, tile level or CTU level). Good.
  • the coefficient set of a plurality of selectable filters is usually signalized at the picture level.
  • the signalization of the coefficient set does not have to be limited to the picture level, and may be at other levels (for example, sequence level, slice level, tile level, CTU level, CU level or subblock level).
  • the loop filter unit 120 reduces the distortion generated at the block boundary by filtering the block boundary of the reconstructed image.
  • FIG. 7 is a block diagram showing an example of a detailed configuration of the loop filter unit 120 that functions as a deblocking filter.
  • the loop filter unit 120 includes a boundary determination unit 1201, a filter determination unit 1203, a filter processing unit 1205, a processing determination unit 1208, a filter characteristic determination unit 1207, and switches 1202, 1204 and 1206.
  • the boundary determination unit 1201 determines whether or not the pixel to be deblocked filtered (that is, the target pixel) exists near the block boundary. Then, the boundary determination unit 1201 outputs the determination result to the switch 1202 and the processing determination unit 1208.
  • the switch 1202 When the boundary determination unit 1201 determines that the target pixel exists near the block boundary, the switch 1202 outputs the image before the filter processing to the switch 1204. On the contrary, when the boundary determination unit 1201 determines that the target pixel does not exist near the block boundary, the switch 1202 outputs the image before the filter processing to the switch 1206.
  • the filter determination unit 1203 determines whether or not to perform deblocking filter processing on the target pixel based on the pixel value of at least one peripheral pixel in the vicinity of the target pixel. Then, the filter determination unit 1203 outputs the determination result to the switch 1204 and the processing determination unit 1208.
  • the switch 1204 When the filter determination unit 1203 determines that the target pixel is to be deblocked and filtered, the switch 1204 outputs the image before the filter processing acquired via the switch 1202 to the filter processing unit 1205. On the contrary, when the filter determination unit 1203 determines that the target pixel is not deblocked and filtered, the switch 1204 outputs the unfiltered image acquired via the switch 1202 to the switch 1206.
  • the filter processing unit 1205 When the filter processing unit 1205 acquires the image before filtering through the switches 1202 and 1204, the filter processing unit 1205 performs deblocking filtering processing having the filter characteristics determined by the filter characteristic determining unit 1207 on the target pixel. Execute. Then, the filter processing unit 1205 outputs the filtered pixels to the switch 1206.
  • the switch 1206 selectively outputs the pixels that have not been deblocked and filtered by the processing determination unit 1208 and the pixels that have been deblocked and filtered by the filter processing unit 1205.
  • the processing determination unit 1208 controls the switch 1206 based on the respective determination results of the boundary determination unit 1201 and the filter determination unit 1203. That is, when the processing determination unit 1208 is determined by the boundary determination unit 1201 that the target pixel exists near the block boundary, and is determined by the filter determination unit 1203 that the target pixel is subjected to the deblocking filter processing. Outputs deblocking-filtered pixels from switch 1206. Further, except in the above case, the processing determination unit 1208 causes the switch 1206 to output the pixels that have not been deblocked and filtered. By repeatedly outputting such pixels, the filtered image is output from the switch 1206.
  • FIG. 8 is a conceptual diagram showing an example of a deblocking filter having a filter characteristic symmetrical with respect to a block boundary.
  • one of two deblocking filters having different characteristics is selected by using the pixel value and the quantization parameter.
  • the strong filter as shown in FIG. 8, when the pixels p0 to p2 and the pixels q0 to q2 are present across the block boundary, the pixel values of the pixels q0 to q2 are, for example, the operations shown in the following equation. By performing the above, the pixel values are changed to q'0 to q'2.
  • p0 to p2 and q0 to q2 are pixel values of pixels p0 to p2 and pixels q0 to q2, respectively.
  • q3 is a pixel value of pixel q3 adjacent to pixel q2 on the opposite side of the block boundary.
  • the coefficient multiplied by the pixel value of each pixel used for the deblocking filter processing is the filter coefficient.
  • the clip processing may be performed so that the pixel value after the calculation is not set exceeding the threshold value.
  • the pixel value after the calculation by the above formula is clipped to "calculation target pixel value ⁇ 2 ⁇ threshold value" using the threshold value determined from the quantization parameter. This makes it possible to prevent excessive smoothing.
  • FIG. 9 is a conceptual diagram for explaining a block boundary on which deblocking filtering is performed.
  • FIG. 10 is a conceptual diagram showing an example of the Bs value.
  • the block boundary on which the deblocking filter processing is performed is, for example, the boundary of a PU (Prediction Unit) or a TU (Transform Unit) of an 8 ⁇ 8 pixel block as shown in FIG.
  • the deblocking filtering process may be performed in units of 4 rows or 4 columns.
  • the Bs (Boundary Strength) value is determined for the blocks P and Q shown in FIG. 9 as shown in FIG.
  • the Bs value in FIG. 10 it is determined whether or not to perform deblocking filter processing with different strengths even for block boundaries belonging to the same image.
  • the deblocking filter processing for the color difference signal is performed when the Bs value is 2.
  • the deblocking filter processing for the luminance signal is performed when the Bs value is 1 or more and a predetermined condition is satisfied. Predetermined conditions may be predetermined.
  • the Bs value determination condition is not limited to that shown in FIG. 10, and may be determined based on other parameters.
  • FIG. 11 is a flowchart showing an example of processing performed by the prediction processing unit of the coding apparatus 100.
  • the prediction processing unit is composed of all or a part of the intra prediction unit 124, the inter prediction unit 126, and the prediction control unit 128.
  • the prediction processing unit generates a prediction image of the current block (step Sb_1).
  • This prediction image is also referred to as a prediction signal or a prediction block.
  • the prediction signal includes, for example, an intra prediction signal or an inter prediction signal.
  • the prediction processing unit generates a reconstructed image that has already been obtained by generating a prediction block, a difference block, a coefficient block, a restoration of the difference block, and a decoded image block. Is used to generate a predicted image of the current block.
  • the reconstructed image may be, for example, an image of a reference picture or an image of an encoded block in the current picture which is a picture including the current block.
  • the encoded block in the current picture is, for example, an adjacent block of the current block.
  • FIG. 12 is a flowchart showing another example of processing performed by the prediction processing unit of the coding apparatus 100.
  • the prediction processing unit generates a prediction image by the first method (step Sc_1a), generates a prediction image by the second method (step Sc_1b), and generates a prediction image by the third method (step Sc_1c).
  • the first method, the second method, and the third method are different methods for generating a prediction image, and are, for example, an inter prediction method, an intra prediction method, and other prediction methods, respectively. There may be. In these prediction methods, the above-mentioned reconstructed image may be used.
  • the prediction processing unit selects any one of the plurality of prediction images generated in steps Sc_1a, Sc_1b, and Sc_1c (step Sc_2).
  • the selection of the predicted image may be performed based on the cost calculated for each generated predicted image. Alternatively, the selection of the predicted image may be made based on the parameters used in the coding process.
  • the coding device 100 may signal the information for identifying the selected predicted image, method or mode into a coded signal (also referred to as a coded bit stream). The information may be, for example, a flag. Thereby, the decoding device can generate a predicted image according to the method or mode selected in the coding device 100 based on the information.
  • the prediction processing unit selects one of the prediction images after generating the prediction images by each method. However, before generating those prediction images, the prediction processing unit selects a method or mode based on the parameters used in the above-mentioned coding process, and generates the prediction image according to the method or mode. May be good.
  • the first method and the second method are intra prediction and inter prediction, respectively, and the prediction processing unit obtains a final prediction image for the current block from the prediction images generated according to these prediction methods. You may choose.
  • FIG. 13 is a flowchart showing another example of processing performed by the prediction processing unit of the coding apparatus 100.
  • the prediction processing unit generates a prediction image by intra-prediction (step Sd_1a) and generates a prediction image by inter-prediction (step Sd_1b).
  • the prediction image generated by the intra prediction is also referred to as an intra prediction image
  • the prediction image generated by the inter prediction is also referred to as an inter prediction image.
  • the prediction processing unit evaluates each of the intra prediction image and the inter prediction image (step Sd_2). Costs may be used for this evaluation. That is, the prediction processing unit calculates the cost C of each of the intra prediction image and the inter prediction image.
  • D is the coding distortion of the predicted image, and is represented by, for example, the sum of the absolute values of the differences between the pixel values of the current block and the pixel values of the predicted image.
  • R is a code amount generated in the predicted image, and specifically, is a code amount required for coding motion information or the like for generating a predicted image.
  • is, for example, an undetermined multiplier of Lagrange.
  • the prediction processing unit selects the prediction image for which the smallest cost C is calculated from the intra prediction image and the inter prediction image as the final prediction image of the current block (step Sd_3). That is, the prediction method or mode for generating the prediction image of the current block is selected.
  • the intra prediction unit 124 generates a prediction signal (intra prediction signal) by performing intra prediction (also referred to as in-screen prediction) of the current block with reference to a block in the current picture stored in the block memory 118. Specifically, the intra prediction unit 124 generates an intra prediction signal by performing intra prediction with reference to a sample of a block adjacent to the current block (for example, a luminance value and a color difference value), and predicts and controls the intra prediction signal. Output to unit 128.
  • intra prediction signal intra prediction signal
  • intra prediction also referred to as in-screen prediction
  • the intra prediction unit 124 makes an intra prediction using one of a plurality of specified intra prediction modes.
  • the plurality of intra prediction modes usually include one or more non-directional prediction modes and a plurality of directional prediction modes.
  • the specified plurality of modes may be predetermined.
  • One or more non-directional prediction modes are, for example, H. Includes Planar prediction mode and DC prediction mode specified in the 265 / HEVC standard.
  • Multiple directional prediction modes are, for example, H. Includes 33 direction prediction modes as defined by the 265 / HEVC standard.
  • the plurality of directional prediction modes may include 32 directions (65 directional prediction modes in total) in addition to the 33 directions.
  • FIG. 14 is a conceptual diagram showing a total of 67 intra prediction modes (2 non-directional prediction modes and 65 directional prediction modes) that can be used in intra prediction.
  • the solid arrow indicates H. It represents the 33 directions defined by the 265 / HEVC standard, and the dashed arrows represent the additional 32 directions (two non-directional prediction modes are not shown in FIG. 14).
  • the luminance block may be referred to in the intra prediction of the color difference block. That is, the color difference component of the current block may be predicted based on the luminance component of the current block.
  • Such intra-prediction is sometimes called CCLM (cross-component linear model) prediction.
  • the intra prediction mode of the color difference block that refers to such a luminance block (for example, called CCLM mode) may be added as one of the intra prediction modes of the color difference block.
  • the intra prediction unit 124 may correct the pixel value after the intra prediction based on the gradient of the reference pixel in the horizontal / vertical direction. Intra-prediction accompanied by such a correction is sometimes called PDPC (position depression intra-prescription combination). Information indicating whether or not PDPC is applied (for example, called a PDPC flag) is usually signalized at the CU level. The signalization of this information does not have to be limited to the CU level, and may be at another level (for example, sequence level, picture level, slice level, tile level or CTU level).
  • the inter-prediction unit 126 refers to a reference picture stored in the frame memory 122 and is different from the current picture, and performs inter-prediction (also referred to as inter-screen prediction) of the current block to perform a prediction signal (inter-screen prediction). Prediction signal) is generated. Inter-prediction is performed in units of the current block or the current sub-block (for example, 4x4 block) within the current block. For example, the inter-prediction unit 126 performs motion estimation on the current block or the current sub-block in the reference picture, and finds the reference block or sub-block that best matches the current block or the current sub-block.
  • the inter-prediction unit 126 acquires motion information (for example, a motion vector) that compensates for the motion or change from the reference block or sub-block to the current block or sub-block.
  • the inter-prediction unit 126 performs motion compensation (or motion prediction) based on the motion information, and generates an inter-prediction signal of the current block or a sub-block.
  • the inter-prediction unit 126 outputs the generated inter-prediction signal to the prediction control unit 128.
  • the motion information used for motion compensation may be signalized as an inter-prediction signal in various forms.
  • the motion vector may be signalized.
  • the difference between the motion vector and the predicted motion vector may be signalized.
  • FIG. 15 is a flowchart showing an example of the basic flow of inter-prediction.
  • the inter-prediction unit 126 first generates a prediction image (steps Se_1 to Se_3). Next, the subtraction unit 104 generates the difference between the current block and the predicted image as the predicted residual (step Se_4).
  • the inter-prediction unit 126 generates the prediction image by determining the motion vector (MV) of the current block (steps Se_1 and Se_2) and performing motion compensation (step Se_3). To do. Further, in determining the MV, the inter-prediction unit 126 determines the MV by selecting the candidate motion vector (candidate MV) (step Se_1) and deriving the MV (step Se_2). The selection of the candidate MV is performed, for example, by selecting at least one candidate MV from the candidate MV list. Further, in MV derivation, the inter-prediction unit 126 determines at least one selected candidate MV as the MV of the current block by selecting at least one candidate MV from at least one candidate MV. You may.
  • the inter-prediction unit 126 may determine the MV of the current block by searching the region of the reference picture indicated by the candidate MV for each of the selected at least one candidate MV.
  • the search for the area of the reference picture may be referred to as motion search (motion estimation).
  • steps Se_1 to Se_3 are performed by the inter-prediction unit 126, but processing such as step Se_1 or step Se_2 may be performed by other components included in the coding apparatus 100. ..
  • FIG. 16 is a flowchart showing an example of motion vector derivation.
  • the inter-prediction unit 126 derives the MV of the current block in a mode of encoding motion information (for example, MV).
  • motion information is encoded as a prediction parameter and signalized. That is, the coded motion information is included in the coded signal (also referred to as a coded bit stream).
  • the inter-prediction unit 126 derives the MV in a mode in which the motion information is not encoded. In this case, the motion information is not included in the coded signal.
  • the MV derivation mode may include a normal inter mode, a merge mode, a FRUC mode, an affine mode, etc., which will be described later.
  • modes for encoding motion information include a normal intermode, a merge mode, and an affine mode (specifically, an affine intermode and an affine merge mode).
  • the motion information may include not only the MV but also the predicted motion vector selection information described later.
  • a mode in which motion information is not encoded includes a FRUC mode and the like.
  • the inter-prediction unit 126 selects a mode for deriving the MV of the current block from these a plurality of modes, and derives the MV of the current block using the selected mode.
  • FIG. 17 is a flowchart showing another example of deriving the motion vector.
  • the inter-prediction unit 126 derives the MV of the current block in the mode of encoding the difference MV.
  • the difference MV is encoded as a prediction parameter and signalized. That is, the encoded difference MV is included in the encoded signal.
  • This difference MV is the difference between the MV of the current block and the predicted MV.
  • the inter-prediction unit 126 derives the MV in a mode in which the difference MV is not encoded.
  • the encoded difference MV is not included in the encoded signal.
  • the MV derivation mode includes a normal inter mode, a merge mode, a FRUC mode, and an affine mode, which will be described later.
  • modes for encoding the difference MV include a normal intermode and an affine mode (specifically, an affine intermode).
  • the mode in which the difference MV is not encoded includes a FRUC mode, a merge mode, an affine mode (specifically, an affine merge mode) and the like.
  • the inter-prediction unit 126 selects a mode for deriving the MV of the current block from these a plurality of modes, and derives the MV of the current block using the selected mode.
  • FIG. 18 is a flowchart showing another example of deriving the motion vector.
  • the MV derivation mode that is, the inter-prediction mode, has a plurality of modes, and can be roughly divided into a mode in which the difference MV is encoded and a mode in which the difference motion vector is not encoded.
  • Modes in which the difference MV is not encoded include a merge mode, a FRUC mode, and an affine mode (specifically, an affine merge mode).
  • the merge mode is a mode in which the MV of the current block is derived by selecting a motion vector from the peripheral encoded blocks
  • the FRUC mode is a mode in which the MV of the current block is derived.
  • the MV of the current block is derived by performing a search between the encoded regions.
  • the affine mode is a mode in which the motion vector of each of the plurality of subblocks constituting the current block is derived as the MV of the current block, assuming the affine transformation.
  • the inter-prediction unit 126 when the inter-prediction mode information indicates 0 (0 in Sf_1), the inter-prediction unit 126 derives a motion vector in the merge mode (Sf_2). Further, when the inter-prediction mode information indicates 1 (1 in Sf_1), the inter-prediction unit 126 derives a motion vector in the FRUC mode (Sf_3). Further, when the inter-prediction mode information indicates 2 (2 in Sf_1), the inter-prediction unit 126 derives a motion vector in the affine mode (specifically, the affine merge mode) (Sf_1). Further, when the inter-prediction mode information indicates 3 (3 in Sf_1), the inter-prediction unit 126 derives a motion vector in a mode for encoding the difference MV (for example, normal inter-mode) (Sf_5).
  • Sf_5 when the inter-prediction mode information indicates 0 (0 in Sf_1), the inter-prediction unit 126 derives a motion vector in the merge mode (Sf
  • the normal inter-mode is an inter-prediction mode in which the MV of the current block is derived from the area of the reference picture indicated by the candidate MV based on a block similar to the image of the current block. Further, in this normal inter mode, the difference MV is encoded.
  • FIG. 19 is a flowchart showing an example of inter-prediction by the normal inter-mode.
  • the inter-prediction unit 126 acquires a plurality of candidate MVs for the current block based on information such as MVs of a plurality of encoded blocks around the current block temporally or spatially (step). Sg_1). That is, the inter-prediction unit 126 creates a candidate MV list.
  • the inter-prediction unit 126 selects each of N (N is an integer of 2 or more) candidate MVs from the plurality of candidate MVs acquired in step Sg_1 as prediction motion vector candidates (also referred to as prediction MV candidates). (Step Sg_2).
  • the priority may be predetermined for each of the N candidate MVs.
  • the inter-prediction unit 126 selects one predicted motion vector candidate from the N predicted motion vector candidates as the predicted motion vector (also referred to as predicted MV) of the current block (step Sg_3). At this time, the inter-prediction unit 126 encodes the predicted motion vector selection information for identifying the selected predicted motion vector into the stream.
  • the stream is the above-mentioned coded signal or coded bit stream.
  • the inter-prediction unit 126 refers to the encoded reference picture and derives the MV of the current block (step Sg_4). At this time, the inter-prediction unit 126 further encodes the difference value between the derived MV and the predicted motion vector into the stream as the difference MV.
  • the encoded reference picture is a picture composed of a plurality of blocks reconstructed after encoding.
  • the inter-prediction unit 126 generates a prediction image of the current block by performing motion compensation for the current block using the derived MV and the encoded reference picture (step Sg_5).
  • the prediction image is the above-mentioned inter prediction signal.
  • the information indicating the inter-prediction mode (normal inter-mode in the above example) used for generating the prediction image, which is included in the coded signal is encoded as, for example, a prediction parameter.
  • the candidate MV list may be used in common with the list used in other modes. Further, the process related to the candidate MV list may be applied to the process related to the list used in other modes.
  • the processing related to this candidate MV list is, for example, extraction or selection of candidate MVs from the candidate MV list, rearrangement of candidate MVs, deletion of candidate MVs, and the like.
  • the merge mode is an inter-prediction mode in which the candidate MV is derived from the candidate MV list by selecting the candidate MV as the MV of the current block.
  • FIG. 20 is a flowchart showing an example of inter-prediction by the merge mode.
  • the inter-prediction unit 126 acquires a plurality of candidate MVs for the current block based on information such as MVs of a plurality of encoded blocks around the current block temporally or spatially (step). Sh_1). That is, the inter-prediction unit 126 creates a candidate MV list.
  • the inter-prediction unit 126 derives the MV of the current block by selecting one candidate MV from the plurality of candidate MVs acquired in step Sh_1 (step Sh_2). At this time, the inter-prediction unit 126 encodes the MV selection information for identifying the selected candidate MV into the stream.
  • the inter-prediction unit 126 generates a prediction image of the current block by performing motion compensation for the current block using the derived MV and the encoded reference picture (step Sh_3).
  • the information including the coded signal indicating the inter-prediction mode (merge mode in the above example) used for generating the prediction image is encoded as, for example, a prediction parameter.
  • FIG. 21 is a conceptual diagram for explaining an example of the motion vector derivation process of the current picture in the merge mode.
  • Candidates for the prediction MV include the spatially adjacent prediction MV, which is the MV of a plurality of coded blocks located spatially around the target block, and the block in the vicinity that projects the position of the target block in the coded reference picture.
  • a time-adjacent prediction MV which is an MV having the MV
  • a combination prediction MV which is an MV generated by combining the MV values of the space-adjacent prediction MV and the time-adjacent prediction MV
  • a zero prediction MV which is an MV having a value of zero.
  • variable length coding unit the message_idx, which is a signal indicating which predicted MV is selected, is described in the stream and encoded.
  • the predicted MVs registered in the predicted MV list described with reference to FIG. 21 are examples, and the number may be different from the number in the figure, or the number may not include some types of predicted MVs in the figure.
  • the configuration may be such that a predicted MV other than the type of predicted MV in the figure is added.
  • the final MV may be determined by performing DMVR (decoder motion vector refinement) processing described later using the MV of the target block derived in the merge mode.
  • DMVR decoder motion vector refinement
  • the candidate for the predicted MV is the above-mentioned candidate MV
  • the predicted MV list is the above-mentioned candidate MV list.
  • the candidate MV list may be referred to as a candidate list.
  • merge_idx is MV selection information.
  • the motion information may be derived on the decoding device side without being signalized from the coding device side.
  • H The merge mode specified in the 265 / HEVC standard may be used.
  • motion information may be derived by performing motion search on the decoding device side. In the embodiment, the decoding device side performs the motion search without using the pixel value of the current block.
  • the mode in which the motion search is performed on the decoding device side may be called a PMMVD (pattern matched motion vector derivation) mode or a FRUC (frame rate up-conversion) mode.
  • PMMVD pattern matched motion vector derivation
  • FRUC frame rate up-conversion
  • FIG. 22 shows an example of FRUC processing in the form of a flowchart.
  • a list of multiple candidates, each with a predicted motion vector (MV) ie, a candidate MV list). (May be common with the merge list) is generated (step Si_1).
  • the best candidate MV is selected from the plurality of candidate MVs registered in the candidate MV list (step Si_2). For example, the evaluation value of each candidate MV included in the candidate MV list is calculated, and one candidate MV is selected based on the evaluation value.
  • a motion vector for the current block is derived based on the selected candidate motion vector (step Si_4).
  • the motion vector of the selected candidate is derived as it is as a motion vector for the current block.
  • a motion vector for the current block may be derived by performing pattern matching in the peripheral region of the position in the reference picture corresponding to the selected candidate motion vector. That is, the area around the best candidate MV is searched using pattern matching and the evaluation value in the reference picture, and if there is an MV whose evaluation value is a good value, the best candidate MV is set to the MV. It may be updated to be the final MV of the current block. It is also possible to configure the configuration so that the process of updating to the MV having a better evaluation value is not performed.
  • the inter-prediction unit 126 generates a prediction image of the current block by performing motion compensation for the current block using the derived MV and the encoded reference picture (step Si_5).
  • the evaluation value may be calculated by various methods. For example, a reconstructed image of a region in a reference picture corresponding to a motion vector and a predetermined region (the region is, for example, the region of another reference picture or the region of an adjacent block of the current picture, as shown below. It may be compared with the reconstructed image of).
  • the predetermined area may be predetermined.
  • the difference between the pixel values of the two reconstructed images may be calculated and used as the evaluation value of the motion vector.
  • the evaluation value may be calculated by using other information in addition to the difference value.
  • one candidate MV included in the candidate MV list (for example, a merge list) is selected as a start point for a search by pattern matching.
  • pattern matching first pattern matching or second pattern matching can be used.
  • the first pattern matching and the second pattern matching may be referred to as bilateral matching (bilateral matching) and template matching (template matching), respectively.
  • MV derivation>FRUC> Bilateral matching In the first pattern matching, pattern matching is performed between two blocks in two different reference pictures and along the movement trajectory of the current block. Therefore, in the first pattern matching, a region in another reference picture along the movement trajectory of the current block is used as a predetermined region for calculating the evaluation value of the candidate described above.
  • the predetermined area may be predetermined.
  • FIG. 23 is a conceptual diagram for explaining an example of first pattern matching (bilateral matching) between two blocks in two reference pictures along a motion trajectory.
  • first pattern matching two blocks along the motion trajectory of the current block (Cur block) are included in a pair of two blocks in two different reference pictures (Ref0, Ref1).
  • Two motion vectors (MV0, MV1) are derived by searching for the most matching pair. Specifically, with respect to the current block, the reconstructed image at the designated position in the first encoded reference picture (Ref0) designated by the candidate MV and the symmetric MV obtained by scaling the candidate MV at the display time interval.
  • the difference from the reconstructed image at the designated position in the second encoded reference picture (Ref1) specified in is derived, and the evaluation value is calculated using the obtained difference value. It is possible to select the candidate MV having the best evaluation value among the plurality of candidate MVs as the final MV, which can bring about good results.
  • the motion vectors (MV0, MV1) pointing to the two reference blocks are the temporal distances between the current picture (Cur Pic) and the two reference pictures (Ref0, Ref1). It is proportional to (TD0, TD1). For example, if the current picture is temporally located between two reference pictures and the temporal distances from the current picture to the two reference pictures are equal, then in the first pattern matching, a mirror-symmetric bidirectional motion vector. Is derived.
  • MV derivation>FRUC> template matching In the second pattern matching (template matching), pattern matching is performed between a template in the current picture (a block adjacent to the current block in the current picture (for example, an adjacent block above and / or left)) and a block in the reference picture. Will be done. Therefore, in the second pattern matching, a block adjacent to the current block in the current picture is used as a predetermined area for calculating the evaluation value of the candidate described above.
  • FIG. 24 is a conceptual diagram for explaining an example of pattern matching (template matching) between a template in the current picture and a block in the reference picture.
  • the current block is searched in the reference picture (Ref0) for the block that best matches the block adjacent to the current block (Cur block) in the current picture (Cur Pic).
  • the motion vector of is derived.
  • the difference from the reconstructed image at the position is derived, the evaluation value is calculated using the obtained difference value, and the candidate MV having the best evaluation value among the plurality of candidate MVs is selected as the best candidate MV. It is possible.
  • Information indicating whether or not to apply such a FRUC mode may be signalized at the CU level. Further, when the FRUC mode is applied (for example, when the FRUC flag is true), information indicating an applicable pattern matching method (first pattern matching or second pattern matching) may be signalized at the CU level. .. Note that the signaling of this information does not have to be limited to the CU level and may be at other levels (eg, sequence level, picture level, slice level, tile level, CTU level or subblock level). ..
  • FIG. 25A is a conceptual diagram for explaining an example of deriving a motion vector in sub-block units based on motion vectors of a plurality of adjacent blocks.
  • the current block includes 16 4x4 subblocks.
  • the motion vector v 0 of the upper left corner control point of the current block is derived based on the motion vector of the adjacent block, and similarly, the motion vector v of the upper right corner control point of the current block is derived based on the motion vector of the adjacent subblock. 1 is derived.
  • the following formula (1A) may be two motion vectors v 0 and v 1 is projected, the motion vector (v x, v y) for each sub-block in the current block may be derived.
  • x and y indicate the horizontal position and the vertical position of the subblock, respectively, and w indicates a predetermined weighting coefficient.
  • the predetermined weighting factor may be predetermined.
  • Information indicating such an affine mode may be signalized at the CU level.
  • the signalization of the information indicating the affine mode does not have to be limited to the CU level, but may be at other levels (for example, sequence level, picture level, slice level, tile level, CTU level or subblock level). You may.
  • an affine mode may include several modes in which the motion vector derivation method of the upper left and upper right corner control points is different.
  • the affine mode has two modes, an affine inter (also referred to as an affine normal inter) mode and an affine merge mode.
  • FIG. 25B is a conceptual diagram for explaining an example of deriving a motion vector in sub-block units in an affine mode having three control points.
  • the current block includes 16 4x4 subblocks.
  • the motion vector v 0 of the upper left corner control point of the current block is derived based on the motion vector of the adjacent block
  • the motion vector v 1 of the upper right corner control point of the current block is derived based on the motion vector of the adjacent block.
  • motion vector v 2 in the lower left angle control point in the current block based on the motion vector of the neighboring block is derived.
  • the three motion vectors v 0 , v 1 and v 2 may be projected by the following equation (1B), and the motion vectors (v x , v y ) of each subblock in the current block are derived. May be good.
  • x and y indicate the horizontal position and the vertical position of the center of the subblock, respectively, w indicates the width of the current block, and h indicates the height of the current block.
  • Affine modes with different numbers of control points may be switched at the CU level and signaled. Even if the information indicating the number of control points in the affine mode used at the CU level is signalized at another level (for example, sequence level, picture level, slice level, tile level, CTU level or subblock level). Good.
  • the affine mode having such three control points may include several modes in which the methods for deriving the motion vectors of the upper left, upper right and lower left angle control points are different.
  • the affine mode has two modes, an affine inter (also referred to as an affine normal inter) mode and an affine merge mode.
  • FIG. 26A, 26B and 26C are conceptual diagrams for explaining the affine merge mode.
  • affine merge mode As shown in FIG. 26A, for example, encoded blocks A (left), block B (top), block C (upper right), block D (lower left) and block E (upper left) adjacent to the current block. ),
  • the predicted motion vectors of the control points of the current block are calculated based on the plurality of motion vectors corresponding to the blocks encoded in the affine mode. Specifically, these blocks are inspected in the order of encoded block A (left), block B (top), block C (upper right), block D (lower left) and block E (upper left), in affine mode.
  • the first valid coded block is identified.
  • the predicted motion vector of the control point of the current block is calculated based on the plurality of motion vectors corresponding to the specified block.
  • the block A adjacent to the left of the current block is encoded in the affine mode having three control points
  • the upper left corner and the upper right corner of the encoded block including the block A.
  • the motion vectors v 3 , v 4 and v 5 projected at the position of the lower left corner are derived.
  • the predicted motion vector v 0 of the control point in the upper left corner of the current block the predicted motion vector v 1 of the control point in the upper right corner, and the control of the lower left corner. predicted motion vector v 2 of the points are calculated.
  • this predicted motion vector deriving method may be used for deriving each predicted motion vector of the control point of the current block in step Sj_1 of FIG. 29, which will be described later.
  • FIG. 27 is a flowchart showing an example of the affine merge mode.
  • the inter-prediction unit 126 derives each prediction MV of the control point of the current block (step Sk_1).
  • the control points are the upper left and upper right corner points of the current block as shown in FIG. 25A, or the upper left corner, upper right corner and lower left corner of the current block as shown in FIG. 25B.
  • the inter-prediction unit 126 performs the encoded block A (left), block B (top), block C (upper right), block D (lower left), and block E (upper left) in that order. Inspect these blocks to identify the first valid block encoded in affine mode.
  • the inter-prediction unit 126 uses the motion vectors v 3 of the upper left corner and the upper right corner of the coded block including the block A. From and v 4 , the motion vector v 0 of the control point in the upper left corner of the current block and the motion vector v 1 of the control point in the upper right corner are calculated. For example, the inter-prediction unit 126 projects the motion vectors v 3 and v 4 of the upper left corner and the upper right corner of the encoded block onto the current block, thereby projecting the predicted motion vector v 0 of the control point of the upper left corner of the current block. If, to calculate the predicted motion vector v 1 of the control point in the upper right corner.
  • the inter-prediction unit 126 moves the upper left, upper right, and lower left corners of the coded block containing block A. From the vectors v 3 , v 4 and v 5 , the motion vector v 0 of the control point in the upper left corner of the current block, the motion vector v 1 of the control point in the upper right corner, and the motion vector v 2 of the control point in the lower left corner are calculated. To do.
  • inter prediction unit 126 For example, inter prediction unit 126, the upper left corner of the encoded blocks, the motion vector v 3, v 4 and v 5 in the upper right corner and lower left corner, by projecting the current block, the control point of the upper left corner of the current block
  • the predicted motion vector v 0 of, the predicted motion vector v 1 of the control point in the upper right corner, and the motion vector v 2 of the control point in the lower left corner are calculated.
  • the inter-prediction unit 126 performs motion compensation for each of the plurality of sub-blocks included in the current block. That is, the inter-prediction unit 126 has two predicted motion vectors v 0 and v 1 and the above equation (1A), or three predicted motion vectors v 0 , v 1 and v 2 for each of the plurality of sub-blocks.
  • the motion vector of the subblock is calculated as an affine MV (step Sk_2).
  • the inter-prediction unit 126 uses the affine MV and the encoded reference picture to perform motion compensation for the subblock (step Sk_3). As a result, motion compensation is performed on the current block, and a predicted image of the current block is generated.
  • FIG. 28A is a conceptual diagram for explaining an affine intermode having two control points.
  • the motion vector selected from the motion vectors of the coded blocks A, B and C adjacent to the current block predicts the control point in the upper left corner of the current block. It is used as a motion vector v 0 .
  • motion vectors selected from the motion vectors of the encoded block D and block E is adjacent to the current block are used as predicted motion vector v 1 of the control point of the upper-right corner of the current block.
  • FIG. 28B is a conceptual diagram for explaining an affine intermode having three control points.
  • the motion vector selected from the motion vectors of the encoded blocks A, B and C adjacent to the current block predicts the control point in the upper left corner of the current block. It is used as a motion vector v 0 .
  • motion vectors selected from the motion vectors of the encoded block D and block E is adjacent to the current block are used as predicted motion vector v 1 of the control point of the upper-right corner of the current block.
  • motion vectors selected from the motion vectors of the encoded block F and block G adjacent to the current block are used as predicted motion vector v 2 of the control points of the lower left corner of the current block.
  • FIG. 29 is a flowchart showing an example of the affine intermode.
  • the inter-prediction unit 126 predicts the respective prediction MVs (v 0 , v 1 ) or (v 0 , v 1 , v) of the two or three control points of the current block. 2 ) is derived (step Sj_1).
  • the control point is a point at the upper left corner, the upper right corner, or the lower left corner of the current block, as shown in FIG. 25A or FIG. 25B.
  • the inter-prediction unit 126 predicts the control point of the current block by selecting the motion vector of any of the encoded blocks in the vicinity of each control point of the current block shown in FIG. 28A or FIG. 28B.
  • the motion vector (v 0 , v 1 ) or (v 0 , v 1 , v 2 ) is derived.
  • the inter-prediction unit 126 encodes the predicted motion vector selection information for identifying the two selected motion vectors into a stream.
  • the inter-prediction unit 126 determines which block motion vector is selected as the predicted motion vector of the control point from the encoded blocks adjacent to the current block by using cost evaluation or the like, and which predicted motion vector is selected. A flag indicating whether the selection has been made may be described in the bitstream.
  • the inter-prediction unit 126 performs motion search (steps Sj_3 and Sj_4) while updating the predicted motion vectors selected or derived in step Sj_1, respectively (step Sj_2). That is, the inter-prediction unit 126 calculates using the above equation (1A) or equation (1B) with the motion vector of each subblock corresponding to the updated predicted motion vector as the affine MV (step Sj_3). Then, the inter-prediction unit 126 performs motion compensation for each subblock using the affine MV and the encoded reference picture (step Sj_4).
  • the inter-prediction unit 126 determines, for example, the predicted motion vector at which the lowest cost can be obtained as the motion vector of the control point (step Sj_5). At this time, the inter-prediction unit 126 further encodes the difference value between the determined MV and the predicted motion vector into the stream as the difference MV.
  • the inter-prediction unit 126 generates a prediction image of the current block by performing motion compensation for the current block using the determined MV and the encoded reference picture (step Sj_6).
  • FIGS. 30A and 30B are conceptual diagrams for explaining a method of deriving a prediction vector of control points when the number of control points is different between the encoded block and the current block.
  • the current block has three control points of the upper left corner, the upper right corner, and the lower left corner, and the block A adjacent to the left of the current block is encoded in an affine mode having two control points. If it is, the motion vector v 3 and v 4 projected onto the position of the upper left corner and upper right corner of the encoded blocks containing the block a is derived. Then, from the derived motion vectors v 3 and v 4 , the predicted motion vector v 0 of the control point in the upper left corner of the current block and the predicted motion vector v 1 of the control point in the upper right corner are calculated. Further, from the derived motion vectors v 0 and v 1 , the predicted motion vector v 2 of the control point at the lower left angle is calculated.
  • the current block is encoded in an affine mode having two control points, an upper left corner and an upper right corner, and block A adjacent to the left of the current block has three control points.
  • the motion vectors v 3 , v 4 and v 5 projected at the positions of the upper left corner, the upper right corner and the lower left corner of the coded block including the block A are derived.
  • the predicted motion vector v 0 of the control point in the upper left corner of the current block and the predicted motion vector v 1 of the control point in the upper right corner are calculated.
  • This predicted motion vector deriving method may be used for deriving the predicted motion vector of each control point of the current block in step Sj_1 of FIG. 29.
  • FIG. 31A is a flowchart showing the relationship between the merge mode and DMVR.
  • the inter-prediction unit 126 derives the motion vector of the current block in the merge mode (step Sl_1). Next, the inter-prediction unit 126 determines whether or not to perform a motion vector search, that is, a motion search (step Sl_2). Here, when the inter-prediction unit 126 determines that the motion search is not performed (No in step Sl_1), the inter-prediction unit 126 determines the motion vector derived in step Sl_1 as the final motion vector with respect to the current block (step Sl_4). That is, in this case, the motion vector of the current block is determined in the merge mode.
  • step Sl_1 when it is determined in step Sl_1 that the motion search is performed (Yes in step Sl_1), the inter-prediction unit 126 searches the peripheral region of the reference picture indicated by the motion vector derived in step Sl_1 to the current block.
  • the final motion vector is derived (step Sl_3). That is, in this case, the motion vector of the current block is determined by DMVR.
  • FIG. 31B is a conceptual diagram for explaining an example of DMVR processing for determining MV.
  • the optimum MVP set in the current block (for example, in the merge mode) is set as a candidate MV.
  • the candidate MV (L0) the reference pixel is specified from the first reference picture (L0) which is the encoded picture in the L0 direction.
  • the candidate MV (L1) the reference pixel is specified from the second reference picture (L1) which is the encoded picture in the L1 direction.
  • a template is generated by averaging these reference pixels.
  • the peripheral regions of the candidate MVs of the first reference picture (L0) and the second reference picture (L1) are searched respectively, and the MV having the lowest cost is determined as the final MV.
  • the cost value may be calculated using, for example, a difference value between each pixel value of the template and each pixel value of the search area, a candidate MV value, and the like.
  • the coding device and the decoding device described later basically have the same processing configuration and operation described here.
  • any processing may be used as long as it is a processing that can search the periphery of the candidate MV and derive the final MV.
  • BIO / OBMC In motion compensation, there is a mode in which a predicted image is generated and the predicted image is corrected.
  • the mode is, for example, BIO and OBMC described later.
  • FIG. 32 is a flowchart showing an example of generating a predicted image.
  • the inter-prediction unit 126 generates a prediction image (step Sm_1), and corrects the prediction image by, for example, any of the above modes (step Sm_1).
  • FIG. 33 is a flowchart showing another example of generating a predicted image.
  • the inter-prediction unit 126 determines the motion vector of the current block (step Sn_1). Next, the inter-prediction unit 126 generates a prediction image (step Sn_2) and determines whether or not to perform correction processing (step Sn_3). Here, when the inter-prediction unit 126 determines that the correction process is to be performed (Yes in step Sn_3), the inter-prediction unit 126 corrects the predicted image to generate a final predicted image (step Sn_4). On the other hand, when the inter-prediction unit 126 determines that the correction process is not performed (No in step Sn_3), the inter-prediction unit 126 outputs the predicted image as a final predicted image without correcting it (step Sn_5).
  • the mode is, for example, LIC described later.
  • FIG. 34 is a flowchart showing another example of generating a predicted image.
  • the inter-prediction unit 126 derives the motion vector of the current block (step So_1). Next, the inter-prediction unit 126 determines whether or not to perform the luminance correction process (step So_2). Here, when the inter-prediction unit 126 determines that the luminance correction process is to be performed (Yes in step So_2), the inter-prediction unit 126 generates a predicted image while performing the luminance correction (step So_3). That is, the predicted image is generated by the LIC. On the other hand, when the inter-prediction unit 126 determines that the luminance correction process is not performed (No in step So_2), the inter-prediction unit 126 generates a predicted image by normal motion compensation without performing the luminance correction (step So_4).
  • An inter-prediction signal may be generated by using not only the motion information of the current block obtained by the motion search but also the motion information of the adjacent block. Specifically, the current is obtained by weighting and adding the prediction signal based on the motion information obtained by the motion search (in the reference picture) and the prediction signal based on the motion information of the adjacent block (in the current picture). An inter-prediction signal may be generated for each sub-block in the block. Such inter-prediction (motion compensation) is sometimes called OBMC (overlapped block motion compensation).
  • information indicating the size of the subblock for OBMC may be signalized at the sequence level. Further, information indicating whether or not to apply the OBMC mode (for example, called an OBMC flag) may be signalized at the CU level.
  • the signalization level of this information does not have to be limited to the sequence level and the CU level, and may be other levels (for example, picture level, slice level, tile level, CTU level or subblock level). Good.
  • 35 and 36 are a flowchart and a conceptual diagram for explaining the outline of the predicted image correction process by the OBMC process.
  • a predicted image (Pred) by normal motion compensation is acquired using the motion vector (MV) assigned to the processing target (current) block.
  • MV motion vector assigned to the processing target (current) block.
  • the arrow “MV” points to a reference picture and indicates what the current block of the current picture refers to in order to obtain a predicted image.
  • the motion vector (MV_L) already derived for the coded left adjacent block is applied (reused) to the coded target block to acquire the predicted image (Pred_L).
  • the motion vector (MV_L) is indicated by the arrow "MV_L” pointing from the current block to the reference picture.
  • the first correction of the predicted image is performed by superimposing the two predicted images Pred and Pred_L. This has the effect of mixing the boundaries between adjacent blocks.
  • the motion vector (MV_U) already derived for the encoded upper adjacent block is applied (reused) to the coded target block to acquire the predicted image (Pred_U).
  • the motion vector (MV_U) is indicated by the arrow "MV_U" pointing from the current block to the reference picture.
  • the predicted image Pred_U is superposed on the predicted image (for example, Pred and Pred_L) that has been corrected for the first time, so that the predicted image is corrected for the second time. This has the effect of mixing the boundaries between adjacent blocks.
  • the predicted image obtained by the second correction is the final predicted image of the current block in which the boundaries with the adjacent blocks are mixed (smoothed).
  • the above example is a two-pass correction method using blocks adjacent to the left and above, but the correction method is a three-pass or more pass method using blocks adjacent to the right and / or adjacent to the bottom. It may be the correction method of.
  • the area to be superposed may not be the pixel area of the entire block, but only a part of the area near the block boundary.
  • the OBMC prediction image correction process for obtaining one prediction image Pred by superimposing additional prediction images Pred_L and Pred_U from one reference picture has been described.
  • the same processing may be applied to each of the plurality of reference pictures.
  • the acquired plurality of corrected predicted images are further superimposed. Get the final predicted image with.
  • the unit of the target block may be a prediction block unit or a sub-block unit obtained by further dividing the prediction block.
  • the encoding device may determine whether the target block belongs to a complex region of motion.
  • the value 1 is set as obmc_flag and OBMC processing is applied to perform coding.
  • the coding device does not belong to the complex region of motion, it is set as obmc_flag.
  • the value 0 is set and the block is encoded without applying the OBMC processing.
  • the decoding apparatus by decoding the obmc_flag described in the stream (for example, a compression sequence), whether or not to apply the OBMC processing is switched according to the value to perform the decoding.
  • the inter-prediction unit 126 generates one rectangular prediction image for the rectangular current block.
  • the inter-prediction unit 126 generates a plurality of prediction images having a shape different from the rectangle with respect to the current block of the rectangle, and generates a final prediction image of the rectangle by combining the plurality of prediction images.
  • the shape different from the rectangle may be, for example, a triangle.
  • FIG. 37 is a conceptual diagram for explaining the generation of the predicted images of the two triangles.
  • the inter-prediction unit 126 generates a triangle prediction image by performing motion compensation for the first partition of the triangle in the current block using the first MV of the first partition. Similarly, the inter-prediction unit 126 generates a triangle prediction image by performing motion compensation on the second partition of the triangle in the current block using the second MV of the second partition. Then, the inter prediction unit 126 generates a prediction image having the same rectangle as the current block by combining these prediction images.
  • the first partition and the second partition are triangular, but they may be trapezoidal or have different shapes. Further, in the example shown in FIG. 37, the current block is composed of two partitions, but it may be composed of three or more partitions.
  • first partition and the second partition may overlap. That is, the first partition and the second partition may include the same pixel area.
  • the predicted image of the current block may be generated by using the predicted image in the first partition and the predicted image in the second partition.
  • the predicted image is generated by inter-prediction for both partitions, but the predicted image may be generated by intra-prediction for at least one partition.
  • BIO basic-directional optical flow
  • FIG. 38 is a conceptual diagram for explaining a model assuming constant velocity linear motion.
  • (vx, by) indicates a velocity vector
  • ⁇ 0 and ⁇ 1 indicate the temporal distance between the current picture (Cur Pic) and the two reference pictures (Ref0, Ref1, respectively).
  • (MVx0, MVy0) indicates a motion vector corresponding to the reference picture Ref0
  • (MVx1, MVy1) indicates a motion vector corresponding to the reference picture Ref1.
  • This optical flow equation includes (i) the time derivative of the brightness value, (ii) the product of the horizontal velocity and the horizontal component of the spatial gradient of the reference image, and (iii) the vertical velocity and the spatial gradient of the reference image. It is shown that the sum of the product of the vertical components of is equal to zero. Based on the combination of this optical flow equation and Hermite interpolation, the motion vector in block units obtained from the merge list or the like may be corrected in pixel units.
  • the motion vector may be derived on the decoding device side by a method different from the derivation of the motion vector based on the model assuming constant velocity linear motion.
  • a motion vector may be derived in sub-block units based on the motion vectors of a plurality of adjacent blocks.
  • FIG. 39 is a conceptual diagram for explaining an example of a predicted image generation method using the luminance correction process by the LIC process.
  • the MV is derived from the encoded reference picture, and the reference image corresponding to the current block is acquired.
  • the current block information indicating how the brightness value has changed between the reference picture and the current picture is extracted.
  • This extraction is performed by the luminance pixel values of the encoded left adjacent reference area (peripheral reference area) and the encoded upper adjacent reference area (peripheral reference area) in the current picture and the reference picture specified by the derived MV. It is performed based on the luminance pixel value at the same position. Then, the brightness correction parameter is calculated using the information indicating how the brightness value has changed.
  • a predicted image for the current block is generated by performing a luminance correction process that applies the luminance correction parameter to the reference image in the reference picture specified by the MV.
  • the shape of the peripheral reference region in FIG. 39 is an example, and other shapes may be used.
  • the process of generating the predicted image from one reference picture has been described here, the same applies to the case where the predicted image is generated from a plurality of reference pictures, and the reference image acquired from each reference picture is described above.
  • the predicted image may be generated after performing the luminance correction process in the same manner as in the above.
  • lic_flag is a signal indicating whether or not to apply the LIC processing.
  • the value is set as lic_flag. 1 is set and LIC processing is applied to perform coding, and if it does not belong to the region where the luminance change occurs, a value 0 is set as lic_flag and coding is performed without applying LIC processing.
  • the decoding device by decoding the lic_flag described in the stream, whether or not to apply the LIC processing may be switched according to the value to perform the decoding.
  • determining whether or not to apply the LIC processing for example, there is also a method of determining whether or not the LIC processing is applied in the peripheral block.
  • determining whether or not the LIC processing is applied in the peripheral block.
  • the peripheral encoded blocks selected when deriving the MV in the merge mode processing are encoded by applying the LIC processing. ..
  • Encoding is performed by switching whether or not to apply the LIC processing according to the result. Even in the case of this example, the same processing is applied to the processing on the decoding device side.
  • the inter-prediction unit 126 derives a motion vector for acquiring a reference image corresponding to a coded target block from a reference picture which is a coded picture.
  • the inter-prediction unit 126 generates a prediction image for the coded block by performing brightness correction processing on the reference image in the reference picture specified by the motion vector using the brightness correction parameter.
  • the luminance pixel value in the reference image is p2
  • the luminance pixel value of the predicted image after the luminance correction process is p3.
  • the shape of the peripheral reference region in FIG. 39 is an example, and other shapes may be used. Moreover, a part of the peripheral reference area shown in FIG. 39 may be used. For example, a region including a predetermined number of pixels thinned out from each of the upper adjacent pixel and the left adjacent pixel may be used as the peripheral reference region. Further, the peripheral reference area is not limited to the area adjacent to the coded target block, and may be an area not adjacent to the coded target block. A predetermined number of pixels may be predetermined.
  • the peripheral reference area in the reference picture is an area specified by the motion vector of the coded target picture from the peripheral reference area in the coded target picture, but is represented by another motion vector. It may be a designated area.
  • the other motion vector may be a motion vector of a peripheral reference region in the picture to be encoded.
  • the LIC processing may be applied not only to the luminance but also to the color difference.
  • correction parameters may be derived individually for each of Y, Cb, and Cr, or a common correction parameter may be used for any of them.
  • the LIC processing may be applied in units of sub-blocks.
  • the correction parameter may be derived using the peripheral reference area of the current subblock and the peripheral reference area of the reference subblock in the reference picture specified by the MV of the current subblock.
  • the prediction control unit 128 selects either an intra prediction signal (a signal output from the intra prediction unit 124) or an inter prediction signal (a signal output from the inter prediction unit 126), and subtracts the selected signal as a prediction signal. Output to unit 104 and addition unit 116.
  • the prediction control unit 128 may output the prediction parameters input to the entropy coding unit 110.
  • the entropy coding unit 110 may generate a coded bit stream (or sequence) based on the prediction parameter input from the prediction control unit 128 and the quantization coefficient input from the quantization unit 108.
  • Predictive parameters may be used in the decoding device.
  • the decoding device may receive the coded bit stream, decode it, and perform the same processing as the prediction processing performed by the intra prediction unit 124, the inter prediction unit 126, and the prediction control unit 128.
  • the prediction parameters are a selection prediction signal (eg, motion vector, prediction type, or prediction mode used in intra prediction unit 124 or inter prediction unit 126), or intra prediction unit 124, inter prediction unit 126, and prediction control unit. It may include any index, flag, or value that is based on or indicates the prediction process performed in 128.
  • a selection prediction signal eg, motion vector, prediction type, or prediction mode used in intra prediction unit 124 or inter prediction unit 126
  • intra prediction unit 124, inter prediction unit 126, and prediction control unit may include any index, flag, or value that is based on or indicates the prediction process performed in 128.
  • FIG. 40 is a block diagram showing an implementation example of the coding device 100.
  • the coding device 100 includes a processor a1 and a memory a2.
  • the plurality of components of the encoding device 100 shown in FIG. 1 are implemented by the processor a1 and the memory a2 shown in FIG. 40.
  • the processor a1 is a circuit that performs information processing and is a circuit that can access the memory a2.
  • the processor a1 is a dedicated or general-purpose electronic circuit that encodes a moving image.
  • the processor a1 may be a processor such as a CPU.
  • the processor a1 may be an aggregate of a plurality of electronic circuits. Further, for example, the processor a1 may play the role of a plurality of components among the plurality of components of the coding device 100 shown in FIG. 1 and the like.
  • the memory a2 is a dedicated or general-purpose memory in which information for the processor a1 to encode a moving image is stored.
  • the memory a2 may be an electronic circuit or may be connected to the processor a1. Further, the memory a2 may be included in the processor a1. Further, the memory a2 may be an aggregate of a plurality of electronic circuits. Further, the memory a2 may be a magnetic disk, an optical disk, or the like, or may be expressed as a storage, a recording medium, or the like. Further, the memory a2 may be a non-volatile memory or a volatile memory.
  • the encoded moving image may be stored in the memory a2, or the bit string corresponding to the encoded moving image may be stored.
  • the memory a2 may store a program for the processor a1 to encode a moving image.
  • the memory a2 may play the role of a component for storing information among a plurality of components of the coding device 100 shown in FIG. 1 and the like.
  • the memory a2 may serve as the block memory 118 and the frame memory 122 shown in FIG. More specifically, the reconstructed block, the reconstructed picture, and the like may be stored in the memory a2.
  • not all of the plurality of components shown in FIG. 1 and the like may be mounted, or all of the plurality of processes described above may not be performed.
  • a part of the plurality of components shown in FIG. 1 and the like may be included in another device, and a part of the plurality of processes described above may be executed by another device.
  • FIG. 41 is a block diagram showing a functional configuration of the decoding device 200 according to the embodiment.
  • the decoding device 200 is a moving image decoding device that decodes a moving image in block units.
  • the decoding device 200 includes an entropy decoding unit 202, an inverse quantization unit 204, an inverse conversion unit 206, an addition unit 208, a block memory 210, a loop filter unit 212, and a frame memory 214.
  • An intra prediction unit 216, an inter prediction unit 218, and a prediction control unit 220 are provided.
  • the decoding device 200 is realized by, for example, a general-purpose processor and a memory.
  • the processor uses the entropy decoding unit 202, the inverse quantization unit 204, the inverse conversion unit 206, the addition unit 208, the loop filter unit 212, and the intra prediction unit. It functions as 216, an inter-prediction unit 218, and a prediction control unit 220.
  • the decoding device 200 is dedicated to the entropy decoding unit 202, the inverse quantization unit 204, the inverse conversion unit 206, the addition unit 208, the loop filter unit 212, the intra prediction unit 216, the inter prediction unit 218, and the prediction control unit 220. It may be realized as one or more electronic circuits of.
  • FIG. 42 is a flowchart showing an example of the overall decoding process by the decoding device 200.
  • the entropy decoding unit 202 of the decoding device 200 specifies a division pattern of a fixed size block (for example, 128 ⁇ 128 pixels) (step Sp_1).
  • This division pattern is a division pattern selected by the coding apparatus 100.
  • the decoding device 200 performs the processes of steps Sp_2 to Sp_6 for each of the plurality of blocks constituting the division pattern.
  • the entropy decoding unit 202 decodes (specifically, entropy decoding) the encoded quantization coefficient and prediction parameter of the decoding target block (also referred to as the current block) (step Sp_2).
  • the inverse quantization unit 204 and the inverse conversion unit 206 restore a plurality of predicted residuals (that is, difference blocks) by performing inverse quantization and inverse conversion on a plurality of quantization coefficients (step Sp_3). ).
  • the prediction processing unit including all or part of the intra prediction unit 216, the inter prediction unit 218, and the prediction control unit 220 generates a prediction signal (also referred to as a prediction block) of the current block (step Sp_4).
  • the addition unit 208 reconstructs the current block into a reconstructed image (also referred to as a decoded image block) by adding the prediction block to the difference block (step Sp_5).
  • the loop filter unit 212 filters the reconstructed image (step Sp_6).
  • step Sp_7 determines whether or not the decoding of the entire picture is completed (step Sp_7), and if it is determined that the decoding is not completed (No in step Sp_7), the processing from step Sp_1 is repeatedly executed.
  • steps Sp_1 to Sp_7 are sequentially performed by the decoding device 200.
  • a plurality of processes among those processes may be performed in parallel, or the order may be changed.
  • the entropy decoding unit 202 entropy decodes the encoded bit stream. Specifically, the entropy decoding unit 202 arithmetically decodes the coded bit stream into a binary signal, for example. Then, the entropy decoding unit 202 debinaries the binary signal. The entropy decoding unit 202 outputs the quantization coefficient to the inverse quantization unit 204 in block units. The entropy decoding unit 202 may output the prediction parameters included in the coded bit stream (see FIG. 1) to the intra prediction unit 216, the inter prediction unit 218, and the prediction control unit 220 in the embodiment. The intra prediction unit 216, the inter prediction unit 218, and the prediction control unit 220 can execute the same prediction processing as the processing performed by the intra prediction unit 124, the inter prediction unit 126, and the prediction control unit 128 on the encoding device side.
  • the dequantization unit 204 dequantizes the quantization coefficient of the decoding target block (hereinafter referred to as the current block), which is the input from the entropy decoding unit 202. Specifically, the inverse quantization unit 204 inverse-quantizes the quantization coefficient of each of the current blocks based on the quantization parameter corresponding to the quantization coefficient. Then, the inverse quantization unit 204 outputs the inverse quantization coefficient (that is, the conversion coefficient) of the current block to the inverse conversion unit 206.
  • the inverse conversion unit 206 restores the prediction error by inversely converting the conversion coefficient input from the inverse quantization unit 204.
  • the inverse converter 206 sets the current block based on the information indicating the read conversion type. Inversely transform the conversion factor of.
  • the inverse conversion unit 206 applies the inverse reconversion to the conversion coefficient.
  • the addition unit 208 reconstructs the current block by adding the prediction error input from the inverse conversion unit 206 and the prediction sample input from the prediction control unit 220. Then, the addition unit 208 outputs the reconstructed block to the block memory 210 and the loop filter unit 212.
  • the block memory 210 is a block referred to in the intra prediction and is a storage unit for storing a block in the decoding target picture (hereinafter, referred to as a current picture). Specifically, the block memory 210 stores the reconstructed block output from the addition unit 208.
  • the loop filter unit 212 applies a loop filter to the block reconstructed by the addition unit 208, and outputs the filtered reconstructed block to the frame memory 214, the display device, and the like.
  • one filter is selected from among the filters based on the direction of the local gradient and the activity. The selected filter is applied to the reconstructed block.
  • the frame memory 214 is a storage unit for storing a reference picture used for inter-prediction, and is sometimes called a frame buffer. Specifically, the frame memory 214 stores the reconstructed block filtered by the loop filter unit 212.
  • FIG. 43 is a flowchart showing an example of processing performed by the prediction processing unit of the decoding device 200.
  • the prediction processing unit includes all or a part of the intra prediction unit 216, the inter prediction unit 218, and the prediction control unit 220.
  • the prediction processing unit generates a prediction image of the current block (step Sq_1).
  • This prediction image is also referred to as a prediction signal or a prediction block.
  • the prediction signal includes, for example, an intra prediction signal or an inter prediction signal.
  • the prediction processing unit generates a reconstructed image that has already been obtained by generating a prediction block, a difference block, a coefficient block, a restoration of the difference block, and a decoded image block. Is used to generate a predicted image of the current block.
  • the reconstructed image may be, for example, an image of a reference picture or an image of a decoded block in the current picture which is a picture including the current block.
  • the decoded block in the current picture is, for example, a block adjacent to the current block.
  • FIG. 44 is a flowchart showing another example of the processing performed by the prediction processing unit of the decoding device 200.
  • the prediction processing unit determines the method or mode for generating the prediction image (step Sr_1). For example, this method or mode may be determined based on, for example, prediction parameters.
  • the prediction processing unit determines the first method as the mode for generating the prediction image
  • the prediction processing unit generates the prediction image according to the first method (step Sr_2a).
  • the prediction processing unit determines the second method as the mode for generating the prediction image
  • the prediction processing unit generates the prediction image according to the second method (step Sr_2b).
  • the prediction processing unit determines the third method as the mode for generating the prediction image
  • the prediction processing unit generates the prediction image according to the third method (step Sr_2c).
  • the first method, the second method, and the third method are different methods for generating a prediction image, and are, for example, an inter prediction method, an intra prediction method, and other prediction methods, respectively. There may be. In these prediction methods, the above-mentioned reconstructed image may be used.
  • the intra prediction unit 216 performs intra prediction by referring to a block in the current picture stored in the block memory 210 based on the intra prediction mode read from the coded bit stream, thereby performing a prediction signal (intra prediction). Signal) is generated. Specifically, the intra prediction unit 216 generates an intra prediction signal by performing intra prediction with reference to a sample of a block adjacent to the current block (for example, a luminance value and a color difference value), and predicts and controls the intra prediction signal. Output to unit 220.
  • the intra prediction unit 216 may predict the color difference component of the current block based on the luminance component of the current block. ..
  • the intra prediction unit 216 corrects the pixel value after the intra prediction based on the gradient of the reference pixel in the horizontal / vertical direction.
  • the inter-prediction unit 218 predicts the current block by referring to the reference picture stored in the frame memory 214. Prediction is made in units of the current block or sub-blocks within the current block (eg, 4x4 blocks). For example, the inter-prediction unit 218 performs motion compensation using motion information (for example, a motion vector) read from a coded bit stream (for example, a prediction parameter output from the entropy decoding unit 202) to perform motion compensation to the current block or.
  • the sub-block inter-prediction signal is generated, and the inter-prediction signal is output to the prediction control unit 220.
  • the inter-prediction unit 218 uses not only the motion information of the current block obtained by the motion search but also the motion information of the adjacent block. , Generates an inter-prediction signal.
  • the inter-prediction unit 218 follows the pattern matching method (bilateral matching or template matching) read from the coded stream. Motion information is derived by performing motion search. Then, the inter-prediction unit 218 performs motion compensation (prediction) using the derived motion information.
  • the inter-prediction unit 218 derives a motion vector based on a model assuming constant velocity linear motion when the BIO mode is applied. Further, when the information read from the coded bit stream indicates that the affine motion compensation prediction mode is applied, the inter-prediction unit 218 uses motion vectors in sub-block units based on motion vectors of a plurality of adjacent blocks. Is derived.
  • the inter-prediction unit 218 derives the MV based on the information read from the coded stream and uses the MV. Motion compensation (prediction) is performed.
  • FIG. 45 is a flowchart showing an example of inter-prediction by the normal inter-mode in the decoding device 200.
  • the inter-prediction unit 218 of the decoding device 200 performs motion compensation for each block.
  • the inter-prediction unit 218 acquires a plurality of candidate MVs for the current block based on information such as MVs of the plurality of decoded blocks around the current block temporally or spatially (step Ss_1). That is, the inter-prediction unit 218 creates a candidate MV list.
  • the inter-prediction unit 218 selects each of N (N is an integer of 2 or more) candidate MVs from the plurality of candidate MVs acquired in step Ss_1 as predictive motion vector candidates (also referred to as predicted MV candidates). As a result, extraction is performed according to a predetermined priority (step Ss_2). The priority may be predetermined for each of the N predicted MV candidates.
  • the inter-prediction unit 218 decodes the predicted motion vector selection information from the input stream (that is, the coded bit stream), and uses the decoded predicted motion vector selection information to display the N prediction MV candidates.
  • One of the predicted MV candidates is selected as the predicted motion vector (also referred to as predicted MV) of the current block (step Ss_3).
  • the inter-prediction unit 218 decodes the difference MV from the input stream, and adds the difference value, which is the decoded difference MV, to the selected predicted motion vector to obtain the MV of the current block. Derivation (step Ss_4).
  • the inter-prediction unit 218 generates a prediction image of the current block by performing motion compensation for the current block using the derived MV and the decoded reference picture (step Ss_5).
  • the prediction control unit 220 selects either an intra prediction signal or an inter prediction signal, and outputs the selected signal to the addition unit 208 as a prediction signal.
  • the configurations, functions, and processes of the predictor control unit 220, the intra prediction unit 216, and the inter prediction unit 218 on the decoding device side are the prediction control unit 128, the intra prediction unit 124, and the inter prediction unit 126 on the encoding device side. It may correspond to the configuration, function, and processing of.
  • FIG. 46 is a block diagram showing an implementation example of the decoding device 200.
  • the decoding device 200 includes a processor b1 and a memory b2.
  • the plurality of components of the decoding device 200 shown in FIG. 41 are implemented by the processor b1 and the memory b2 shown in FIG.
  • the processor b1 is a circuit that performs information processing and is a circuit that can access the memory b2.
  • processor b1 is a dedicated or general purpose electronic circuit that decodes a coded moving image (ie, a coded bitstream).
  • the processor b1 may be a processor such as a CPU.
  • the processor b1 may be an aggregate of a plurality of electronic circuits. Further, for example, the processor b1 may play the role of a plurality of components among the plurality of components of the decoding device 200 shown in FIG. 41 and the like.
  • the memory b2 is a dedicated or general-purpose memory in which information for the processor b1 to decode the coded bit stream is stored.
  • the memory b2 may be an electronic circuit or may be connected to the processor b1. Further, the memory b2 may be included in the processor b1. Further, the memory b2 may be an aggregate of a plurality of electronic circuits. Further, the memory b2 may be a magnetic disk, an optical disk, or the like, or may be expressed as a storage, a recording medium, or the like. Further, the memory b2 may be a non-volatile memory or a volatile memory.
  • the moving image may be stored in the memory b2, or the encoded bit stream may be stored.
  • the memory b2 may store a program for the processor b1 to decode the coded bit stream.
  • the memory b2 may play the role of a component for storing information among the plurality of components of the decoding device 200 shown in FIG. 41 and the like. Specifically, the memory b2 may play the role of the block memory 210 and the frame memory 214 shown in FIG. More specifically, the reconstructed block, the reconstructed picture, and the like may be stored in the memory b2.
  • not all of the plurality of components shown in FIG. 41 and the like may be mounted, or all of the plurality of processes described above may not be performed.
  • a part of the plurality of components shown in FIG. 41 and the like may be included in another device, and a part of the plurality of processes described above may be executed by another device.
  • each term may be defined as follows.
  • the picture is an array of multiple luminance samples in a monochrome format, or an array of multiple luminance samples and a plurality of color difference samples in the 4: 2: 0, 4: 2: 2 and 4: 4: 4 color formats. Corresponding array.
  • the picture may be a frame or a field.
  • the frame is a composition of a top field in which a plurality of sample rows 0, 2, 4, ... Are generated, and a bottom field composition in which a plurality of sample rows 1, 3, 5, ... Are generated.
  • a slice is an integer coded tree contained in one independent slice segment and all subsequent dependent slice segments that precede the next independent slice segment (if any) in the same access unit (if any). It is a unit.
  • a tile is a rectangular area of multiple coded tree blocks within a particular tile column and a particular tile row in a picture.
  • the tile may still be a loop filter across the edges of the tile, but may be a rectangular area of the frame intended to be independently decoded and encoded.
  • the block is an MxN (N rows and M columns) array of a plurality of samples, or an MxN array of a plurality of conversion coefficients.
  • the block may be a square or rectangular area of a plurality of pixels consisting of a plurality of matrices of one luminance and two color differences.
  • the CTU (encoded tree unit) may be an encoded tree block of a plurality of luminance samples of a picture having three sample arrays, or may be two corresponding encoded tree blocks of a plurality of color difference samples. ..
  • the CTU is a coding tree block of any of a plurality of samples, a monochrome picture and a picture encoded using three separate color planes and a syntax structure used for encoding the plurality of samples. It may be.
  • the super block may be a square block of 64 ⁇ 64 pixels which constitutes one or two mode information blocks or is recursively divided into four 32 ⁇ 32 blocks and can be further divided.
  • the CABAC skip mode can be applied.
  • the CABAC skip mode can also be expressed as an arithmetic coding skip mode or an arithmetic decoding skip mode.
  • FIG. 47 is a block diagram showing a detailed functional configuration of the entropy coding unit 110 in the coding device 100 according to the present embodiment.
  • the entropy coding unit 110 generates a bit string by applying variable length coding to the coefficient information of the image, and outputs the generated bit string.
  • This bit string corresponds to a coded image and is also referred to as a coded signal, a coded bitstream or a coded bitstring.
  • the entropy coding unit 110 includes a binarizing unit 132, a switching unit 134, an intermediate buffer 136, an arithmetic coding unit 138, a switching unit 140, and a multiplexing unit 142. Then, the entropy encoding unit 110 generates a bit string, outputs the generated bit string, and stores the generated bit string in the output buffer 144. The bit string stored in the output buffer 144 is appropriately output from the output buffer 144.
  • the entropy encoding unit 110 may include an output buffer 144.
  • the binarization unit 132 binarizes the coefficients and the like. Specifically, the binarization unit 132 converts the quantized frequency conversion coefficient or the like into a data string having a value represented by, for example, 0 or 1, and outputs the obtained data string. Hereinafter, this data string is also referred to as a binarized data string. Further, the binarization performed by the binarization unit 132 is basically a binarization for arithmetic coding, and more specifically, a binarization for performing arithmetic coding. .. That is, the binarization unit 132 basically derives a binarization data string of image information according to binarization for arithmetic coding.
  • the entropy coding of the context-based adaptive Binary Arismetic Coding can be performed. Will be done.
  • the context-adaptive binary arithmetic coding scheme is also called CABAC.
  • the binarization performed by the binarization unit 132 can also be expressed as binarization for a context-adaptive binary arithmetic coding scheme.
  • the switching units 134 and 140 operate in conjunction with each other according to the mode information, and switch whether to apply arithmetic coding to the binarized data string. For example, the switching units 134 and 140 switch whether to apply arithmetic coding to the binarized data string according to the mode information given from the outside of the coding device 100.
  • the mode information may be given as an instruction from the user, the host system, or the like.
  • this mode information indicates whether the CABAC skip mode is valid or invalid, that is, whether the CABAC skip mode is applied. Then, for example, when the CABAC skip mode is disabled, arithmetic coding is applied to the binarized data string, and when the CABAC skip mode is enabled, the arithmetic coding is applied to the binarized data string. Not done.
  • the switching unit 134 outputs the binarized data string output from the binarizing unit 132 to the intermediate buffer 136, thereby causing the binarized data string to be intermediate.
  • the arithmetic coding unit 138 applies arithmetic coding to the binarized data string stored in the intermediate buffer 136, and outputs the binarized data string to which the arithmetic coding is applied.
  • the switching unit 140 outputs the binarized data string output from the arithmetic coding unit 138 to the multiplexing unit 142.
  • the switching unit 134 when the CABAC skip mode is enabled, the switching unit 134 outputs the binarized data string output from the binarizing unit 132 to the switching unit 140 as it is. Then, the switching unit 140 outputs the binarized data string output from the switching unit 134 to the multiplexing unit 142. That is, arithmetic coding is bypassed.
  • Bypassing which is an aspect of arithmetic coding In order to avoid confusion with arithmetic coding, bypassing arithmetic coding may be expressed as skipping arithmetic coding.
  • Information indicating whether the CABAC skip mode is valid or invalid is input from the outside of the encoding device 100, for example, as a user's instruction or an instruction of the host system.
  • the intermediate buffer 136 is a storage unit for storing the binarized data string, and is also called an intermediate memory.
  • a delay occurs in the arithmetic coding performed by the arithmetic coding unit 138.
  • the amount of delay fluctuates depending on the contents of the binarized data string.
  • the fluctuation of the delay amount is absorbed by the intermediate buffer 136, and the subsequent processing is smoothly performed. It should be noted that inputting data to a storage unit such as the intermediate buffer 136 corresponds to storing the data in the storage unit, and outputting data from the storage unit corresponds to reading data from the storage unit.
  • Arithmetic coding unit 138 performs arithmetic coding. Specifically, the arithmetic coding unit 138 reads out the binarized data string stored in the intermediate buffer 136 and applies arithmetic coding to the binarized data string. Arithmetic coding unit 138 may apply arithmetic coding corresponding to the context-adaptive binary arithmetic coding method to the binarized data string.
  • the arithmetic coding unit 138 selects the probability of occurrence of a value according to the context such as the data type, performs arithmetic coding according to the selected probability of occurrence, and updates the probability of occurrence according to the result of arithmetic coding. That is, the arithmetic coding unit 138 performs arithmetic coding according to a variable occurrence probability. Arithmetic coding performed according to a variable probability of occurrence is also called context-adaptive arithmetic coding.
  • the arithmetic coding unit 138 may perform arithmetic coding for a specific data type or the like according to a fixed probability of occurrence. Specifically, the arithmetic coding unit 138 may perform arithmetic coding according to a probability of occurrence of 0 or 1 of 50%. Arithmetic coding performed according to a fixed probability of occurrence is also called bypass arithmetic coding.
  • the multiplexing unit 142 multiplexes the mode information indicating whether the CABAC skip mode is valid or invalid and the arithmetically coded or non-arithmetically coded binarized data string, and performs the mode information. And generate a bit string containing the binarized data string.
  • the multiplexing unit 142 stores the bit string in the output buffer 144 by outputting the bit string to the output buffer 144.
  • the bit string stored in the output buffer 144 is appropriately output from the output buffer 144. That is, the multiplexing unit 142 outputs a bit string via the output buffer 144.
  • mode information indicating whether the CABAC skip mode is valid or invalid may be included in the bit string as a higher-level parameter.
  • the mode information may be included in the SPS (sequence parameter set) in the bit string, may be included in the PPS (picture parameter set) in the bit string, or may be included in the slice header in the bit string. May be.
  • the mode information included in the bit string is represented by one or more bits.
  • the binarized data string may be included in the slice data.
  • the binarized data string may be a binarized data string to which arithmetic coding is applied, or may be a binarized data string to which arithmetic coding is not applied.
  • the mode information included in the bit string can also be expressed as application information indicating whether or not arithmetic coding has been applied to the binarized data string included in the bit string.
  • the mode information may be included in the bit string as application information indicating whether or not arithmetic coding has been applied to the binarized data string. This application information may indicate whether the bit string contains a binarized data string to which arithmetic coding has been applied or whether the bit string contains a binarized data string to which arithmetic coding has not been applied.
  • the output buffer 144 is a storage unit for storing a bit string, and is also called a CPB (Coded Picture Buffer: encoded picture buffer) or an output memory.
  • the bit string obtained by encoding the image information by the coding apparatus 100 is stored in the output buffer 144. Then, the bit string stored in the output buffer 144 is appropriately output and multiplexed with, for example, a coded audio signal or the like.
  • CABAC skip mode in coding process For example, in a system where processing is desired with low delay, the CABAC skip mode is defined as effective. As a result, it becomes possible to generate a bit string without performing arithmetic coding processing and buffer control processing related thereto, and it becomes possible to perform coding processing with lower delay.
  • the processing block configuration described with reference to FIG. 47 is an example, and other processing block configurations may be used.
  • FIG. 48 is a block diagram showing a detailed functional configuration of the entropy decoding unit 202 in the decoding device 200 according to the present embodiment.
  • the entropy decoding unit 202 derives a coefficient or the like by performing entropy decoding on the bit string input via the input buffer 232.
  • This bit string is, for example, a bit string generated by the coding apparatus 100 shown in FIG. 47 and may have the above-mentioned data structure.
  • the entropy decoding unit 202 includes a separation unit 234, a switching unit 236, an arithmetic decoding unit 238, an intermediate buffer 240, a switching unit 242, and an inverse binarization unit 244.
  • the entropy decoding unit 202 may include an input buffer 232.
  • the input buffer 232 is a storage unit for storing a bit string, and is also called a CPB or an input memory.
  • the bit string decoded by the decoding device 200 is separated from, for example, a coded audio signal, and stored in the input buffer 232. Then, the decoding device 200 reads the bit string stored in the input buffer 232 and decodes the bit string.
  • the separation unit 234 acquires a bit string from the input buffer 232, separates the mode information and the binarized data string from the bit string, and outputs the mode information and the binarized data string. That is, the separation unit 234 acquires the bit string including the mode information and the binarized data string via the input buffer 232, and outputs the mode information and the binarized data string included in the bit string.
  • the binarized data string may be a binarized data string to which arithmetic coding is applied, or may be a binarized data string to which arithmetic coding is not applied.
  • the mode information can also be expressed as application information indicating whether or not arithmetic coding has been applied to the binarized data string included in the bit string. Then, the mode information may not be included in the bit string when the mode information is exchanged in the host system or when the mode information is predetermined. In this case, the mode information may not be separated and output. Further, the mode information may be given as an instruction from the outside of the decoding device 200, specifically from the user, the host system, or the like.
  • the mode information indicating whether the CABAC skip mode is valid or invalid is not included in the bit string when the mode information is exchanged or pre-arranged by the host system between the transmitting and receiving devices. Good. That is, in this case, the mode information may not be separated and output, and only the arithmetically coded or unarithmetically coded binarized data string may be output. Further, the mode information may be given as an instruction from the outside of the decoding device 200, specifically from the user, the host system, or the like.
  • the switching units 236 and 242 operate in conjunction with each other according to the mode information obtained from the separation unit 234 and the like, and switch whether to apply arithmetic decoding to the binarized data string. For example, if the CABAC skip mode is disabled, arithmetic decoding is applied to the binarized data string, and if the CABAC skip mode is enabled, the arithmetic decoding is not applied to the binarized data string.
  • the switching unit 236 outputs the binarized data string output from the separation unit 234 to the arithmetic decoding unit 238. Then, the arithmetic decoding unit 238 applies arithmetic decoding to the binarized data string, outputs the binarized data string to which the arithmetic decoding is applied, and thereby outputs the binarized data string to which the arithmetic decoding is applied. Is stored in the intermediate buffer 240.
  • the switching unit 242 appropriately acquires the binarized data string stored in the intermediate buffer 240, and outputs the binarized data string acquired from the intermediate buffer 240 to the inverse binarization unit 244.
  • the switching unit 236 outputs the binarized data string output from the separation unit 234 to the switching unit 242 as it is. Then, the switching unit 242 outputs the binarized data string output from the switching unit 236 to the inverse binarizing unit 244. That is, the arithmetic decoding is bypassed.
  • Bypassing which is an aspect of arithmetic decoding, to avoid confusion with arithmetic decoding, bypassing arithmetic decoding may be expressed as skipping arithmetic decoding.
  • the arithmetic decoding unit 238 performs arithmetic decoding. Specifically, the arithmetic decoding unit 238 applies arithmetic decoding to the binarized data string to which arithmetic coding is applied, and outputs the binarized data string to which arithmetic decoding is applied.
  • the decrypted binarized data string is stored in the intermediate buffer 240.
  • the binarized data string to which arithmetic decoding is applied corresponds to the original binarized data string to which arithmetic coding has not been applied.
  • Arithmetic decoding unit 238 may apply arithmetic decoding corresponding to the context-adaptive binary arithmetic coding method to the binarized data string.
  • the arithmetic decoding unit 238 selects the occurrence probability of the value according to the context such as the data type, performs arithmetic decoding according to the selected occurrence probability, and updates the occurrence probability according to the result of the arithmetic decoding. That is, the arithmetic decoding unit 238 performs arithmetic decoding according to a variable occurrence probability. Arithmetic decoding performed according to a variable probability of occurrence is also called context-adaptive arithmetic decoding.
  • the arithmetic decoding unit 238 may perform arithmetic decoding on a specific data type or the like according to a fixed probability of occurrence. Specifically, the arithmetic decoding unit 238 may perform arithmetic decoding according to an occurrence probability of 50% as an occurrence probability of 0 or 1. Arithmetic decoding performed according to a fixed probability of occurrence is also called bypass arithmetic decoding.
  • the intermediate buffer 240 is a storage unit for storing the arithmetically decoded binarized data string, and is also called an intermediate memory.
  • a delay occurs in the arithmetic decoding performed by the arithmetic decoding unit 238, a delay occurs.
  • the amount of delay fluctuates depending on the contents of the binarized data string.
  • the intermediate buffer 240 absorbs the fluctuation of the delay amount, and the subsequent processing is smoothly performed.
  • the inverse binarization unit 244 derives a coefficient or the like by performing inverse binarization on the binarized data string. Specifically, the inverse binarization unit 244 converts, for example, a binarized data string of values represented by 0 or 1, into a quantized frequency conversion coefficient or the like, and converts the quantized frequency conversion coefficient or the like. Output to the inverse quantization unit 204. Further, the inverse binarization performed by the inverse binarization unit 244 is basically an inverse binarization corresponding to the binarization for arithmetic coding, and more specifically, the binary arithmetic code. It is an inverse binarization corresponding to the binarization for the conversion.
  • the entropy decoding of the context-adaptive binary arithmetic coding method is performed by the arithmetic decoding in the arithmetic decoding unit 238 and the inverse binarization in the inverse binarization unit 244. That is, the inverse binarization unit 244 may perform inverse binarization according to the context-adaptive binary arithmetic coding method. Inverse binarization is also called multivalued.
  • CABAC skip mode in decoding process For example, in a system where processing is desired with low delay, the CABAC skip mode is defined as effective. As a result, the bit string can be decoded without performing the arithmetic decoding process and the buffer control process related thereto, and the decoding process with a lower delay becomes possible.
  • processing block configuration described with reference to FIG. 48 is an example, and other processing block configurations may be used.
  • the coding device 100 and the decoding device 200 in the present embodiment are particularly useful for a real-time communication system or the like that is required to perform coding and decoding in a short time.
  • the coding device 100 and the decoding device 200 are useful for a video conferencing system, an electronic mirror, or the like.
  • the CABAC skip mode is defined to be effective in these system environments.
  • the application information is whether or not arithmetic coding has been applied to the binarized data string included in the bit string comprehensively in a unit including one or more slices or one or more pictures. Is shown. Then, the application / non-application of arithmetic coding is comprehensively switched in units including one or more slices or one or more pictures.
  • arithmetic coding and decoding may be skipped. More specifically, instead of bypass arithmetic coding and bypass arithmetic decoding, arithmetic coding and arithmetic decoding may be skipped.
  • switching between context arithmetic coding, bypass arithmetic coding, and skipping arithmetic coding may be performed.
  • switching between contextual arithmetic decoding, bypass arithmetic decoding, and skipping arithmetic decoding may be performed.
  • the application information indicating whether or not arithmetic coding has been applied to the binarized data string may be represented by a 1-bit flag or may be represented in another format.
  • the bit string may include the added information as application information.
  • the bit string may include the added information as application information by adding information to the bit string indicating that arithmetic coding has not been applied to the binarized data string.
  • the applicable information may be included in the bit string as information common to other information.
  • the information indicating the type of the picture may be the application information.
  • the amount of coding can vary greatly depending on whether arithmetic coding and decoding are applied. In particular, the amount of coefficient information of the image is large. Therefore, if arithmetic coding and arithmetic decoding are not used for the coefficient information, the code amount can be very large.
  • the binarizing unit 132 of the coding apparatus 100 performs binarization of the coefficient information in a binarizing format different between the case where the arithmetic coding is applied and the case where the arithmetic coding is not applied. ..
  • the inverse binarization unit 244 of the decoding device 200 performs inverse binarization of the coefficient information using different inverse binarization formats depending on whether arithmetic decoding is applied and when arithmetic decoding is not applied. Do.
  • Mode information may be given to the binarization unit 132 of the coding device 100 in the same manner as the switching units 134 and 140 of the coding device 100. Then, the binarization unit 132 of the coding apparatus 100 may acquire the given mode information and switch the binarization format of the coefficient information according to the mode information.
  • the inverse binarization unit 244 of the decoding device 200 may be given mode information in the same manner as the switching units 236 and 242 of the decoding device 200. Then, the inverse binarization unit 244 of the decoding device 200 may acquire the given mode information and switch the inverse binarization format of the coefficient information according to the mode information.
  • different syntax structures may be applied to the coefficient information depending on whether the CABAC skip mode is valid or the CABAC skip mode is invalid.
  • the syntax structure when the CABAC skip mode is valid may be the same as the syntax structure when the CABAC skip mode is invalid and a predetermined condition is satisfied. As a result, an increase in circuit scale is suppressed.
  • FIG. 49 is a diagram for explaining a first example of the coefficient coding process in this embodiment.
  • the entropy coding unit 110 of the coding device 100 performs the operation shown in FIG. 49.
  • the entropy encoding unit 110 first determines whether or not the CABAC skip mode is effective (S102). When the CABAC skip mode is valid, it means that the CABAC skip mode in which the CABAC processing is skipped is selected as the operation mode.
  • the entropy encoding unit 110 further determines whether or not the orthogonal conversion skip mode is valid (S103).
  • the orthogonal conversion skip mode is valid, it means that the orthogonal conversion skip mode in which the orthogonal conversion process is skipped is selected as the operation mode.
  • the entropy coding unit 110 binarizes the coefficients in the first syntax structure (S104).
  • the entropy encoding unit 110 binarizes the coefficient in the second syntax structure (S105). ..
  • the entropy encoding unit 110 again determines whether or not the CABAC skip mode is valid (S106). Then, when the CABAC skip mode is not valid (No in S106), the entropy encoding unit 110 performs CABAC processing on the binarized data string in which the coefficient is binarized to generate a bit string (S107). On the other hand, when the CABAC skip mode is enabled (Yes in S106), the entropy encoding unit 110 outputs the binarized data string in which the coefficient is binarized as it is as a bit string.
  • the first syntax structure may be a syntax structure that is supposed to perform CABAC processing. Specifically, the first syntax structure has a larger number of syntaxes to be binarized than the second syntax structure, and even if the syntax structure has a high correlation of values between the syntaxes. Good. Further, the second syntax structure may be a syntax structure in which the correlation of values between the syntaxes is lower and the number of syntaxes to be binarized is smaller than that of the first syntax structure.
  • the coefficient here may be a quantization coefficient obtained by performing orthogonal conversion on the predicted residual coefficient of the image and further performing quantization.
  • the coefficient may be a quantization coefficient obtained by only quantizationing the predicted residual coefficient of the image without performing orthogonal conversion.
  • the coefficient may be a predicted residual coefficient obtained without orthogonal transformation or quantization.
  • this loop is not for each TU, but for each CU, for each CTU, or for each sub TU obtained by further dividing the TU. May be good.
  • this processing flow is an example, and a part of the described processing may be excluded, or a processing or a condition judgment not described may be added.
  • processing flow of the coding apparatus 100 is described above, by inverting the content of the processing (for example, changing the binarization to the inverse binarization and changing the coding to decoding).
  • the processing flow described herein can also be applied to the decoding apparatus 200.
  • FIG. 50 is a diagram for explaining a second example of the coefficient coding process in this embodiment.
  • the entropy coding unit 110 of the coding device 100 performs the operation shown in FIG.
  • the processing loops for each TU include the processing loops for each sub TU (S202 to S207) obtained by further dividing the TU.
  • the entropy encoding unit 110 determines whether or not the CABAC skip mode is effective (S203).
  • the entropy encoding unit 110 further makes the following determination. Specifically, the entropy encoding unit 110 determines whether or not the number of non-bypass CABAC-processed syntaxes among the syntaxes already encoded in the processing target TU is equal to or greater than the threshold value (). S204).
  • the entropy coding unit 110 binarizes the coefficients in the first syntax structure (S205).
  • the entropy encoding unit 110 binarizes the coefficient in the second syntax structure (S206). ..
  • the entropy encoding unit 110 again determines whether or not the CABAC skip mode is valid (S208). Then, when the CABAC skip mode is not valid (No in S208), the entropy encoding unit 110 performs CABAC processing on the binarized data string in which the coefficient is binarized to generate a bit string (S209). On the other hand, when the CABAC skip mode is enabled (Yes in S208), the entropy encoding unit 110 outputs the binarized data string in which the coefficient is binarized as it is as a bit string.
  • the first syntax structure may be a syntax structure that is supposed to perform CABAC processing. Specifically, the first syntax structure has a larger number of syntaxes to be binarized than the second syntax structure, and even if the syntax structure has a high correlation of values between the syntaxes. Good. Further, the second syntax structure may be a syntax structure in which the correlation of values between the syntaxes is lower and the number of syntaxes to be binarized is smaller than that of the first syntax structure.
  • the coefficient here may be a quantization coefficient obtained by performing orthogonal conversion on the predicted residual coefficient of the image and further performing quantization.
  • the coefficient may be a quantization coefficient obtained by only quantizationing the predicted residual coefficient of the image without performing orthogonal conversion.
  • the coefficient may be a predicted residual coefficient obtained without orthogonal transformation or quantization.
  • this loop may be a loop for each CU or every CTU, not for each TU.
  • this loop may be a loop for each coefficient, for each encoded syntax, etc., not for each sub TU.
  • this processing flow is an example, and a part of the described processing may be excluded, or a processing or a condition judgment not described may be added.
  • processing flow of the coding apparatus 100 is described above, by inverting the content of the processing (for example, changing the binarization to the inverse binarization and changing the coding to decoding).
  • the processing flow described herein can also be applied to the decoding apparatus 200.
  • the method described with reference to FIG. 49 corresponds to an example in which binarization is performed according to a common syntax structure between the case where the CABAC processing skip mode is enabled and the case where the orthogonal conversion skip mode is enabled. ..
  • the method described with reference to FIG. 50 is based on a common syntax structure depending on whether the CABAC processing skip mode is enabled or the number of non-bypassed CABAC processed syntaxes is equal to or greater than the threshold value. Corresponds to the example of digitizing.
  • predetermined conditions for using the common syntax structure are not limited to these. Binarization may be performed according to a common syntax structure depending on whether other predetermined conditions are satisfied or when the CABAC processing skip mode is enabled. In addition, predetermined conditions may be predetermined.
  • syntax structure Only a part of the syntax structure is common, and the other parts may be different depending on each condition. For example, in a common syntax structure, the syntax elements may be partially different depending on the conditions.
  • syntax structures not only two types of syntax structures can be switched, but also three or more types of syntax structures may be switched by combining conditions. Specifically, in addition to the above-mentioned first syntax structure and second syntax structure, a third syntax structure may be used.
  • the first syntax structure is used.
  • the condition for using the third syntax structure is further satisfied, the third syntax structure is used, and if the condition for using the third syntax structure is not satisfied, then The first syntax structure may be used.
  • the present embodiment is not limited to always using the first syntax structure when the CABAC processing skip mode is invalid and the conditions for using the second syntax structure are not satisfied. It may be acceptable to use the syntax structure of 3.
  • FIG. 51 is a flowchart showing the operation of the coding device 100.
  • the coding device 100 includes a circuit and a memory connected to the circuit.
  • the circuit and memory included in the coding device 100 may correspond to the processor a1 and the memory a2 shown in FIG. 40.
  • the circuit of the coding device 100 performs the operation shown in FIG. Specifically, the circuit of the coding device 100 encodes the image in operation (S301).
  • the circuit of the coding device 100 may encode the image block by block.
  • FIG. 52 is a flowchart showing a specific example of the coding operation (S301) shown in FIG. 51.
  • the circuit of the coding apparatus 100 performs the operation shown in FIG. 52 in the coding of the image (S301).
  • the circuit of the coding device 100 binarizes the coefficient information of the image (S311). Then, the circuit of the coding device 100 controls whether or not arithmetic coding is applied to the binarized data string in which the coefficient information is binarized (S312).
  • the circuit of the coding device 100 determines whether or not to apply arithmetic coding to the binarized data string in which the coefficient information is binarized.
  • the circuit of the coding device 100 applies arithmetic coding to the binarized data string.
  • the circuit of the coding device 100 does not apply arithmetic coding to the binarized data string.
  • the circuit of the coding device 100 outputs a bit string including a binarized data string to which arithmetic coding is applied or to which arithmetic coding is not applied (S313).
  • the circuit of the coding apparatus 100 includes the binarized data string to which arithmetic coding is applied. Output a bit string.
  • the circuit of the coding apparatus 100 is the binarized data to which arithmetic coding is not applied. Outputs a bit string containing a column.
  • FIG. 53 is a flowchart showing a specific example of the binarization operation (S311) shown in FIG. 52.
  • the circuit of the coding apparatus 100 performs the operation shown in FIG. 53 in the binarization of the coefficient information (S311).
  • the circuit of the coding device 100 depends on whether or not arithmetic coding is applied to the binarized data string (S321) and whether or not a predetermined condition is satisfied (S322).
  • the coefficient information is binarized in the first syntax structure or the second syntax structure. For example, when arithmetic coding is applied to the binarized data string and the predetermined conditions are not satisfied (Yes in S321 and No in S322), the circuit of the coding device 100 has a first syntax structure.
  • the coefficient information is binarized according to (S323).
  • the circuit of the coding device 100 has a second syntax structure.
  • the coefficient information is binarized according to (S324).
  • the second syntax structure is different from the first syntax structure.
  • the circuit of the coding device 100 binarizes the coefficient information according to the second syntax structure (S324).
  • the predetermined condition may be a condition that the orthogonal conversion process is skipped when the coefficient information is derived from the predicted residual of the image. This makes it possible to standardize the syntax structure when arithmetic coding is not applied and the syntax structure when a predetermined condition that the orthogonal conversion process is skipped is satisfied. Therefore, it is possible to suppress the increase in the code amount and the processing delay while suppressing the increase in the circuit scale.
  • the predetermined condition is that the number of syntax elements encoded in a mode different from the bypass mode according to the CABAC in the region including the image processing target block is equal to or more than the threshold value. May be good.
  • bit string may indicate whether or not the application of arithmetic coding is valid in the sequence parameter set, the picture parameter set, or the slice header.
  • the coding device 100 can switch whether or not the application of arithmetic coding is effective in the sequence parameter set, the picture parameter set, or the slice header. Therefore, the coding device 100 can suppress frequent switching such as switching for each data type as to whether or not arithmetic coding is applied. Therefore, it is possible to suppress the increase in the code amount and the processing delay.
  • the circuit of the coding device 100 may switch whether to apply arithmetic coding comprehensively in units including one or more slices or one or more pictures.
  • the coding apparatus 100 can switch whether or not to apply arithmetic coding comprehensively in large units. Therefore, the coding device 100 can suppress frequent switching such as switching for each data type as to whether or not arithmetic coding is applied. Therefore, it is possible to suppress the increase in the code amount and the processing delay.
  • the above operation performed by the circuit of the coding device 100 may be performed by the entropy coding unit 110 of the coding device 100.
  • FIG. 54 is a flowchart showing the operation of the decoding device 200.
  • the decoding device 200 includes a circuit and a memory connected to the circuit.
  • the circuit and memory included in the decoding device 200 may correspond to the processor b1 and the memory b2 shown in FIG.
  • the circuit of the decoding device 200 performs the operation shown in FIG. Specifically, the circuit of the decoding device 200 decodes the image in operation (S401).
  • the circuit of the decoding device 200 may decode the image block by block.
  • FIG. 55 is a flowchart showing a specific example of the decoding operation (S401) shown in FIG. 54.
  • the circuit of the decoding device 200 performs the operation shown in FIG. 55 in decoding the image (S401).
  • the circuit of the decoding device 200 acquires a bit string including a binarized data string in which the coefficient information of the image is binarized (S411). Then, the circuit of the decoding device 200 controls whether or not arithmetic decoding is applied to the binarized data string (S412).
  • the circuit of the decoding device 200 determines whether or not to apply arithmetic decoding to the binarized data string included in the bit string.
  • the circuit of the decoding device 200 applies the arithmetic decoding to the binarized data string.
  • the circuit of the decoding device 200 does not apply the arithmetic decoding to the binarized data string.
  • the circuit of the decoding device 200 inversely binarizes the binarized data string to which the arithmetic decoding is applied or to which the arithmetic decoding is not applied (S413).
  • the circuit of the decoding device 200 when it is determined that arithmetic decoding is applied and arithmetic decoding is applied to the binarized data string, the circuit of the decoding device 200 inversely binarizes the binarized data string to which the arithmetic decoding is applied. .. On the other hand, when it is determined that the arithmetic decoding is not applied and the arithmetic decoding is not applied to the binarized data string, the circuit of the decoding device 200 reverses the binarized data string to which the arithmetic decoding is not applied. Value it.
  • FIG. 56 is a flowchart showing a specific example of the inverse binarization operation (S413) shown in FIG. 55.
  • the circuit of the decoding device 200 performs the operation shown in FIG. 56 in the inverse binarization (S413) of the binarized data string.
  • the circuit of the decoding device 200 is the first according to whether or not arithmetic decoding is applied to the binarized data string (S421) and whether or not a predetermined condition is satisfied (S422).
  • the binarized data string is inversely binarized with the syntax structure of 1 or the second syntax structure. For example, when arithmetic decoding is applied to the binarized data string and the predetermined conditions are not satisfied (Yes in S421 and No in S422), the circuit of the decoding device 200 is divided according to the first syntax structure.
  • the digitized data string is inversely binarized (S423).
  • the circuit of the decoding device 200 is divided according to the second syntax structure.
  • the digitized data string is inversely binarized (S424).
  • the second syntax structure is different from the first syntax structure.
  • the circuit of the decoding device 200 inversely binarizes the binarized data string according to the second syntax structure (S424). ..
  • the predetermined condition may be a condition that the inverse orthogonal conversion process is skipped when deriving the predicted residual of the image from the coefficient information.
  • the predetermined condition is that the number of syntax elements subjected to the decoding process in a mode different from the bypass mode according to the CABAC in the area including the image processing target block is equal to or more than the threshold value. Good.
  • bit string may indicate whether or not the application of arithmetic decoding is effective in the sequence parameter set, the picture parameter set, or the slice header.
  • the decoding device 200 can switch whether or not the application of arithmetic decoding is effective in the sequence parameter set, the picture parameter set, or the slice header. Therefore, the decoding device 200 can suppress frequent switching such as switching for each data type as to whether or not to apply arithmetic decoding. Therefore, it is possible to suppress the increase in the code amount and the processing delay.
  • the circuit of the decoding device 200 may switch whether or not to apply arithmetic decoding comprehensively in units including one or more slices or one or more pictures.
  • the decoding device 200 can switch whether or not to apply the arithmetic decoding comprehensively in a large unit. Therefore, the decoding device 200 can suppress frequent switching such as switching for each data type as to whether or not to apply arithmetic decoding. Therefore, it is possible to suppress the increase in the code amount and the processing delay.
  • the above operation performed by the circuit of the decoding device 200 may be performed by the entropy decoding unit 202 of the decoding device 200.
  • the coding device 100 and the decoding device 200 in each of the above-described examples may be used as an image coding device and an image decoding device, or may be used as a moving image coding device and a moving image decoding device, respectively. ..
  • the coding device 100 and the decoding device 200 may perform only a part of the above-described operations, and other devices may perform other operations. Further, the coding device 100 and the decoding device 200 may include only a part of the above-described plurality of components, and other devices may include other components.
  • each of the above-mentioned examples may be used as a coding method or a decoding method, may be used as a binarization method or an inverse binarization method, or may be used as another method. May be done.
  • processing such as binarization, inverse binarization, coding, and decoding is performed on the coefficient information of the image, but the coefficient information is not limited to other information of the image. Processing may be performed on the image information including.
  • each component may be realized by being composed of dedicated hardware or by executing a software program suitable for each component.
  • Each component may be realized by a program execution unit such as a CPU or a processor reading and executing a software program recorded on a recording medium such as a hard disk or a semiconductor memory.
  • each of the coding device 100 and the decoding device 200 has a processing circuit (Processing Circuitry) and a storage device (Storage) electrically connected to the processing circuit and accessible from the processing circuit. You may have it.
  • the processing circuit corresponds to the processor a1 or b1
  • the storage device corresponds to the memory a2 or b2.
  • the processing circuit includes at least one of dedicated hardware and a program execution unit, and executes processing using a storage device. Further, when the processing circuit includes a program execution unit, the storage device stores the software program executed by the program execution unit.
  • the software that realizes the above-mentioned encoding device 100, decoding device 200, or the like is the following program.
  • this program encodes an image on a computer, binarizes the coefficient information of the image in encoding the image, and arithmetically codes the binarized data string in which the coefficient information is binarized. Controls whether or not to apply arithmetic coding, outputs a bit string including the binarized data string to which arithmetic coding is applied or not to which arithmetic coding is applied, and in binarization of the coefficient information. , Arithmetic coding is applied to the binarized data string, and when a predetermined condition is not satisfied, the coefficient information is binarized according to the first syntax structure, and the binarized data string is subjected to.
  • the coefficient information is binarized according to a second syntax structure different from the first syntax structure, and the binarized data string is obtained. If arithmetic coding is not applied to the data, a coding method for binarizing the coefficient information according to the second syntax structure may be executed.
  • this program decodes an image on a computer, acquires a bit string including a binarized data string in which the coefficient information of the image is binarized in decoding the image, and obtains the binarized data. Controls whether to apply arithmetic decoding to a column, inversely binarizes the binarized data string to which arithmetic decoding was applied or was not applied, and said binarized data string. In the inverse binarization of, if arithmetic decoding is applied to the binarized data string and a predetermined condition is not satisfied, the binarized data string is inversely binarized according to the first syntax structure.
  • the binarized data string is subjected to a second syntax structure different from the first syntax structure. If arithmetic decoding is not applied to the binarized data string according to the above, a decoding method for inversely binarizing the binarized data string according to the second syntax structure may be executed. ..
  • each component may be a circuit as described above. These circuits may form one circuit as a whole, or may be separate circuits. Further, each component may be realized by a general-purpose processor or a dedicated processor.
  • the coding / decoding device may include a coding device 100 and a decoding device 200.
  • ordinal numbers of the first and second grades used in the explanation may be replaced as appropriate.
  • ordinal numbers may be newly given or removed for the components and the like.
  • the aspects of the coding device 100 and the decoding device 200 have been described above based on a plurality of examples, the aspects of the coding device 100 and the decoding device 200 are not limited to these examples. As long as the gist of the present disclosure is not deviated, various modifications that can be conceived by those skilled in the art are applied to each example, and a form constructed by combining components in different examples is also within the scope of aspects of the coding device 100 and the decoding device 200. May be included within.
  • One or more aspects disclosed here may be implemented in combination with at least a part of the other aspects in the present disclosure. Further, a part of the processing described in the flowchart of one or more aspects disclosed here, a part of the configuration of the apparatus, a part of the syntax, and the like may be performed in combination with the other aspects.
  • each of the functional or active blocks can usually be realized by an MPU (micro processing unit), a memory, or the like. Further, the processing by each of the functional blocks may be realized as a program execution unit such as a processor that reads and executes software (program) recorded on a recording medium such as ROM. The software may be distributed. The software may be recorded on various recording media such as semiconductor memory. It is also possible to realize each functional block by hardware (dedicated circuit). Various combinations of hardware and software can be adopted.
  • each embodiment may be realized by centralized processing using a single device (system), or may be realized by distributed processing using a plurality of devices. Further, the number of processors that execute the above program may be singular or plural. That is, centralized processing may be performed, or distributed processing may be performed.
  • an application example of the moving image coding method (image coding method) or the moving image decoding method (image decoding method) shown in each of the above embodiments, and various systems for implementing the application example are provided.
  • Such a system may be characterized by having an image coding device using an image coding method, an image decoding device using an image decoding method, or an image coding / decoding device including both. Other configurations of such a system can be appropriately modified as appropriate.
  • FIG. 57 is a diagram showing an overall configuration of an appropriate content supply system ex100 that realizes a content distribution service.
  • the communication service providing area is divided into desired sizes, and base stations ex106, ex107, ex108, ex109, and ex110, which are fixed radio stations in the illustrated example, are installed in each cell, respectively.
  • each device such as a computer ex111, a game machine ex112, a camera ex113, a home appliance ex114, and a smartphone ex115 via the Internet service provider ex102 or the communication network ex104 and the base stations ex106 to ex110 on the Internet ex101.
  • the content supply system ex100 may be connected by combining any of the above devices.
  • the devices may be directly or indirectly connected to each other via a telephone network, short-range radio, or the like, without going through base stations ex106 to ex110.
  • the streaming server ex103 may be connected to each device such as a computer ex111, a game machine ex112, a camera ex113, a home appliance ex114, and a smartphone ex115 via the Internet ex101 or the like.
  • the streaming server ex103 may be connected to a terminal or the like in a hot spot in the airplane ex117 via the satellite ex116.
  • the streaming server ex103 may be directly connected to the communication network ex104 without going through the Internet ex101 or the Internet service provider ex102, or may be directly connected to the airplane ex117 without going through the satellite ex116.
  • the camera ex113 is a device capable of shooting still images and moving images such as a digital camera.
  • the smartphone ex115 is a smartphone machine, a mobile phone, a PHS (Personal Handy-phone System) or the like that supports a mobile communication system system called 2G, 3G, 3.9G, 4G, and 5G in the future.
  • PHS Personal Handy-phone System
  • the home appliance ex114 is a refrigerator or a device included in a household fuel cell cogeneration system.
  • live distribution or the like becomes possible by connecting a terminal having a shooting function to the streaming server ex103 through a base station ex106 or the like.
  • terminals computer ex111, game machine ex112, camera ex113, home appliances ex114, smartphone ex115, terminals in airplane ex117, etc.
  • the coding process described in each embodiment may be performed, or the video data obtained by coding may be multiplexed with the sound data in which the sound corresponding to the video is encoded, and the obtained data is streamed. It may be transmitted to the server ex103. That is, each terminal functions as an image coding device according to one aspect of the present disclosure.
  • the streaming server ex103 streams the content data transmitted to the requested client.
  • the client is a computer ex111, a game machine ex112, a camera ex113, a home appliance ex114, a smartphone ex115, a terminal in an airplane ex117, or the like, which can decode the coded data.
  • Each device that has received the delivered data may decode and reproduce the received data. That is, each device may function as an image decoding device according to one aspect of the present disclosure.
  • the streaming server ex103 may be a plurality of servers or a plurality of computers, and may disperse data for processing, recording, and distribution.
  • the streaming server ex103 may be realized by a CDN (Contents Delivery Network), and content distribution may be realized by a network connecting a large number of edge servers distributed all over the world.
  • CDN Contents Delivery Network
  • content distribution may be realized by a network connecting a large number of edge servers distributed all over the world.
  • physically close edge servers can be dynamically assigned depending on the client. Then, the delay can be reduced by caching and delivering the content to the edge server.
  • processing is distributed among multiple edge servers, the distribution subject is switched to another edge server, or a failure occurs. Since distribution can be continued by bypassing the network part, high-speed and stable distribution can be realized.
  • the coding processing of the captured data may be performed on each terminal, on the server side, or shared with each other.
  • the processing loop is performed twice.
  • the first loop the complexity or code amount of the image on a frame or scene basis is detected.
  • the second loop a process of maintaining the image quality and improving the coding efficiency is performed.
  • the terminal performs the first coding process
  • the server side that receives the content performs the second coding process, so that the quality and efficiency of the content can be improved while reducing the processing load on each terminal. it can.
  • the first encoded data performed by the terminal can be received and played back by another terminal, enabling more flexible real-time distribution.
  • the camera ex113 or the like extracts a feature amount (feature or characteristic amount) from the image, compresses the data related to the feature amount as metadata, and transmits the data to the server.
  • the server performs compression according to the meaning (or importance of the content) of the image, for example, by determining the importance of the object from the feature amount and switching the quantization accuracy.
  • the feature data is particularly effective for improving the accuracy and efficiency of motion vector prediction during recompression on the server.
  • the terminal may perform simple coding such as VLC (variable length coding), and the server may perform coding having a large processing load such as CABAC (context adaptive binary arithmetic coding method).
  • a plurality of video data in which almost the same scene is shot by a plurality of terminals.
  • GOP Group of Pictures
  • the server may manage and / or instruct the video data taken by each terminal so that they can be referred to each other. Further, the encoded data from each terminal may be received by the server and the reference relationship may be changed between the plurality of data, or the picture itself may be corrected or replaced and re-encoded. This makes it possible to generate a stream with improved quality and efficiency of each piece of data.
  • the server may distribute the video data after transcoding to change the coding method of the video data.
  • the server may convert the MPEG-based coding method to the VP-based (for example, VP9), or H.A. 264 is H. It may be converted to 265 or the like.
  • the coding process can be performed by the terminal or one or more servers. Therefore, in the following, the description of "server” or “terminal” or the like is used as the subject of processing, but a part or all of the processing performed by the server may be performed by the terminal, or the processing performed by the terminal. Some or all may be done on the server. The same applies to the decoding process.
  • [3D, multi-angle] There is an increasing increase in the integrated use of different scenes taken by terminals such as a plurality of cameras ex113 and / or smartphones ex115 that are substantially synchronized with each other, or images or videos of the same scene taken from different angles.
  • the images taken by each terminal can be integrated based on the relative positional relationship between the terminals acquired separately, or the area where the feature points included in the image match.
  • the server not only encodes the two-dimensional moving image, but also automatically encodes the still image based on the scene analysis of the moving image or at a time specified by the user, and transmits the still image to the receiving terminal. May be good. If the server can acquire the relative positional relationship between the shooting terminals, the server can obtain the three-dimensional shape of the scene based on not only the two-dimensional moving image but also the images of the same scene shot from different angles. Can be generated.
  • the server may separately encode the three-dimensional data generated by the point cloud or the like, or may generate a plurality of images to be transmitted to the receiving terminal based on the result of recognizing or tracking a person or an object using the three-dimensional data. It may be generated by selecting or reconstructing from the video taken by the terminal of.
  • the user can arbitrarily select each image corresponding to each shooting terminal and enjoy the scene, and can select the image of the selected viewpoint from the plurality of images or the three-dimensional data reconstructed using the images. You can also enjoy the cut out content. Further, along with the video, the sound is also picked up from multiple different angles, and the server may multiplex the sound from a particular angle or space with the corresponding video and transmit the multiplexed video and sound. Good.
  • the server may create viewpoint images for the right eye and the left eye, respectively, and perform coding that allows reference between the viewpoint images by Multi-View Coding (MVC) or the like, or mutually. It may be encoded as a separate stream without reference. When decoding another stream, it is preferable to play back in synchronization with each other so that a virtual three-dimensional space is reproduced according to the user's viewpoint.
  • MVC Multi-View Coding
  • the server may superimpose the virtual object information on the virtual space on the camera information in the real space based on the three-dimensional position or the movement of the user's viewpoint.
  • the decoding device may acquire or hold virtual object information and three-dimensional data, generate a two-dimensional image according to the movement of the user's viewpoint, and create superimposed data by smoothly connecting the images.
  • the decoding device may transmit the movement of the user's viewpoint to the server in addition to the request for the virtual object information.
  • the server may create superimposed data according to the movement of the viewpoint received from the three-dimensional data held in the server, encode the superimposed data, and distribute the superimposed data to the decoding device.
  • the superimposed data typically has an ⁇ value indicating transparency other than RGB
  • the server sets the ⁇ value of the part other than the object created from the three-dimensional data to 0 or the like, and the relevant part. May be encoded while being transparent.
  • the server may set an RGB value of a predetermined value as the background, such as a chroma key, and generate data in which the portion other than the object is the background color.
  • the RGB value of the predetermined value may be predetermined.
  • the decryption process of the delivered data may be performed by the client (for example, the terminal), the server side, or shared with each other.
  • a terminal may once send a reception request to a server, the content corresponding to the request may be received by another terminal, decryption processing may be performed, and the decoded signal may be transmitted to a device having a display. Data with good image quality can be reproduced by distributing the processing and selecting appropriate content regardless of the performance of the communicable terminal itself.
  • a part of an area such as a tile in which a picture is divided may be decoded and displayed on the viewer's personal terminal. As a result, while sharing the whole picture, it is possible to confirm the field of responsibility or the area to be confirmed in more detail at hand.
  • the user may switch in real time while freely selecting a decoding device or a display device such as a user's terminal or a display arranged indoors or outdoors.
  • a decoding device or a display device such as a user's terminal or a display arranged indoors or outdoors.
  • access to the coded data on the network such as the coded data being cached in a server that can be accessed from the receiving terminal in a short time, or being copied to an edge server in the content delivery service. It is also possible to switch the bit rate of the received data based on ease.
  • the content switching will be described using a scalable stream compression-encoded by applying the moving image coding method shown in each of the above embodiments shown in FIG. 58.
  • the server may have multiple streams with the same content but different qualities as individual streams, but it is temporally / spatially scalable, which is realized by encoding by dividing into layers as shown in the figure.
  • the content may be switched by taking advantage of the characteristics of the stream.
  • the decoding side determines which layer to decode according to the internal factor of performance and the external factor such as the state of the communication band, and the decoding side determines the low resolution content and the high resolution content. It can be freely switched and decrypted.
  • the device may decode the same stream to different layers, so that the server The burden on the side can be reduced.
  • the picture is encoded for each layer, and in addition to the configuration that realizes scalability in the enhancement layer above the base layer, the enhancement layer includes meta information based on the statistical information of the image and the like. May be good.
  • the decoding side may generate high-quality content by super-resolution of the base layer picture based on the meta information. Super-resolution may improve the signal-to-noise ratio while maintaining and / or expanding the resolution.
  • Meta information includes information for specifying linear or non-linear filter coefficients such as those used for super-resolution processing, or information for specifying parameter values in filter processing, machine learning, or least squares calculation used for super-resolution processing. including.
  • a configuration may be provided in which the picture is divided into tiles or the like according to the meaning of the objects or the like in the image.
  • the decoding side decodes only a part of the area by selecting the tile to be decoded.
  • the decoding side can determine the position of the desired object based on the meta information. Can be identified and the tile containing the object can be determined.
  • the meta information may be stored using a data storage structure different from the pixel data, such as an SEI (supplemental enhancement information) message in HEVC. This meta information indicates, for example, the position, size, or color of the main object.
  • Meta information may be stored in a unit composed of a plurality of pictures, such as a stream, a sequence, or a random access unit.
  • the decoding side can acquire the time when a specific person appears in the video, can identify the picture in which the object exists, and can determine the position of the object in the picture by combining the information for each picture and the time information.
  • FIG. 60 is a diagram showing an example of a display screen of a web page on a computer ex111 or the like.
  • FIG. 61 is a diagram showing an example of a display screen of a web page on a smartphone ex115 or the like.
  • a web page may include a plurality of linked images that are links to image contents, and the appearance may differ depending on the viewing device. If multiple linked images are visible on the screen, the display device (until the user explicitly selects the linked image, or until the linked image approaches the center of the screen or the entire linked image fits inside the screen.
  • the decoding device may display a still image or I-picture of each content as a link image, may display an image such as a gif animation with a plurality of still images or I-pictures, or may display a base layer. Only may be received and the video may be decoded and displayed.
  • the display device When the link image is selected by the user, the display device performs decoding while giving the highest priority to, for example, the base layer. If the HTML constituting the web page has information indicating that the content is scalable, the display device may decode up to the enhancement layer. Further, in order to ensure real-time performance, the display device decodes only the forward reference picture (I picture, P picture, B picture of forward reference only) before being selected or when the communication band is very strict. And by displaying, the delay between the decoding time and the display time of the first picture (the delay from the start of decoding the content to the start of display) can be reduced. Furthermore, the display device may deliberately ignore the reference relationship of the pictures, roughly decode all the B pictures and the P pictures as forward references, and perform normal decoding as the number of received pictures increases over time. ..
  • the receiving terminal receives meta in addition to image data belonging to one or more layers.
  • Information such as weather or construction may be received as information, and these may be associated and decoded.
  • the meta information may belong to the layer or may be simply multiplexed with the image data.
  • the receiving terminal since a car, a drone, an airplane, etc. including the receiving terminal moves, the receiving terminal transmits the position information of the receiving terminal to perform seamless reception and decoding while switching the base stations ex106 to ex110. realizable.
  • the receiving terminal dynamically switches how much meta information is received or how much map information is updated according to the user's selection, the user's situation, and / or the state of the communication band. Becomes possible.
  • the client can receive, decode, and reproduce the encoded information transmitted by the user in real time.
  • the server may perform the editing process and then the encoding process. This can be achieved, for example, by using the following configuration.
  • the server After shooting in real time or accumulating at the time of shooting, the server performs recognition processing such as shooting error, scene search, meaning analysis, and object detection from the original image data or encoded data. Then, the server manually or automatically corrects out-of-focus or camera shake based on the recognition result, and reduces the importance of scenes such as scenes with low brightness or out of focus compared to other pictures. Make edits such as deleting, emphasizing the edges of objects, and changing the tint. The server encodes the edited data based on the edited result. It is also known that if the shooting time is too long, the audience rating will drop, and the server will move not only the less important scenes as described above so that the content will be within a specific time range according to the shooting time. You may automatically clip a scene with a small number of images based on the image processing result. Alternatively, the server may generate and encode a digest based on the results of the scene semantic analysis.
  • recognition processing such as shooting error, scene search, meaning analysis, and object detection from the original image data or encoded data
  • the server may intentionally change a person's face around the screen, the inside of the house, or the like into an image that is out of focus and encode it. Furthermore, the server recognizes whether or not the face of a person different from the person registered in advance is reflected in the image to be encoded, and if it is reflected, performs processing such as applying a mosaic to the face part. You may.
  • a person or background area in which the user wants to process the image may be specified from the viewpoint of copyright or the like.
  • the server may perform processing such as replacing the specified area with another image or blurring the focus. If it is a person, the person can be tracked in the moving image to replace the image of the face part of the person.
  • the decoding device may first receive the base layer with the highest priority for decoding and playback, although it depends on the bandwidth.
  • the decoding device may receive the enhancement layer during this period and reproduce the high-quality video including the enhancement layer when the enhancement layer is received and the reproduction is performed twice or more, such as when the reproduction is looped.
  • a stream with such scalable encoding can provide an experience in which the stream gradually becomes smarter and the image becomes better, although it is a rough moving image when it is not selected or when it is first started to be viewed.
  • a similar experience can be provided even if the coarse stream played the first time and the second stream encoded with reference to the first video are configured as one stream. ..
  • these coding or decoding processes are generally processed in the LSI ex500 of each terminal.
  • the LSI (large scale integration circuit) ex500 may be one-chip or a plurality of chips.
  • software for video coding or decoding is embedded in some recording medium (CD-ROM, flexible disk, hard disk, etc.) that can be read by a computer ex111 or the like, and the coding or decoding processing is performed using the software. May be good.
  • the smartphone ex115 is equipped with a camera, the moving image data acquired by the camera may be transmitted. The moving image data at this time may be data encoded by LSI ex500 possessed by the smartphone ex115.
  • the LSIex500 may be configured to download and activate the application software.
  • the terminal first determines whether the terminal supports the content coding method or has the ability to execute a specific service. If the terminal does not support the content encoding method, or if it does not have the ability to execute a specific service, the terminal may download the codec or application software, and then acquire and play the content.
  • the digital broadcasting system has at least a moving image coding device (image coding device) or a moving image decoding device (image decoding device) of each of the above embodiments. Any of the above can be incorporated.
  • the difference is that it is suitable for multicast compared to the configuration that makes it easy to unicast the content supply system ex100 because it transmits and receives multiplexed data in which video and sound are multiplexed on radio waves for broadcasting using satellites and the like.
  • similar applications can be applied to the coding process and the decoding process.
  • FIG. 62 is a diagram showing further details of the smartphone ex115 shown in FIG. 57. Further, FIG. 63 is a diagram showing a configuration example of the smartphone ex115.
  • the smartphone ex115 received the antenna ex450 for transmitting and receiving radio waves to and from the base station ex110, the camera unit ex465 capable of taking images and still images, the image captured by the camera unit ex465, and the antenna ex450. It is provided with a display unit ex458 that displays the data obtained by decoding the video or the like.
  • the smartphone ex115 further includes an operation unit ex466 such as a touch panel, a voice output unit ex457 such as a speaker for outputting voice or sound, and a voice input unit ex456 such as a microphone for inputting voice.
  • the user is specified as the memory unit ex467 that can store encoded data such as recorded video or still image, recorded audio, received video or still image, mail, or decoded data, and the network is started. It is provided with a slot unit ex464 which is an interface unit with SIMex468 for authenticating access to various data. An external memory may be used instead of the memory unit ex467.
  • Main control unit ex460 that can collectively control display unit ex458, operation unit ex466, etc., power supply circuit unit ex461, operation input control unit ex462, video signal processing unit ex455, camera interface unit ex463, display control unit ex459, modulation / The demodulation unit ex452, the multiplexing / separation unit ex453, the audio signal processing unit ex454, the slot unit ex464, and the memory unit ex467 are connected via the synchronization bus ex470.
  • the power supply circuit unit ex461 activates the smartphone ex115 in an operable state and supplies power to each unit from the battery pack.
  • the smartphone ex115 performs processing such as calling and data communication based on the control of the main control unit ex460 having a CPU, ROM, RAM, and the like.
  • processing such as calling and data communication based on the control of the main control unit ex460 having a CPU, ROM, RAM, and the like.
  • the audio signal picked up by the audio input unit ex456 is converted into a digital audio signal by the audio signal processing unit ex454, spectrum diffusion processing is performed by the modulation / demodulation unit ex452, and digital-analog conversion processing is performed by the transmission / reception unit ex451. And frequency conversion processing is performed, and the resulting signal is transmitted via the antenna ex450.
  • the received data is amplified, subjected to frequency conversion processing and analog-to-digital conversion processing, spectrum reverse diffusion processing is performed by the modulation / demodulation unit ex452, converted into an analog audio signal by the audio signal processing unit ex454, and then converted into an analog audio signal, which is then converted to an analog audio signal.
  • text, still image, or video data can be transmitted under the control of the main control unit ex460 via the operation input control unit ex462 based on the operation of the operation unit ex466 of the main body unit. Similar transmission / reception processing is performed.
  • the video signal processing unit ex455 uses the video signal stored in the memory unit ex467 or the video signal input from the camera unit ex465 to perform each of the above operations. It is compressed and encoded by the moving image coding method shown in the form, and the encoded video data is sent to the multiplexing / separation unit ex453.
  • the audio signal processing unit ex454 encodes the audio signal picked up by the audio input unit ex456 while the video or still image is being imaged by the camera unit ex465, and sends the encoded audio data to the multiplexing / separation unit ex453.
  • the multiplexing / separating unit ex453 multiplexes the encoded video data and the encoded audio data by a predetermined method, and the modulation / demodulation unit (modulation / demodulation circuit unit) ex452 and the transmission / reception unit ex451 perform modulation processing and conversion. It is processed and transmitted via the antenna ex450.
  • the predetermined method may be predetermined.
  • the multiplexing / separating unit ex453 is multiplexed.
  • the multiplexed data is divided into a bit stream of video data and a bit stream of audio data, and the video data encoded via the synchronization bus ex470 is supplied to the video signal processing unit ex455, and at the same time.
  • the encoded audio data is supplied to the audio signal processing unit ex454.
  • the video signal processing unit ex455 decodes the video signal by the moving image decoding method corresponding to the moving image coding method shown in each of the above embodiments, and is linked from the display unit ex458 via the display control unit ex459.
  • the video or still image included in the moving image file is displayed.
  • the audio signal processing unit ex454 decodes the audio signal, and the audio output unit ex457 outputs the audio.
  • audio playback may not be socially appropriate depending on the user's situation. Therefore, as an initial value, it is preferable to play back only the video data without playing the audio signal, and the audio may be played back synchronously only when the user clicks the video data or performs an operation. ..
  • the smartphone ex115 has been described as an example here, as the terminal, in addition to the transmission / reception type terminal having both the encoder and the decoder, the transmitting terminal having only the encoder and the receiving terminal having only the decoder.
  • Another possible implementation is a terminal. This has been described as receiving or transmitting multiplexed data in which audio data is multiplexed with video data in a digital broadcasting system.
  • character data related to the video may be multiplexed as the multiplexed data.
  • the video data itself may be received or transmitted instead of the multiplexed data.
  • the main control unit ex460 including the CPU controls the coding or decoding process
  • various terminals often include a GPU. Therefore, a memory shared by the CPU and the GPU, or a memory whose address is managed so that it can be used in common, may be configured to collectively process a wide area by utilizing the performance of the GPU. As a result, the coding time can be shortened, real-time performance can be ensured, and low delay can be realized. In particular, it is efficient to collectively perform motion search, deblock filter, SAO (Simple Adaptive Offset), and conversion / quantization processing in units such as pictures on the GPU instead of the CPU.
  • SAO Simple Adaptive Offset
  • the present disclosure can be used for, for example, a television receiver, a digital video recorder, a car navigation system, a mobile phone, a digital camera, a digital video camera, a video conferencing system, an electronic mirror, or the like.
  • Coding device 102 Dividing unit 104 Subtracting unit 106 Converting unit 108 Quantizing unit 110 Entropy coding unit 112, 204 Inverse quantization unit 114, 206 Inverse conversion unit 116, 208 Addition unit 118, 210 Block memory 120, 212 Loop filter Part 122, 214 Frame memory 124, 216 Intra prediction part 126, 218 Inter prediction part 128, 220 Prediction control part 132 Binification part 134, 140, 236, 242 Switching part 136, 240 Intermediate buffer 138 Arithmetic coding part 142 Multiplexing Conversion unit 144 Output buffer 200 Decoding device 202 Entropy decoding unit 232 Input buffer 234 Separation unit 238 Arithmetic decoding unit 244 Inverse binarization unit 1201 Boundary determination unit 1202, 1204, 1206 Switch 1203 Filter judgment unit 1205 Filter processing unit 1207 Filter characteristics determination Part 1208 Processing judgment part a1, b1 Processor a2, b2 Memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

符号化装置(100)は、回路と、回路に接続されたメモリとを備え、回路は、動作において、画像を符号化し、画像の符号化において、画像の係数情報を二値化し、係数情報が二値化された二値化データ列に対して算術符号化を適用するか否かを制御し、算術符号化が適用された、又は、算術符号化が適用されなかった二値化データ列を含むビット列を出力し、係数情報の二値化において、二値化データ列に対して算術符号化が適用され、かつ、所定の条件が満たされない場合、係数情報を第1のシンタックス構造に従って二値化し、二値化データ列に対して算術符号化が適用され、かつ、所定の条件が満たされる場合、係数情報を第1のシンタックス構造とは異なる第2のシンタックス構造に従って二値化し、二値化データ列に対して算術符号化が適用されない場合、係数情報を第2のシンタックス構造に従って二値化する。

Description

符号化装置、復号装置、符号化方法、および復号方法
 本開示は、ビデオコーディングに関し、例えば、動画像の符号化および復号におけるシステム、構成要素、ならびに方法などに関する。
 ビデオコーディング技術は、H.261およびMPEG-1から、H.264/AVC(Advanced Video Coding)、MPEG-LA、H.265/HEVC(High Efficiency Video Coding)、およびH.266/VVC(Versatile Video Codec)へ進歩している。この進歩に伴い、様々な用途において増え続けるデジタルビデオデータ量を処理するために、ビデオコーディング技術の改良および最適化を提供することが常に必要とされている。
 なお、非特許文献1は、上述されたビデオコーディング技術に関する従来の規格の一例に関する。
H.265(ISO/IEC 23008-2 HEVC)/HEVC(High Efficiency Video Coding)
 上記のような符号化方式に関して、符号化効率の改善、画質の改善、処理量の削減、回路規模の削減、又は、フィルタ、ブロック、サイズ、動きベクトル、参照ピクチャ又は参照ブロック等の要素又は動作の適切な選択等のため、新たな方式の提案が望まれている。
 本開示は、例えば、符号化効率の改善、画質の改善、処理量の削減、回路規模の削減、処理速度の改善、及び、要素又は動作の適切な選択等のうち1つ以上に貢献し得る構成又は方法を提供する。なお、本開示は、上記以外の利益に貢献し得る構成又は方法を含み得る。
 例えば、本開示の一態様に係る符号化装置は、回路と、前記回路に接続されたメモリとを備え、前記回路は、動作において、画像を符号化し、前記画像の符号化において、前記画像の係数情報を二値化し、前記係数情報が二値化された二値化データ列に対して算術符号化を適用するか否かを制御し、算術符号化が適用された、又は、算術符号化が適用されなかった前記二値化データ列を含むビット列を出力し、前記係数情報の二値化において、前記二値化データ列に対して算術符号化が適用され、かつ、所定の条件が満たされない場合、前記係数情報を第1のシンタックス構造に従って二値化し、前記二値化データ列に対して算術符号化が適用され、かつ、前記所定の条件が満たされる場合、前記係数情報を前記第1のシンタックス構造とは異なる第2のシンタックス構造に従って二値化し、前記二値化データ列に対して算術符号化が適用されない場合、前記係数情報を前記第2のシンタックス構造に従って二値化する。
 本開示における実施の形態のいくつかの実装は、符号化効率を改善してもよいし、符号化/復号処理を簡素化してもよいし、符号化/復号処理速度を速くしてもよいし、適切なフィルタ、ブロックサイズ、動きベクトル、参照ピクチャ、参照ブロック等のような、符号化及び復号に用いられる適切な構成要素/動作を効率よく選択してもよい。
 本開示の一態様におけるさらなる利点および効果は、明細書および図面から明らかにされる。かかる利点および/または効果は、いくつかの実施の形態並びに明細書および図面に記載された特徴によってそれぞれ得られるが、1つまたはそれ以上の利点および/または効果を得るために必ずしも全てが提供される必要はない。
 なお、これらの全般的または具体的な態様は、システム、方法、集積回路、コンピュータプログラム、記録媒体、又は、これらの任意な組み合わせで実現されてもよい。
 本開示の一態様に係る構成又は方法は、例えば、符号化効率の改善、画質の改善、処理量の削減、回路規模の削減、処理速度の改善、及び、要素又は動作の適切な選択等のうち1つ以上に貢献し得る。なお、本開示の一態様に係る構成又は方法は、上記以外の利益に貢献してもよい。
図1は、実施の形態に係る符号化装置の機能構成を示すブロック図である。 図2は、符号化装置による全体的な符号化処理の一例を示すフローチャートである。 図3は、ブロック分割の一例を示す概念図である。 図4Aは、スライスの構成の一例を示す概念図である。 図4Bは、タイルの構成の一例を示す概念図である。 図5Aは、様々な変換タイプに対応する変換基底関数を示す表である。 図5Bは、SVT(Spatially Varying Transform)の一例を示す概念図である。 図6Aは、ALF(adaptive loop filter)で用いられるフィルタの形状の一例を示す概念図である。 図6Bは、ALFで用いられるフィルタの形状の他の一例を示す概念図である。 図6Cは、ALFで用いられるフィルタの形状の他の一例を示す概念図である。 図7は、DBF(deblocking filter)として機能するループフィルタ部の詳細な構成の一例を示すブロック図である。 図8は、ブロック境界に対して対称なフィルタ特性を有するデブロッキング・フィルタの例を示す概念図である。 図9は、デブロッキング・フィルタ処理が行われるブロック境界を説明するための概念図である。 図10は、Bs値の一例を示す概念図である。 図11は、符号化装置の予測処理部で行われる処理の一例を示すフローチャートである。 図12は、符号化装置の予測処理部で行われる処理の他の例を示すフローチャートである。 図13は、符号化装置の予測処理部で行われる処理の他の例を示すフローチャートである。 図14は、実施の形態のイントラ予測における67個のイントラ予測モードの一例を示す概念図である。 図15は、インター予測の基本的な処理の流れの一例を示すフローチャートである。 図16は、動きベクトル導出の一例を示すフローチャートである。 図17は、動きベクトル導出の他の例を示すフローチャートである。 図18は、動きベクトル導出の他の例を示すフローチャートである。 図19は、ノーマルインターモードによるインター予測の例を示すフローチャートである。 図20は、マージモードによるインター予測の例を示すフローチャートである。 図21は、マージモードによる動きベクトル導出処理の一例を説明するための概念図である。 図22は、FRUC(frame rate up conversion)処理の一例を示すフローチャートである。 図23は、動き軌道に沿う2つのブロック間でのパターンマッチング(バイラテラルマッチング)の一例を説明するための概念図である。 図24は、カレントピクチャ内のテンプレートと参照ピクチャ内のブロックとの間でのパターンマッチング(テンプレートマッチング)の一例を説明するための概念図である。 図25Aは、複数の隣接ブロックの動きベクトルに基づくサブブロック単位の動きベクトルの導出の一例を説明するための概念図である。 図25Bは、3つの制御ポイントを有するアフィンモードにおけるサブブロック単位の動きベクトルの導出の一例を説明するための概念図である。 図26Aは、アフィンマージモードを説明するための概念図である。 図26Bは、2つの制御ポイントを有するアフィンマージモードを説明するための概念図である。 図26Cは、3つの制御ポイントを有するアフィンマージモードを説明するための概念図である。 図27は、アフィンマージモードの処理の一例を示すフローチャートである。 図28Aは、2つの制御ポイントを有するアフィンインターモードを説明するための概念図である。 図28Bは、3つの制御ポイントを有するアフィンインターモードを説明するための概念図である。 図29は、アフィンインターモードの処理の一例を示すフローチャートである。 図30Aは、カレントブロックが3つの制御ポイントを有し、隣接ブロックが2つの制御ポイントを有するアフィンインターモードを説明するための概念図である。 図30Bは、カレントブロックが2つの制御ポイントを有し、隣接ブロックが3つの制御ポイントを有するアフィンインターモードを説明するための概念図である。 図31Aは、DMVR(decoder motion vector refinement)を含むマージモードを示すフローチャートである。 図31Bは、DMVR処理の一例を説明するための概念図である。 図32は、予測画像の生成の一例を示すフローチャートである。 図33は、予測画像の生成の他の例を示すフローチャートである。 図34は、予測画像の生成の他の例を示すフローチャートである。 図35は、OBMC(overlapped block motion compensation)処理による予測画像補正処理の一例を説明するためのフローチャートである。 図36は、OBMC処理による予測画像補正処理の一例を説明するための概念図である。 図37は、2つの三角形の予測画像の生成を説明するための概念図である。 図38は、等速直線運動を仮定したモデルを説明するための概念図である。 図39は、LIC(local illumination compensation)処理による輝度補正処理を用いた予測画像生成方法の一例を説明するための概念図である。 図40は、符号化装置の実装例を示すブロック図である。 図41は、実施の形態に係る復号装置の機能構成を示すブロック図である。 図42は、復号装置による全体的な復号処理の一例を示すフローチャートである。 図43は、復号装置の予測処理部で行われる処理の一例を示すフローチャートである。 図44は、復号装置の予測処理部で行われる処理の他の例を示すフローチャートである。 図45は、復号装置におけるノーマルインターモードによるインター予測の例を示すフローチャートである。 図46は、復号装置の実装例を示すブロック図である。 図47は、実施の形態に係る符号化装置におけるエントロピー符号化部の詳細な機能構成を示すブロック図である。 図48は、実施の形態に係る復号装置におけるエントロピー復号部の詳細な機能構成を示すブロック図である。 図49は、実施の形態に係る符号化装置におけるエントロピー符号化部の第1動作例を示すフローチャートである。 図50は、実施の形態に係る符号化装置におけるエントロピー符号化部の第2動作例を示すフローチャートである。 図51は、実施の形態に係る符号化装置の動作を示すフローチャートである。 図52は、実施の形態に係る符号化動作の具体例を示すフローチャートである。 図53は、実施の形態に係る二値化動作の具体例を示すフローチャートである。 図54は、実施の形態に係る復号装置の動作を示すフローチャートである。 図55は、実施の形態に係る復号動作の具体例を示すフローチャートである。 図56は、実施の形態に係る逆二値化動作の具体例を示すフローチャートである。 図57は、コンテンツ配信サービスを実現するコンテンツ供給システムの全体構成を示すブロック図である。 図58は、スケーラブル符号化時の符号化構造の一例を示す概念図である。 図59は、スケーラブル符号化時の符号化構造の一例を示す概念図である。 図60は、webページの表示画面例を示す概念図である。 図61は、webページの表示画面例を示す概念図である。 図62は、スマートフォンの一例を示すブロック図である。 図63は、スマートフォンの構成例を示すブロック図である。
 例えば、予測残差係数、周波数変換係数及び量子化係数等のような係数情報が二値化された二値化データ列に対して算術符号化が適用されることにより、符号量を削減することが可能になる。一方、これにより、処理遅延が増大する可能性がある。したがって、算術符号化をスキップするモードが検討されている。このモードでは、処理遅延の増大が抑制される。
 また、算術符号化がスキップされる場合のシンタックス構造は、算術符号化が適用される場合のシンタックス構造とは異なっていてもよい。これにより、算術符号化がスキップされる場合における符号量の増大が抑制される可能性がある。
 しかしながら、算術符号化がスキップされる場合のシンタックス構造が、算術符号化が適用される場合のシンタックス構造とは異なる場合、回路規模が増大する可能性がある。
 そこで、例えば、本開示の一態様に係る符号化装置は、回路と、前記回路に接続されたメモリとを備え、前記回路は、動作において、画像を符号化し、前記画像の符号化において、前記画像の係数情報を二値化し、前記係数情報が二値化された二値化データ列に対して算術符号化を適用するか否かを制御し、算術符号化が適用された、又は、算術符号化が適用されなかった前記二値化データ列を含むビット列を出力し、前記係数情報の二値化において、前記二値化データ列に対して算術符号化が適用され、かつ、所定の条件が満たされない場合、前記係数情報を第1のシンタックス構造に従って二値化し、前記二値化データ列に対して算術符号化が適用され、かつ、前記所定の条件が満たされる場合、前記係数情報を前記第1のシンタックス構造とは異なる第2のシンタックス構造に従って二値化し、前記二値化データ列に対して算術符号化が適用されない場合、前記係数情報を前記第2のシンタックス構造に従って二値化する。
 これにより、算術符号化が適用されない場合のシンタックス構造と、所定の条件が満たされる場合のシンタックス構造とを共通化することが可能になる。したがって、回路規模の増大を抑制しつつ、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、前記所定の条件は、前記画像の予測残差から前記係数情報を導出する際に直交変換処理がスキップされるという条件である。
 これにより、算術符号化が適用されない場合のシンタックス構造と、直交変換処理がスキップされるという所定の条件が満たされる場合のシンタックス構造とを共通化することが可能になる。したがって、回路規模の増大を抑制しつつ、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、前記所定の条件は、前記画像の処理対象ブロックを含む領域において、CABAC(Context-based Adaptive Binary Arithmetic Coding)に従ってバイパスモードとは異なるモードで符号化処理が行われたシンタックス要素の個数が閾値以上であるという条件である。
 これにより、算術符号化が適用されない場合のシンタックス構造と、非バイパスCABACのシンタックス数が閾値以上であるという所定の条件が満たされる場合のシンタックス構造とを共通化することが可能になる。したがって、回路規模の増大を抑制しつつ、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、前記ビット列は、シーケンスパラメータセット、ピクチャパラメータセット又はスライスヘッダにおいて、算術符号化の適用が有効であるか否かを示す。
 これにより、符号化装置は、シーケンスパラメータセット、ピクチャパラメータセット又はスライスヘッダにおいて、算術符号化の適用が有効であるか否かを切り替えることができる。したがって、符号化装置は、算術符号化を適用するか否かについて、データ種別毎の切り替えのような頻繁な切り替えを抑制することができる。よって、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、前記回路は、1つ以上のスライス、又は、1つ以上のピクチャを含む単位で包括的に、算術符号化を適用するか否かを切り替える。
 これにより、符号化装置は、大きな単位で包括的に算術符号化を適用するか否かを切り替えることができる。したがって、符号化装置は、算術符号化を適用するか否かについて、データ種別毎の切り替えのような頻繁な切り替えを抑制することができる。よって、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、本開示の一態様に係る復号装置は、回路と、前記回路に接続されたメモリとを備え、前記回路は、動作において、画像を復号し、前記画像の復号において、前記画像の係数情報が二値化された二値化データ列を含むビット列を取得し、前記二値化データ列に対して算術復号を適用するか否かを制御し、算術復号が適用された、又は、算術復号が適用されなかった前記二値化データ列を逆二値化し、前記二値化データ列の逆二値化において、前記二値化データ列に対して算術復号が適用され、かつ、所定の条件が満たされない場合、前記二値化データ列を第1のシンタックス構造に従って逆二値化し、前記二値化データ列に対して算術復号が適用され、かつ、前記所定の条件が満たされる場合、前記二値化データ列を前記第1のシンタックス構造とは異なる第2のシンタックス構造に従って逆二値化し、前記二値化データ列に対して算術復号が適用されない場合、前記二値化データ列を前記第2のシンタックス構造に従って逆二値化する。
 これにより、算術復号が適用されない場合のシンタックス構造と、所定の条件が満たされる場合のシンタックス構造とを共通化することが可能になる。したがって、回路規模の増大を抑制しつつ、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、前記所定の条件は、前記係数情報から前記画像の予測残差を導出する際に逆直交変換処理がスキップされるという条件である。
 これにより、算術復号が適用されない場合のシンタックス構造と、逆直交変換処理がスキップされるという所定の条件が満たされる場合のシンタックス構造とを共通化することが可能になる。したがって、回路規模の増大を抑制しつつ、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、前記所定の条件は、前記画像の処理対象ブロックを含む領域において、CABAC(Context-based Adaptive Binary Arithmetic Coding)に従ってバイパスモードとは異なるモードで復号処理が行われたシンタックス要素の個数が閾値以上であるという条件である。
 これにより、算術復号が適用されない場合のシンタックス構造と、非バイパスCABACのシンタックス数が閾値以上であるという所定の条件が満たされる場合のシンタックス構造とを共通化することが可能になる。したがって、回路規模の増大を抑制しつつ、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、前記ビット列は、シーケンスパラメータセット、ピクチャパラメータセット又はスライスヘッダにおいて、算術復号の適用が有効であるか否かを示す。
 これにより、復号装置は、シーケンスパラメータセット、ピクチャパラメータセット又はスライスヘッダにおいて、算術復号の適用が有効であるか否かを切り替えることができる。したがって、復号装置は、算術復号を適用するか否かについて、データ種別毎の切り替えのような頻繁な切り替えを抑制することができる。よって、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、前記回路は、1つ以上のスライス、又は、1つ以上のピクチャを含む単位で包括的に、算術復号を適用するか否かを切り替える。
 これにより、復号装置は、大きな単位で包括的に算術復号を適用するか否かを切り替えることができる。したがって、復号装置は、算術復号を適用するか否かについて、データ種別毎の切り替えのような頻繁な切り替えを抑制することができる。よって、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、本開示の一態様に係る符号化方法は、画像を符号化し、前記画像の符号化において、前記画像の係数情報を二値化し、前記係数情報が二値化された二値化データ列に対して算術符号化を適用するか否かを制御し、算術符号化が適用された、又は、算術符号化が適用されなかった前記二値化データ列を含むビット列を出力し、前記係数情報の二値化において、前記二値化データ列に対して算術符号化が適用され、かつ、所定の条件が満たされない場合、前記係数情報を第1のシンタックス構造に従って二値化し、前記二値化データ列に対して算術符号化が適用され、かつ、前記所定の条件が満たされる場合、前記係数情報を前記第1のシンタックス構造とは異なる第2のシンタックス構造に従って二値化し、前記二値化データ列に対して算術符号化が適用されない場合、前記係数情報を前記第2のシンタックス構造に従って二値化する。
 これにより、算術符号化が適用されない場合のシンタックス構造と、所定の条件が満たされる場合のシンタックス構造とを共通化することが可能になる。したがって、回路規模の増大を抑制しつつ、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、本開示の一態様に係る復号方法は、画像を復号し、前記画像の復号において、前記画像の係数情報が二値化された二値化データ列を含むビット列を取得し、前記二値化データ列に対して算術復号を適用するか否かを制御し、算術復号が適用された、又は、算術復号が適用されなかった前記二値化データ列を逆二値化し、前記二値化データ列の逆二値化において、前記二値化データ列に対して算術復号が適用され、かつ、所定の条件が満たされない場合、前記二値化データ列を第1のシンタックス構造に従って逆二値化し、前記二値化データ列に対して算術復号が適用され、かつ、前記所定の条件が満たされる場合、前記二値化データ列を前記第1のシンタックス構造とは異なる第2のシンタックス構造に従って逆二値化し、前記二値化データ列に対して算術復号が適用されない場合、前記二値化データ列を前記第2のシンタックス構造に従って逆二値化する。
 これにより、算術復号が適用されない場合のシンタックス構造と、所定の条件が満たされる場合のシンタックス構造とを共通化することが可能になる。したがって、回路規模の増大を抑制しつつ、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、本開示の一態様に係る符号化装置は、分割部と、イントラ予測部と、インター予測部と、予測制御部と、変換部と、量子化部と、エントロピー符号化部と、ループフィルタ部とを備える。
 前記分割部は、前記動画像を構成する符号化対象ピクチャを複数のブロックに分割する。前記イントラ予測部は、前記符号化対象ピクチャにおける参照画像を用いて前記符号化対象ピクチャにおける符号化対象ブロックの前記予測画像を生成するイントラ予測を行う。前記インター予測部は、前記符号化対象ピクチャとは異なる参照ピクチャにおける参照画像を用いて前記符号化対象ブロックの前記予測画像を生成するインター予測を行う。
 前記予測制御部は、前記イントラ予測部が行うイントラ予測、及び、前記インター予測部が行うインター予測を制御する。前記変換部は、前記イントラ予測部又は前記インター予測部で生成された前記予測画像と、前記符号化対象ブロックの画像との間における予測残差信号を変換して、前記符号化対象ブロックの変換係数信号を生成する。前記量子化部は、前記変換係数信号を量子化する。前記エントロピー符号化部は、量子化済みの前記変換係数信号を符号化する。前記ループフィルタ部は、前記符号化対象ブロックにフィルタを適用する。
 また、例えば、前記エントロピー符号化部は、動作において、画像を符号化し、前記画像の符号化において、前記画像の係数情報を二値化し、前記係数情報が二値化された二値化データ列に対して算術符号化を適用するか否かを制御し、算術符号化が適用された、又は、算術符号化が適用されなかった前記二値化データ列を含むビット列を出力し、前記係数情報の二値化において、前記二値化データ列に対して算術符号化が適用され、かつ、所定の条件が満たされない場合、前記係数情報を第1のシンタックス構造に従って二値化し、前記二値化データ列に対して算術符号化が適用され、かつ、前記所定の条件が満たされる場合、前記係数情報を前記第1のシンタックス構造とは異なる第2のシンタックス構造に従って二値化し、前記二値化データ列に対して算術符号化が適用されない場合、前記係数情報を前記第2のシンタックス構造に従って二値化する。
 また、例えば、本開示の一態様に係る復号装置は、予測画像を用いて動画像を復号する復号装置であって、エントロピー復号部と、逆量子化部と、逆変換部と、イントラ予測部と、インター予測部と、予測制御部と、加算部(再構成部)と、ループフィルタ部とを備える。
 前記エントロピー復号部は、前記動画像を構成する復号対象ピクチャにおける復号対象ブロックの量子化済みの変換係数信号を復号する。前記逆量子化部は、量子化済みの前記変換係数信号を逆量子化する。前記逆変換部は、前記変換係数信号を逆変換して、前記復号対象ブロックの予測残差信号を取得する。
 前記イントラ予測部は、前記復号対象ピクチャにおける参照画像を用いて前記復号対象ブロックの前記予測画像を生成するイントラ予測を行う。前記インター予測部は、前記復号対象ピクチャとは異なる参照ピクチャにおける参照画像を用いて前記復号対象ブロックの前記予測画像を生成するインター予測を行う。前記予測制御部は、前記イントラ予測部が行うイントラ予測、及び、前記インター予測部が行うインター予測を制御する。
 前記加算部は、前記イントラ予測部又は前記インター予測部で生成された前記予測画像と、前記予測残差信号とを足し合わせて、前記復号対象ブロックの画像を再構成する。前記ループフィルタ部は、前記復号対象ブロックにフィルタを適用する。
 また、例えば、前記エントロピー復号部は、動作において、画像を復号し、前記画像の復号において、前記画像の係数情報が二値化された二値化データ列を含むビット列を取得し、前記二値化データ列に対して算術復号を適用するか否かを制御し、算術復号が適用された、又は、算術復号が適用されなかった前記二値化データ列を逆二値化し、前記二値化データ列の逆二値化において、前記二値化データ列に対して算術復号が適用され、かつ、所定の条件が満たされない場合、前記二値化データ列を第1のシンタックス構造に従って逆二値化し、前記二値化データ列に対して算術復号が適用され、かつ、前記所定の条件が満たされる場合、前記二値化データ列を前記第1のシンタックス構造とは異なる第2のシンタックス構造に従って逆二値化し、前記二値化データ列に対して算術復号が適用されない場合、前記二値化データ列を前記第2のシンタックス構造に従って逆二値化する。
 さらに、これらの包括的又は具体的な態様は、システム、装置、方法、集積回路、コンピュータプログラム、又は、コンピュータ読み取り可能なCD-ROMなどの非一時的な記録媒体で実現されてもよく、システム、装置、方法、集積回路、コンピュータプログラム、及び、記録媒体の任意な組み合わせで実現されてもよい。
 以下、実施の形態について図面を参照しながら具体的に説明する。なお、以下で説明する実施の形態は、いずれも包括的または具体的な例を示すものである。以下の実施の形態で示される数値、形状、材料、構成要素、構成要素の配置位置及び接続形態、ステップ、ステップの関係及び順序などは、一例であり、請求の範囲を限定する主旨ではない。
 以下では、符号化装置および復号化装置の実施の形態を説明する。実施の形態は、本開示の各態様で説明する処理および/または構成を適用可能な符号化装置および復号化装置の例である。処理および/または構成は、実施の形態とは異なる符号化装置および復号化装置においても実施可能である。例えば、実施の形態に対して適用される処理および/または構成に関して、例えば以下のいずれかを実施してもよい。
 (1)本開示の各態様で説明する実施の形態の符号化装置または復号装置の複数の構成要素のうちいずれかは、本開示の各態様のいずれかで説明する他の構成要素に置き換えまたは組み合わせられてもよい。
 (2)実施の形態の符号化装置または復号装置において、当該符号化装置または復号装置の複数の構成要素のうち一部の構成要素によって行われる機能または処理に、機能または処理の追加、置き換え、削除などの任意の変更がなされてもよい。例えば、いずれかの機能または処理は、本開示の各態様のいずれかで説明する他の機能または処理に、置き換えまたは組み合わせられてもよい。
 (3)実施の形態の符号化装置または復号装置が実施する方法において、当該方法に含まれる複数の処理のうちの一部の処理について、追加、置き換えおよび削除などの任意の変更がなされてもよい。例えば、方法におけるいずれかの処理は、本開示の各態様のいずれかで説明する他の処理に、置き換えまたは組み合わせられてもよい。
 (4)実施の形態の符号化装置または復号装置を構成する複数の構成要素のうちの一部の構成要素は、本開示の各態様のいずれかで説明する構成要素と組み合わせられてもよいし、本開示の各態様のいずれかで説明する機能の一部を備える構成要素と組み合わせられてもよいし、本開示の各態様で説明する構成要素が実施する処理の一部を実施する構成要素と組み合わせられてもよい。
 (5)実施の形態の符号化装置または復号装置の機能の一部を備える構成要素、または、実施の形態の符号化装置または復号装置の処理の一部を実施する構成要素は、本開示の各態様いずれかで説明する構成要素と、本開示の各態様でいずれかで説明する機能の一部を備える構成要素と、または、本開示の各態様のいずれかで説明する処理の一部を実施する構成要素と組み合わせまたは置き換えられてもよい。
 (6)実施の形態の符号化装置または復号装置が実施する方法において、当該方法に含まれる複数の処理のいずれかは、本開示の各態様のいずれかで説明する処理に、または、同様のいずれかの処理に、置き換えまたは組み合わせられてもよい。
 (7)実施の形態の符号化装置または復号装置が実施する方法に含まれる複数の処理のうちの一部の処理は、本開示の各態様のいずれかで説明する処理と組み合わせられてもよい。
 (8)本開示の各態様で説明する処理および/または構成の実施の仕方は、実施の形態の符号化装置または復号装置に限定されるものではない。例えば、処理および/または構成は、実施の形態において開示する動画像符号化または動画像復号とは異なる目的で利用される装置において実施されてもよい。
 [符号化装置]
 まず、実施の形態に係る符号化装置を説明する。図1は、実施の形態に係る符号化装置100の機能構成を示すブロック図である。符号化装置100は、動画像をブロック単位で符号化する動画像符号化装置である。
 図1に示すように、符号化装置100は、画像をブロック単位で符号化する装置であって、分割部102と、減算部104と、変換部106と、量子化部108と、エントロピー符号化部110と、逆量子化部112と、逆変換部114と、加算部116と、ブロックメモリ118と、ループフィルタ部120と、フレームメモリ122と、イントラ予測部124と、インター予測部126と、予測制御部128と、を備える。
 符号化装置100は、例えば、汎用プロセッサ及びメモリにより実現される。この場合、メモリに格納されたソフトウェアプログラムがプロセッサにより実行されたときに、プロセッサは、分割部102、減算部104、変換部106、量子化部108、エントロピー符号化部110、逆量子化部112、逆変換部114、加算部116、ループフィルタ部120、イントラ予測部124、インター予測部126及び予測制御部128として機能する。また、符号化装置100は、分割部102、減算部104、変換部106、量子化部108、エントロピー符号化部110、逆量子化部112、逆変換部114、加算部116、ループフィルタ部120、イントラ予測部124、インター予測部126及び予測制御部128に対応する専用の1以上の電子回路として実現されてもよい。
 以下に、符号化装置100の全体的な処理の流れを説明した後に、符号化装置100に含まれる各構成要素について説明する。
 [符号化処理の全体フロー]
 図2は、符号化装置100による全体的な符号化処理の一例を示すフローチャートである。
 まず、符号化装置100の分割部102は、動画像である入力画像に含まれる各ピクチャを複数の固定サイズのブロック(例えば、128×128画素)に分割する(ステップSa_1)。そして、分割部102は、その固定サイズのブロックに対して分割パターン(ブロック形状ともいう)を選択する(ステップSa_2)。つまり、分割部102は、固定サイズのブロックを、その選択された分割パターンを構成する複数のブロックに、さらに分割する。そして、符号化装置100は、その複数のブロックのそれぞれについて、そのブロック(すなわち符号化対象ブロック)に対してステップSa_3~Sa_9の処理を行う。
 つまり、イントラ予測部124、インター予測部126および予測制御部128の全てまたは一部からなる予測処理部は、符号化対象ブロック(カレントブロックともいう)の予測信号(予測ブロックともいう)を生成する(ステップSa_3)。
 次に、減算部104は、符号化対象ブロックと予測ブロックとの差分を予測残差(差分ブロックともいう)として生成する(ステップSa_4)。
 次に、変換部106および量子化部108は、その差分ブロックに対して変換および量子化を行うことによって、複数の量子化係数を生成する(ステップSa_5)。なお、複数の量子化係数からなるブロックを係数ブロックともいう。
 次に、エントロピー符号化部110は、その係数ブロックと、予測信号の生成に関する予測パラメータとに対して符号化(具体的にはエントロピー符号化)を行うことによって、符号化信号を生成する(ステップSa_6)。なお、符号化信号は、符号化ビットストリーム、圧縮ビットストリーム、またはストリームともいう。
 次に、逆量子化部112および逆変換部114は、係数ブロックに対して逆量子化および逆変換を行うことによって、複数の予測残差(すなわち差分ブロック)を復元する(ステップSa_7)。
 次に、加算部116は、その復元された差分ブロックに予測ブロックを加算することによってカレントブロックを再構成画像(再構成ブロックまたは復号画像ブロックともいう)に再構成する(ステップSa_8)。これにより、再構成画像が生成される。
 この再構成画像が生成されると、ループフィルタ部120は、その再構成画像に対してフィルタリングを必要に応じて行う(ステップSa_9)。
 そして、符号化装置100は、ピクチャ全体の符号化が完了したか否かを判定し(ステップSa_10)、完了していないと判定する場合(ステップSa_10のNo)、ステップSa_2からの処理を繰り返し実行する。
 なお、上述の例では、符号化装置100は、固定サイズのブロックに対して1つの分割パターンを選択し、その分割パターンにしたがって各ブロックの符号化を行うが、複数の分割パターンのそれぞれにしたがって各ブロックの符号化を行ってもよい。この場合には、符号化装置100は、複数の分割パターンのそれぞれに対するコストを評価し、例えば最も小さいコストの分割パターンにしたがった符号化によって得られる符号化信号を、出力される符号化信号として選択してもよい。
 図示されているように、これらのステップSa_1~Sa_10の処理は、符号化装置100によってシーケンシャルに行われる。あるいは、それらの処理のうちの一部の複数の処理が並列に行われてもよく、それらの処理の順番の入れ替え等が行われてもよい。
 [分割部]
 分割部102は、入力動画像に含まれる各ピクチャを複数のブロックに分割し、各ブロックを減算部104に出力する。例えば、分割部102は、まず、ピクチャを固定サイズ(例えば128x128)のブロックに分割する。他の固定ブロックサイズが採用されてもよい。この固定サイズのブロックは、符号化ツリーユニット(CTU)と呼ばれることがある。そして、分割部102は、例えば再帰的な四分木(quadtree)及び/又は二分木(binary tree)ブロック分割に基づいて、固定サイズのブロックの各々を可変サイズ(例えば64x64以下)のブロックに分割する。すなわち、分割部102は、分割パターンを選択する。この可変サイズのブロックは、符号化ユニット(CU)、予測ユニット(PU)あるいは変換ユニット(TU)と呼ばれることがある。なお、種々の処理例では、CU、PU及びTUは区別される必要はなく、ピクチャ内の一部又はすべてのブロックがCU、PU、TUの処理単位となってもよい。
 図3は、実施の形態におけるブロック分割の一例を示す概念図である。図3において、実線は四分木ブロック分割によるブロック境界を表し、破線は二分木ブロック分割によるブロック境界を表す。
 ここでは、ブロック10は、128x128画素の正方形ブロック(128x128ブロック)である。この128x128ブロック10は、まず、4つの正方形の64x64ブロックに分割される(四分木ブロック分割)。
 左上の64x64ブロックは、さらに2つの矩形の32x64ブロックに垂直に分割され、左の32x64ブロックはさらに2つの矩形の16x64ブロックに垂直に分割される(二分木ブロック分割)。その結果、左上の64x64ブロックは、2つの16x64ブロック11、12と、32x64ブロック13とに分割される。
 右上の64x64ブロックは、2つの矩形の64x32ブロック14、15に水平に分割される(二分木ブロック分割)。
 左下の64x64ブロックは、4つの正方形の32x32ブロックに分割される(四分木ブロック分割)。4つの32x32ブロックのうち左上のブロック及び右下のブロックはさらに分割される。左上の32x32ブロックは、2つの矩形の16x32ブロックに垂直に分割され、右の16x32ブロックはさらに2つの16x16ブロックに水平に分割される(二分木ブロック分割)。右下の32x32ブロックは、2つの32x16ブロックに水平に分割される(二分木ブロック分割)。その結果、左下の64x64ブロックは、16x32ブロック16と、2つの16x16ブロック17、18と、2つの32x32ブロック19、20と、2つの32x16ブロック21、22とに分割される。
 右下の64x64ブロック23は分割されない。
 以上のように、図3では、ブロック10は、再帰的な四分木及び二分木ブロック分割に基づいて、13個の可変サイズのブロック11~23に分割される。このような分割は、QTBT(quad-tree plus binary tree)分割と呼ばれることがある。
 なお、図3では、1つのブロックが4つ又は2つのブロックに分割されていたが(四分木又は二分木ブロック分割)、分割はこれらに限定されない。例えば、1つのブロックが3つのブロックに分割されてもよい(三分木ブロック分割)。このような三分木ブロック分割を含む分割は、MBT(multi type tree)分割と呼ばれることがある。
 [ピクチャの構成 スライス/タイル]
 ピクチャを並列にデコードするために、ピクチャはスライス単位またはタイル単位で構成される場合がある。スライス単位またはタイル単位からなるピクチャは、分割部102によって構成されてもよい。
 スライスは、ピクチャを構成する基本的な符号化の単位である。ピクチャは、例えば1つ以上のスライスから構成される。また、スライスは、1つ以上の連続するCTU(Coding Tree Unit)からなる。
 図4Aは、スライスの構成の一例を示す概念図である。例えば、ピクチャは、11×8個のCTUを含み、かつ、4つのスライス(スライス1-4)に分割される。スライス1は、16個のCTUからなり、スライス2は、21個のCTUからなり、スライス3は、29個のCTUからなり、スライス4は、22個のCTUからなる。ここで、ピクチャ内の各CTUは、いずれかのスライスに属する。スライスの形状は、ピクチャを水平方向に分割した形になる。スライスの境界は、画面端である必要はなく、画面内のCTUの境界のうちどこであってもよい。スライスの中のCTUの処理順(符号化順または復号順)は、例えばラスタ・スキャン順である。また、スライスは、ヘッダ情報と符号化データを含む。ヘッダ情報には、スライスの先頭のCTUアドレス、スライス・タイプなどそのスライスの特徴が記述されてもよい。
 タイルは、ピクチャを構成する矩形領域の単位である。各タイルにはTileIdと呼ばれる番号がラスタ・スキャン順に割り振られてもよい。
 図4Bは、タイルの構成の一例を示す概念図である。例えば、ピクチャは、11×8個のCTUを含み、かつ、4つの矩形領域のタイル(タイル1-4)に分割される。タイルが使用される場合、タイルが使用されない場合と比べてCTUの処理順が変更される。タイルが使用されない場合、ピクチャ内の複数のCTUはラスタ・スキャン順に処理される。タイルが使用される場合には、複数のタイルのそれぞれにおいて、少なくとも1つのCTUがラスタ・スキャン順に処理される。例えば、図4Bに示すように、タイル1に含まれる複数のCTUの処理順は、タイル1の1行目左端からタイル1の1行目右端まで向かい、次に、タイル1の2行目左端からタイル1の2行目右端まで向かう順である。
 なお、1つのタイルは、1つ以上のスライスを含む場合があり、1つのスライスは、1つ以上のタイルを含む場合がある。
 [減算部]
 減算部104は、分割部102から入力され、分割部102によって分割されたブロック単位で、原信号(原サンプル)から予測信号(以下に示す予測制御部128から入力される予測サンプル)を減算する。つまり、減算部104は、符号化対象ブロック(以下、カレントブロックという)の予測誤差(残差ともいう)を算出する。そして、減算部104は、算出された予測誤差(残差)を変換部106に出力する。
 原信号は、符号化装置100の入力信号であり、動画像を構成する各ピクチャの画像を表す信号(例えば輝度(luma)信号及び2つの色差(chroma)信号)である。以下において、画像を表す信号をサンプルということもある。
 [変換部]
 変換部106は、空間領域の予測誤差を周波数領域の変換係数に変換し、変換係数を量子化部108に出力する。具体的には、変換部106は、例えば空間領域の予測誤差に対して所定の離散コサイン変換(DCT)又は離散サイン変換(DST)を行う。所定のDCT又はDSTは、予め定められていてもよい。
 なお、変換部106は、複数の変換タイプの中から適応的に変換タイプを選択し、選択された変換タイプに対応する変換基底関数(transform basis function)を用いて、予測誤差を変換係数に変換してもよい。このような変換は、EMT(explicit multiple core transform)又はAMT(adaptive multiple transform)と呼ばれることがある。
 複数の変換タイプは、例えば、DCT-II、DCT-V、DCT-VIII、DST-I及びDST-VIIを含む。図5Aは、変換タイプ例に対応する変換基底関数を示す表である。図5AにおいてNは入力画素の数を示す。これらの複数の変換タイプの中からの変換タイプの選択は、例えば、予測の種類(イントラ予測及びインター予測)に依存してもよいし、イントラ予測モードに依存してもよい。
 このようなEMT又はAMTを適用するか否かを示す情報(例えばEMTフラグまたはAMTフラグと呼ばれる)及び選択された変換タイプを示す情報は、通常、CUレベルで信号化される。なお、これらの情報の信号化は、CUレベルに限定される必要はなく、他のレベル(例えば、ビットシーケンスレベル、ピクチャレベル、スライスレベル、タイルレベル又はCTUレベル)であってもよい。
 また、変換部106は、変換係数(変換結果)を再変換してもよい。このような再変換は、AST(adaptive secondary transform)又はNSST(non-separable secondary transform)と呼ばれることがある。例えば、変換部106は、イントラ予測誤差に対応する変換係数のブロックに含まれるサブブロック(例えば4x4サブブロック)ごとに再変換を行う。NSSTを適用するか否かを示す情報及びNSSTに用いられる変換行列に関する情報は、通常、CUレベルで信号化される。なお、これらの情報の信号化は、CUレベルに限定される必要はなく、他のレベル(例えば、シーケンスレベル、ピクチャレベル、スライスレベル、タイルレベル又はCTUレベル)であってもよい。
 変換部106には、Separableな変換と、Non-Separableな変換とが適用されてもよい。Separableな変換とは、入力の次元の数だけ方向ごとに分離して複数回変換を行う方式であり、Non-Separableな変換とは、入力が多次元であった際に2つ以上の次元をまとめて1次元とみなして、まとめて変換を行う方式である。
 例えば、Non-Separableな変換の一例として、入力が4×4のブロックであった場合にはそれを16個の要素を持ったひとつの配列とみなし、その配列に対して16×16の変換行列で変換処理を行うようなものが挙げられる。
 また、Non-Separableな変換のさらなる例では、4×4の入力ブロックを16個の要素を持ったひとつの配列とみなした後に、その配列に対してGivens回転を複数回行うような変換(Hypercube Givens Transform)が行われてもよい。
 変換部106での変換では、CU内の領域に応じて周波数領域に変換する基底のタイプを切替えることもできる。一例として、SVT(Spatially Varying Transform)がある。SVTでは、図5Bに示すように、水平あるいは垂直方向にCUを2等分し、いずれか一方の領域のみ周波数領域への変換を行う。変換基底のタイプは領域毎に設定でき、例えば、DST7とDCT8が用いられる。本例ではCU内の2つの領域のうち、どちらか一方のみ変換を行い、もう一方は変換を行わないが、2つの領域共に変換してもよい。また、分割方法も2等分だけでなく、4等分、あるいは分割を示す情報を別途符号化してCU分割と同様にシグナリングするなど、より柔軟にすることもできる。なお、SVTは、SBT(Sub-block Transform)と呼ぶこともある。
 [量子化部]
 量子化部108は、変換部106から出力された変換係数を量子化する。具体的には、量子化部108は、カレントブロックの変換係数を所定の走査順序で走査し、走査された変換係数に対応する量子化パラメータ(QP)に基づいて当該変換係数を量子化する。そして、量子化部108は、カレントブロックの量子化された変換係数(以下、量子化係数という)をエントロピー符号化部110及び逆量子化部112に出力する。所定の走査順序は、予め定められていてもよい。
 所定の走査順序は、変換係数の量子化/逆量子化のための順序である。例えば、所定の走査順序は、周波数の昇順(低周波から高周波の順)又は降順(高周波から低周波の順)で定義されてもよい。
 量子化パラメータ(QP)とは、量子化ステップ(量子化幅)を定義するパラメータである。例えば、量子化パラメータの値が増加すれば量子化ステップも増加する。つまり、量子化パラメータの値が増加すれば量子化誤差が増大する。
 また、量子化には、量子化マトリックスが使用される場合がある。例えば、4x4および8x8などの周波数変換サイズと、イントラ予測およびインター予測などの予測モードと、輝度および色差などの画素成分とに対応して数種類の量子化マトリックスが使われる場合がある。なお、量子化とは、所定の間隔でサンプリングした値を所定のレベルに対応づけてデジタル化することをいい、この技術分野では、丸め、ラウンディング、スケーリングといった他の表現を用いて参照されてもよいし、丸め、ラウンディング、スケーリングを採用してもよい。所定の間隔及びレベルは、予め定められていてもよい。
 量子化マトリックスを使用する方法として、符号化装置側で直接設定された量子化マトリックスを使用する方法と、デフォルトの量子化マトリックス(デフォルトマトリックス)を使用する方法とがある。符号化装置側では、量子化マトリックスを直接設定することにより、画像の特徴に応じた量子化マトリックスを設定することができる。しかし、この場合、量子化マトリックスの符号化によって、符号量が増加するというデメリットがある。
 一方、量子化マトリックスを使用せず、高域成分の係数も低域成分の係数も同じように量子化する方法もある。なお、この方法は、係数が全て同じ値である量子化マトリックス(フラットなマトリックス)を用いる方法に等しい。
 量子化マトリックスは、例えば、SPS(シーケンスパラメータセット:Sequence Parameter Set)またはPPS(ピクチャパラメータセット:Picture Parameter Set)で指定されてもよい。SPSは、シーケンスに対して用いられるパラメータを含み、PPSは、ピクチャに対して用いられるパラメータを含む。SPSとPPSとは、単にパラメータセットと呼ばれる場合がある。
 [エントロピー符号化部]
 エントロピー符号化部110は、量子化部108から入力された量子化係数に基づいて符号化信号(符号化ビットストリーム)を生成する。具体的には、エントロピー符号化部110は、例えば、量子化係数を二値化し、二値信号を算術符号化し、圧縮されたビットストリームまたはシーケンスを出力する。
 [逆量子化部]
 逆量子化部112は、量子化部108から入力された量子化係数を逆量子化する。具体的には、逆量子化部112は、カレントブロックの量子化係数を所定の走査順序で逆量子化する。そして、逆量子化部112は、カレントブロックの逆量子化された変換係数を逆変換部114に出力する。所定の走査順序は、予め定められていてもよい。
 [逆変換部]
 逆変換部114は、逆量子化部112から入力された変換係数を逆変換することにより予測誤差(残差)を復元する。具体的には、逆変換部114は、変換係数に対して、変換部106による変換に対応する逆変換を行うことにより、カレントブロックの予測誤差を復元する。そして、逆変換部114は、復元された予測誤差を加算部116に出力する。
 なお、復元された予測誤差は、通常、量子化により情報が失われているので、減算部104が算出した予測誤差と一致しない。すなわち、復元された予測誤差には、通常、量子化誤差が含まれている。
 [加算部]
 加算部116は、逆変換部114から入力された予測誤差と予測制御部128から入力された予測サンプルとを加算することによりカレントブロックを再構成する。そして、加算部116は、再構成されたブロックをブロックメモリ118及びループフィルタ部120に出力する。再構成ブロックは、ローカル復号ブロックと呼ばれることもある。
 [ブロックメモリ]
 ブロックメモリ118は、例えば、イントラ予測で参照されるブロックであって符号化対象ピクチャ(カレントピクチャという)内のブロックを格納するための記憶部である。具体的には、ブロックメモリ118は、加算部116から出力された再構成ブロックを格納する。
 [フレームメモリ]
 フレームメモリ122は、例えば、インター予測に用いられる参照ピクチャを格納するための記憶部であり、フレームバッファと呼ばれることもある。具体的には、フレームメモリ122は、ループフィルタ部120によってフィルタされた再構成ブロックを格納する。
 [ループフィルタ部]
 ループフィルタ部120は、加算部116によって再構成されたブロックにループフィルタを施し、フィルタされた再構成ブロックをフレームメモリ122に出力する。ループフィルタとは、符号化ループ内で用いられるフィルタ(インループフィルタ)であり、例えば、デブロッキング・フィルタ(DFまたはDBF)、サンプルアダプティブオフセット(SAO)及びアダプティブループフィルタ(ALF)などを含む。
 ALFでは、符号化歪みを除去するための最小二乗誤差フィルタが適用され、例えばカレントブロック内の2x2サブブロックごとに、局所的な勾配(gradient)の方向及び活性度(activity)に基づいて複数のフィルタの中から選択された1つのフィルタが適用される。
 具体的には、まず、サブブロック(例えば2x2サブブロック)が複数のクラス(例えば15又は25クラス)に分類される。サブブロックの分類は、勾配の方向及び活性度に基づいて行われる。例えば、勾配の方向値D(例えば0~2又は0~4)と勾配の活性値A(例えば0~4)とを用いて分類値C(例えばC=5D+A)が算出される。そして、分類値Cに基づいて、サブブロックが複数のクラスに分類される。
 勾配の方向値Dは、例えば、複数の方向(例えば水平、垂直及び2つの対角方向)の勾配を比較することにより導出される。また、勾配の活性値Aは、例えば、複数の方向の勾配を加算し、加算結果を量子化することにより導出される。
 このような分類の結果に基づいて、複数のフィルタの中からサブブロックのためのフィルタが決定される。
 ALFで用いられるフィルタの形状としては例えば円対称形状が利用される。図6A~図6Cは、ALFで用いられるフィルタの形状の複数の例を示す図である。図6Aは、5x5ダイヤモンド形状フィルタを示し、図6Bは、7x7ダイヤモンド形状フィルタを示し、図6Cは、9x9ダイヤモンド形状フィルタを示す。フィルタの形状を示す情報は、通常、ピクチャレベルで信号化される。なお、フィルタの形状を示す情報の信号化は、ピクチャレベルに限定される必要はなく、他のレベル(例えば、シーケンスレベル、スライスレベル、タイルレベル、CTUレベル又はCUレベル)であってもよい。
 ALFのオン/オフは、例えば、ピクチャレベル又はCUレベルで決定されてもよい。例えば、輝度についてはCUレベルでALFを適用するか否かが決定されてもよく、色差についてはピクチャレベルでALFを適用するか否かが決定されてもよい。ALFのオン/オフを示す情報は、通常、ピクチャレベル又はCUレベルで信号化される。なお、ALFのオン/オフを示す情報の信号化は、ピクチャレベル又はCUレベルに限定される必要はなく、他のレベル(例えば、シーケンスレベル、スライスレベル、タイルレベル又はCTUレベル)であってもよい。
 選択可能な複数のフィルタ(例えば15又は25までのフィルタ)の係数セットは、通常、ピクチャレベルで信号化される。なお、係数セットの信号化は、ピクチャレベルに限定される必要はなく、他のレベル(例えば、シーケンスレベル、スライスレベル、タイルレベル、CTUレベル、CUレベル又はサブブロックレベル)であってもよい。
 [ループフィルタ部 > デブロッキング・フィルタ]
 デブロッキング・フィルタでは、ループフィルタ部120は、再構成画像のブロック境界にフィルタ処理を行うことによって、そのブロック境界に生じる歪みを減少させる。
 図7は、デブロッキング・フィルタとして機能するループフィルタ部120の詳細な構成の一例を示すブロック図である。
 ループフィルタ部120は、境界判定部1201、フィルタ判定部1203と、フィルタ処理部1205と、処理判定部1208と、フィルタ特性決定部1207と、スイッチ1202、1204および1206とを備える。
 境界判定部1201は、デブロッキング・フィルタ処理される画素(すなわち対象画素)がブロック境界付近に存在しているか否かを判定する。そして、境界判定部1201は、その判定結果をスイッチ1202および処理判定部1208に出力する。
 スイッチ1202は、対象画素がブロック境界付近に存在していると境界判定部1201によって判定された場合には、フィルタ処理前の画像を、スイッチ1204に出力する。逆に、スイッチ1202は、境界判定部1201によって対象画素がブロック境界付近に存在していないと判定された場合には、フィルタ処理前の画像をスイッチ1206に出力する。
 フィルタ判定部1203は、対象画素の周辺にある少なくとも1つの周辺画素の画素値に基づいて、対象画素に対してデブロッキング・フィルタ処理を行うか否かを判定する。そして、フィルタ判定部1203は、その判定結果をスイッチ1204および処理判定部1208に出力する。
 スイッチ1204は、対象画素にデブロッキング・フィルタ処理を行うとフィルタ判定部1203によって判定された場合には、スイッチ1202を介して取得したフィルタ処理前の画像を、フィルタ処理部1205に出力する。逆に、スイッチ1204は、対象画素にデブロッキング・フィルタ処理を行わないとフィルタ判定部1203によって判定された場合には、スイッチ1202を介して取得したフィルタ処理前の画像をスイッチ1206に出力する。
 フィルタ処理部1205は、スイッチ1202および1204を介してフィルタ処理前の画像を取得した場合には、フィルタ特性決定部1207によって決定されたフィルタ特性を有するデブロッキング・フィルタ処理を、対象画素に対して実行する。そして、フィルタ処理部1205は、そのフィルタ処理後の画素をスイッチ1206に出力する。
 スイッチ1206は、処理判定部1208による制御に応じて、デブロッキング・フィルタ処理されていない画素と、フィルタ処理部1205によってデブロッキング・フィルタ処理された画素とを選択的に出力する。
 処理判定部1208は、境界判定部1201およびフィルタ判定部1203のそれぞれの判定結果に基づいて、スイッチ1206を制御する。つまり、処理判定部1208は、対象画素がブロック境界付近に存在していると境界判定部1201によって判定され、かつ、対象画素にデブロッキング・フィルタ処理を行うとフィルタ判定部1203によって判定された場合には、デブロッキング・フィルタ処理された画素をスイッチ1206から出力させる。また、上述の場合以外では、処理判定部1208は、デブロッキング・フィルタ処理されていない画素をスイッチ1206から出力させる。このような画素の出力が繰り返し行われることによって、フィルタ処理後の画像がスイッチ1206から出力される。
 図8は、ブロック境界に対して対称なフィルタ特性を有するデブロッキング・フィルタの例を示す概念図である。
 デブロッキング・フィルタ処理では、例えば、画素値と量子化パラメータを用いて、特性の異なる2つのデブロッキング・フィルタ、すなわちストロングフィルタおよびウィークフィルタのうちの何れか1つが選択される。ストロングフィルタでは、図8に示すように、ブロック境界を挟んで画素p0~p2と、画素q0~q2とが存在する場合、画素q0~q2のそれぞれの画素値は、例えば以下の式に示す演算を行うことによって、画素値q’0~q’2に変更される。
  q’0=(p1+2×p0+2×q0+2×q1+q2+4)/8
  q’1=(p0+q0+q1+q2+2)/4
  q’2=(p0+q0+q1+3×q2+2×q3+4)/8
 なお、上述の式において、p0~p2およびq0~q2は、画素p0~p2および画素q0~q2のそれぞれの画素値である。また、q3は、画素q2にブロック境界と反対側に隣接する画素q3の画素値である。また、上述の各式の右辺において、デブロッキング・フィルタ処理に用いられる各画素の画素値に乗算される係数が、フィルタ係数である。
 さらに、デブロッキング・フィルタ処理では、演算後の画素値が閾値を超えて設定されないように、クリップ処理が行われてもよい。このクリップ処理では、上述の式による演算後の画素値は、量子化パラメータから決定される閾値を用いて、「演算対象画素値±2×閾値」にクリップされる。これにより、過度な平滑化を防ぐことができる。
 図9は、デブロッキング・フィルタ処理が行われるブロック境界を説明するための概念図である。図10は、Bs値の一例を示す概念図である。
 デブロッキング・フィルタ処理が行われるブロック境界は、例えば、図9で示すような8×8画素ブロックのPU(Prediction Unit)またはTU(Transform Unit)の境界である。デブロッキング・フィルタ処理は、4行または4列を単位に行われ得る。まず、図9に示すブロックPおよびブロックQに対して、図10のようにBs(Boundary Strength)値が決定される。
 図10のBs値にしたがい、同一の画像に属するブロック境界であっても、異なる強さのデブロッキング・フィルタ処理を行うか否かが決定される。色差信号に対するデブロッキング・フィルタ処理は、Bs値が2の場合に行われる。輝度信号に対するデブロッキング・フィルタ処理は、Bs値が1以上であって、所定の条件が満たされた場合に行われる。所定の条件は、予め定められていてもよい。なお、Bs値の判定条件は図10に示したものに限定されず、他のパラメータに基づいて決定されてもよい。
 [予測処理部(イントラ予測部・インター予測部・予測制御部)]
 図11は、符号化装置100の予測処理部で行われる処理の一例を示すフローチャートである。なお、予測処理部は、イントラ予測部124、インター予測部126、および予測制御部128の全てまたは一部の構成要素からなる。
 予測処理部は、カレントブロックの予測画像を生成する(ステップSb_1)。この予測画像は、予測信号または予測ブロックともいう。なお、予測信号には、例えばイントラ予測信号またはインター予測信号がある。具体的には、予測処理部は、予測ブロックの生成、差分ブロックの生成、係数ブロックの生成、差分ブロックの復元、および復号画像ブロックの生成が行われることによって既に得られている再構成画像を用いて、カレントブロックの予測画像を生成する。
 再構成画像は、例えば、参照ピクチャの画像であってもよいし、カレントブロックを含むピクチャであるカレントピクチャ内の符号化済みのブロックの画像であってもよい。カレントピクチャ内の符号化済みのブロックは、例えばカレントブロックの隣接ブロックである。
 図12は、符号化装置100の予測処理部で行われる処理の他の例を示すフローチャートである。
 予測処理部は、第1の方式で予測画像を生成し(ステップSc_1a)、第2の方式で予測画像を生成し(ステップSc_1b)、第3の方式で予測画像を生成する(ステップSc_1c)。第1の方式、第2の方式、および第3の方式は、予測画像を生成するための互いに異なる方式であって、それぞれ例えば、インター予測方式、イントラ予測方式、および、それら以外の予測方式であってもよい。これらの予測方式では、上述の再構成画像を用いてもよい。
 次に、予測処理部は、ステップSc_1a、Sc_1b、およびSc_1cで生成された複数の予測画像のうちの何れか1つを選択する(ステップSc_2)。この予測画像の選択、すなわち最終的な予測画像を得るための方式またはモードの選択は、生成された各予測画像に対するコストを算出し、そのコストに基づいて行われてもよい。または、その予測画像の選択は、符号化の処理に用いられるパラメータに基づいて行われてもよい。符号化装置100は、その選択された予測画像、方式またはモードを特定するための情報を符号化信号(符号化ビットストリームともいう)に信号化してもよい。その情報は、例えばフラグなどであってもよい。これにより、復号装置は、その情報に基づいて、符号化装置100において選択された方式またはモードにしたがって予測画像を生成することができる。なお、図12に示す例では、予測処理部は、各方式で予測画像を生成した後に、何れかの予測画像を選択する。しかし、予測処理部は、それらの予測画像を生成する前に、上述の符号化の処理に用いられるパラメータに基づいて、方式またはモードを選択し、その方式またはモードにしたがって予測画像を生成してもよい。
 例えば、第1の方式および第2の方式は、それぞれイントラ予測およびインター予測であって、予測処理部は、これらの予測方式にしたがって生成される予測画像から、カレントブロックに対する最終的な予測画像を選択してもよい。
 図13は、符号化装置100の予測処理部で行われる処理の他の例を示すフローチャートである。
 まず、予測処理部は、イントラ予測によって予測画像を生成し(ステップSd_1a)、インター予測によって予測画像を生成する(ステップSd_1b)。なお、イントラ予測によって生成された予測画像を、イントラ予測画像ともいい、インター予測によって生成された予測画像を、インター予測画像ともいう。
 次に、予測処理部は、イントラ予測画像およびインター予測画像のそれぞれを評価する(ステップSd_2)。この評価には、コストが用いられてもよい。つまり、予測処理部は、イントラ予測画像およびインター予測画像のそれぞれのコストCを算出する。このコストCは、R-D最適化モデルの式、例えば、C=D+λ×Rによって算出され得る。この式において、Dは、予測画像の符号化歪であって、例えば、カレントブロックの画素値と予測画像の画素値との差分絶対値和などによって表される。また、Rは、予測画像の発生符号量であって、具体的には、予測画像を生成するための動き情報などの符号化に必要な符号量などである。また、λは、例えばラグランジュの未定乗数である。
 そして、予測処理部は、イントラ予測画像およびインター予測画像から、最も小さいコストCが算出された予測画像を、カレントブロックの最終的な予測画像として選択する(ステップSd_3)。つまり、カレントブロックの予測画像を生成するための予測方式またはモードが選択される。
 [イントラ予測部]
 イントラ予測部124は、ブロックメモリ118に格納されたカレントピクチャ内のブロックを参照してカレントブロックのイントラ予測(画面内予測ともいう)を行うことで、予測信号(イントラ予測信号)を生成する。具体的には、イントラ予測部124は、カレントブロックに隣接するブロックのサンプル(例えば輝度値、色差値)を参照してイントラ予測を行うことでイントラ予測信号を生成し、イントラ予測信号を予測制御部128に出力する。
 例えば、イントラ予測部124は、規定の複数のイントラ予測モードのうちの1つを用いてイントラ予測を行う。複数のイントラ予測モードは、通常、1以上の非方向性予測モードと、複数の方向性予測モードと、を含む。規定の複数のモードは、予め規定されていてもよい。
 1以上の非方向性予測モードは、例えばH.265/HEVC規格で規定されたPlanar予測モード及びDC予測モードを含む。
 複数の方向性予測モードは、例えばH.265/HEVC規格で規定された33方向の予測モードを含む。なお、複数の方向性予測モードは、33方向に加えてさらに32方向の予測モード(合計で65個の方向性予測モード)を含んでもよい。図14は、イントラ予測において用いられ得る全67個のイントラ予測モード(2個の非方向性予測モード及び65個の方向性予測モード)を示す概念図である。実線矢印は、H.265/HEVC規格で規定された33方向を表し、破線矢印は、追加された32方向を表す(2個の非方向性予測モードは図14には図示されていない)。
 種々の処理例では、色差ブロックのイントラ予測において、輝度ブロックが参照されてもよい。つまり、カレントブロックの輝度成分に基づいて、カレントブロックの色差成分が予測されてもよい。このようなイントラ予測は、CCLM(cross-component linear model)予測と呼ばれることがある。このような輝度ブロックを参照する色差ブロックのイントラ予測モード(例えばCCLMモードと呼ばれる)は、色差ブロックのイントラ予測モードの1つとして加えられてもよい。
 イントラ予測部124は、水平/垂直方向の参照画素の勾配に基づいてイントラ予測後の画素値を補正してもよい。このような補正をともなうイントラ予測は、PDPC(position dependent intra prediction combination)と呼ばれることがある。PDPCの適用の有無を示す情報(例えばPDPCフラグと呼ばれる)は、通常、CUレベルで信号化される。なお、この情報の信号化は、CUレベルに限定される必要はなく、他のレベル(例えば、シーケンスレベル、ピクチャレベル、スライスレベル、タイルレベル又はCTUレベル)であってもよい。
 [インター予測部]
 インター予測部126は、フレームメモリ122に格納された参照ピクチャであってカレントピクチャとは異なる参照ピクチャを参照してカレントブロックのインター予測(画面間予測ともいう)を行うことで、予測信号(インター予測信号)を生成する。インター予測は、カレントブロック又はカレントブロック内のカレントサブブロック(例えば4x4ブロック)の単位で行われる。例えば、インター予測部126は、カレントブロック又はカレントサブブロックについて参照ピクチャ内で動き探索(motion estimation)を行い、そのカレントブロック又はカレントサブブロックに最も一致する参照ブロック又はサブブロックを見つける。そして、インター予測部126は、参照ブロック又はサブブロックからカレントブロック又はサブブロックへの動き又は変化を補償する動き情報(例えば動きベクトル)を取得する。インター予測部126は、その動き情報に基づいて、動き補償(または動き予測)を行い、カレントブロック又はサブブロックのインター予測信号を生成する。インター予測部126は、生成されたインター予測信号を予測制御部128に出力する。
 動き補償に用いられた動き情報は、多様な形態でインター予測信号として信号化されてもよい。例えば、動きベクトルが信号化されてもよい。他の例として、動きベクトルと予測動きベクトル(motion vector predictor)との差分が信号化されてもよい。
 [インター予測の基本フロー]
 図15は、インター予測の基本的な流れの一例を示すフローチャートである。
 インター予測部126は、まず、予測画像を生成する(ステップSe_1~Se_3)。次に、減算部104は、カレントブロックと予測画像との差分を予測残差として生成する(ステップSe_4)。
 ここで、インター予測部126は、予測画像の生成では、カレントブロックの動きベクトル(MV)の決定(ステップSe_1およびSe_2)と、動き補償(ステップSe_3)とを行うことによって、その予測画像を生成する。また、インター予測部126は、MVの決定では、候補動きベクトル(候補MV)の選択(ステップSe_1)と、MVの導出(ステップSe_2)とを行うことによって、そのMVを決定する。候補MVの選択は、例えば、候補MVリストから少なくとも1つの候補MVを選択することによって行われる。また、MVの導出では、インター予測部126は、少なくとも1つの候補MVから、さらに少なくとも1つの候補MVを選択することによって、その選択された少なくとも1つの候補MVを、カレントブロックのMVとして決定してもよい。あるいは、インター予測部126は、その選択された少なくとも1つの候補MVのそれぞれについて、その候補MVで指示される参照ピクチャの領域を探索することによって、カレントブロックのMVを決定してもよい。なお、この参照ピクチャの領域を探索することを、動き探索(motion estimation)と称してもよい。
 また、上述の例では、ステップSe_1~Se_3は、インター予測部126によって行われるが、例えばステップSe_1またはステップSe_2などの処理は、符号化装置100に含まれる他の構成要素によって行われてもよい。
 [動きベクトルの導出のフロー]
 図16は、動きベクトル導出の一例を示すフローチャートである。
 インター予測部126は、動き情報(例えばMV)を符号化するモードで、カレントブロックのMVを導出する。この場合、例えば動き情報が予測パラメータとして符号化されて、信号化される。つまり、符号化された動き情報が、符号化信号(符号化ビットストリームともいう)に含まれる。
 あるいは、インター予測部126は、動き情報を符号化しないモードでMVを導出する。この場合には、動き情報は、符号化信号に含まれない。
 ここで、MV導出のモードには、後述のノーマルインターモード、マージモード、FRUCモードおよびアフィンモードなどがあってもよい。これらのモードのうち、動き情報を符号化するモードには、ノーマルインターモード、マージモード、およびアフィンモード(具体的には、アフィンインターモードおよびアフィンマージモード)などがある。なお、動き情報には、MVだけでなく、後述の予測動きベクトル選択情報が含まれてもよい。また、動き情報を符号化しないモードには、FRUCモードなどがある。インター予測部126は、これらの複数のモードから、カレントブロックのMVを導出するためのモードを選択し、その選択されたモードを用いてカレントブロックのMVを導出する。
 図17は、動きベクトル導出の他の例を示すフローチャートである。
 インター予測部126は、差分MVを符号化するモードで、カレントブロックのMVを導出する。この場合、例えば差分MVが予測パラメータとして符号化されて、信号化される。つまり、符号化された差分MVが、符号化信号に含まれる。この差分MVは、カレントブロックのMVと、その予測MVとの差である。
 あるいは、インター予測部126は、差分MVを符号化しないモードでMVを導出する。この場合には、符号化された差分MVは、符号化信号に含まれない。
 ここで、上述のようにMVの導出のモードには、後述のノーマルインター、マージモード、FRUCモードおよびアフィンモードなどがある。これらのモードのうち、差分MVを符号化するモードには、ノーマルインターモードおよびアフィンモード(具体的には、アフィンインターモード)などがある。また、差分MVを符号化しないモードには、FRUCモード、マージモードおよびアフィンモード(具体的には、アフィンマージモード)などがある。インター予測部126は、これらの複数のモードから、カレントブロックのMVを導出するためのモードを選択し、その選択されたモードを用いてカレントブロックのMVを導出する。
 [動きベクトルの導出のフロー]
 図18は、動きベクトル導出の他の例を示すフローチャートである。MV導出のモード、すなわちインター予測モードには、複数のモードがあり、大きく分けて、差分MVを符号化するモードと、差分動きベクトルを符号化しないモードとがある。差分MVを符号化しないモードには、マージモード、FRUCモード、およびアフィンモード(具体的には、アフィンマージモード)がある。これらのモードの詳細については、後述するが、簡単には、マージモードは、周辺の符号化済みブロックから動きベクトルを選択することによって、カレントブロックのMVを導出するモードであり、FRUCモードは、符号化済み領域間で探索を行うことによって、カレントブロックのMVを導出するモードである。また、アフィンモードは、アフィン変換を想定して、カレントブロックを構成する複数のサブブロックそれぞれの動きベクトルを、カレントブロックのMVとして導出するモードである。
 具体的には、図示されるように、インター予測部126は、インター予測モード情報が0を示す場合(Sf_1で0)、マージモードにより動きベクトルを導出する(Sf_2)。また、インター予測部126は、インター予測モード情報が1を示す場合(Sf_1で1)、FRUCモードにより動きベクトルを導出する(Sf_3)。また、インター予測部126は、インター予測モード情報が2を示す場合(Sf_1で2)、アフィンモード(具体的には、アフィンマージモード)により動きベクトルを導出する(Sf_4)。また、インター予測部126は、インター予測モード情報が3を示す場合(Sf_1で3)、差分MVを符号化するモード(例えば、ノーマルインターモード)により動きベクトルを導出する(Sf_5)。
 [MV導出 > ノーマルインターモード]
 ノーマルインターモードは、候補MVによって示される参照ピクチャの領域から、カレントブロックの画像に類似するブロックに基づいて、カレントブロックのMVを導出するインター予測モードである。また、このノーマルインターモードでは、差分MVが符号化される。
 図19は、ノーマルインターモードによるインター予測の例を示すフローチャートである。
 インター予測部126は、まず、時間的または空間的にカレントブロックの周囲にある複数の符号化済みブロックのMVなどの情報に基づいて、そのカレントブロックに対して複数の候補MVを取得する(ステップSg_1)。つまり、インター予測部126は、候補MVリストを作成する。
 次に、インター予測部126は、ステップSg_1で取得された複数の候補MVの中から、N個(Nは2以上の整数)の候補MVのそれぞれを予測動きベクトル候補(予測MV候補ともいう)として、所定の優先順位に従って抽出する(ステップSg_2)。なお、その優先順位は、N個の候補MVのそれぞれに対して予め定められていてもよい。
 次に、インター予測部126は、そのN個の予測動きベクトル候補の中から1つの予測動きベクトル候補を、カレントブロックの予測動きベクトル(予測MVともいう)として選択する(ステップSg_3)。このとき、インター予測部126は、選択された予測動きベクトルを識別するための予測動きベクトル選択情報をストリームに符号化する。なお、ストリームは、上述の符号化信号または符号化ビットストリームである。
 次に、インター予測部126は、符号化済み参照ピクチャを参照し、カレントブロックのMVを導出する(ステップSg_4)。このとき、インター予測部126は、さらに、その導出されたMVと予測動きベクトルとの差分値を差分MVとしてストリームに符号化する。なお、符号化済み参照ピクチャは、符号化後に再構成された複数のブロックからなるピクチャである。
 最後に、インター予測部126は、その導出されたMVと符号化済み参照ピクチャとを用いてカレントブロックに対して動き補償を行ことにより、そのカレントブロックの予測画像を生成する(ステップSg_5)。なお、予測画像は、上述のインター予測信号である。
 また、符号化信号に含められる、予測画像の生成に用いられたインター予測モード(上述の例ではノーマルインターモード)を示す情報は、例えば予測パラメータとして符号化される。
 なお、候補MVリストは、他のモードに用いられるリストと共通に用いられてもよい。また、候補MVリストに関する処理を、他のモードに用いられるリストに関する処理に適用してもよい。この候補MVリストに関する処理は、例えば、候補MVリストからの候補MVの抽出もしくは選択、候補MVの並び替え、または、候補MVの削除などである。
 [MV導出 > マージモード]
 マージモードは、候補MVリストから候補MVをカレントブロックのMVとして選択することによって、そのMVを導出するインター予測モードである。
 図20は、マージモードによるインター予測の例を示すフローチャートである。
 インター予測部126は、まず、時間的または空間的にカレントブロックの周囲にある複数の符号化済みブロックのMVなどの情報に基づいて、そのカレントブロックに対して複数の候補MVを取得する(ステップSh_1)。つまり、インター予測部126は、候補MVリストを作成する。
 次に、インター予測部126は、ステップSh_1で取得された複数の候補MVの中から1つの候補MVを選択することによって、カレントブロックのMVを導出する(ステップSh_2)。このとき、インター予測部126は、選択された候補MVを識別するためのMV選択情報をストリームに符号化する。
 最後に、インター予測部126は、その導出されたMVと符号化済み参照ピクチャとを用いてカレントブロックに対して動き補償を行ことにより、そのカレントブロックの予測画像を生成する(ステップSh_3)。
 また、符号化信号に含められる、予測画像の生成に用いられたインター予測モード(上述の例ではマージモード)を示す情報は、例えば予測パラメータとして符号化される。
 図21は、マージモードによるカレントピクチャの動きベクトル導出処理の一例を説明するための概念図である。
 まず、予測MVの候補を登録した予測MVリストを生成する。予測MVの候補としては、対象ブロックの空間的に周辺に位置する複数の符号化済みブロックが持つMVである空間隣接予測MV、符号化済み参照ピクチャにおける対象ブロックの位置を投影した近辺のブロックが持つMVである時間隣接予測MV、空間隣接予測MVと時間隣接予測MVのMV値を組み合わせて生成したMVである結合予測MV、および値がゼロのMVであるゼロ予測MV等がある。
 次に、予測MVリストに登録されている複数の予測MVの中から1つの予測MVを選択することで、対象ブロックのMVとして決定する。
 さらに、可変長符号化部では、どの予測MVを選択したかを示す信号であるmerge_idxをストリームに記述して符号化する。
 なお、図21で説明した予測MVリストに登録する予測MVは一例であり、図中の個数とは異なる個数であったり、図中の予測MVの一部の種類を含まない構成であったり、図中の予測MVの種類以外の予測MVを追加した構成であったりしてもよい。
 マージモードにより導出した対象ブロックのMVを用いて、後述するDMVR(decoder motion vector refinement)処理を行うことによって最終的なMVを決定してもよい。
 なお、予測MVの候補は、上述の候補MVであり、予測MVリストは、上述の候補MVリストである。また、候補MVリストを、候補リストと称してもよい。また、merge_idxは、MV選択情報である。
 [MV導出 > FRUCモード]
 動き情報は符号化装置側から信号化されずに、復号装置側で導出されてもよい。なお、上述のように、H.265/HEVC規格で規定されたマージモードが用いられてもよい。また例えば、復号装置側で動き探索を行うことにより動き情報が導出されてもよい。実施の形態において、復号装置側では、カレントブロックの画素値を用いずに動き探索が行われる。
 ここで、復号装置側で動き探索を行うモードについて説明する。この復号装置側で動き探索を行うモードは、PMMVD(pattern matched motion vector derivation)モード又はFRUC(frame rate up-conversion)モードと呼ばれることがある。
 フローチャートの形式でFRUC処理の一例を図22に示す。まず、カレントブロックに空間的又は時間的に隣接する符号化済みブロックの動きベクトルを参照して、各々が予測動きベクトル(MV)を有する複数の候補のリスト(すなわち、候補MVリストであって、マージリストと共通であってもよい)が生成される(ステップSi_1)。次に、候補MVリストに登録されている複数の候補MVの中からベスト候補MVを選択する(ステップSi_2)。例えば、候補MVリストに含まれる各候補MVの評価値が算出され、評価値に基づいて1つの候補MVが選択される。そして、選択された候補の動きベクトルに基づいて、カレントブロックのための動きベクトルが導出される(ステップSi_4)。具体的には、例えば、選択された候補の動きベクトル(ベスト候補MV)がそのままカレントブロックのための動きベクトルとして導出される。また例えば、選択された候補の動きベクトルに対応する参照ピクチャ内の位置の周辺領域において、パターンマッチングを行うことにより、カレントブロックのための動きベクトルが導出されてもよい。すなわち、ベスト候補MVの周辺の領域に対して、参照ピクチャにおけるパターンマッチングおよび評価値を用いた探索を行い、さらに評価値が良い値となるMVがあった場合は、ベスト候補MVを前記MVに更新して、それをカレントブロックの最終的なMVとしてもよい。より良い評価値を有するMVへの更新を行う処理を実施しない構成とすることも可能である。
 最後に、インター予測部126は、その導出されたMVと符号化済み参照ピクチャとを用いてカレントブロックに対して動き補償を行ことにより、そのカレントブロックの予測画像を生成する(ステップSi_5)。
 サブブロック単位で処理を行う場合も全く同様の処理としてもよい。
 評価値は、種々の方法によって算出されてもよい。例えば、動きベクトルに対応する参照ピクチャ内の領域の再構成画像と、所定の領域(その領域は、例えば、以下に示すように、他の参照ピクチャの領域またはカレントピクチャの隣接ブロックの領域であってもよい)の再構成画像とを比較する。所定の領域は予め定められていてもよい。
 そして、2つの再構成画像の画素値の差分を算出して、動きベクトルの評価値に用いてもよい。なお、差分値に加えてそれ以外の情報を用いて評価値を算出してもよい。
 次に、パターンマッチングの例について詳細に説明する。まず、候補MVリスト(例えばマージリスト)に含まれる1つの候補MVを、パターンマッチングによる探索のスタートポイントとして選択する。例えば、パターンマッチングとしては、第1パターンマッチング又は第2パターンマッチングが用いられ得る。第1パターンマッチング及び第2パターンマッチングは、それぞれ、バイラテラルマッチング(bilateral matching)及びテンプレートマッチング(template matching)と呼ばれることがある。
 [MV導出 > FRUC > バイラテラルマッチング]
 第1パターンマッチングでは、異なる2つの参照ピクチャ内の2つのブロックであってカレントブロックの動き軌道(motion trajectory)に沿う2つのブロックの間でパターンマッチングが行われる。したがって、第1パターンマッチングでは、上述した候補の評価値の算出のための所定の領域として、カレントブロックの動き軌道に沿う他の参照ピクチャ内の領域が用いられる。所定の領域は、予め定められていてもよい。
 図23は、動き軌道に沿う2つの参照ピクチャにおける2つのブロック間での第1パターンマッチング(バイラテラルマッチング)の一例を説明するための概念図である。図23に示すように、第1パターンマッチングでは、カレントブロック(Cur block)の動き軌道に沿う2つのブロックであって異なる2つの参照ピクチャ(Ref0、Ref1)内の2つのブロックのペアの中で最もマッチするペアを探索することにより2つの動きベクトル(MV0、MV1)が導出される。具体的には、カレントブロックに対して、候補MVで指定された第1の符号化済み参照ピクチャ(Ref0)内の指定位置における再構成画像と、前記候補MVを表示時間間隔でスケーリングした対称MVで指定された第2の符号化済み参照ピクチャ(Ref1)内の指定位置における再構成画像との差分を導出し、得られた差分値を用いて評価値を算出する。複数の候補MVの中で最も評価値が良い値となる候補MVを最終MVとして選択することが可能であり、良い結果をもたらし得る。
 連続的な動き軌道の仮定の下では、2つの参照ブロックを指し示す動きベクトル(MV0、MV1)は、カレントピクチャ(Cur Pic)と2つの参照ピクチャ(Ref0、Ref1)との間の時間的な距離(TD0、TD1)に対して比例する。例えば、カレントピクチャが時間的に2つの参照ピクチャの間に位置し、カレントピクチャから2つの参照ピクチャへの時間的な距離が等しい場合、第1パターンマッチングでは、鏡映対称な双方向の動きベクトルが導出される。
 [MV導出 > FRUC > テンプレートマッチング]
 第2パターンマッチング(テンプレートマッチング)では、カレントピクチャ内のテンプレート(カレントピクチャ内でカレントブロックに隣接するブロック(例えば上及び/又は左隣接ブロック))と参照ピクチャ内のブロックとの間でパターンマッチングが行われる。したがって、第2パターンマッチングでは、上述した候補の評価値の算出のための所定の領域として、カレントピクチャ内のカレントブロックに隣接するブロックが用いられる。
 図24は、カレントピクチャ内のテンプレートと参照ピクチャ内のブロックとの間でのパターンマッチング(テンプレートマッチング)の一例を説明するための概念図である。図24に示すように、第2パターンマッチングでは、カレントピクチャ(Cur Pic)内でカレントブロック(Cur block)に隣接するブロックと最もマッチするブロックを参照ピクチャ(Ref0)内で探索することによりカレントブロックの動きベクトルが導出される。具体的には、カレントブロックに対して、左隣接および上隣接の両方もしくはどちらか一方の符号化済み領域の再構成画像と、候補MVで指定された符号化済み参照ピクチャ(Ref0)内の同等位置における再構成画像との差分を導出し、得られた差分値を用いて評価値を算出し、複数の候補MVの中で最も評価値が良い値となる候補MVをベスト候補MVとして選択することが可能である。
 このようなFRUCモードを適用するか否かを示す情報(例えばFRUCフラグと呼ばれる)は、CUレベルで信号化されてもよい。また、FRUCモードが適用される場合(例えばFRUCフラグが真の場合)、適用可能なパターンマッチングの方法(第1パターンマッチング又は第2パターンマッチング)を示す情報がCUレベルで信号化されてもよい。なお、これらの情報の信号化は、CUレベルに限定される必要はなく、他のレベル(例えば、シーケンスレベル、ピクチャレベル、スライスレベル、タイルレベル、CTUレベル又はサブブロックレベル)であってもよい。
 [MV導出 > アフィンモード]
 次に、複数の隣接ブロックの動きベクトルに基づいてサブブロック単位で動きベクトルを導出するアフィンモードについて説明する。このモードは、アフィン動き補償予測(affine motion compensation prediction)モードと呼ばれることがある。
 図25Aは、複数の隣接ブロックの動きベクトルに基づくサブブロック単位の動きベクトルの導出の一例を説明するための概念図である。図25Aにおいて、カレントブロックは、16の4x4サブブロックを含む。ここでは、隣接ブロックの動きベクトルに基づいてカレントブロックの左上角制御ポイントの動きベクトルvが導出され、同様に、隣接サブブロックの動きベクトルに基づいてカレントブロックの右上角制御ポイントの動きベクトルvが導出される。そして、以下の式(1A)により、2つの動きベクトルv及びvが投影されてもよく、カレントブロック内の各サブブロックの動きベクトル(v,v)が導出されてもよい。
Figure JPOXMLDOC01-appb-M000001
 ここで、x及びyは、それぞれ、サブブロックの水平位置及び垂直位置を示し、wは、所定の重み係数を示す。所定の重み係数は、予め決定されていてもよい。
 このようなアフィンモードを示す情報(例えばアフィンフラグと呼ばれる)は、CUレベルで信号化されてもよい。なお、このアフィンモードを示す情報の信号化は、CUレベルに限定される必要はなく、他のレベル(例えば、シーケンスレベル、ピクチャレベル、スライスレベル、タイルレベル、CTUレベル又はサブブロックレベル)であってもよい。
 また、このようなアフィンモードでは、左上及び右上角制御ポイントの動きベクトルの導出方法が異なるいくつかのモードを含んでもよい。例えば、アフィンモードには、アフィンインター(アフィンノーマルインターともいう)モードと、アフィンマージモードの2つのモードがある。
 [MV導出 > アフィンモード]
 図25Bは、3つの制御ポイントを有するアフィンモードにおけるサブブロック単位の動きベクトルの導出の一例を説明するための概念図である。図25Bにおいて、カレントブロックは、16の4x4サブブロックを含む。ここでは、隣接ブロックの動きベクトルに基づいてカレントブロックの左上角制御ポイントの動きベクトルvが導出され、同様に、隣接ブロックの動きベクトルに基づいてカレントブロックの右上角制御ポイントの動きベクトルv、隣接ブロックの動きベクトルに基づいてカレントブロックの左下角制御ポイントの動きベクトルvが導出される。そして、以下の式(1B)により、3つの動きベクトルv、v及びvが投影されてもよく、カレントブロック内の各サブブロックの動きベクトル(v,v)が導出されてもよい。
Figure JPOXMLDOC01-appb-M000002
 ここで、x及びyは、それぞれ、サブブロック中心の水平位置及び垂直位置を示し、wは、カレントブロックの幅、hは、カレントブロックの高さを示す。
 異なる制御ポイント数(例えば、2つと3つ)のアフィンモードは、CUレベルで切り替えて信号化されてもよい。なお、CUレベルで使用しているアフィンモードの制御ポイント数を示す情報を、他のレベル(例えば、シーケンスレベル、ピクチャレベル、スライスレベル、タイルレベル、CTUレベル又はサブブロックレベル)で信号化してもよい。
 また、このような3つの制御ポイントを有するアフィンモードでは、左上、右上及び左下角制御ポイントの動きベクトルの導出方法が異なるいくつかのモードを含んでもよい。例えば、アフィンモードには、アフィンインター(アフィンノーマルインターともいう)モードと、アフィンマージモードの2つのモードがある。
 [MV導出 > アフィンマージモード]
 図26A、図26Bおよび図26Cは、アフィンマージモードを説明するための概念図である。
 アフィンマージモードでは、図26Aに示すように、例えば、カレントブロックに隣接する符号化済みブロックA(左)、ブロックB(上)、ブロックC(右上)、ブロックD(左下)およびブロックE(左上)のうち、アフィンモードで符号化されたブロックに対応する複数の動きベクトルに基づいて、カレントブロックの制御ポイントのそれぞれの予測動きベクトルが算出される。具体的には、符号化済みブロックA(左)、ブロックB(上)、ブロックC(右上)、ブロックD(左下)およびブロックE(左上)の順序でこれらのブロックが検査され、アフィンモードで符号化された最初の有効なブロックが特定される。この特定されたブロックに対応する複数の動きベクトルに基づいて、カレントブロックの制御ポイントの予測動きベクトルが算出される。
 例えば、図26Bに示すように、カレントブロックの左に隣接するブロックAが2つの制御ポイントを有するアフィンモードで符号化されている場合は、ブロックAを含む符号化済みブロックの左上角および右上角の位置に投影した動きベクトルvおよびvが導出される。そして、導出された動きベクトルvおよびvから、カレントブロックの左上角の制御ポイントの予測動きベクトルvと、右上角の制御ポイントの予測動きベクトルvが算出される。
 例えば、図26Cに示すように、カレントブロックの左に隣接するブロックAが3つの制御ポイントを有するアフィンモードで符号化されている場合は、ブロックAを含む符号化済みブロックの左上角、右上角および左下角の位置に投影した動きベクトルv、vおよびvが導出される。そして、導出された動きベクトルv、vおよびvから、カレントブロックの左上角の制御ポイントの予測動きベクトルvと、右上角の制御ポイントの予測動きベクトルvと、左下角の制御ポイントの予測動きベクトルvが算出される。
 なお、後述する図29のステップSj_1におけるカレントブロックの制御ポイントのそれぞれの予測動きベクトルの導出に、この予測動きベクトル導出方法を用いてもよい。
 図27は、アフィンマージモードの一例を示すフローチャートである。
 アフィンマージモードでは、図示されるように、まず、インター予測部126は、カレントブロックの制御ポイントのそれぞれの予測MVを導出する(ステップSk_1)。制御ポイントは、図25Aに示すように、カレントブロックの左上角および右上角のポイント、或いは図25Bに示すように、カレントブロックの左上角、右上角および左下角のポイントである。
 つまり、インター予測部126は、図26Aに示すように、符号化済みブロックA(左)、ブロックB(上)、ブロックC(右上)、ブロックD(左下)およびブロックE(左上)の順序にこれらのブロックを検査し、アフィンモードで符号化された最初の有効なブロックを特定する。
 そして、ブロックAが特定されブロックAが2つの制御ポイントを有する場合、図26Bに示すように、インター予測部126は、ブロックAを含む符号化済みブロックの左上角および右上角の動きベクトルvおよびvから、カレントブロックの左上角の制御ポイントの動きベクトルvと、右上角の制御ポイントの動きベクトルvとを算出する。例えば、インター予測部126は、符号化済みブロックの左上角および右上角の動きベクトルvおよびvを、カレントブロックに投影することによって、カレントブロックの左上角の制御ポイントの予測動きベクトルvと、右上角の制御ポイントの予測動きベクトルvとを算出する。
 或いは、ブロックAが特定されブロックAが3つの制御ポイントを有する場合、図26Cに示すように、インター予測部126は、ブロックAを含む符号化済みブロックの左上角、右上角および左下角の動きベクトルv、vおよびvから、カレントブロックの左上角の制御ポイントの動きベクトルvと、右上角の制御ポイントの動きベクトルv、左下角の制御ポイントの動きベクトルvとを算出する。例えば、インター予測部126は、符号化済みブロックの左上角、右上角および左下角の動きベクトルv、vおよびvを、カレントブロックに投影することによって、カレントブロックの左上角の制御ポイントの予測動きベクトルvと、右上角の制御ポイントの予測動きベクトルv、左下角の制御ポイントの動きベクトルvとを算出する。
 次に、インター予測部126は、カレントブロックに含まれる複数のサブブロックのそれぞれについて、動き補償を行う。すなわち、インター予測部126は、その複数のサブブロックのそれぞれについて、2つの予測動きベクトルvおよびvと上述の式(1A)、或いは3つの予測動きベクトルv、vおよびvと上述の式(1B)とを用いて、そのサブブロックの動きベクトルをアフィンMVとして算出する(ステップSk_2)。そして、インター予測部126は、それらのアフィンMVおよび符号化済み参照ピクチャを用いてそのサブブロックに対して動き補償を行う(ステップSk_3)。その結果、カレントブロックに対して動き補償が行われ、そのカレントブロックの予測画像が生成される。
 [MV導出 > アフィンインターモード]
 図28Aは、2つの制御ポイントを有するアフィンインターモードを説明するための概念図である。
 このアフィンインターモードでは、図28Aに示すように、カレントブロックに隣接する符号化済みブロックA、ブロックBおよびブロックCの動きベクトルから選択された動きベクトルが、カレントブロックの左上角の制御ポイントの予測動きベクトルvとして用いられる。同様に、カレントブロックに隣接する符号化済みブロックDおよびブロックEの動きベクトルから選択された動きベクトルが、カレントブロックの右上角の制御ポイントの予測動きベクトルvとして用いられる。
 図28Bは、3つの制御ポイントを有するアフィンインターモードを説明するための概念図である。
 このアフィンインターモードでは、図28Bに示すように、カレントブロックに隣接する符号化済みブロックA、ブロックBおよびブロックCの動きベクトルから選択された動きベクトルが、カレントブロックの左上角の制御ポイントの予測動きベクトルvとして用いられる。同様に、カレントブロックに隣接する符号化済みブロックDおよびブロックEの動きベクトルから選択された動きベクトルが、カレントブロックの右上角の制御ポイントの予測動きベクトルvとして用いられる。更に、カレントブロックに隣接する符号化済みブロックFおよびブロックGの動きベクトルから選択された動きベクトルが、カレントブロックの左下角の制御ポイントの予測動きベクトルvとして用いられる。
 図29は、アフィンインターモードの一例を示すフローチャートである。
 図示されるように、アフィンインターモードでは、まず、インター予測部126は、カレントブロックの2つまたは3つの制御ポイントのそれぞれの予測MV(v,v)または(v,v,v)を導出する(ステップSj_1)。制御ポイントは、図25Aまたは図25Bに示すように、カレントブロックの左上角、右上角或いは左下角のポイントである。
 つまり、インター予測部126は、図28Aまたは図28Bに示すカレントブロックの各制御ポイント近傍の符号化済みブロックのうちの何れかのブロックの動きベクトルを選択することによって、カレントブロックの制御ポイントの予測動きベクトル(v,v)または(v,v,v)を導出する。このとき、インター予測部126は、選択された2つの動きベクトルを識別するための予測動きベクトル選択情報をストリームに符号化する。
 例えば、インター予測部126は、カレントブロックに隣接する符号化済みブロックからどのブロックの動きベクトルを制御ポイントの予測動きベクトルとして選択するかを、コスト評価等を用いて決定し、どの予測動きベクトルを選択したかを示すフラグをビットストリームに記述してもよい。
 次に、インター予測部126は、ステップSj_1で選択または導出された予測動きベクトルをそれぞれ更新しながら(ステップSj_2)、動き探索を行う(ステップSj_3およびSj_4)。つまり、インター予測部126は、更新される予測動きベクトルに対応する各サブブロックの動きベクトルをアフィンMVとして、上述の式(1A)または式(1B)を用いて算出する(ステップSj_3)。そして、インター予測部126は、それらのアフィンMVおよび符号化済み参照ピクチャを用いて各サブブロックに対して動き補償を行う(ステップSj_4)。その結果、インター予測部126は、動き探索ループにおいて、例えば最も小さいコストが得られる予測動きベクトルを、制御ポイントの動きベクトルとして決定する(ステップSj_5)。このとき、インター予測部126は、さらに、その決定されたMVと予測動きベクトルとのそれぞれの差分値を差分MVとしてストリームに符号化する。
 最後に、インター予測部126は、その決定されたMVと符号化済み参照ピクチャとを用いてカレントブロックに対して動き補償を行ことにより、そのカレントブロックの予測画像を生成する(ステップSj_6)。
 [MV導出 > アフィンインターモード]
 異なる制御ポイント数(例えば、2つと3つ)のアフィンモードをCUレベルで切り替えて信号化する場合、符号化済みブロックとカレントブロックで制御ポイントの数が異なる場合がある。図30Aおよび図30Bは、符号化済みブロックとカレントブロックで制御ポイントの数が異なる場合の、制御ポイントの予測ベクトル導出方法を説明するための概念図である。
 例えば、図30Aに示すように、カレントブロックが左上角、右上角および左下角の3つの制御ポイントを有し、カレントブロックの左に隣接するブロックAが2つの制御ポイントを有するアフィンモードで符号化されている場合は、ブロックAを含む符号化済みブロックの左上角および右上角の位置に投影した動きベクトルvおよびvが導出される。そして、導出された動きベクトルvおよびvから、カレントブロックの左上角の制御ポイントの予測動きベクトルvと、右上角の制御ポイントの予測動きベクトルvが算出される。更に、導出された動きベクトルvおよびvから、左下角の制御ポイントの予測動きベクトルvが算出される。
 例えば、図30Bに示すように、カレントブロックが左上角および右上角の2つの制御ポイントを有し、カレントブロックの左に隣接するブロックAが3つの制御ポイントを有するアフィンモードで符号化されている場合は、ブロックAを含む符号化済みブロックの左上角、右上角および左下角の位置に投影した動きベクトルv、vおよびvが導出される。そして、導出された動きベクトルv、vおよびvから、カレントブロックの左上角の制御ポイントの予測動きベクトルvと、右上角の制御ポイントの予測動きベクトルvが算出される。
 図29のステップSj_1におけるカレントブロックの制御ポイントのそれぞれの予測動きベクトルの導出に、この予測動きベクトル導出方法を用いてもよい。
 [MV導出 > DMVR]
 図31Aは、マージモードおよびDMVRの関係を示すフローチャートである。
 インター予測部126は、マージモードでカレントブロックの動きベクトルを導出する(ステップSl_1)。次に、インター予測部126は、動きベクトルの探索、すなわち動き探索を行うか否かを判定する(ステップSl_2)。ここで、インター予測部126は、動き探索を行わないと判定すると(ステップSl_2のNo)、ステップSl_1で導出された動きベクトルを、カレントブロックに対する最終の動きベクトルとして決定する(ステップSl_4)。すなわち、この場合には、マージモードでカレントブロックの動きベクトルが決定される。
 一方、ステップSl_1で動き探索を行うと判定すると(ステップSl_2のYes)、インター予測部126は、ステップSl_1で導出された動きベクトルによって示される参照ピクチャの周辺領域を探索することによって、カレントブロックに対して最終の動きベクトルを導出する(ステップSl_3)。すなわち、この場合には、DMVRでカレントブロックの動きベクトルが決定される。
 図31Bは、MVを決定するためのDMVR処理の一例を説明するための概念図である。
 まず、(例えばマージモードにおいて)カレントブロックに設定された最適MVPを、候補MVとする。そして、候補MV(L0)に従って、L0方向の符号化済みピクチャである第1参照ピクチャ(L0)から参照画素を特定する。同様に、候補MV(L1)に従って、L1方向の符号化済みピクチャである第2参照ピクチャ(L1)から参照画素を特定する。これらの参照画素の平均をとることでテンプレートを生成する。
 次に、前記テンプレートを用いて、第1参照ピクチャ(L0)および第2参照ピクチャ(L1)の候補MVの周辺領域をそれぞれ探索し、コストが最小となるMVを最終的なMVとして決定する。なお、コスト値は、例えば、テンプレートの各画素値と探索領域の各画素値との差分値および候補MV値等を用いて算出してもよい。
 なお、典型的には、符号化装置と、後述の復号化装置とでは、ここで説明した処理の構成および動作は基本的に共通である。
 ここで説明した処理例そのものでなくても、候補MVの周辺を探索して最終的なMVを導出することができる処理であれば、どのような処理を用いてもよい。
 [動き補償 > BIO/OBMC]
 動き補償では、予測画像を生成し、その予測画像を補正するモードがある。そのモードは、例えば、後述のBIOおよびOBMCである。
 図32は、予測画像の生成の一例を示すフローチャートである。
 インター予測部126は、予測画像を生成し(ステップSm_1)、例えば上述の何れかのモードによってその予測画像を補正する(ステップSm_2)。
 図33は、予測画像の生成の他の例を示すフローチャートである。
 インター予測部126は、カレントブロックの動きベクトルを決定する(ステップSn_1)。次に、インター予測部126は、予測画像を生成し(ステップSn_2)、補正処理を行うか否かを判定する(ステップSn_3)。ここで、インター予測部126は、補正処理を行うと判定すると(ステップSn_3のYes)、その予測画像を補正することによって最終的な予測画像を生成する(ステップSn_4)。一方、インター予測部126は、補正処理を行わないと判定すると(ステップSn_3のNo)、その予測画像を補正することなく最終的な予測画像として出力する(ステップSn_5)。
 また、動き補償では、予測画像を生成するときに輝度を補正するモードがある。そのモードは、例えば、後述のLICである。
 図34は、予測画像の生成の他の例を示すフローチャートである。
 インター予測部126は、カレントブロックの動きベクトルを導出する(ステップSo_1)。次に、インター予測部126は、輝度補正処理を行うか否かを判定する(ステップSo_2)。ここで、インター予測部126は、輝度補正処理を行うと判定すると(ステップSo_2のYes)、輝度補正を行いながら予測画像を生成する(ステップSo_3)。つまり、LICによって予測画像が生成される。一方、インター予測部126は、輝度補正処理を行わないと判定すると(ステップSo_2のNo)、輝度補正を行うことなく通常の動き補償によって予測画像を生成する(ステップSo_4)。
 [動き補償 > OBMC]
 動き探索により得られたカレントブロックの動き情報だけでなく、隣接ブロックの動き情報も用いて、インター予測信号が生成されてもよい。具体的には、(参照ピクチャ内の)動き探索により得られた動き情報に基づく予測信号と、(カレントピクチャ内の)隣接ブロックの動き情報に基づく予測信号と、を重み付け加算することにより、カレントブロック内のサブブロック単位でインター予測信号が生成されてもよい。このようなインター予測(動き補償)は、OBMC(overlapped block motion compensation)と呼ばれることがある。
 OBMCモードでは、OBMCのためのサブブロックのサイズを示す情報(例えばOBMCブロックサイズと呼ばれる)は、シーケンスレベルで信号化されてもよい。さらに、OBMCモードを適用するか否かを示す情報(例えばOBMCフラグと呼ばれる)は、CUレベルで信号化されてもよい。なお、これらの情報の信号化のレベルは、シーケンスレベル及びCUレベルに限定される必要はなく、他のレベル(例えばピクチャレベル、スライスレベル、タイルレベル、CTUレベル又はサブブロックレベル)であってもよい。
 OBMCモードの例について、より具体的に説明する。図35及び図36は、OBMC処理による予測画像補正処理の概要を説明するためのフローチャート及び概念図である。
 まず、図36に示すように、処理対象(カレント)ブロックに割り当てられた動きベクトル(MV)を用いて通常の動き補償による予測画像(Pred)を取得する。図36において、矢印“MV”は参照ピクチャを指し、予測画像を得るためにカレントピクチャのカレントブロックが何を参照しているかを示している。
 次に、符号化済みの左隣接ブロックに対して既に導出された動きベクトル(MV_L)を符号化対象ブロックに適用(再利用)して予測画像(Pred_L)を取得する。動きベクトル(MV_L)は、カレントブロックから参照ピクチャを指す矢印”MV_L”によって示される。そして、2つの予測画像PredとPred_Lとを重ね合わせることで予測画像の1回目の補正を行う。これは、隣接ブロック間の境界を混ぜ合わせる効果を有する。
 同様に、符号化済みの上隣接ブロックに対して既に導出された動きベクトル(MV_U)を符号化対象ブロックに適用(再利用)して予測画像(Pred_U)を取得する。動きベクトル(MV_U)は、カレントブロックから参照ピクチャを指す矢印”MV_U”によって示される。そして、予測画像Pred_Uを1回目の補正を行った予測画像(例えば、PredとPred_L)に重ね合わせることで予測画像の2回目の補正を行う。これは、隣接ブロック間の境界を混ぜ合わせる効果を有する。2回目の補正によって得られた予測画像は、隣接ブロックとの境界が混ぜ合わされた(スムージングされた)、カレントブロックの最終的な予測画像である。
 なお、上述の例は、左隣接および上隣接のブロックを用いた2パスの補正方法であるが、その補正方法は、右隣接および/または下隣接のブロックも用いた3パスまたはそれ以上のパスの補正方法であってもよい。
 なお、重ね合わせを行う領域はブロック全体の画素領域ではなく、ブロック境界近傍の一部の領域のみであってもよい。
 なお、ここでは1枚の参照ピクチャから、追加的な予測画像Pred_LおよびPred_Uを重ね合わせることで1枚の予測画像Predを得るためのOBMCの予測画像補正処理について説明した。しかし、複数の参照画像に基づいて予測画像が補正される場合には、同様の処理が複数の参照ピクチャのそれぞれに適用されてもよい。このような場合、複数の参照ピクチャに基づくOBMCの画像補正を行うことによって、各々の参照ピクチャから、補正された予測画像を取得した後に、その取得された複数の補正予測画像をさらに重ね合わせることで最終的な予測画像を取得する。
 なお、OBMCでは、対象ブロックの単位は、予測ブロック単位であっても、予測ブロックをさらに分割したサブブロック単位であってもよい。
 OBMC処理を適用するかどうかの判定の方法として、例えば、OBMC処理を適用するかどうかを示す信号であるobmc_flagを用いる方法がある。具体的な一例としては、符号化装置は、対象ブロックが動きの複雑な領域に属しているかどうかを判定してもよい。符号化装置は、動きの複雑な領域に属している場合は、obmc_flagとして値1を設定してOBMC処理を適用して符号化を行い、動きの複雑な領域に属していない場合は、obmc_flagとして値0を設定してOBMC処理を適用せずにブロックの符号化を行う。一方、復号化装置では、ストリーム(例えば圧縮シーケンス)に記述されたobmc_flagを復号することで、その値に応じてOBMC処理を適用するかどうかを切替えて復号を行う。
 インター予測部126は、上述の例では、矩形のカレントブロックに対して1つの矩形の予測画像を生成する。しかし、インター予測部126は、その矩形のカレントブロックに対して矩形と異なる形状の複数の予測画像を生成し、それらの複数の予測画像を結合することによって、最終的な矩形の予測画像を生成してもよい。矩形と異なる形状は、例えば三角形であってもよい。
 図37は、2つの三角形の予測画像の生成を説明するための概念図である。
 インター予測部126は、カレントブロック内の三角形の第1パーティションに対して、その第1パーティションの第1MVを用いて動き補償を行うことによって、三角形の予測画像を生成する。同様に、インター予測部126は、カレントブロック内の三角形の第2パーティションに対して、その第2パーティションの第2MVを用いて動き補償を行うことによって、三角形の予測画像を生成する。そして、インター予測部126は、これらの予測画像を結合することによって、カレントブロックと同じ矩形の予測画像を生成する。
 なお、図37に示す例では、第1パーティションおよび第2パーティションはそれぞれ三角形であるが、台形であってもよく、それぞれ互いに異なる形状であってもよい。さらに、図37に示す例では、カレントブロックが2つのパーティションから構成されているが、3つ以上のパーティションから構成されていてもよい。
 また、第1パーティションおよび第2パーティションは重複していてもよい。すなわち、第1パーティションおよび第2パーティションは同じ画素領域を含んでいてもよい。この場合、第1パーティションにおける予測画像と第2パーティションにおける予測画像とを用いてカレントブロックの予測画像を生成してもよい。
 また、この例では2つのパーティションともにインター予測で予測画像が生成される例を示したが、少なくとも1つのパーティションについてイントラ予測によって予測画像を生成してもよい。
 [動き補償 > BIO]
 次に、動きベクトルを導出する方法について説明する。まず、等速直線運動を仮定したモデルに基づいて動きベクトルを導出するモードについて説明する。このモードは、BIO(bi-directional optical flow)モードと呼ばれることがある。
 図38は、等速直線運動を仮定したモデルを説明するための概念図である。図38において、(vx,vy)は、速度ベクトルを示し、τ0、τ1は、それぞれ、カレントピクチャ(Cur Pic)と2つの参照ピクチャ(Ref0,Ref1)との間の時間的な距離を示す。(MVx0,MVy0)は、参照ピクチャRef0に対応する動きベクトルを示し、(MVx1、MVy1)は、参照ピクチャRef1に対応する動きベクトルを示す。
 このとき速度ベクトル(vx,vy)の等速直線運動の仮定の下では、(MVx0,MVy0)及び(MVx1,MVy1)は、それぞれ、(vxτ0,vyτ0)及び(-vxτ1,-vyτ1)と表され、以下のオプティカルフロー等式(2)が採用されてもよい。
Figure JPOXMLDOC01-appb-M000003
 ここで、I(k)は、動き補償後の参照画像k(k=0,1)の輝度値を示す。このオプティカルフロー等式は、(i)輝度値の時間微分と、(ii)水平方向の速度及び参照画像の空間勾配の水平成分の積と、(iii)垂直方向の速度及び参照画像の空間勾配の垂直成分の積と、の和が、ゼロと等しいことを示す。このオプティカルフロー等式とエルミート補間(Hermite interpolation)との組み合わせに基づいて、マージリスト等から得られるブロック単位の動きベクトルが画素単位で補正されてもよい。
 なお、等速直線運動を仮定したモデルに基づく動きベクトルの導出とは異なる方法で、復号装置側で動きベクトルが導出されてもよい。例えば、複数の隣接ブロックの動きベクトルに基づいてサブブロック単位で動きベクトルが導出されてもよい。
 [動き補償 > LIC]
 次に、LIC(local illumination compensation)処理を用いて予測画像(予測)を生成するモードの一例について説明する。
 図39は、LIC処理による輝度補正処理を用いた予測画像生成方法の一例を説明するための概念図である。
 まず、符号化済みの参照ピクチャからMVを導出して、カレントブロックに対応する参照画像を取得する。
 次に、カレントブロックに対して、参照ピクチャとカレントピクチャとで輝度値がどのように変化したかを示す情報を抽出する。この抽出は、カレントピクチャにおける符号化済み左隣接参照領域(周辺参照領域)および符号化済み上隣参照領域(周辺参照領域)の輝度画素値と、導出されたMVで指定された参照ピクチャ内の同等位置における輝度画素値とに基づいて行われる。そして、輝度値がどのように変化したかを示す情報を用いて、輝度補正パラメータを算出する。
 MVで指定された参照ピクチャ内の参照画像に対して前記輝度補正パラメータを適用する輝度補正処理を行うことで、カレントブロックに対する予測画像を生成する。
 なお、図39における前記周辺参照領域の形状は一例であり、これ以外の形状を用いてもよい。
 また、ここでは1枚の参照ピクチャから予測画像を生成する処理について説明したが、複数枚の参照ピクチャから予測画像を生成する場合も同様であり、各々の参照ピクチャから取得した参照画像に、上述と同様の方法で輝度補正処理を行ってから予測画像を生成してもよい。
 LIC処理を適用するかどうかの判定の方法として、例えば、LIC処理を適用するかどうかを示す信号であるlic_flagを用いる方法がある。具体的な一例としては、符号化装置において、カレントブロックが、輝度変化が発生している領域に属しているかどうかを判定し、輝度変化が発生している領域に属している場合はlic_flagとして値1を設定してLIC処理を適用して符号化を行い、輝度変化が発生している領域に属していない場合はlic_flagとして値0を設定してLIC処理を適用せずに符号化を行う。一方、復号化装置では、ストリームに記述されたlic_flagを復号化することで、その値に応じてLIC処理を適用するかどうかを切替えて復号を行ってもよい。
 LIC処理を適用するかどうかの判定の別の方法として、例えば、周辺ブロックでLIC処理を適用したかどうかに従って判定する方法もある。具体的な一例としては、カレントブロックがマージモードであった場合、マージモード処理におけるMVの導出の際に選択した周辺の符号化済みブロックがLIC処理を適用して符号化したかどうかを判定する。その結果に応じてLIC処理を適用するかどうかを切替えて符号化を行う。なお、この例の場合でも、同じ処理が復号装置側の処理に適用される。
 LIC処理(輝度補正処理)の態様について図39を用いて説明したが、以下、その詳細を説明する。
 まず、インター予測部126は、符号化済みピクチャである参照ピクチャから符号化対象ブロックに対応する参照画像を取得するための動きベクトルを導出する。
 次に、インター予測部126は、符号化対象ブロックに対して、左隣接および上隣接の符号化済み周辺参照領域の輝度画素値と、動きベクトルで指定された参照ピクチャ内の同等位置における輝度画素値とを用いて、参照ピクチャと符号化対象ピクチャとで輝度値がどのように変化したかを示す情報を抽出して輝度補正パラメータを算出する。例えば、符号化対象ピクチャ内の周辺参照領域内のある画素の輝度画素値をp0とし、当該画素と同等位置の、参照ピクチャ内の周辺参照領域内の画素の輝度画素値をp1とする。インター予測部126は、周辺参照領域内の複数の画素に対して、A×p1+B=p0を最適化する係数A及びBを輝度補正パラメータとして算出する。
 次に、インター予測部126は、動きベクトルで指定された参照ピクチャ内の参照画像に対して輝度補正パラメータを用いて輝度補正処理を行うことで、符号化対象ブロックに対する予測画像を生成する。例えば、参照画像内の輝度画素値をp2とし、輝度補正処理後の予測画像の輝度画素値をp3とする。インター予測部126は、参照画像内の各画素に対して、A×p2+B=p3を算出することで輝度補正処理後の予測画像を生成する。
 なお、図39における周辺参照領域の形状は一例であり、これ以外の形状を用いてもよい。また、図39に示す周辺参照領域の一部が用いられてもよい。例えば、上隣接画素および左隣接画素のそれぞれから間引いた所定数の画素を含む領域を周辺参照領域として用いてもよい。また、周辺参照領域は、符号化対象ブロックに隣接する領域に限らず、符号化対象ブロックに隣接しない領域であってもよい。画素に関する所定数は、予め定められていてもよい。
 また、図39に示す例では、参照ピクチャ内の周辺参照領域は、符号化対象ピクチャ内の周辺参照領域から、符号化対象ピクチャの動きベクトルで指定される領域であるが、他の動きベクトルで指定される領域であってもよい。例えば、当該他の動きベクトルは、符号化対象ピクチャ内の周辺参照領域の動きベクトルであってもよい。
 なお、ここでは、符号化装置100における動作を説明したが、復号装置200における動作も典型的には同様である。
 なお、LIC処理は輝度のみではなく、色差に適用してもよい。このとき、Y、Cb、およびCrのそれぞれに対して個別に補正パラメータを導出してもよいし、いずれかに対して共通の補正パラメータを用いてもよい。
 また、LIC処理はサブブロック単位で適用してもよい。例えば、カレントサブブロックの周辺参照領域と、カレントサブブロックのMVで指定された参照ピクチャ内の参照サブブロックの周辺参照領域を用いて補正パラメータを導出してもよい。
 [予測制御部]
 予測制御部128は、イントラ予測信号(イントラ予測部124から出力される信号)及びインター予測信号(インター予測部126から出力される信号)のいずれかを選択し、選択した信号を予測信号として減算部104及び加算部116に出力する。
 図1に示すように、種々の符号化装置例では、予測制御部128は、エントロピー符号化部110に入力される予測パラメータを出力してもよい。エントロピー符号化部110は、予測制御部128から入力されるその予測パラメータ、量子化部108から入力される量子化係数に基づいて、符号化ビットストリーム(またはシーケンス)を生成してもよい。予測パラメータは復号装置に使用されてもよい。復号装置は、符号化ビットストリームを受信して復号し、イントラ予測部124、インター予測部126および予測制御部128において行われる予測処理と同じ処理を行ってもよい。予測パラメータは、選択予測信号(例えば、動きベクトル、予測タイプ、または、イントラ予測部124またはインター予測部126で用いられた予測モード)、または、イントラ予測部124、インター予測部126および予測制御部128において行われる予測処理に基づく、あるいはその予測処理を示す、任意のインデックス、フラグ、もしくは値を含んでいてもよい。
 [符号化装置の実装例]
 図40は、符号化装置100の実装例を示すブロック図である。符号化装置100は、プロセッサa1及びメモリa2を備える。例えば、図1に示された符号化装置100の複数の構成要素は、図40に示されたプロセッサa1及びメモリa2によって実装される。
 プロセッサa1は、情報処理を行う回路であり、メモリa2にアクセス可能な回路である。例えば、プロセッサa1は、動画像を符号化する専用又は汎用の電子回路である。プロセッサa1は、CPUのようなプロセッサであってもよい。また、プロセッサa1は、複数の電子回路の集合体であってもよい。また、例えば、プロセッサa1は、図1等に示された符号化装置100の複数の構成要素のうち、複数の構成要素の役割を果たしてもよい。
 メモリa2は、プロセッサa1が動画像を符号化するための情報が記憶される専用又は汎用のメモリである。メモリa2は、電子回路であってもよく、プロセッサa1に接続されていてもよい。また、メモリa2は、プロセッサa1に含まれていてもよい。また、メモリa2は、複数の電子回路の集合体であってもよい。また、メモリa2は、磁気ディスク又は光ディスク等であってもよいし、ストレージ又は記録媒体等と表現されてもよい。また、メモリa2は、不揮発性メモリでもよいし、揮発性メモリでもよい。
 例えば、メモリa2には、符号化される動画像が記憶されてもよいし、符号化された動画像に対応するビット列が記憶されてもよい。また、メモリa2には、プロセッサa1が動画像を符号化するためのプログラムが記憶されていてもよい。
 また、例えば、メモリa2は、図1等に示された符号化装置100の複数の構成要素のうち、情報を記憶するための構成要素の役割を果たしてもよい。例えば、メモリa2は、図1に示されたブロックメモリ118及びフレームメモリ122の役割を果たしてもよい。より具体的には、メモリa2には、再構成済みブロック及び再構成済みピクチャ等が記憶されてもよい。
 なお、符号化装置100において、図1等に示された複数の構成要素の全てが実装されなくてもよいし、上述された複数の処理の全てが行われなくてもよい。図1等に示された複数の構成要素の一部は、他の装置に含まれていてもよいし、上述された複数の処理の一部は、他の装置によって実行されてもよい。
 [復号装置]
 次に、例えば上記の符号化装置100から出力された符号化信号(符号化ビットストリーム)を復号可能な復号装置について説明する。図41は、実施の形態に係る復号装置200の機能構成を示すブロック図である。復号装置200は、動画像をブロック単位で復号する動画像復号装置である。
 図41に示すように、復号装置200は、エントロピー復号部202と、逆量子化部204と、逆変換部206と、加算部208と、ブロックメモリ210と、ループフィルタ部212と、フレームメモリ214と、イントラ予測部216と、インター予測部218と、予測制御部220と、を備える。
 復号装置200は、例えば、汎用プロセッサ及びメモリにより実現される。この場合、メモリに格納されたソフトウェアプログラムがプロセッサにより実行されたときに、プロセッサは、エントロピー復号部202、逆量子化部204、逆変換部206、加算部208、ループフィルタ部212、イントラ予測部216、インター予測部218及び予測制御部220として機能する。また、復号装置200は、エントロピー復号部202、逆量子化部204、逆変換部206、加算部208、ループフィルタ部212、イントラ予測部216、インター予測部218及び予測制御部220に対応する専用の1以上の電子回路として実現されてもよい。
 以下に、復号装置200の全体的な処理の流れを説明した後に、復号装置200に含まれる各構成要素について説明する。
 [復号処理の全体フロー]
 図42は、復号装置200による全体的な復号処理の一例を示すフローチャートである。
 まず、復号装置200のエントロピー復号部202は、固定サイズのブロック(例えば、128×128画素)の分割パターンを特定する(ステップSp_1)。この分割パターンは、符号化装置100によって選択された分割パターンである。そして、復号装置200は、その分割パターンを構成する複数のブロックのそれぞれに対してステップSp_2~Sp_6の処理を行う。
 つまり、エントロピー復号部202は、復号対象ブロック(カレントブロックともいう)の符号化された量子化係数および予測パラメータを復号(具体的にはエントロピー復号)する(ステップSp_2)。
 次に、逆量子化部204および逆変換部206は、複数の量子化係数に対して逆量子化および逆変換を行うことによって、複数の予測残差(すなわち差分ブロック)を復元する(ステップSp_3)。
 次に、イントラ予測部216、インター予測部218および予測制御部220の全てまたは一部からなる予測処理部は、カレントブロックの予測信号(予測ブロックともいう)を生成する(ステップSp_4)。
 次に、加算部208は、差分ブロックに予測ブロックを加算することによってカレントブロックを再構成画像(復号画像ブロックともいう)に再構成する(ステップSp_5)。
 そして、この再構成画像が生成されると、ループフィルタ部212は、その再構成画像に対してフィルタリングを行う(ステップSp_6)。
 そして、復号装置200は、ピクチャ全体の復号が完了したか否かを判定し(ステップSp_7)、完了していないと判定する場合(ステップSp_7のNo)、ステップSp_1からの処理を繰り返し実行する。
 図示されたように、ステップSp_1~Sp_7の処理は、復号装置200によってシーケンシャルに行われる。あるいは、それらの処理のうちの一部の複数の処理が並列に行われてもよく、順番の入れ替え等が行われてもよい。
 [エントロピー復号部]
 エントロピー復号部202は、符号化ビットストリームをエントロピー復号する。具体的には、エントロピー復号部202は、例えば、符号化ビットストリームから二値信号に算術復号する。そして、エントロピー復号部202は、二値信号を多値化(debinarize)する。エントロピー復号部202は、ブロック単位で量子化係数を逆量子化部204に出力する。エントロピー復号部202は、実施の形態におけるイントラ予測部216、インター予測部218および予測制御部220に、符号化ビットストリーム(図1参照)に含まれている予測パラメータを出力してもよい。イントラ予測部216、インター予測部218および予測制御部220は、符号化装置側におけるイントラ予測部124、インター予測部126および予測制御部128で行われる処理と同じ予測処理を実行することができる。
 [逆量子化部]
 逆量子化部204は、エントロピー復号部202からの入力である復号対象ブロック(以下、カレントブロックという)の量子化係数を逆量子化する。具体的には、逆量子化部204は、カレントブロックの量子化係数の各々について、当該量子化係数に対応する量子化パラメータに基づいて当該量子化係数を逆量子化する。そして、逆量子化部204は、カレントブロックの逆量子化された量子化係数(つまり変換係数)を逆変換部206に出力する。
 [逆変換部]
 逆変換部206は、逆量子化部204からの入力である変換係数を逆変換することにより予測誤差を復元する。
 例えば符号化ビットストリームから読み解かれた情報がEMT又はAMTを適用することを示す場合(例えばAMTフラグが真)、逆変換部206は、読み解かれた変換タイプを示す情報に基づいてカレントブロックの変換係数を逆変換する。
 また例えば、符号化ビットストリームから読み解かれた情報がNSSTを適用することを示す場合、逆変換部206は、変換係数に逆再変換を適用する。
 [加算部]
 加算部208は、逆変換部206からの入力である予測誤差と予測制御部220からの入力である予測サンプルとを加算することによりカレントブロックを再構成する。そして、加算部208は、再構成されたブロックをブロックメモリ210及びループフィルタ部212に出力する。
 [ブロックメモリ]
 ブロックメモリ210は、イントラ予測で参照されるブロックであって復号対象ピクチャ(以下、カレントピクチャという)内のブロックを格納するための記憶部である。具体的には、ブロックメモリ210は、加算部208から出力された再構成ブロックを格納する。
 [ループフィルタ部]
 ループフィルタ部212は、加算部208によって再構成されたブロックにループフィルタを施し、フィルタされた再構成ブロックをフレームメモリ214及び表示装置等に出力する。
 符号化ビットストリームから読み解かれたALFのオン/オフを示す情報がALFのオンを示す場合、局所的な勾配の方向及び活性度に基づいて複数のフィルタの中から1つのフィルタが選択され、選択されたフィルタが再構成ブロックに適用される。
 [フレームメモリ]
 フレームメモリ214は、インター予測に用いられる参照ピクチャを格納するための記憶部であり、フレームバッファと呼ばれることもある。具体的には、フレームメモリ214は、ループフィルタ部212によってフィルタされた再構成ブロックを格納する。
 [予測処理部(イントラ予測部・インター予測部・予測制御部)]
 図43は、復号装置200の予測処理部で行われる処理の一例を示すフローチャートである。なお、予測処理部は、イントラ予測部216、インター予測部218、および予測制御部220の全てまたは一部の構成要素からなる。
 予測処理部は、カレントブロックの予測画像を生成する(ステップSq_1)。この予測画像は、予測信号または予測ブロックともいう。なお、予測信号には、例えばイントラ予測信号またはインター予測信号がある。具体的には、予測処理部は、予測ブロックの生成、差分ブロックの生成、係数ブロックの生成、差分ブロックの復元、および復号画像ブロックの生成が行われることによって既に得られている再構成画像を用いて、カレントブロックの予測画像を生成する。
 再構成画像は、例えば、参照ピクチャの画像であってもよいし、カレントブロックを含むピクチャであるカレントピクチャ内の復号済みのブロックの画像であってもよい。カレントピクチャ内の復号済みのブロックは、例えばカレントブロックの隣接ブロックである。
 図44は、復号装置200の予測処理部で行われる処理の他の例を示すフローチャートである。
 予測処理部は、予測画像を生成するための方式またはモードを判定する(ステップSr_1)。例えば、この方式またはモードは、例えば予測パラメータなどに基づいて判定されてもよい。
 予測処理部は、予測画像を生成するためのモードとして第1の方式を判定した場合には、その第1の方式にしたがって予測画像を生成する(ステップSr_2a)。また、予測処理部は、予測画像を生成するためのモードとして第2の方式を判定した場合には、その第2の方式にしたがって予測画像を生成する(ステップSr_2b)。また、予測処理部は、予測画像を生成するためのモードとして第3の方式を判定した場合には、その第3の方式にしたがって予測画像を生成する(ステップSr_2c)。
 第1の方式、第2の方式、および第3の方式は、予測画像を生成するための互いに異なる方式であって、それぞれ例えば、インター予測方式、イントラ予測方式、および、それら以外の予測方式であってもよい。これらの予測方式では、上述の再構成画像を用いてもよい。
 [イントラ予測部]
 イントラ予測部216は、符号化ビットストリームから読み解かれたイントラ予測モードに基づいて、ブロックメモリ210に格納されたカレントピクチャ内のブロックを参照してイントラ予測を行うことで、予測信号(イントラ予測信号)を生成する。具体的には、イントラ予測部216は、カレントブロックに隣接するブロックのサンプル(例えば輝度値、色差値)を参照してイントラ予測を行うことでイントラ予測信号を生成し、イントラ予測信号を予測制御部220に出力する。
 なお、色差ブロックのイントラ予測において輝度ブロックを参照するイントラ予測モードが選択されている場合は、イントラ予測部216は、カレントブロックの輝度成分に基づいて、カレントブロックの色差成分を予測してもよい。
 また、符号化ビットストリームから読み解かれた情報がPDPCの適用を示す場合、イントラ予測部216は、水平/垂直方向の参照画素の勾配に基づいてイントラ予測後の画素値を補正する。
 [インター予測部]
 インター予測部218は、フレームメモリ214に格納された参照ピクチャを参照して、カレントブロックを予測する。予測は、カレントブロック又はカレントブロック内のサブブロック(例えば4x4ブロック)の単位で行われる。例えば、インター予測部218は、符号化ビットストリーム(例えば、エントロピー復号部202から出力される予測パラメータ)から読み解かれた動き情報(例えば動きベクトル)を用いて動き補償を行うことでカレントブロック又はサブブロックのインター予測信号を生成し、インター予測信号を予測制御部220に出力する。
 符号化ビットストリームから読み解かれた情報がOBMCモードを適用することを示す場合、インター予測部218は、動き探索により得られたカレントブロックの動き情報だけでなく、隣接ブロックの動き情報も用いて、インター予測信号を生成する。
 また、符号化ビットストリームから読み解かれた情報がFRUCモードを適用することを示す場合、インター予測部218は、符号化ストリームから読み解かれたパターンマッチングの方法(バイラテラルマッチング又はテンプレートマッチング)に従って動き探索を行うことにより動き情報を導出する。そして、インター予測部218は、導出された動き情報を用いて動き補償(予測)を行う。
 また、インター予測部218は、BIOモードが適用される場合に、等速直線運動を仮定したモデルに基づいて動きベクトルを導出する。また、符号化ビットストリームから読み解かれた情報がアフィン動き補償予測モードを適用することを示す場合には、インター予測部218は、複数の隣接ブロックの動きベクトルに基づいてサブブロック単位で動きベクトルを導出する。
 [MV導出 > ノーマルインターモード]
 符号化ビットストリームから読み解かれた情報がノーマルインターモードを適用することを示す場合、インター予測部218は、符号化ストリームから読み解かれた情報に基づいて、MVを導出し、そのMVを用いて動き補償(予測)を行う。
 図45は、復号装置200におけるノーマルインターモードによるインター予測の例を示すフローチャートである。
 復号装置200のインター予測部218は、ブロックごとに、そのブロックに対して動き補償を行う。インター予測部218は、時間的または空間的にカレントブロックの周囲にある複数の復号済みブロックのMVなどの情報に基づいて、そのカレントブロックに対して複数の候補MVを取得する(ステップSs_1)。つまり、インター予測部218は、候補MVリストを作成する。
 次に、インター予測部218は、ステップSs_1で取得された複数の候補MVの中から、N個(Nは2以上の整数)の候補MVのそれぞれを予測動きベクトル候補(予測MV候補ともいう)として、所定の優先順位に従って抽出する(ステップSs_2)。なお、その優先順位は、N個の予測MV候補のそれぞれに対して予め定められていてもよい。
 次に、インター予測部218は、入力されたストリーム(すなわち符号化ビットストリーム)から予測動きベクトル選択情報を復号し、その復号された予測動きベクトル選択情報を用いて、そのN個の予測MV候補の中から1つの予測MV候補を、カレントブロックの予測動きベクトル(予測MVともいう)として選択する(ステップSs_3)。
 次に、インター予測部218は、入力されたストリームから差分MVを復号し、その復号された差分MVである差分値と、選択された予測動きベクトルとを加算することによって、カレントブロックのMVを導出する(ステップSs_4)。
 最後に、インター予測部218は、その導出されたMVと復号済み参照ピクチャとを用いてカレントブロックに対して動き補償を行ことにより、そのカレントブロックの予測画像を生成する(ステップSs_5)。
 [予測制御部]
 予測制御部220は、イントラ予測信号及びインター予測信号のいずれかを選択し、選択した信号を予測信号として加算部208に出力する。全体的に、復号装置側の予測制御部220、イントラ予測部216およびインター予測部218の構成、機能、および処理は、符号化装置側の予測制御部128、イントラ予測部124およびインター予測部126の構成、機能、および処理と対応していてもよい。
 [復号装置の実装例]
 図46は、復号装置200の実装例を示すブロック図である。復号装置200は、プロセッサb1及びメモリb2を備える。例えば、図41に示された復号装置200の複数の構成要素は、図46に示されたプロセッサb1及びメモリb2によって実装される。
 プロセッサb1は、情報処理を行う回路であり、メモリb2にアクセス可能な回路である。例えば、プロセッサb1は、符号化された動画像(すなわち符号化ビットストリーム)を復号する専用又は汎用の電子回路である。プロセッサb1は、CPUのようなプロセッサであってもよい。また、プロセッサb1は、複数の電子回路の集合体であってもよい。また、例えば、プロセッサb1は、図41等に示された復号装置200の複数の構成要素のうち、複数の構成要素の役割を果たしてもよい。
 メモリb2は、プロセッサb1が符号化ビットストリームを復号するための情報が記憶される専用又は汎用のメモリである。メモリb2は、電子回路であってもよく、プロセッサb1に接続されていてもよい。また、メモリb2は、プロセッサb1に含まれていてもよい。また、メモリb2は、複数の電子回路の集合体であってもよい。また、メモリb2は、磁気ディスク又は光ディスク等であってもよいし、ストレージ又は記録媒体等と表現されてもよい。また、メモリb2は、不揮発性メモリでもよいし、揮発性メモリでもよい。
 例えば、メモリb2には、動画像が記憶されてもよいし、符号化ビットストリームが記憶されてもよい。また、メモリb2には、プロセッサb1が符号化ビットストリームを復号するためのプログラムが記憶されていてもよい。
 また、例えば、メモリb2は、図41等に示された復号装置200の複数の構成要素のうち、情報を記憶するための構成要素の役割を果たしてもよい。具体的には、メモリb2は、図41に示されたブロックメモリ210及びフレームメモリ214の役割を果たしてもよい。より具体的には、メモリb2には、再構成済みブロック及び再構成済みピクチャ等が記憶されてもよい。
 なお、復号装置200において、図41等に示された複数の構成要素の全てが実装されなくてもよいし、上述された複数の処理の全てが行われなくてもよい。図41等に示された複数の構成要素の一部は、他の装置に含まれていてもよいし、上述された複数の処理の一部は、他の装置によって実行されてもよい。
 [各用語の定義]
 各用語は一例として、以下のような定義であってもよい。
 ピクチャは、モノクロフォーマットにおける複数の輝度サンプルの配列、又は、4:2:0、4:2:2及び4:4:4のカラーフォーマットにおける複数の輝度サンプルの配列及び複数の色差サンプルの2つの対応配列である。ピクチャは、フレーム又はフィールドであってもよい。
 フレームは、複数のサンプル行0、2、4、・・・が生じるトップフィールド、及び、複数のサンプル行1、3、5、・・・が生じるボトムフィールドの組成物である。
 スライスは、1つの独立スライスセグメント、及び、(もしあれば)同じアクセスユニット内の(もしあれば)次の独立スライスセグメントに先行する全ての後続の従属スライスセグメントに含まれる整数個の符号化ツリーユニットである。
 タイルは、ピクチャにおける特定のタイル列及び特定のタイル行内の複数の符号化ツリーブロックの矩形領域である。タイルは、タイルのエッジを跨ぐループフィルタが依然として適用されてもよいが、独立して復号及び符号化され得ることが意図された、フレームの矩形領域であってもよい。
 ブロックは、複数のサンプルのMxN(N行M列)配列、又は、複数の変換係数のMxN配列である。ブロックは、1つの輝度及び2つの色差の複数の行列からなる複数の画素の正方形又は矩形の領域であってもよい。
 CTU(符号化ツリーユニット)は、3つのサンプル配列を有するピクチャの複数の輝度サンプルの符号化ツリーブロックであってもよいし、複数の色差サンプルの2つの対応符号化ツリーブロックであってもよい。あるいは、CTUは、モノクロピクチャと、3つの分離されたカラー平面及び複数のサンプルの符号化に用いられるシンタックス構造を用いて符号化されるピクチャとのいずれかの複数のサンプルの符号化ツリーブロックであってもよい。
 スーパーブロックは、1つ又は2つのモード情報ブロックを構成し、又は、再帰的に4つの32×32ブロックに分割され、さらに分割され得る64×64画素の正方形ブロックであってもよい。
 [符号化装置におけるエントロピー符号化部の詳細]
 本実施の形態では、CABACスキップモードが適用され得る。CABACスキップモードは、算術符号化スキップモード又は算術復号スキップモードとも表現され得る。
 図47は、本実施の形態に係る符号化装置100におけるエントロピー符号化部110の詳細な機能構成を示すブロック図である。エントロピー符号化部110は、画像の係数情報に対して可変長符号化を適用することにより、ビット列を生成し、生成されたビット列を出力する。このビット列は、符号化された画像に対応し、符号化信号、符号化ビットストリーム又は符号化ビット列とも呼ばれる。
 図47の例において、エントロピー符号化部110は、二値化部132と、切り替え部134と、中間バッファ136と、算術符号化部138と、切り替え部140と、多重化部142とを備える。そして、エントロピー符号化部110は、ビット列を生成し、生成されたビット列を出力することにより、生成されたビット列を出力バッファ144へ格納する。出力バッファ144へ格納されたビット列は、適宜、出力バッファ144から出力される。エントロピー符号化部110は、出力バッファ144を含んでいてもよい。
 [エントロピー符号化部における二値化部]
 二値化部132は、係数等を二値化する。具体的には、二値化部132は、量子化された周波数変換係数等を例えば0又は1で表現される値のデータ列に変換し、得られたデータ列を出力する。以下、このデータ列を二値化データ列とも呼ぶ。また、二値化部132によって行われる二値化は、基本的には算術符号化のための二値化であり、より具体的には二値算術符号化を行うための二値化である。すなわち、二値化部132は、基本的には算術符号化のための二値化に従って画像情報の二値化データ列を導出する。
 なお、二値化の方式として、ユーナリー・バイナライゼーション、トランケーティッド・ユーナリー・バイナライゼーション、ユーナリー/k次指数ゴロム・結合バイナライゼーション、固定長バイナライゼーション、及び、表参照等がある。
 また、例えば、二値化部132における二値化、及び、算術符号化部138における算術符号化によって、コンテキスト適応型二値算術符号化方式(Context-based Adaptive Binary Arithmetic Coding)のエントロピー符号化が行われる。コンテキスト適応型二値算術符号化方式は、CABACとも呼ばれる。二値化部132によって行われる二値化は、コンテキスト適応型二値算術符号化方式のための二値化とも表現され得る。
 [エントロピー符号化部における切り替え部]
 切り替え部134及び140は、モード情報に従って連動して動作し、二値化データ列に対して算術符号化を適用するか否かを切り替える。例えば、切り替え部134及び140は、符号化装置100の外部から与えられるモード情報に従って、二値化データ列に対して算術符号化を適用するか否かを切り替える。モード情報は、ユーザ又は上位システム等から指示として与えられてもよい。
 例えば、このモード情報は、CABACスキップモードが有効であるか無効であるか、つまり、CABACスキップモードが適用されるか否かを示す。そして、例えば、CABACスキップモードが無効である場合、二値化データ列に対して算術符号化が適用され、CABACスキップモードが有効である場合、二値化データ列に対して算術符号化が適用されない。
 具体的には、CABACスキップモードが無効である場合、切り替え部134は、二値化部132から出力される二値化データ列を中間バッファ136に出力することにより、二値化データ列を中間バッファ136に格納する。そして、算術符号化部138は、中間バッファ136に格納された二値化データ列に対して、算術符号化を適用し、算術符号化が適用された二値化データ列を出力する。切り替え部140は、算術符号化部138から出力された二値化データ列を多重化部142へ出力する。
 一方、CABACスキップモードが有効である場合、切り替え部134は、二値化部132から出力される二値化データ列をそのまま切り替え部140へ出力する。そして、切り替え部140は、切り替え部134から出力された二値化データ列を多重化部142へ出力する。すなわち、算術符号化がバイパスされる。なお、算術符号化の一態様であるバイパス算術符号化との混同を避けるため、算術符号化をバイパスすることを、算術符号化をスキップすると表現する場合がある。
 CABACスキップモードが有効か無効かを示す情報は、例えばユーザの指示又は上位システムの指示として符号化装置100の外部から入力される。
 [エントロピー符号化部における中間バッファ]
 中間バッファ136は、二値化データ列を格納するための記憶部であり、中間メモリとも呼ばれる。算術符号化部138で行われる算術符号化では、遅延が発生する。また、遅延量は、二値化データ列の内容によって揺らぐ。中間バッファ136によって、遅延量の揺らぎが吸収され、後続の処理が円滑に行われる。なお、中間バッファ136等の記憶部にデータを入力することは、記憶部にデータを格納することに対応し、記憶部からデータを出力することは、記憶部からデータを読み出すことに対応する。
 [エントロピー符号化部における算術符号化部]
 算術符号化部138は、算術符号化を行う。具体的には、算術符号化部138は、中間バッファ136に格納された二値化データ列を読み出して、二値化データ列に対して算術符号化を適用する。算術符号化部138は、コンテキスト適応型二値算術符号化方式に対応する算術符号化を二値化データ列に対して適用してもよい。
 例えば、算術符号化部138は、データ種別等のコンテキストに従って値の発生確率を選択し、選択された発生確率に従って算術符号化を行い、算術符号化の結果に従って発生確率を更新する。つまり、算術符号化部138は、可変の発生確率に従って、算術符号化を行う。可変の発生確率に従って行われる算術符号化は、コンテキスト適応算術符号化とも呼ばれる。
 また、算術符号化部138は、特定のデータ種別等について、固定の発生確率に従って算術符号化を行ってもよい。具体的には、算術符号化部138は、0又は1の発生確率として50%の発生確率に従って算術符号化を行ってもよい。固定の発生確率に従って行われる算術符号化は、バイパス算術符号化とも呼ばれる。
 [エントロピー符号化部における多重化部]
 多重化部142は、CABACスキップモードが有効であるか無効であるかを示すモード情報と、算術符号化された、又は、算術符号化されなかった二値化データ列とを多重化し、モード情報及び二値化データ列を含むビット列を生成する。
 そして、多重化部142は、ビット列を出力バッファ144に出力することにより、ビット列を出力バッファ144に格納する。出力バッファ144に格納されたビット列は、適宜、出力バッファ144から出力される。すなわち、多重化部142は、出力バッファ144を介して、ビット列を出力する。
 例えば、CABACスキップモードが有効であるか無効であるかを示すモード情報は、上位のパラメータとしてビット列に含まれていてもよい。具体的には、モード情報は、ビット列におけるSPS(シーケンスパラメータセット)に含まれていてもよいし、ビット列におけるPPS(ピクチャパラメータセット)に含まれていてもよいし、ビット列におけるスライスヘッダに含まれていてもよい。ビット列に含まれるモード情報は、1つ以上のビットで表現される。
 そして、二値化データ列は、スライスデータに含まれていてもよい。ここで、二値化データ列は、算術符号化が適用された二値化データ列であってもよいし、算術符号化が適用されなかった二値化データ列であってもよい。
 また、ビット列に含まれるモード情報は、ビット列に含まれる二値化データ列に対して算術符号化が適用されたか否かを示す適用情報とも表現され得る。言い換えれば、モード情報が、二値化データ列に対して算術符号化が適用されたか否かを示す適用情報として、ビット列に含まれてもよい。この適用情報は、算術符号化が適用された二値化データ列をビット列が含むか、算術符号化が適用されなかった二値化データ列をビット列が含むかを示し得る。
 なお、CABACスキップモードが有効であるか無効であるかを示すモード情報が、送受信装置間において、上位システムによって交換又は予め取り決められている場合等において、モード情報がビット列に含められていなくてもよい。つまり、この場合、多重化が行われなくてもよい。
 [出力バッファ]
 出力バッファ144は、ビット列を格納するための記憶部であり、CPB(Coded Picture Buffer:符号化ピクチャバッファ)、又は、出力メモリとも呼ばれる。符号化装置100が画像情報を符号化することで得られるビット列は、出力バッファ144に格納される。そして、出力バッファ144に格納されたビット列は、適宜出力され、例えば符号化オーディオ信号等と多重化される。
 [符号化処理におけるCABACスキップモード]
 例えば、低遅延で処理を行うことが望まれるシステムでは、CABACスキップモードが有効であるとして定められる。これにより、算術符号化処理、及び、それに関わるバッファ制御処理を行わずにビット列を生成することが可能になり、より低遅延の符号化処理が可能になる。
 なお、図47を用いて説明された処理ブロック構成は一例であり、これ以外の処理ブロック構成が用いられてもよい。
 [復号装置におけるエントロピー復号部の詳細]
 図48は、本実施の形態に係る復号装置200におけるエントロピー復号部202の詳細な機能構成を示すブロック図である。エントロピー復号部202は、入力バッファ232を介して入力されるビット列に対してエントロピー復号を行うことにより、係数等を導出する。このビット列は、例えば、図47に示された符号化装置100によって生成されたビット列であって、上述したデータ構成を有し得る。
 図48の例において、エントロピー復号部202は、分離部234と、切り替え部236と、算術復号部238と、中間バッファ240と、切り替え部242と、逆二値化部244とを備える。エントロピー復号部202は、入力バッファ232を含んでいてもよい。
 [入力バッファ]
 入力バッファ232は、ビット列を格納するための記憶部であり、CPB、又は、入力メモリとも呼ばれる。復号装置200によって復号されるビット列は、例えば符号化オーディオ信号等から分離されて、入力バッファ232に格納される。そして、復号装置200は、入力バッファ232に格納されたビット列を読み出して、ビット列を復号する。
 [エントロピー復号部における分離部]
 分離部234は、入力バッファ232からビット列を取得し、ビット列からモード情報と二値化データ列とを分離し、モード情報と二値化データ列とを出力する。つまり、分離部234は、入力バッファ232を介して、モード情報と二値化データ列とを含むビット列を取得し、ビット列に含まれるモード情報と二値化データ列とを出力する。二値化データ列は、算術符号化が適用された二値化データ列であってもよいし、算術符号化が適用されなかった二値化データ列であってもよい。
 上述したように、モード情報は、ビット列に含まれる二値化データ列に対して算術符号化が適用されたか否かを示す適用情報とも表現され得る。そして、上位システムでモード情報が交換される場合、又は、モード情報が予め定められている場合等において、モード情報がビット列に含められなくてもよい。この場合、モード情報の分離及び出力が行われなくてもよい。また、モード情報は、復号装置200の外部から、具体的にはユーザ又は上位システム等から指示として与えられてもよい。
 なお、CABACスキップモードが有効であるか無効であるかを示すモード情報が、送受信装置間において、上位システムによって交換又は予め取り決められている場合等において、モード情報がビット列に含まれていなくてもよい。つまり、この場合、モード情報の分離及び出力が行われず、算術符号化された、又は、算術符号化されなかった二値化データ列のみが出力されてもよい。また、モード情報は、復号装置200の外部から、具体的にはユーザ又は上位システム等から指示として与えられてもよい。
 [エントロピー復号部における切り替え部]
 切り替え部236及び242は、分離部234等から得られるモード情報に従って連動して動作し、二値化データ列に対して算術復号を適用するか否かを切り替える。例えば、CABACスキップモードが無効である場合、二値化データ列に対して算術復号が適用され、CABACスキップモードが有効である場合、二値化データ列に対して算術復号が適用されない。
 具体的には、CABACスキップモードが無効である場合、切り替え部236は、分離部234から出力される二値化データ列を算術復号部238に出力する。そして、算術復号部238は、二値化データ列に対して算術復号を適用し、算術復号が適用された二値化データ列を出力することにより、算術復号が適用された二値化データ列を中間バッファ240に格納する。
 切り替え部242は、中間バッファ240に格納された二値化データ列を適宜取得し、中間バッファ240から取得された二値化データ列を逆二値化部244へ出力する。
 一方、CABACスキップモードが有効である場合、切り替え部236は、分離部234から出力される二値化データ列をそのまま切り替え部242へ出力する。そして、切り替え部242は、切り替え部236から出力された二値化データ列を逆二値化部244へ出力する。つまり、算術復号がバイパスされる。なお、算術復号の一態様であるバイパス算術復号との混同を避けるため、算術復号をバイパスすることを、算術復号をスキップすると表現する場合がある。
 [エントロピー復号部における算術復号部]
 算術復号部238は、算術復号を行う。具体的には、算術復号部238は、算術符号化が適用された二値化データ列に対して算術復号を適用し、算術復号が適用された二値化データ列を出力することにより、算術復号が適用された二値化データ列を中間バッファ240に格納する。算術復号が適用された二値化データ列は、算術符号化が適用されていない元の二値化データ列に対応する。算術復号部238は、コンテキスト適応型二値算術符号化方式に対応する算術復号を二値化データ列に対して適用してもよい。
 例えば、算術復号部238は、データ種別等のコンテキストに従って値の発生確率を選択し、選択された発生確率に従って算術復号を行い、算術復号の結果に従って発生確率を更新する。つまり、算術復号部238は、可変の発生確率に従って、算術復号を行う。可変の発生確率に従って行われる算術復号は、コンテキスト適応算術復号とも呼ばれる。
 また、算術復号部238は、特定のデータ種別等について、固定の発生確率に従って算術復号を行ってもよい。具体的には、算術復号部238は、0又は1の発生確率として50%の発生確率に従って算術復号を行ってもよい。固定の発生確率に従って行われる算術復号は、バイパス算術復号とも呼ばれる。
 [エントロピー復号部における中間バッファ]
 中間バッファ240は、算術復号された二値化データ列を格納するための記憶部であり、中間メモリとも呼ばれる。算術復号部238で行われる算術復号では、遅延が発生する。また、遅延量は、二値化データ列の内容によって揺らぐ。中間バッファ240によって、遅延量の揺らぎが吸収され、後続の処理が円滑に行われる。
 [エントロピー復号部における逆二値化部]
 逆二値化部244は、二値化データ列に対して逆二値化を行うことにより、係数等を導出する。具体的には、逆二値化部244は、例えば0又は1で表現される値の二値化データ列を量子化された周波数変換係数等に変換し、量子化された周波数変換係数等を逆量子化部204へ出力する。また、逆二値化部244によって行われる逆二値化は、基本的には、算術符号化のための二値化に対応する逆二値化であり、より具体的には二値算術符号化を行うための二値化に対応する逆二値化である。
 また、例えば、算術復号部238における算術復号、及び、逆二値化部244における逆二値化によって、コンテキスト適応型二値算術符号化方式のエントロピー復号が行われる。すなわち、逆二値化部244は、コンテキスト適応型二値算術符号化方式に従う逆二値化を行ってもよい。また、逆二値化は、多値化とも呼ばれる。
 [復号処理におけるCABACスキップモード]
 例えば、低遅延で処理を行うことが望まれるシステムでは、CABACスキップモードが有効であるとして定められる。これにより、算術復号処理、及び、それに関わるバッファ制御処理を行わずにビット列を復号することが可能になり、より低遅延の復号処理が可能になる。
 なお、図48を用いて説明された処理ブロック構成は一例であり、これ以外の処理ブロック構成が用いられてもよい。
 [算術符号化及び算術復号の適用有無]
 本実施の形態における符号化装置100及び復号装置200は、特に、短時間で符号化及び復号を行うことが求められるリアルタイム通信システム等に有用である。具体的には、符号化装置100及び復号装置200は、テレビ会議システム又は電子ミラー等に有用である。例えば、これらのシステム環境において、CABACスキップモードが有効であると定められる。
 また、基本的に、適用情報は、1つ以上のスライス又は1つ以上のピクチャを含む単位で包括的に、ビット列に含まれる二値化データ列に対して算術符号化が適用されたか否かを示す。そして、1つ以上のスライス又は1つ以上のピクチャを含む単位で包括的に、算術符号化の適用有無の切り替えが行われる。
 しかしながら、より細かい単位で、算術符号化の適用有無の切り替えが行われてもよい。例えば、特定のデータ種別において、算術符号化及び算術復号がスキップされてもよい。より具体的には、バイパス算術符号化及びバイパス算術復号に代えて、算術符号化及び算術復号のスキップが行われてもよい。
 また、例えば、コンテキスト算術符号化と、バイパス算術符号化と、算術符号化のスキップとの切り替えが行われてもよい。同様に、コンテキスト算術復号と、バイパス算術復号と、算術復号のスキップとの切り替えが行われてもよい。
 また、二値化データ列に対して算術符号化が適用されたか否かを示す適用情報は、1ビットのフラグによって表現されてもよいし、他の形式で表現されてもよい。例えば、二値化データ列に対して算術符号化が適用されていることを示す情報が、ビット列に追加されることによって、ビット列は、追加された情報を適用情報として含み得る。あるいは、二値化データ列に対して算術符号化が適用されていないことを示す情報が、ビット列に追加されることによって、ビット列は、追加された情報を適用情報として含み得る。
 また、適用情報は、他の情報と共通の情報として、ビット列に含まれてもよい。例えば、ピクチャの種別を示す情報がビット列に含まれ、かつ、ピクチャの種別によって算術符号化の適用有無が切り替えられる場合、ピクチャの種別を示す情報が適用情報であってもよい。
 [シンタックス構造の切り替え]
 算術符号化及び算術復号が適用されるか否かによって、符号量が大きく異なる可能性がある。特に、画像の係数情報の情報量は大きい。したがって、係数情報について算術符号化及び算術復号が用いられない場合、符号量が非常に大きくなる可能性がある。
 そこで、例えば、符号化装置100の二値化部132は、係数情報に関して、算術符号化が適用される場合と、算術符号化が適用されない場合とで異なる二値化形式で二値化を行う。同様に、復号装置200の逆二値化部244は、係数情報に関して、算術復号が適用される場合と、算術復号が適用されない場合とで異なる逆二値化形式を用いて逆二値化を行う。
 符号化装置100の二値化部132には、符号化装置100の切り替え部134及び140と同様にモード情報が与えられてもよい。そして、符号化装置100の二値化部132は、与えられたモード情報を取得して、モード情報に従って係数情報の二値化形式を切り替えてもよい。
 同様に、復号装置200の逆二値化部244は、復号装置200の切り替え部236及び242と同様にモード情報が与えられてもよい。そして、復号装置200の逆二値化部244は、与えられたモード情報を取得して、モード情報に従って係数情報の逆二値化形式を切り替えてもよい。
 例えば、係数情報に対して、CABACスキップモードが有効である場合と、CABACスキップモードが無効である場合とで異なるシンタックス構造が適用されてもよい。ただし、CABACスキップモードが有効である場合のシンタックス構造は、CABACスキップモードが無効であり、かつ、所定の条件が満たされる場合のシンタックス構造と同じであってもよい。これにより、回路規模の増大が抑制される。
 [係数符号化方法の第1の例]
 図49は、本態様における係数符号化処理の第1の例を説明するための図である。例えば、符号化装置100のエントロピー符号化部110が、図49に示された動作を行う。
 TU(直交変換ユニット)毎の処理ループ(S101~S108)において、まず、エントロピー符号化部110は、CABACスキップモードが有効であるか否かを判定する(S102)。CABACスキップモードが有効であるとは、CABAC処理がスキップされるCABACスキップモードが動作モードとして選択されていることを意味する。
 そして、CABACスキップモードが有効でない場合(S102でNo)、エントロピー符号化部110は、さらに直交変換スキップモードが有効であるか否かを判定する(S103)。直交変換スキップモードが有効であるとは、直交変換処理がスキップされる直交変換スキップモードが動作モードとして選択されていることを意味する。
 上記の2つの判定のいずれもが偽である場合(S102でNoかつS103でNo)、エントロピー符号化部110は、第1のシンタックス構造で係数を二値化する(S104)。一方、上記の2つの判定の少なくともどちらか一方が真である場合(S102でYes又はS103でYes)、エントロピー符号化部110は、第2のシンタックス構造で係数を二値化する(S105)。
 そして、エントロピー符号化部110は、再度CABACスキップモードが有効であるか否かを判定する(S106)。そして、CABACスキップモードが有効でない場合(S106でNo)、エントロピー符号化部110は、係数が二値化された二値化データ列に対してCABAC処理を行ってビット列を生成する(S107)。一方、CABACスキップモードが有効である場合(S106でYes)、エントロピー符号化部110は、係数が二値化された二値化データ列をそのままビット列として出力する。
 なお、第1のシンタックス構造は、CABAC処理を行うことが想定されたシンタックス構造であってもよい。具体的には、第1のシンタックス構造は、第2のシンタックス構造と比べて、二値化されるシンタックス数が多く、シンタックス間で値の相関が高いシンタックス構造であってもよい。また、第2のシンタックス構造は、第1のシンタックス構造と比べて、シンタックス間で値の相関が低く、二値化されるシンタックス数が少ないシンタックス構造であってもよい。
 また、ここでの係数は、画像の予測残差係数に対して、直交変換を行い、さらに量子化を行うことで得られる量子化係数であってもよい。あるいは、係数は、画像の予測残差係数に対して、直交変換を行わずに量子化のみを行うことで得られる量子化係数であってもよい。あるいは、係数は、直交変換も量子化も行わずに得られる予測残差係数であってもよい。
 また、ここではTU毎のループが用いられているが、このループは、TU毎ではなく、CU毎、CTU毎、又は、TUをさらに分割することで得られるサブTU毎等のループであってもよい。
 また、この処理フローは一例であり、記載されている処理の一部が除かれてもよいし、記載されていない処理又は条件判定が追加されてもよい。
 また、上記において、符号化装置100の処理フローが説明されているが、処理の内容を反転する(例えば、二値化を逆二値化に変更し、符号化を復号に変更する)ことで、ここで説明された処理フローは復号装置200にも適用され得る。
 [係数符号化方法の第1の例の効果]
 図49を用いて説明した方法により、CABAC処理を行わない場合と、直交変換処理を行わない場合とで、共通のシンタックス構造に従って二値化を行うことが可能になる。したがって、回路規模の増加を抑制しながら、最終的に生成されるビット列の量の増加を抑制し、処理遅延を抑制することができる可能性が高くなる。
 [係数符号化方法の第2の例]
 図50は、本態様における係数符号化処理の第2の例を説明するための図である。例えば、符号化装置100のエントロピー符号化部110が、図50に示された動作を行う。
 本例では、TU毎の処理ループ(S201~S210)に、TUをさらに分割することで得られるサブTU毎の処理ループ(S202~S207)が含まれる。サブTU毎の処理ループ(S202~S207)において、まず、エントロピー符号化部110は、CABACスキップモードが有効であるか否かを判定する(S203)。
 そして、CABACスキップモードが有効でない場合(S203でNo)、エントロピー符号化部110は、さらに次の判定を行う。具体的には、エントロピー符号化部110は、処理対象TU内で既に符号化したシンタックスのうち、非バイパスCABAC処理が行われたシンタックスの個数が閾値以上であるか否かを判定する(S204)。
 上記の2つの判定のいずれもが偽である場合(S203でNoかつS204でNo)、エントロピー符号化部110は、第1のシンタックス構造で係数を二値化する(S205)。一方、上記の2つの判定の少なくともどちらか一方が真である場合(S203でYes又はS204でYes)、エントロピー符号化部110は、第2のシンタックス構造で係数を二値化する(S206)。
 そして、エントロピー符号化部110は、再度CABACスキップモードが有効であるか否かを判定する(S208)。そして、CABACスキップモードが有効でない場合(S208でNo)、エントロピー符号化部110は、係数が二値化された二値化データ列に対してCABAC処理を行ってビット列を生成する(S209)。一方、CABACスキップモードが有効である場合(S208でYes)、エントロピー符号化部110は、係数が二値化された二値化データ列をそのままビット列として出力する。
 なお、第1のシンタックス構造は、CABAC処理を行うことが想定されたシンタックス構造であってもよい。具体的には、第1のシンタックス構造は、第2のシンタックス構造と比べて、二値化されるシンタックス数が多く、シンタックス間で値の相関が高いシンタックス構造であってもよい。また、第2のシンタックス構造は、第1のシンタックス構造と比べて、シンタックス間で値の相関が低く、二値化されるシンタックス数が少ないシンタックス構造であってもよい。
 また、ここでの係数は、画像の予測残差係数に対して、直交変換を行い、さらに量子化を行うことで得られる量子化係数であってもよい。あるいは、係数は、画像の予測残差係数に対して、直交変換を行わずに量子化のみを行うことで得られる量子化係数であってもよい。あるいは、係数は、直交変換も量子化も行わずに得られる予測残差係数であってもよい。
 また、ここではTU毎のループが用いられているが、このループは、TU毎ではなく、CU毎又はCTU毎等のループであってもよい。また、ここではサブTU毎のループが用いられているが、このループは、サブTU毎ではなく、係数毎、又は、符号化されるシンタックス毎等のループであってもよい。
 また、この処理フローは一例であり、記載されている処理の一部が除かれてもよいし、記載されていない処理又は条件判定が追加されてもよい。
 また、上記において、符号化装置100の処理フローが説明されているが、処理の内容を反転する(例えば、二値化を逆二値化に変更し、符号化を復号に変更する)ことで、ここで説明された処理フローは復号装置200にも適用され得る。
 [係数符号化方法の第2の例の効果]
 図50を用いて説明した方法により、CABAC処理を行わない場合と、非バイパスCABAC処理を行ったシンタックスの個数が閾値以上であった場合とで、共通のシンタックス構造に従って二値化を行うことが可能になる。したがって、回路規模の増加を抑制しながら、最終的に生成されるビット列の量の増加を抑制し、処理遅延を抑制することができる可能性が高くなる。
 [係数符号化方法のバリエーション]
 図49を用いて説明された方法は、CABAC処理スキップモードが有効である場合と、直交変換スキップモードが有効である場合とで、共通のシンタックス構造に従って、二値化を行う例に対応する。図50を用いて説明された方法は、CABAC処理スキップモードが有効である場合と、非バイパスCABAC処理を行ったシンタックスの個数が閾値以上である場合とで、共通のシンタックス構造に従って、二値化を行う例に対応する。
 しかし、共通のシンタックス構造を用いるための所定の条件は、これらに限られない。他の所定の条件が満たされる場合と、CABAC処理スキップモードが有効である場合とで、共通のシンタックス構造に従って、二値化が行われてもよい。また、所定の条件は、予め定められていてもよい。
 また、完全に共通のシンタックス構造が用いられなくてもよい。シンタックス構造の一部のみが共通であって、他の部分はそれぞれの条件に応じて異なっていてもよい。例えば、共通のシンタックス構造において、シンタックス要素が条件に応じて部分的に異なっていてもよい。
 また、2種類のシンタックス構造が切り替えられるだけでなく、条件を組み合わせて3種類以上のシンタックス構造が切り替えられてもよい。具体的には、上記の第1のシンタックス構造及び第2のシンタックス構造に加えて、第3のシンタックス構造が用いられてもよい。
 例えば、上記の例では、CABAC処理スキップモードが無効であり、第2のシンタックス構造を用いるための条件が満たされない場合、第1のシンタックス構造が用いられる。しかし、この場合において、さらに、第3のシンタックス構造を用いるための条件が満たされる場合、第3のシンタックス構造が用いられ、第3のシンタックス構造を用いるための条件が満たされない場合、第1のシンタックス構造が用いられてもよい。
 つまり、本実施の形態は、CABAC処理スキップモードが無効であり、第2のシンタックス構造を用いるための条件が満たされない場合に、常に第1のシンタックス構造を用いることに限定されず、第3のシンタックス構造を用いることが許容されてもよい。
 [構成及び処理の代表例]
 上記に示された符号化装置100及び復号装置200の構成及び処理の代表例を以下に示す。
 図51は、符号化装置100の動作を示すフローチャートである。例えば、符号化装置100は、回路、及び、回路に接続されたメモリを備える。符号化装置100が備える回路及びメモリは、図40に示されるプロセッサa1及びメモリa2に対応していてもよい。符号化装置100の回路が、図51に示された動作を行う。具体的には、符号化装置100の回路は、動作において、画像を符号化する(S301)。符号化装置100の回路は、画像をブロック毎に符号化してもよい。
 図52は、図51に示された符号化動作(S301)の具体例を示すフローチャートである。例えば、符号化装置100の回路は、画像の符号化(S301)において、図52に示された動作を行う。
 具体的には、符号化装置100の回路は、画像の係数情報を二値化する(S311)。そして、符号化装置100の回路は、係数情報が二値化された二値化データ列に対して算術符号化を適用するか否かを制御する(S312)。
 つまり、符号化装置100の回路は、係数情報が二値化された二値化データ列に対して算術符号化を適用するか否かを判定する。ここで、算術符号化を適用すると判定された場合、符号化装置100の回路は、二値化データ列に対して算術符号化を適用する。一方、算術符号化を適用しないと判定された場合、符号化装置100の回路は、二値化データ列に対して算術符号化を適用しない。
 そして、符号化装置100の回路は、算術符号化が適用された、又は、算術符号化が適用されなかった二値化データ列を含むビット列を出力する(S313)。
 例えば、算術符号化を適用すると判定され、二値化データ列に対して算術符号化が適用された場合、符号化装置100の回路は、算術符号化が適用された二値化データ列を含むビット列を出力する。一方、算術符号化を適用しないと判定され、二値化データ列に対して算術符号化が適用されなかった場合、符号化装置100の回路は、算術符号化が適用されなかった二値化データ列を含むビット列を出力する。
 図53は、図52に示された二値化動作(S311)の具体例を示すフローチャートである。例えば、符号化装置100の回路は、係数情報の二値化(S311)において、図53に示された動作を行う。
 具体的には、符号化装置100の回路は、二値化データ列に対して算術符号化が適用されるか否か(S321)、及び、所定の条件が満たされるか否か(S322)に従って、第1のシンタックス構造又は第2のシンタックス構造で係数情報を二値化する。例えば、二値化データ列に対して算術符号化が適用され、かつ、所定の条件が満たされない場合(S321でYesかつS322でNo)、符号化装置100の回路は、第1のシンタックス構造に従って係数情報を二値化する(S323)。
 また、二値化データ列に対して算術符号化が適用され、かつ、所定の条件が満たされる場合(S321でYesかつS322でYes)、符号化装置100の回路は、第2のシンタックス構造に従って係数情報を二値化する(S324)。ここで、第2のシンタックス構造は、第1のシンタックス構造とは異なる。また、二値化データ列に対して算術符号化が適用されない場合(S321でNo)、符号化装置100の回路は、第2のシンタックス構造に従って係数情報を二値化する(S324)。
 これにより、算術符号化が適用されない場合のシンタックス構造と、所定の条件が満たされる場合のシンタックス構造とを共通化することが可能になる。したがって、回路規模の増大を抑制しつつ、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 例えば、所定の条件は、画像の予測残差から係数情報を導出する際に直交変換処理がスキップされるという条件であってもよい。これにより、算術符号化が適用されない場合のシンタックス構造と、直交変換処理がスキップされるという所定の条件が満たされる場合のシンタックス構造とを共通化することが可能になる。したがって、回路規模の増大を抑制しつつ、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、所定の条件は、画像の処理対象ブロックを含む領域において、CABACに従ってバイパスモードとは異なるモードで符号化処理が行われたシンタックス要素の個数が閾値以上であるという条件であってもよい。
 これにより、算術符号化が適用されない場合のシンタックス構造と、非バイパスCABACのシンタックス数が閾値以上であるという所定の条件が満たされる場合のシンタックス構造とを共通化することが可能になる。したがって、回路規模の増大を抑制しつつ、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、ビット列は、シーケンスパラメータセット、ピクチャパラメータセット又はスライスヘッダにおいて、算術符号化の適用が有効であるか否かを示してもよい。
 これにより、符号化装置100は、シーケンスパラメータセット、ピクチャパラメータセット又はスライスヘッダにおいて、算術符号化の適用が有効であるか否かを切り替えることができる。したがって、符号化装置100は、算術符号化を適用するか否かについて、データ種別毎の切り替えのような頻繁な切り替えを抑制することができる。よって、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、符号化装置100の回路は、1つ以上のスライス、又は、1つ以上のピクチャを含む単位で包括的に、算術符号化を適用するか否かを切り替えてもよい。これにより、符号化装置100は、大きな単位で包括的に算術符号化を適用するか否かを切り替えることができる。したがって、符号化装置100は、算術符号化を適用するか否かについて、データ種別毎の切り替えのような頻繁な切り替えを抑制することができる。よって、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 なお、符号化装置100の回路によって行われる上記の動作は、符号化装置100のエントロピー符号化部110によって行われてもよい。
 図54は、復号装置200の動作を示すフローチャートである。例えば、復号装置200は、回路、及び、回路に接続されたメモリを備える。復号装置200が備える回路及びメモリは、図46に示されるプロセッサb1及びメモリb2に対応していてもよい。復号装置200の回路が、図54に示された動作を行う。具体的には、復号装置200の回路は、動作において、画像を復号する(S401)。復号装置200の回路は、画像をブロック毎に復号してもよい。
 図55は、図54に示された復号動作(S401)の具体例を示すフローチャートである。例えば、復号装置200の回路は、画像の復号(S401)において、図55に示された動作を行う。
 具体的には、復号装置200の回路は、画像の係数情報が二値化された二値化データ列を含むビット列を取得する(S411)。そして、復号装置200の回路は、二値化データ列に対して算術復号を適用するか否かを制御する(S412)。
 つまり、復号装置200の回路は、ビット列に含まれる二値化データ列に対して算術復号を適用するか否かを判定する。ここで、算術復号を適用すると判定された場合、復号装置200の回路は、二値化データ列に対して算術復号を適用する。一方、算術復号を適用しないと判定された場合、復号装置200の回路は、二値化データ列に対して算術復号を適用しない。
 そして、復号装置200の回路は、算術復号が適用された、又は、算術復号が適用されなかった二値化データ列を逆二値化する(S413)。
 例えば、算術復号を適用すると判定され、二値化データ列に対して算術復号が適用された場合、復号装置200の回路は、算術復号が適用された二値化データ列を逆二値化する。一方、算術復号を適用しないと判定され、二値化データ列に対して算術復号が適用されなかった場合、復号装置200の回路は、算術復号が適用されなかった二値化データ列を逆二値化する。
 図56は、図55に示された逆二値化動作(S413)の具体例を示すフローチャートである。例えば、復号装置200の回路は、二値化データ列の逆二値化(S413)において、図56に示された動作を行う。
 具体的には、復号装置200の回路は、二値化データ列に対して算術復号が適用されるか否か(S421)、及び、所定の条件が満たされるか否か(S422)に従って、第1のシンタックス構造又は第2のシンタックス構造で二値化データ列を逆二値化する。例えば、二値化データ列に対して算術復号が適用され、かつ、所定の条件が満たされない場合(S421でYesかつS422でNo)、復号装置200の回路は、第1のシンタックス構造に従って二値化データ列を逆二値化する(S423)。
 また、二値化データ列に対して算術復号が適用され、かつ、所定の条件が満たされる場合(S421でYesかつS422でYes)、復号装置200の回路は、第2のシンタックス構造に従って二値化データ列を逆二値化する(S424)。ここで、第2のシンタックス構造は、第1のシンタックス構造とは異なる。また、二値化データ列に対して算術復号が適用されない場合(S421でNo)、復号装置200の回路は、第2のシンタックス構造に従って二値化データ列を逆二値化する(S424)。
 これにより、算術復号が適用されない場合のシンタックス構造と、所定の条件が満たされる場合のシンタックス構造とを共通化することが可能になる。したがって、回路規模の増大を抑制しつつ、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、所定の条件は、係数情報から画像の予測残差を導出する際に逆直交変換処理がスキップされるという条件であってもよい。これにより、算術復号が適用されない場合のシンタックス構造と、逆直交変換処理がスキップされるという所定の条件が満たされる場合のシンタックス構造とを共通化することが可能になる。したがって、回路規模の増大を抑制しつつ、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、所定の条件は、画像の処理対象ブロックを含む領域において、CABACに従ってバイパスモードとは異なるモードで復号処理が行われたシンタックス要素の個数が閾値以上であるという条件であってもよい。
 これにより、算術復号が適用されない場合のシンタックス構造と、非バイパスCABACのシンタックス数が閾値以上であるという所定の条件が満たされる場合のシンタックス構造とを共通化することが可能になる。したがって、回路規模の増大を抑制しつつ、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、ビット列は、シーケンスパラメータセット、ピクチャパラメータセット又はスライスヘッダにおいて、算術復号の適用が有効であるか否かを示してもよい。
 これにより、復号装置200は、シーケンスパラメータセット、ピクチャパラメータセット又はスライスヘッダにおいて、算術復号の適用が有効であるか否かを切り替えることができる。したがって、復号装置200は、算術復号を適用するか否かについて、データ種別毎の切り替えのような頻繁な切り替えを抑制することができる。よって、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 また、例えば、復号装置200の回路は、1つ以上のスライス、又は、1つ以上のピクチャを含む単位で包括的に、算術復号を適用するか否かを切り替えてもよい。これにより、復号装置200は、大きな単位で包括的に算術復号を適用するか否かを切り替えることができる。したがって、復号装置200は、算術復号を適用するか否かについて、データ種別毎の切り替えのような頻繁な切り替えを抑制することができる。よって、符号量の増大の抑制、及び、処理遅延の抑制が可能になる。
 なお、復号装置200の回路によって行われる上記の動作は、復号装置200のエントロピー復号部202によって行われてもよい。
 [その他の例]
 上述された各例における符号化装置100及び復号装置200は、それぞれ、画像符号化装置及び画像復号装置として利用されてもよいし、動画像符号化装置及び動画像復号装置として利用されてもよい。
 また、符号化装置100及び復号装置200は、上述された動作のうち一部の動作のみを行い、他の装置が、他の動作を行ってもよい。また、符号化装置100及び復号装置200は、上述された複数の構成要素のうち一部の構成要素のみを備え、他の装置が、他の構成要素を備えてもよい。
 また、上述された各例の少なくとも一部が、符号化方法又は復号方法として利用されてもよいし、二値化方法又は逆二値化方法として利用されてもよいし、その他の方法として利用されてもよい。
 また、上述された各例では、二値化、逆二値化、符号化及び復号等の処理が画像の係数情報に対して行われているが、係数情報に限らず、画像の他の情報を含む画像情報に対して処理が行われてもよい。
 また、各構成要素は、専用のハードウェアで構成されるか、各構成要素に適したソフトウェアプログラムを実行することによって実現されてもよい。各構成要素は、CPU又はプロセッサ等のプログラム実行部が、ハードディスク又は半導体メモリ等の記録媒体に記録されたソフトウェアプログラムを読み出して実行することによって実現されてもよい。
 具体的には、符号化装置100及び復号装置200のそれぞれは、処理回路(Processing Circuitry)と、当該処理回路に電気的に接続された、当該処理回路からアクセス可能な記憶装置(Storage)とを備えていてもよい。例えば、処理回路はプロセッサa1又はb1に対応し、記憶装置はメモリa2又はb2に対応する。
 処理回路は、専用のハードウェア及びプログラム実行部の少なくとも一方を含み、記憶装置を用いて処理を実行する。また、記憶装置は、処理回路がプログラム実行部を含む場合には、当該プログラム実行部により実行されるソフトウェアプログラムを記憶する。
 ここで、上述された符号化装置100又は復号装置200等を実現するソフトウェアは、次のようなプログラムである。
 例えば、このプログラムは、コンピュータに、画像を符号化し、前記画像の符号化において、前記画像の係数情報を二値化し、前記係数情報が二値化された二値化データ列に対して算術符号化を適用するか否かを制御し、算術符号化が適用された、又は、算術符号化が適用されなかった前記二値化データ列を含むビット列を出力し、前記係数情報の二値化において、前記二値化データ列に対して算術符号化が適用され、かつ、所定の条件が満たされない場合、前記係数情報を第1のシンタックス構造に従って二値化し、前記二値化データ列に対して算術符号化が適用され、かつ、前記所定の条件が満たされる場合、前記係数情報を前記第1のシンタックス構造とは異なる第2のシンタックス構造に従って二値化し、前記二値化データ列に対して算術符号化が適用されない場合、前記係数情報を前記第2のシンタックス構造に従って二値化する符号化方法を実行させてもよい。
 また、例えば、このプログラムは、コンピュータに、画像を復号し、前記画像の復号において、前記画像の係数情報が二値化された二値化データ列を含むビット列を取得し、前記二値化データ列に対して算術復号を適用するか否かを制御し、算術復号が適用された、又は、算術復号が適用されなかった前記二値化データ列を逆二値化し、前記二値化データ列の逆二値化において、前記二値化データ列に対して算術復号が適用され、かつ、所定の条件が満たされない場合、前記二値化データ列を第1のシンタックス構造に従って逆二値化し、前記二値化データ列に対して算術復号が適用され、かつ、前記所定の条件が満たされる場合、前記二値化データ列を前記第1のシンタックス構造とは異なる第2のシンタックス構造に従って逆二値化し、前記二値化データ列に対して算術復号が適用されない場合、前記二値化データ列を前記第2のシンタックス構造に従って逆二値化する復号方法を実行させてもよい。
 また、各構成要素は、上述の通り、回路であってもよい。これらの回路は、全体として1つの回路を構成してもよいし、それぞれ別々の回路であってもよい。また、各構成要素は、汎用的なプロセッサで実現されてもよいし、専用のプロセッサで実現されてもよい。
 また、特定の構成要素が実行する処理を別の構成要素が実行してもよい。また、処理を実行する順番が変更されてもよいし、複数の処理が並行して実行されてもよい。また、符号化復号装置が、符号化装置100及び復号装置200を備えていてもよい。
 また、説明に用いられた第1及び第2等の序数は、適宜、付け替えられてもよい。また、構成要素等に対して、序数が新たに与えられてもよいし、取り除かれてもよい。
 以上、符号化装置100及び復号装置200の態様について、複数の例に基づいて説明したが、符号化装置100及び復号装置200の態様は、これらの例に限定されるものではない。本開示の趣旨を逸脱しない限り、当業者が思いつく各種変形を各例に施したものや、異なる例における構成要素を組み合わせて構築される形態も、符号化装置100及び復号装置200の態様の範囲内に含まれてもよい。
 ここで開示された1以上の態様を本開示における他の態様の少なくとも一部と組み合わせて実施してもよい。また、ここで開示された1以上の態様のフローチャートに記載の一部の処理、装置の一部の構成、シンタックスの一部などを他の態様と組み合わせて実施してもよい。
 [実施及び応用]
 以上の各実施の形態において、機能的又は作用的なブロックの各々は、通常、MPU(micro proccessing unit)及びメモリ等によって実現可能である。また、機能ブロックの各々による処理は、ROM等の記録媒体に記録されたソフトウェア(プログラム)を読み出して実行するプロセッサなどのプログラム実行部として実現されてもよい。当該ソフトウェアは、配布されてもよい。当該ソフトウェアは、半導体メモリなどの様々な記録媒体に記録されてもよい。なお、各機能ブロックをハードウェア(専用回路)によって実現することも可能である。ハードウェア及びソフトウェアの様々な組み合わせが採用され得る。
 各実施の形態において説明した処理は、単一の装置(システム)を用いて集中処理することによって実現してもよく、又は、複数の装置を用いて分散処理することによって実現してもよい。また、上記プログラムを実行するプロセッサは、単数であってもよく、複数であってもよい。すなわち、集中処理を行ってもよく、又は分散処理を行ってもよい。
 本開示の態様は、以上の実施例に限定されることなく、種々の変更が可能であり、それらも本開示の態様の範囲内に包含される。
 さらにここで、上記各実施の形態で示した動画像符号化方法(画像符号化方法)又は動画像復号化方法(画像復号方法)の応用例、及び、その応用例を実施する種々のシステムを説明する。このようなシステムは、画像符号化方法を用いた画像符号化装置、画像復号方法を用いた画像復号装置、又は、両方を備える画像符号化復号装置を有することを特徴としてもよい。このようなシステムの他の構成について、場合に応じて適切に変更することができる。
 [使用例]
 図57は、コンテンツ配信サービスを実現する適切なコンテンツ供給システムex100の全体構成を示す図である。通信サービスの提供エリアを所望の大きさに分割し、各セル内にそれぞれ、図示された例における固定無線局である基地局ex106、ex107、ex108、ex109、ex110が設置されている。
 このコンテンツ供給システムex100では、インターネットex101に、インターネットサービスプロバイダex102又は通信網ex104、及び基地局ex106~ex110を介して、コンピュータex111、ゲーム機ex112、カメラex113、家電ex114、及びスマートフォンex115などの各機器が接続される。当該コンテンツ供給システムex100は、上記のいずれかの装置を組合せて接続するようにしてもよい。種々の実施において、基地局ex106~ex110を介さずに、各機器が電話網又は近距離無線等を介して直接的又は間接的に相互に接続されていてもよい。さらに、ストリーミングサーバex103は、インターネットex101等を介して、コンピュータex111、ゲーム機ex112、カメラex113、家電ex114、及びスマートフォンex115などの各機器と接続されてもよい。また、ストリーミングサーバex103は、衛星ex116を介して、飛行機ex117内のホットスポット内の端末等と接続されてもよい。
 なお、基地局ex106~ex110の代わりに、無線アクセスポイント又はホットスポット等が用いられてもよい。また、ストリーミングサーバex103は、インターネットex101又はインターネットサービスプロバイダex102を介さずに直接通信網ex104と接続されてもよいし、衛星ex116を介さず直接飛行機ex117と接続されてもよい。
 カメラex113はデジタルカメラ等の静止画撮影、及び動画撮影が可能な機器である。また、スマートフォンex115は、2G、3G、3.9G、4G、そして今後は5Gと呼ばれる移動通信システムの方式に対応したスマートフォン機、携帯電話機、又はPHS(Personal Handy-phone System)等である。
 家電ex114は、冷蔵庫、又は家庭用燃料電池コージェネレーションシステムに含まれる機器等である。
 コンテンツ供給システムex100では、撮影機能を有する端末が基地局ex106等を通じてストリーミングサーバex103に接続されることで、ライブ配信等が可能になる。ライブ配信では、端末(コンピュータex111、ゲーム機ex112、カメラex113、家電ex114、スマートフォンex115、及び飛行機ex117内の端末等)は、ユーザが当該端末を用いて撮影した静止画又は動画コンテンツに対して上記各実施の形態で説明した符号化処理を行ってもよく、符号化により得られた映像データと、映像に対応する音を符号化した音データと多重化してもよく、得られたデータをストリーミングサーバex103に送信してもよい。即ち、各端末は、本開示の一態様に係る画像符号化装置として機能する。
 一方、ストリーミングサーバex103は要求のあったクライアントに対して送信されたコンテンツデータをストリーム配信する。クライアントは、上記符号化処理されたデータを復号化することが可能な、コンピュータex111、ゲーム機ex112、カメラex113、家電ex114、スマートフォンex115、又は飛行機ex117内の端末等である。配信されたデータを受信した各機器は、受信したデータを復号化処理して再生してもよい。即ち、各機器は、本開示の一態様に係る画像復号装置として機能してもよい。
 [分散処理]
 また、ストリーミングサーバex103は複数のサーバ又は複数のコンピュータであって、データを分散して処理したり記録したり配信するものであってもよい。例えば、ストリーミングサーバex103は、CDN(Contents Delivery Network)により実現され、世界中に分散された多数のエッジサーバとエッジサーバ間をつなぐネットワークによりコンテンツ配信が実現されていてもよい。CDNでは、クライアントに応じて物理的に近いエッジサーバが動的に割り当てられ得る。そして、当該エッジサーバにコンテンツがキャッシュ及び配信されることで遅延を減らすことができる。また、いくつかのタイプのエラーが発生した場合又はトラフィックの増加などにより通信状態が変わる場合に複数のエッジサーバで処理を分散したり、他のエッジサーバに配信主体を切り替えたり、障害が生じたネットワークの部分を迂回して配信を続けることができるので、高速かつ安定した配信が実現できる。
 また、配信自体の分散処理にとどまらず、撮影したデータの符号化処理を各端末で行ってもよいし、サーバ側で行ってもよいし、互いに分担して行ってもよい。一例として、一般に符号化処理では、処理ループが2度行われる。1度目のループでフレーム又はシーン単位での画像の複雑さ、又は、符号量が検出される。また、2度目のループでは画質を維持して符号化効率を向上させる処理が行われる。例えば、端末が1度目の符号化処理を行い、コンテンツを受け取ったサーバ側が2度目の符号化処理を行うことで、各端末での処理負荷を減らしつつもコンテンツの質と効率を向上させることができる。この場合、ほぼリアルタイムで受信して復号する要求があれば、端末が行った一度目の符号化済みデータを他の端末で受信して再生することもできるので、より柔軟なリアルタイム配信も可能になる。
 他の例として、カメラex113等は、画像から特徴量(特徴又は特性の量)を抽出し、特徴量に関するデータをメタデータとして圧縮してサーバに送信する。サーバは、例えば特徴量からオブジェクトの重要性を判断して量子化精度を切り替えるなど、画像の意味(又は内容の重要性)に応じた圧縮を行う。特徴量データはサーバでの再度の圧縮時の動きベクトル予測の精度及び効率向上に特に有効である。また、端末でVLC(可変長符号化)などの簡易的な符号化を行い、サーバでCABAC(コンテキスト適応型二値算術符号化方式)など処理負荷の大きな符号化を行ってもよい。
 さらに他の例として、スタジアム、ショッピングモール、又は工場などにおいては、複数の端末によりほぼ同一のシーンが撮影された複数の映像データが存在する場合がある。この場合には、撮影を行った複数の端末と、必要に応じて撮影をしていない他の端末及びサーバを用いて、例えばGOP(Group of Picture)単位、ピクチャ単位、又はピクチャを分割したタイル単位などで符号化処理をそれぞれ割り当てて分散処理を行う。これにより、遅延を減らし、よりリアルタイム性を実現できる。
 複数の映像データはほぼ同一シーンであるため、各端末で撮影された映像データを互いに参照し合えるように、サーバで管理及び/又は指示をしてもよい。また、各端末からの符号化済みデータを、サーバが受信し複数のデータ間で参照関係を変更、又はピクチャ自体を補正或いは差し替えて符号化しなおしてもよい。これにより、一つ一つのデータの質と効率を高めたストリームを生成できる。
 さらに、サーバは、映像データの符号化方式を変更するトランスコードを行ったうえで映像データを配信してもよい。例えば、サーバは、MPEG系の符号化方式をVP系(例えばVP9)に変換してもよいし、H.264をH.265に変換等してもよい。
 このように、符号化処理は、端末、又は1以上のサーバにより行うことが可能である。よって、以下では、処理を行う主体として「サーバ」又は「端末」等の記載を用いるが、サーバで行われる処理の一部又は全てが端末で行われてもよいし、端末で行われる処理の一部又は全てがサーバで行われてもよい。また、これらに関しては、復号処理についても同様である。
 [3D、マルチアングル]
 互いにほぼ同期した複数のカメラex113及び/又はスマートフォンex115などの端末により撮影された異なるシーン、又は、同一シーンを異なるアングルから撮影した画像或いは映像を統合して利用することが増えてきている。各端末で撮影した映像は、別途取得した端末間の相対的な位置関係、又は、映像に含まれる特徴点が一致する領域などに基づいて統合され得る。
 サーバは、2次元の動画像を符号化するだけでなく、動画像のシーン解析などに基づいて自動的に、又は、ユーザが指定した時刻において、静止画を符号化し、受信端末に送信してもよい。サーバは、さらに、撮影端末間の相対的な位置関係を取得できる場合には、2次元の動画像だけでなく、同一シーンが異なるアングルから撮影された映像に基づき、当該シーンの3次元形状を生成できる。サーバは、ポイントクラウドなどにより生成した3次元のデータを別途符号化してもよいし、3次元データを用いて人物又はオブジェクトを認識或いは追跡した結果に基づいて、受信端末に送信する映像を、複数の端末で撮影した映像から、選択、又は、再構成して生成してもよい。
 このようにして、ユーザは、各撮影端末に対応する各映像を任意に選択してシーンを楽しむこともできるし、複数画像又は映像を用いて再構成された3次元データから選択視点の映像を切り出したコンテンツを楽しむこともできる。さらに、映像と共に、音も複数の相異なるアングルから収音され、サーバは、特定のアングル又は空間からの音を対応する映像と多重化して、多重化された映像と音とを送信してもよい。
 また、近年ではVirtual Reality(VR)及びAugmented Reality(AR)など、現実世界と仮想世界とを対応付けたコンテンツも普及してきている。VRの画像の場合、サーバは、右目用及び左目用の視点画像をそれぞれ作成し、Multi-View Coding(MVC)などにより各視点映像間で参照を許容する符号化を行ってもよいし、互いに参照せずに別ストリームとして符号化してもよい。別ストリームの復号時には、ユーザの視点に応じて仮想的な3次元空間が再現されるように互いに同期させて再生するとよい。
 ARの画像の場合には、サーバは、現実空間のカメラ情報に、仮想空間上の仮想物体情報を、3次元的位置又はユーザの視点の動きに基づいて重畳してもよい。復号装置は、仮想物体情報及び3次元データを取得又は保持し、ユーザの視点の動きに応じて2次元画像を生成し、スムーズにつなげることで重畳データを作成してもよい。または、復号装置は仮想物体情報の依頼に加えてユーザの視点の動きをサーバに送信してもよい。サーバは、サーバに保持される3次元データから受信した視点の動きに合わせて重畳データを作成し、重畳データを符号化して復号装置に配信してもよい。なお、重畳データは、典型的には、RGB以外に透過度を示すα値を有し、サーバは、3次元データから作成されたオブジェクト以外の部分のα値が0などに設定し、当該部分が透過する状態で、符号化してもよい。もしくは、サーバは、クロマキーのように所定の値のRGB値を背景に設定し、オブジェクト以外の部分は背景色にしたデータを生成してもよい。所定の値のRGB値は、予め定められていてもよい。
 同様に配信されたデータの復号処理はクライアント(例えば、端末)で行っても、サーバ側で行ってもよいし、互いに分担して行ってもよい。一例として、ある端末が、一旦サーバに受信リクエストを送り、そのリクエストに応じたコンテンツを他の端末で受信し復号処理を行い、ディスプレイを有する装置に復号済みの信号が送信されてもよい。通信可能な端末自体の性能によらず処理を分散して適切なコンテンツを選択することで画質のよいデータを再生することができる。また、他の例として大きなサイズの画像データをTV等で受信しつつ、鑑賞者の個人端末にピクチャが分割されたタイルなど一部の領域が復号されて表示されてもよい。これにより、全体像を共有化しつつ、自身の担当分野又はより詳細に確認したい領域を手元で確認することができる。
 屋内外の近距離、中距離、又は長距離の無線通信が複数使用可能な状況下で、MPEG-DASHなどの配信システム規格を利用して、シームレスにコンテンツを受信することが可能かもしれない。ユーザは、ユーザの端末、屋内外に配置されたディスプレイなどの復号装置又は表示装置を自由に選択しながらリアルタイムで切り替えてもよい。また、自身の位置情報などを用いて、復号する端末及び表示する端末を切り替えながら復号を行うことができる。これにより、ユーザが目的地へ移動している間に、表示可能なデバイスが埋め込まれた隣の建物の壁面又は地面の一部に情報をマップ及び表示することが可能になる。また、符号化データが受信端末から短時間でアクセスできるサーバにキャッシュされている、又は、コンテンツ・デリバリー・サービスにおけるエッジサーバにコピーされている、などの、ネットワーク上での符号化データへのアクセス容易性に基づいて、受信データのビットレートを切り替えることも可能である。
 [スケーラブル符号化]
 コンテンツの切り替えに関して、図58に示す、上記各実施の形態で示した動画像符号化方法を応用して圧縮符号化されたスケーラブルなストリームを用いて説明する。サーバは、個別のストリームとして内容は同じで質の異なるストリームを複数有していても構わないが、図示するようにレイヤに分けて符号化を行うことで実現される時間的/空間的スケーラブルなストリームの特徴を活かして、コンテンツを切り替える構成であってもよい。つまり、復号側が性能という内的要因と通信帯域の状態などの外的要因とに応じてどのレイヤを復号するかを決定することで、復号側は、低解像度のコンテンツと高解像度のコンテンツとを自由に切り替えて復号できる。例えばユーザが移動中にスマートフォンex115で視聴していた映像の続きを、例えば帰宅後にインターネットTV等の機器で視聴したい場合には、当該機器は、同じストリームを異なるレイヤまで復号すればよいので、サーバ側の負担を軽減できる。
 さらに、上記のように、レイヤ毎にピクチャが符号化されており、ベースレイヤの上位のエンハンスメントレイヤでスケーラビリティを実現する構成以外に、エンハンスメントレイヤが画像の統計情報などに基づくメタ情報を含んでいてもよい。復号側が、メタ情報に基づきベースレイヤのピクチャを超解像することで高画質化したコンテンツを生成してもよい。超解像は、解像度を維持及び/又は拡大しつつ、SN比を向上してもよい。メタ情報は、超解像処理に用いるような線形或いは非線形のフィルタ係数を特定するため情報、又は、超解像処理に用いるフィルタ処理、機械学習或いは最小2乗演算におけるパラメータ値を特定する情報などを含む。
 または、画像内のオブジェクトなどの意味合いに応じてピクチャがタイル等に分割される構成が提供されてもよい。復号側が、復号するタイルを選択することで一部の領域だけを復号する。さらに、オブジェクトの属性(人物、車、ボールなど)と映像内の位置(同一画像における座標位置など)とをメタ情報として格納することで、復号側は、メタ情報に基づいて所望のオブジェクトの位置を特定し、そのオブジェクトを含むタイルを決定できる。例えば、図59に示すように、メタ情報は、HEVCにおけるSEI(supplemental enhancement information)メッセージなど、画素データとは異なるデータ格納構造を用いて格納されてもよい。このメタ情報は、例えば、メインオブジェクトの位置、サイズ、又は色彩などを示す。
 ストリーム、シーケンス又はランダムアクセス単位など、複数のピクチャから構成される単位でメタ情報が格納されてもよい。復号側は、特定人物が映像内に出現する時刻などを取得でき、ピクチャ単位の情報と時間情報を合わせることで、オブジェクトが存在するピクチャを特定でき、ピクチャ内でのオブジェクトの位置を決定できる。
 [Webページの最適化]
 図60は、コンピュータex111等におけるwebページの表示画面例を示す図である。図61は、スマートフォンex115等におけるwebページの表示画面例を示す図である。図60及び図61に示すようにwebページが、画像コンテンツへのリンクであるリンク画像を複数含む場合があり、閲覧するデバイスによってその見え方は異なっていてもよい。画面上に複数のリンク画像が見える場合には、ユーザが明示的にリンク画像を選択するまで、又は画面の中央付近にリンク画像が近付く或いはリンク画像の全体が画面内に入るまで、表示装置(復号装置)は、リンク画像として各コンテンツが有する静止画又はIピクチャを表示してもよいし、複数の静止画又はIピクチャ等でgifアニメのような映像を表示してもよいし、ベースレイヤのみを受信し、映像を復号及び表示してもよい。
 ユーザによりリンク画像が選択された場合、表示装置は、例えばベースレイヤを最優先にしつつ復号を行う。なお、webページを構成するHTMLにスケーラブルなコンテンツであることを示す情報があれば、表示装置は、エンハンスメントレイヤまで復号してもよい。さらに、リアルタイム性を担保するために、選択される前又は通信帯域が非常に厳しい場合には、表示装置は、前方参照のピクチャ(Iピクチャ、Pピクチャ、前方参照のみのBピクチャ)のみを復号及び表示することで、先頭ピクチャの復号時刻と表示時刻との間の遅延(コンテンツの復号開始から表示開始までの遅延)を低減できる。またさらに、表示装置は、ピクチャの参照関係を敢えて無視して、全てのBピクチャ及びPピクチャを前方参照にして粗く復号し、時間が経ち受信したピクチャが増えるにつれて正常の復号を行ってもよい。
 [自動走行]
 また、車の自動走行又は走行支援のため2次元又は3次元の地図情報などのような静止画又は映像データを送受信する場合、受信端末は、1以上のレイヤに属する画像データに加えて、メタ情報として天候又は工事の情報なども受信し、これらを対応付けて復号してもよい。なお、メタ情報は、レイヤに属してもよいし、単に画像データと多重化されてもよい。
 この場合、受信端末を含む車、ドローン又は飛行機などが移動するため、受信端末は、当該受信端末の位置情報を送信することで、基地局ex106~ex110を切り替えながらシームレスな受信及び復号の実行を実現できる。また、受信端末は、ユーザの選択、ユーザの状況及び/又は通信帯域の状態に応じて、メタ情報をどの程度受信するか、又は地図情報をどの程度更新していくかを動的に切り替えることが可能になる。
 コンテンツ供給システムex100では、ユーザが送信した符号化された情報をリアルタイムでクライアントが受信して復号し、再生することができる。
 [個人コンテンツの配信]
 また、コンテンツ供給システムex100では、映像配信業者による高画質で長時間のコンテンツのみならず、個人による低画質で短時間のコンテンツのユニキャスト、又はマルチキャスト配信が可能である。このような個人のコンテンツは今後も増加していくと考えられる。個人コンテンツをより優れたコンテンツにするために、サーバは、編集処理を行ってから符号化処理を行ってもよい。これは、例えば、以下のような構成を用いて実現できる。
 撮影時にリアルタイム又は蓄積して撮影後に、サーバは、原画データ又は符号化済みデータから撮影エラー、シーン探索、意味の解析、及びオブジェクト検出などの認識処理を行う。そして、サーバは、認識結果に基づいて手動又は自動で、ピントずれ又は手ブレなどを補正したり、明度が他のピクチャに比べて低い又は焦点が合っていないシーンなどの重要性の低いシーンを削除したり、オブジェクトのエッジを強調したり、色合いを変化させるなどの編集を行う。サーバは、編集結果に基づいて編集後のデータを符号化する。また撮影時刻が長すぎると視聴率が下がることも知られており、サーバは、撮影時間に応じて特定の時間範囲内のコンテンツになるように上記のように重要性が低いシーンのみならず動きが少ないシーンなどを、画像処理結果に基づき自動でクリップしてもよい。または、サーバは、シーンの意味解析の結果に基づいてダイジェストを生成して符号化してもよい。
 個人コンテンツには、そのままでは著作権、著作者人格権、又は肖像権等の侵害となるものが写り込んでいるケースもあり、共有する範囲が意図した範囲を超えてしまうなど個人にとって不都合な場合もある。よって、例えば、サーバは、画面の周辺部の人の顔、又は家の中などを敢えて焦点が合わない画像に変更して符号化してもよい。さらに、サーバは、符号化対象画像内に、予め登録した人物とは異なる人物の顔が映っているかどうかを認識し、映っている場合には、顔の部分にモザイクをかけるなどの処理を行ってもよい。または、符号化の前処理又は後処理として、著作権などの観点からユーザが画像を加工したい人物又は背景領域を指定してもよい。サーバは、指定された領域を別の映像に置き換える、又は焦点をぼかすなどの処理を行ってもよい。人物であれば、動画像において人物をトラッキングして、人物の顔の部分の映像を置き換えることができる。
 データ量の小さい個人コンテンツの視聴はリアルタイム性の要求が強いため、帯域幅にもよるが、復号装置は、まずベースレイヤを最優先で受信して復号及び再生を行ってもよい。復号装置は、この間にエンハンスメントレイヤを受信し、再生がループされる場合など2回以上再生される場合に、エンハンスメントレイヤも含めて高画質の映像を再生してもよい。このようにスケーラブルな符号化が行われているストリームであれば、未選択時又は見始めた段階では粗い動画だが、徐々にストリームがスマートになり画像がよくなるような体験を提供することができる。スケーラブル符号化以外にも、1回目に再生される粗いストリームと、1回目の動画を参照して符号化される2回目のストリームとが1つのストリームとして構成されていても同様の体験を提供できる。
 [その他の実施応用例]
 また、これらの符号化又は復号処理は、一般的に各端末が有するLSIex500において処理される。LSI(large scale integration circuitry)ex500(図57参照)は、ワンチップであっても複数チップからなる構成であってもよい。なお、動画像符号化又は復号用のソフトウェアをコンピュータex111等で読み取り可能な何らかの記録メディア(CD-ROM、フレキシブルディスク、又はハードディスクなど)に組み込み、そのソフトウェアを用いて符号化又は復号処理を行ってもよい。さらに、スマートフォンex115がカメラ付きである場合には、そのカメラで取得した動画データを送信してもよい。このときの動画データはスマートフォンex115が有するLSIex500で符号化処理されたデータであってもよい。
 なお、LSIex500は、アプリケーションソフトをダウンロードしてアクティベートする構成であってもよい。この場合、端末は、まず、当該端末がコンテンツの符号化方式に対応しているか、又は、特定サービスの実行能力を有するかを判定する。端末がコンテンツの符号化方式に対応していない場合、又は、特定サービスの実行能力を有さない場合、端末は、コーデック又はアプリケーションソフトをダウンロードし、その後、コンテンツ取得及び再生してもよい。
 また、インターネットex101を介したコンテンツ供給システムex100に限らず、デジタル放送用システムにも上記各実施の形態の少なくとも動画像符号化装置(画像符号化装置)又は動画像復号化装置(画像復号装置)のいずれかを組み込むことができる。衛星などを利用して放送用の電波に映像と音が多重化された多重化データを載せて送受信するため、コンテンツ供給システムex100のユニキャストがし易い構成に対してマルチキャスト向きであるという違いがあるが符号化処理及び復号処理に関しては同様の応用が可能である。
 [ハードウェア構成]
 図62は、図57に示されたスマートフォンex115のさらに詳細を示す図である。また、図63は、スマートフォンex115の構成例を示す図である。スマートフォンex115は、基地局ex110との間で電波を送受信するためのアンテナex450と、映像及び静止画を撮ることが可能なカメラ部ex465と、カメラ部ex465で撮像した映像、及びアンテナex450で受信した映像等が復号されたデータを表示する表示部ex458とを備える。スマートフォンex115は、さらに、タッチパネル等である操作部ex466と、音声又は音響を出力するためのスピーカ等である音声出力部ex457と、音声を入力するためのマイク等である音声入力部ex456と、撮影した映像或いは静止画、録音した音声、受信した映像或いは静止画、メール等の符号化されたデータ、又は、復号化されたデータを保存可能なメモリ部ex467と、ユーザを特定し、ネットワークをはじめ各種データへのアクセスの認証をするためのSIMex468とのインタフェース部であるスロット部ex464とを備える。なお、メモリ部ex467の代わりに外付けメモリが用いられてもよい。
 表示部ex458及び操作部ex466等を統括的に制御し得る主制御部ex460と、電源回路部ex461、操作入力制御部ex462、映像信号処理部ex455、カメラインタフェース部ex463、ディスプレイ制御部ex459、変調/復調部ex452、多重/分離部ex453、音声信号処理部ex454、スロット部ex464、及びメモリ部ex467とが同期バスex470を介して接続されている。
 電源回路部ex461は、ユーザの操作により電源キーがオン状態にされると、スマートフォンex115を動作可能な状態に起動し、バッテリパックから各部に対して電力を供給する。
 スマートフォンex115は、CPU、ROM及びRAM等を有する主制御部ex460の制御に基づいて、通話及データ通信等の処理を行う。通話時は、音声入力部ex456で収音した音声信号を音声信号処理部ex454でデジタル音声信号に変換し、変調/復調部ex452でスペクトラム拡散処理を施し、送信/受信部ex451でデジタルアナログ変換処理及び周波数変換処理を施し、その結果の信号を、アンテナex450を介して送信する。また受信データを増幅して周波数変換処理及びアナログデジタル変換処理を施し、変調/復調部ex452でスペクトラム逆拡散処理し、音声信号処理部ex454でアナログ音声信号に変換した後、これを音声出力部ex457から出力する。データ通信モード時は、本体部の操作部ex466等の操作に基づいてテキスト、静止画、又は映像データが操作入力制御部ex462を介して主制御部ex460の制御下で送出され得る。同様の送受信処理が行われる。データ通信モード時に映像、静止画、又は映像と音声を送信する場合、映像信号処理部ex455は、メモリ部ex467に保存されている映像信号又はカメラ部ex465から入力された映像信号を上記各実施の形態で示した動画像符号化方法によって圧縮符号化し、符号化された映像データを多重/分離部ex453に送出する。音声信号処理部ex454は、映像又は静止画をカメラ部ex465で撮像中に音声入力部ex456で収音した音声信号を符号化し、符号化された音声データを多重/分離部ex453に送出する。多重/分離部ex453は、符号化済み映像データと符号化済み音声データを所定の方式で多重化し、変調/復調部(変調/復調回路部)ex452、及び送信/受信部ex451で変調処理及び変換処理を施してアンテナex450を介して送信する。所定の方式は、予め定められていてもよい。
 電子メール又はチャットに添付された映像、又はウェブページにリンクされた映像を受信した場合等において、アンテナex450を介して受信された多重化データを復号するために、多重/分離部ex453は、多重化データを分離することにより、多重化データを映像データのビットストリームと音声データのビットストリームとに分け、同期バスex470を介して符号化された映像データを映像信号処理部ex455に供給するとともに、符号化された音声データを音声信号処理部ex454に供給する。映像信号処理部ex455は、上記各実施の形態で示した動画像符号化方法に対応した動画像復号化方法によって映像信号を復号し、ディスプレイ制御部ex459を介して表示部ex458から、リンクされた動画像ファイルに含まれる映像又は静止画が表示される。音声信号処理部ex454は、音声信号を復号し、音声出力部ex457から音声が出力される。リアルタイムストリーミングがますます普及しだしているため、ユーザの状況によっては音声の再生が社会的にふさわしくないこともあり得る。そのため、初期値としては、音声信号は再生せず映像データのみを再生する構成の方が望ましく、ユーザが映像データをクリックするなど操作を行った場合にのみ音声を同期して再生してもよい。
 またここではスマートフォンex115を例に説明したが、端末としては符号化器及び復号化器を両方持つ送受信型端末の他に、符号化器のみを有する送信端末、及び、復号化器のみを有する受信端末という他の実装形式が考えられる。デジタル放送用システムにおいて、映像データに音声データが多重化された多重化データを受信又は送信するとして説明した。ただし、多重化データには、音声データ以外に映像に関連する文字データなどが多重化されてもよい。また、多重化データではなく映像データ自体が受信又は送信されてもよい。
 なお、CPUを含む主制御部ex460が符号化又は復号処理を制御するとして説明したが、種々の端末はGPUを備えることも多い。よって、CPUとGPUで共通化されたメモリ、又は共通に使用できるようにアドレスが管理されているメモリにより、GPUの性能を活かして広い領域を一括して処理する構成でもよい。これにより符号化時間を短縮でき、リアルタイム性を確保し、低遅延を実現できる。特に動き探索、デブロックフィルタ、SAO(Sample Adaptive Offset)、及び変換・量子化の処理を、CPUではなく、GPUでピクチャなどの単位で一括して行うと効率的である。
 本開示は、例えば、テレビジョン受像機、デジタルビデオレコーダー、カーナビゲーション、携帯電話、デジタルカメラ、デジタルビデオカメラ、テレビ会議システム、又は、電子ミラー等に利用可能である。
  100 符号化装置
  102 分割部
  104 減算部
  106 変換部
  108 量子化部
  110 エントロピー符号化部
  112、204 逆量子化部
  114、206 逆変換部
  116、208 加算部
  118、210 ブロックメモリ
  120、212 ループフィルタ部
  122、214 フレームメモリ
  124、216 イントラ予測部
  126、218 インター予測部
  128、220 予測制御部
  132 二値化部
  134、140、236、242 切り替え部
  136、240 中間バッファ
  138 算術符号化部
  142 多重化部
  144 出力バッファ
  200 復号装置
  202 エントロピー復号部
  232 入力バッファ
  234 分離部
  238 算術復号部
  244 逆二値化部
  1201 境界判定部
  1202、1204、1206 スイッチ
  1203 フィルタ判定部
  1205 フィルタ処理部
  1207 フィルタ特性決定部
  1208 処理判定部
  a1、b1 プロセッサ
  a2、b2 メモリ

Claims (12)

  1.  回路と、
     前記回路に接続されたメモリとを備え、
     前記回路は、動作において、画像を符号化し、
     前記画像の符号化において、
     前記画像の係数情報を二値化し、
     前記係数情報が二値化された二値化データ列に対して算術符号化を適用するか否かを制御し、
     算術符号化が適用された、又は、算術符号化が適用されなかった前記二値化データ列を含むビット列を出力し、
     前記係数情報の二値化において、
     前記二値化データ列に対して算術符号化が適用され、かつ、所定の条件が満たされない場合、前記係数情報を第1のシンタックス構造に従って二値化し、
     前記二値化データ列に対して算術符号化が適用され、かつ、前記所定の条件が満たされる場合、前記係数情報を前記第1のシンタックス構造とは異なる第2のシンタックス構造に従って二値化し、
     前記二値化データ列に対して算術符号化が適用されない場合、前記係数情報を前記第2のシンタックス構造に従って二値化する
     符号化装置。
  2.  前記所定の条件は、前記画像の予測残差から前記係数情報を導出する際に直交変換処理がスキップされるという条件である
     請求項1に記載の符号化装置。
  3.  前記所定の条件は、前記画像の処理対象ブロックを含む領域において、CABAC(Context-based Adaptive Binary Arithmetic Coding)に従ってバイパスモードとは異なるモードで符号化処理が行われたシンタックス要素の個数が閾値以上であるという条件である
     請求項1に記載の符号化装置。
  4.  前記ビット列は、シーケンスパラメータセット、ピクチャパラメータセット又はスライスヘッダにおいて、算術符号化の適用が有効であるか否かを示す
     請求項1~3のいずれか1項に記載の符号化装置。
  5.  前記回路は、1つ以上のスライス、又は、1つ以上のピクチャを含む単位で包括的に、算術符号化を適用するか否かを切り替える
     請求項1~4のいずれか1項に記載の符号化装置。
  6.  回路と、
     前記回路に接続されたメモリとを備え、
     前記回路は、動作において、画像を復号し、
     前記画像の復号において、
     前記画像の係数情報が二値化された二値化データ列を含むビット列を取得し、
     前記二値化データ列に対して算術復号を適用するか否かを制御し、
     算術復号が適用された、又は、算術復号が適用されなかった前記二値化データ列を逆二値化し、
     前記二値化データ列の逆二値化において、
     前記二値化データ列に対して算術復号が適用され、かつ、所定の条件が満たされない場合、前記二値化データ列を第1のシンタックス構造に従って逆二値化し、
     前記二値化データ列に対して算術復号が適用され、かつ、前記所定の条件が満たされる場合、前記二値化データ列を前記第1のシンタックス構造とは異なる第2のシンタックス構造に従って逆二値化し、
     前記二値化データ列に対して算術復号が適用されない場合、前記二値化データ列を前記第2のシンタックス構造に従って逆二値化する
     復号装置。
  7.  前記所定の条件は、前記係数情報から前記画像の予測残差を導出する際に逆直交変換処理がスキップされるという条件である
     請求項6に記載の復号装置。
  8.  前記所定の条件は、前記画像の処理対象ブロックを含む領域において、CABAC(Context-based Adaptive Binary Arithmetic Coding)に従ってバイパスモードとは異なるモードで復号処理が行われたシンタックス要素の個数が閾値以上であるという条件である
     請求項6に記載の復号装置。
  9.  前記ビット列は、シーケンスパラメータセット、ピクチャパラメータセット又はスライスヘッダにおいて、算術復号の適用が有効であるか否かを示す
     請求項6~8のいずれか1項に記載の復号装置。
  10.  前記回路は、1つ以上のスライス、又は、1つ以上のピクチャを含む単位で包括的に、算術復号を適用するか否かを切り替える
     請求項6~9のいずれか1項に記載の復号装置。
  11.  画像を符号化し、
     前記画像の符号化において、
     前記画像の係数情報を二値化し、
     前記係数情報が二値化された二値化データ列に対して算術符号化を適用するか否かを制御し、
     算術符号化が適用された、又は、算術符号化が適用されなかった前記二値化データ列を含むビット列を出力し、
     前記係数情報の二値化において、
     前記二値化データ列に対して算術符号化が適用され、かつ、所定の条件が満たされない場合、前記係数情報を第1のシンタックス構造に従って二値化し、
     前記二値化データ列に対して算術符号化が適用され、かつ、前記所定の条件が満たされる場合、前記係数情報を前記第1のシンタックス構造とは異なる第2のシンタックス構造に従って二値化し、
     前記二値化データ列に対して算術符号化が適用されない場合、前記係数情報を前記第2のシンタックス構造に従って二値化する
     符号化方法。
  12.  画像を復号し、
     前記画像の復号において、
     前記画像の係数情報が二値化された二値化データ列を含むビット列を取得し、
     前記二値化データ列に対して算術復号を適用するか否かを制御し、
     算術復号が適用された、又は、算術復号が適用されなかった前記二値化データ列を逆二値化し、
     前記二値化データ列の逆二値化において、
     前記二値化データ列に対して算術復号が適用され、かつ、所定の条件が満たされない場合、前記二値化データ列を第1のシンタックス構造に従って逆二値化し、
     前記二値化データ列に対して算術復号が適用され、かつ、前記所定の条件が満たされる場合、前記二値化データ列を前記第1のシンタックス構造とは異なる第2のシンタックス構造に従って逆二値化し、
     前記二値化データ列に対して算術復号が適用されない場合、前記二値化データ列を前記第2のシンタックス構造に従って逆二値化する
     復号方法。
PCT/JP2020/013418 2019-03-25 2020-03-25 符号化装置、復号装置、符号化方法、および復号方法 WO2020196655A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202080016525.8A CN113545057B (zh) 2019-03-25 2020-03-25 编码装置、解码装置、编码方法及解码方法
JP2021509530A JP7079377B2 (ja) 2019-03-25 2020-03-25 符号化装置、復号装置、符号化方法、および復号方法
US17/396,984 US11812024B2 (en) 2019-03-25 2021-08-09 Encoder, decoder, encoding method, and decoding method

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201962823251P 2019-03-25 2019-03-25
US62/823,251 2019-03-25

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US17/396,984 Continuation US11812024B2 (en) 2019-03-25 2021-08-09 Encoder, decoder, encoding method, and decoding method

Publications (1)

Publication Number Publication Date
WO2020196655A1 true WO2020196655A1 (ja) 2020-10-01

Family

ID=72609946

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2020/013418 WO2020196655A1 (ja) 2019-03-25 2020-03-25 符号化装置、復号装置、符号化方法、および復号方法

Country Status (4)

Country Link
US (1) US11812024B2 (ja)
JP (1) JP7079377B2 (ja)
CN (1) CN113545057B (ja)
WO (1) WO2020196655A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023173025A2 (en) * 2022-03-09 2023-09-14 Innopeak Technology, Inc. Adaptive context initialization for entropy coding in video coding

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018030291A1 (ja) * 2016-08-10 2018-02-15 パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ 符号化装置、復号装置、符号化方法及び復号方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013067436A1 (en) * 2011-11-04 2013-05-10 Huawei Technologies Co., Ltd. Binarization of prediction residuals for lossless video coding
KR102107643B1 (ko) * 2011-11-07 2020-05-08 타지반 투 엘엘씨 화상 부호화 방법, 화상 복호 방법, 화상 부호화 장치, 화상 복호 장치, 및 화상 부호화 복호 장치
US9503717B2 (en) * 2012-01-09 2016-11-22 Texas Instruments Incorporated Context adaptive binary arithmetic coding (CABAC) with scalable throughput and coding efficiency
KR102057369B1 (ko) * 2013-12-13 2020-01-22 퀄컴 인코포레이티드 3d 비디오 코딩에서 깊이 인트라-예측 및 인터-예측 모드들을 위한 단순화된 깊이 코딩 (sdc) 의 시그널링
CN109155863B (zh) * 2016-05-20 2022-09-20 松下电器(美国)知识产权公司 编码装置、解码装置、编码方法及解码方法
CN117412044A (zh) * 2016-07-13 2024-01-16 韩国电子通信研究院 图像编码/解码方法和装置
WO2018030292A1 (ja) * 2016-08-10 2018-02-15 パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ 符号化装置、復号装置、符号化方法及び復号方法
US10939114B2 (en) * 2019-05-15 2021-03-02 Panasonic Intellectual Property Corporation Of America Encoder, decoder, encoding method, and decoding method

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018030291A1 (ja) * 2016-08-10 2018-02-15 パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカ 符号化装置、復号装置、符号化方法及び復号方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
BROSS, B. ET AL.: "Non-CE8: Unified Transform Type Signalling and Residual Coding for Transform Skip", JOINT VIDEO EXPERTS TEAM (JVET) , 15 JANUARY 2019 , [JVET-M0464-V4] (VERSION 4, 15 January 2019 (2019-01-15) *

Also Published As

Publication number Publication date
US11812024B2 (en) 2023-11-07
CN113545057B (zh) 2024-01-16
CN113545057A (zh) 2021-10-22
JP7079377B2 (ja) 2022-06-01
US20210377537A1 (en) 2021-12-02
JPWO2020196655A1 (ja) 2021-11-18

Similar Documents

Publication Publication Date Title
JP2023126578A (ja) 画像符号化装置及び画像復号装置
WO2020184555A1 (ja) 符号化装置、復号装置、符号化方法及び復号方法
JP7389283B2 (ja) 符号化装置及び復号装置
JP2021536191A (ja) ビデオコーディング用システムおよび方法
WO2020141591A1 (ja) 符号化装置、復号装置、符号化方法、及び復号方法
WO2020116630A1 (ja) 符号化装置、復号装置、符号化方法及び復号方法
JP7337222B2 (ja) 符号化装置及び復号装置
JPWO2019240050A1 (ja) 符号化装置、復号装置、符号化方法および復号方法
JP7373040B2 (ja) 復号装置及び符号化装置
JP2023017026A (ja) 非一時的記憶媒体
JP2022171983A (ja) 符号化方法及び復号方法
JPWO2020045050A1 (ja) 符号化装置、復号装置、符号化方法及び復号方法
WO2020218578A1 (ja) 符号化装置、復号装置、符号化方法、および復号方法
JP2023001298A (ja) 復号装置及び復号方法
JP7079377B2 (ja) 符号化装置、復号装置、符号化方法、および復号方法
WO2020235586A1 (ja) 符号化装置、復号装置、符号化方法及び復号方法
WO2021006196A1 (ja) 符号化装置、復号装置、符号化方法、および復号方法
WO2021025080A1 (ja) 符号化装置、復号装置、符号化方法、および復号方法
WO2020256050A1 (ja) 符号化装置、復号装置、符号化方法、および復号方法
WO2020235659A1 (ja) 符号化装置、復号装置、符号化方法および復号方法
WO2020256048A1 (ja) 符号化装置、復号装置、符号化方法、および復号方法
WO2020171224A1 (ja) 符号化装置、復号装置、符号化方法及び復号方法
WO2020218580A1 (ja) 符号化装置、復号装置、符号化方法、および復号方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 20776789

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2021509530

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

32PN Ep: public notification in the ep bulletin as address of the adressee cannot be established

Free format text: NOTING OF LOSS OF RIGHTS PURSUANT TO RULE 112(1) EPC (EPO FORM 1205A DATED 02-03-2022)

122 Ep: pct application non-entry in european phase

Ref document number: 20776789

Country of ref document: EP

Kind code of ref document: A1