WO2017043378A1 - 送信装置、送信方法、受信装置および受信方法 - Google Patents

送信装置、送信方法、受信装置および受信方法 Download PDF

Info

Publication number
WO2017043378A1
WO2017043378A1 PCT/JP2016/075372 JP2016075372W WO2017043378A1 WO 2017043378 A1 WO2017043378 A1 WO 2017043378A1 JP 2016075372 W JP2016075372 W JP 2016075372W WO 2017043378 A1 WO2017043378 A1 WO 2017043378A1
Authority
WO
WIPO (PCT)
Prior art keywords
digital audio
audio signal
transmission
information
signal
Prior art date
Application number
PCT/JP2016/075372
Other languages
English (en)
French (fr)
Inventor
市村 元
Original Assignee
ソニー株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ソニー株式会社 filed Critical ソニー株式会社
Priority to US15/753,425 priority Critical patent/US10504552B2/en
Priority to CN201680050426.5A priority patent/CN107925794B/zh
Priority to JP2017539129A priority patent/JP6809470B2/ja
Publication of WO2017043378A1 publication Critical patent/WO2017043378A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers
    • G11B20/1262Formatting, e.g. arrangement of data block or words on the record carriers with more than one format/standard, e.g. conversion from CD-audio format to R-DAT format
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers
    • G11B20/1217Formatting, e.g. arrangement of data block or words on the record carriers on discs
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/434Disassembling of a multiplex stream, e.g. demultiplexing audio and video streams, extraction of additional data from a video stream; Remultiplexing of multiplex streams; Extraction or processing of SI; Disassembling of packetised elementary stream
    • H04N21/4345Extraction or processing of SI, e.g. extracting service information from an MPEG stream
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • H04N21/4363Adapting the video stream to a specific local network, e.g. a Bluetooth® network
    • H04N21/43632Adapting the video stream to a specific local network, e.g. a Bluetooth® network involving a wired protocol, e.g. IEEE 1394
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • H04N21/4363Adapting the video stream to a specific local network, e.g. a Bluetooth® network
    • H04N21/43632Adapting the video stream to a specific local network, e.g. a Bluetooth® network involving a wired protocol, e.g. IEEE 1394
    • H04N21/43635HDMI
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/439Processing of audio elementary streams
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/775Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television receiver
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B2020/10833Copying or moving data from one record carrier to another
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B2020/10935Digital recording or reproducing wherein a time constraint must be met
    • G11B2020/10944Real-time recording or reproducing, e.g. for ensuring seamless playback of AV data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • H04N21/4363Adapting the video stream to a specific local network, e.g. a Bluetooth® network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/84Television signal recording using optical recording
    • H04N5/85Television signal recording using optical recording on discs or drums

Definitions

  • the present invention relates to a transmission device, a transmission method, a reception device, and a reception method, and more particularly to a transmission device and a reception device that transmit and receive LPCM signals / compressed digital audio signals.
  • IEC 61937-11 is applied as the digital output method standard.
  • IEC 61937 is a standard for transmitting compressed audio data packetized on IEC 60958-3
  • IEC 61937-11 defines a transmission method for MPEG-4 AAC.
  • MPEG-4 AAC transmission used in television broadcasting, since both 2 and 5.1 channels are compressed, they are output at the same transmission rate as LPCM 48 kHz 2 channels defined in IEC 60958-3. .
  • MPEG-4 ALS is newly adopted in next-generation television broadcasting, and since ALS itself is a lossless compression codec, its data rate is increased and transmitted by applying the IEC 6937-10 standard. Is output at a transmission rate of 96 kHz, which is twice as high.
  • Patent Document 1 has an example in which a signal format is notified using a command in the IEEE 1394 interface, but it cannot be applied because IEC 60958 itself does not have a command communication path.
  • Patent Document 2 proposes a method of notifying the subsequent format using invalid data (invalid ⁇ ⁇ ⁇ ⁇ ⁇ ⁇ ⁇ ⁇ data) in the IEEE 1394 interface, but it takes time for the PLL to lock again because the transmission frequency differs depending on the format. It is not useful when it is necessary.
  • JP 2003-289304 A European Patent No. 1432175
  • An object of the present technology is to switch between a plurality of types of LPCM signals / compressed digital audio signals so that audio reproduction can be performed satisfactorily.
  • a digital audio signal is transmitted to an external device via a predetermined transmission path by the transmission unit. Then, the information adding unit adds information related to the digital audio signal to be transmitted next to the currently transmitted digital audio signal.
  • the information may include first metadata indicating the transmission frequency of the digital audio signal and second metadata indicating the data type of the digital audio signal.
  • the information further includes third metadata indicating the sampling frequency used when converting into the analog signal and fourth metadata indicating the ratio of the transmission frequency to the sampling frequency. May be.
  • a broadcast receiving unit that obtains a digital audio signal from the received broadcast signal may be further provided, and the information adding unit may acquire information from the broadcast signal.
  • a media reading unit that reads out a digital audio signal from a medium may be further provided, and the information adding unit may acquire information from the medium.
  • the digital audio signal to which information is added is transmitted to an external device via a predetermined transmission path by the transmission unit.
  • the transmission unit may sequentially transmit a digital audio signal for each unit data, and the information addition unit may add information using user data bits of a predetermined number of continuous unit data.
  • the transmission unit may be configured to start transmission of a digital audio signal to be transmitted next when a certain time elapses from the end of transmission of the currently transmitted digital audio signal.
  • the predetermined transmission path may be a coaxial cable, an optical cable, an Ethernet (IEC 61883-6) cable, an HDMI cable, an MHL cable, or a display port cable.
  • a receiver for receiving a digital audio signal from an external device via a predetermined transmission path;
  • a processing unit for processing the digital audio signal;
  • Information about the next received digital audio signal is added to the currently received digital audio signal,
  • the processing unit is in a receiving apparatus that processes the digital audio signal received next based on the information.
  • a digital audio signal is received from an external device via a predetermined transmission path by the receiving unit. Then, the digital audio signal is processed by the processing unit.
  • the predetermined transmission path may be a coaxial cable, an optical cable, an Ethernet (IEC 61883-6) cable, an HDMI cable, an MHL cable, or a display port cable.
  • Information relating to the next received digital audio signal is added to the currently received digital audio signal.
  • the processing unit the next received digital audio signal is processed based on information added to the currently received digital audio signal.
  • the information includes first metadata indicating the transmission frequency of the digital audio signal and second metadata indicating the data type of the digital audio signal, and the processing unit uses the first metadata.
  • the PLL is locked to a frequency corresponding to the indicated transmission frequency, and the subsequent digital audio signal is processed according to the data type indicated by the second metadata using the clock signal of the frequency locked by the PLL. May be applied.
  • the next received digital audio signal is processed based on information added to the currently received digital audio signal. Therefore, in the transmission of a plurality of types of LPCM signals / compressed digital audio signals, they can be switched and audio reproduction can be performed satisfactorily.
  • FIG. 60958 IEC 60958 interface format. It is a figure which shows schematically the transmission system of the digital audio signal in a television receiver. It is a figure which shows the structural example of a user data message. It is a figure which shows schematically the transmission system of the digital audio signal in an audio amplifier. It is a figure which shows the example in case information is not added to a digital audio signal. It is a case where information is added to a digital audio signal and the MPEG decoder of the receiving device enables parallel processing. It is a figure which is an example in case information is added to a digital audio signal, and the MPEG decoder of a receiving device does not enable parallel processing. FIG.
  • FIG. 10 is a diagram showing a control flow in the case of switching from MPEG-4 AAC audio material A to MPEG-4 ALS audio material B for transmission. It is a figure which shows schematically the transmission system of the digital audio signal in a media player. It is a figure which shows the other structural example of a user data message. It is a figure which shows the structural example of the transmission system in a television receiver in case a digital audio signal is encrypted and transmitted. It is a figure which shows the structural example of the receiving system of an audio amplifier in case a digital audio signal is encrypted and transmitted. It is a block diagram which shows the structural example of AV system at the time of utilizing an optical cable as an IEC 60958 transmission line.
  • FIG. 1 shows a configuration example of an AV system 10 as an embodiment.
  • the AV system 10 includes a television receiver 100 as a sink device, an audio amplifier 200 as a repeater device, and a BD (Blu-Ray Disc) player 300 as a source device.
  • a television broadcast receiving antenna 400 is connected to the television receiver 100 and the BD player 300.
  • the audio amplifier 200 is connected to a 2-channel or multi-channel speaker system 500.
  • the television receiver 100 and the audio amplifier 200 are connected via an HDMI cable 610.
  • the television receiver 100 is provided with an HDMI terminal 101 to which an HDMI receiving unit (HDMI RX) 102 and a high-speed bus interface 103 constituting a communication unit are connected.
  • HDMI is a registered trademark.
  • the audio amplifier 200 is provided with an HDMI terminal 201a to which an HDMI transmission unit (HDMI TX) 202a and a high-speed bus interface 203a constituting a communication unit are connected.
  • HDMI transmission unit HDMI TX
  • HDMI TX HDMI transmission unit
  • High-speed bus interface 203a constituting a communication unit.
  • One end of the above-described HDMI cable 610 is connected to the HDMI terminal 101 of the television receiver 100, and the other end of the HDMI cable 610 is connected to the HDMI terminal 201 a of the audio amplifier 200.
  • the audio amplifier 200 and the BD player 300 are connected via an HDMI cable 620.
  • the audio amplifier 200 is provided with an HDMI terminal 201b to which an HDMI receiving unit (HDMI RX) 202b and a high-speed bus interface 203b constituting a communication unit are connected.
  • HDMI receiving unit HDMI RX
  • HDMI high-speed bus interface 203b constituting a communication unit
  • FIG. 2 shows a configuration example of the television receiver 100.
  • the television receiver 100 includes an HDMI terminal 101, an HDMI receiving unit 102, a high-speed bus interface 103, and a SPDIF (Sony Philips Digital Interface) transmission circuit 104.
  • the television receiver 100 also includes an antenna terminal 105, a digital broadcast tuner 106, an MPEG decoder 107, a video signal processing circuit 108, a graphic generation circuit 109, a panel drive circuit 110, and a display panel 111. ing.
  • the CPU 121 controls the operation of each unit of the television receiver 100.
  • the flash ROM 122 stores control software and data.
  • the SDRAM 123 constitutes a work area for the CPU 121.
  • the CPU 121 develops the software and data read from the flash ROM 122 on the SDRAM 123 to activate the software, and controls each unit of the television receiver 100.
  • the remote control receiving unit 125 receives a remote control signal (remote control code) transmitted from the remote control transmitter 126 and supplies it to the CPU 121.
  • the CPU 121 controls each part of the television receiver 100 based on the remote control code.
  • a remote control unit is shown as the user instruction input unit.
  • the user instruction input unit has other configurations, for example, a touch panel unit that inputs an instruction by proximity / touch, a mouse, a keyboard, a camera It may be a gesture input unit that detects an instruction input, a voice input unit that inputs an instruction by voice, and the like.
  • the digital broadcast tuner 106 extracts PSI / SI (Program Specific Information / Service Information) from the obtained transport stream and outputs it to the CPU 121.
  • PSI / SI Program Specific Information / Service Information
  • the process of extracting a partial TS of an arbitrary channel from a plurality of transport streams obtained by the digital broadcast tuner 106 obtains information on the packet ID (PID) of the arbitrary channel from PSI / SI (PAT / PMT). Is possible.
  • the MPEG decoder 107 performs decoding processing on a video PES (Packetized Elementary Stream) packet composed of TS packets of video data obtained by the digital broadcast tuner 106 to obtain image data. Also, the MPEG decoder 107 performs a decoding process on the audio PES packet constituted by the TS packet of the audio data obtained by the digital broadcast tuner 106 to obtain audio data. The same processing is performed when the broadcast format is MPEG MMT instead of MPEG TS.
  • a video PES Packetized Elementary Stream
  • the video signal processing circuit 108 and the graphic generation circuit 109 perform scaling processing (resolution conversion processing) and graphic processing on the image data obtained by the MPEG decoder 107 or the image data received by the HDMI receiving unit 102 as necessary. Data superimposition processing is performed.
  • the panel drive circuit 110 drives the display panel 111 based on the video (image) data output from the graphic generation circuit 109.
  • the display control unit 124 controls the display on the display panel 111 by controlling the graphics generation circuit 109 and the panel drive circuit 110.
  • the display panel 111 includes, for example, an LCD (Liquid Crystal Display), a PDP (Plasma Display Panel), an organic EL panel (Organic Electro-Luminescence Panel), and the like.
  • the audio signal processing circuit 112 performs necessary processing such as D / A conversion on the audio data obtained by the MPEG decoder 107.
  • the audio amplifier circuit 113 amplifies the audio signal output from the audio signal processing circuit 112 and supplies the amplified audio signal to the speaker 114.
  • the speaker 114 may be monaural or stereo. Further, the number of speakers 114 may be one, or two or more.
  • the speaker 114 may be an earphone or a headphone. Moreover, the speaker 114 may correspond to 2.1 channel, 5.1, 7.12, or 2.2 channel.
  • the speaker 114 may be connected to the television receiver 100 wirelessly.
  • the speaker 114 may be another device.
  • the SPDIF transmission circuit 104 is a circuit for transmitting a digital audio transmission signal (hereinafter referred to as “SPDIF signal” as appropriate) of the IEC 60958 standard including a digital audio signal (LPCM signal / compressed digital audio signal) SA.
  • the SPDIF transmission circuit 104 is a transmission circuit that conforms to the IEC 60958 standard.
  • the SPDIF transmission circuit 104 generates an SPDIF signal including a digital audio signal SA such as 2-channel or 5.1-channel.
  • the digital audio signal SA is, for example, an MPEG-4 AAC compressed digital audio signal or an MPEG-4 ALS compressed digital audio signal acquired from the broadcast signal by the digital broadcast tuner 106.
  • the SPDIF transmission circuit 104 adds information such as an audio format related to the digital audio signal SA to be transmitted next to the digital audio signal SA currently transmitted.
  • This information includes first metadata indicating the transmission frequency of the digital audio signal and second metadata indicating the data type of the digital audio signal.
  • this information further includes third metadata indicating the sampling frequency used when converting to an analog signal, and fourth metadata indicating the ratio of the transmission frequency to the sampling frequency.
  • this information includes time information indicating the transmission start timing of the digital audio signal SA to be transmitted next.
  • the time information is a time code indicating the time of the transmission start timing or information indicating a time until the transmission start timing.
  • this information includes information indicating the encryption mode when the digital audio signal SA is encrypted and transmitted. Details of the SPDIF signal will be described later.
  • the high-speed bus interface 103 is inserted between the Ethernet interface 115 and the HDMI terminal 101.
  • the high-speed bus interface 103 supplies received data received from the counterpart device from the HDMI cable via the HDMI terminal 101 to the CPU 121 via the Ethernet interface 115.
  • the high-speed bus interface 103 transmits transmission data supplied from the CPU 121 through the Ethernet interface 115 to the counterpart device from the HDMI terminal 101 via the HDMI cable. Further, the high-speed bus interface 103 transmits the SPDIF signal generated by the SPDIF transmission circuit 104 to the counterpart device from the HDMI terminal 101 via the HDMI cable. Details of the high-speed bus interface 103 will be described later.
  • the operation of the television receiver 100 shown in FIG. 2 will be briefly described.
  • the television broadcast signal input to the antenna terminal 105 is supplied to the digital broadcast tuner 106.
  • the digital broadcast tuner 106 processes a television broadcast signal and outputs a predetermined transport stream corresponding to a user's selected channel. From the transport stream, a partial TS (TS packet of video data, TS packet of audio data) is output. ) Are extracted, and the partial TS is supplied to the MPEG decoder 107.
  • the audio data is in the LATM / LOAS format.
  • video data is obtained by performing a decoding process on a video PES packet composed of TS packets of video data.
  • This video data is supplied to the panel drive circuit 110 after scaling processing (resolution conversion processing), graphics data superimposition processing, and the like are performed in the video signal processing circuit 108 and the graphic generation circuit 109 as necessary.
  • scaling processing resolution conversion processing
  • graphics data superimposition processing and the like are performed in the video signal processing circuit 108 and the graphic generation circuit 109 as necessary.
  • the display panel 111 displays an image corresponding to the user's selected channel.
  • audio data is obtained by performing a decoding process on the audio PES packet configured by the TS packet of the audio data.
  • the audio data is subjected to necessary processing such as D / A conversion by the audio signal processing circuit 112, further amplified by the audio amplification circuit 113, and then supplied to the speaker 114. Therefore, sound corresponding to the user's selected channel is output from the speaker 114.
  • the decoding process is performed according to the format.
  • content data (image data, audio data) supplied from the network terminal 116 to the Ethernet interface 115 or supplied from the HDMI terminal 101 to the Ethernet interface 115 through the high-speed bus interface 103 is supplied to the MPEG decoder 107. . Thereafter, the operation is the same as that at the time of receiving the television broadcast signal described above, an image is displayed on the display panel 111, and sound is output from the speaker 114.
  • the HDMI receiving unit 102 acquires image data and audio data transmitted to the HDMI terminal 101 via the HDMI cable.
  • the image data is supplied to the video signal processing circuit 108.
  • the audio data is supplied to the audio signal processing circuit 112. Thereafter, the operation is the same as that at the time of receiving the television broadcast signal described above, an image is displayed on the display panel 111, and sound is output from the speaker 114.
  • FIG. 3 shows a configuration example of the audio amplifier 200.
  • the audio amplifier 200 includes HDMI terminals 201a and 201b, an HDMI transmission unit 202a, an HDMI reception unit 202b, high-speed bus interfaces 203a and 203b, and an SPDIF reception circuit 204.
  • the audio amplifier 200 also includes an MPEG decoder 205, a video / graphic processing circuit 206, an audio processing circuit 207, an audio amplification circuit 208, and an audio output terminal 209.
  • the audio amplifier 200 includes an Ethernet interface 210, an internal bus 211, a CPU 212, a flash ROM 213, a DRAM 214, a display control unit 215, a panel drive circuit 216, a display panel 217, a power supply unit 218, and a remote controller.
  • a receiving unit 219 and a remote control transmitter 220 are included.
  • the CPU 212 controls the operation of each part of audio amplifier 200.
  • the flash ROM 213 stores control software and data.
  • the DRAM 214 constitutes a work area for the CPU 212.
  • the CPU 212 develops software and data read from the flash ROM 213 on the DRAM 214 and activates the software to control each unit of the audio amplifier 200.
  • the CPU 212, flash ROM 213, DRAM 214, Ethernet interface 210, and display control unit 215 are connected to the internal bus 211.
  • the remote control receiving unit 219 receives a remote control signal (remote control code) transmitted from the remote control transmitter 220 and supplies it to the CPU 212.
  • the CPU 212 controls each part of the audio amplifier 200 based on the remote control code.
  • a remote control unit is shown as the user instruction input unit.
  • the user instruction input unit has other configurations, for example, a touch panel unit that inputs an instruction by proximity / touch, a mouse, a keyboard, a camera It may be a gesture input unit that detects an instruction input, a voice input unit that inputs an instruction by voice, and the like.
  • the HDMI transmission unit (HDMI source) 202a transmits baseband video (image) and audio data from the HDMI terminal 201a to the HDMI cable through communication conforming to HDMI.
  • the HDMI receiving unit (HDMI sink) 202b receives baseband video (image) and audio data supplied to the HDMI terminal 201b via the HDMI cable by communication conforming to HDMI. Details of the HDMI transmitting unit 202a and the HDMI receiving unit 202b will be described later.
  • the high-speed bus interfaces 203a and 203b are bidirectional communication interfaces using a reserved line and an HPD line that constitute an HDMI cable. Details of the high-speed bus interfaces 203a and 203b will be described later.
  • the SPDIF reception circuit 204 is a circuit for receiving an SPDIF signal (IEC 60958 standard digital audio signal).
  • the SPDIF receiving circuit 204 is a receiving circuit that conforms to the IEC 60958 standard.
  • the SPDIF receiving circuit 204 receives an SPDIF signal including the digital audio signal SA and outputs the digital audio signal SA. In this embodiment, the SPDIF receiving circuit 204 extracts information added to the digital audio signal SA and sends it to the CPU 212.
  • information on the digital audio signal SA to be received next is added to the currently received digital audio signal SA.
  • This information includes first metadata indicating the transmission frequency of the digital audio signal and second metadata indicating the data type of the digital audio signal.
  • this information further includes third metadata indicating the sampling frequency used when converting to an analog signal, and fourth metadata indicating the ratio of the transmission frequency to the sampling frequency.
  • this information includes time information indicating the start timing of the subsequent digital audio signal SA.
  • this time information is a time code indicating the time of the start timing or information indicating the time until the start timing.
  • this information includes information indicating the encryption mode when the digital audio signal SA is encrypted.
  • the MPEG decoder 205 decodes the partial TS supplied to the Ethernet interface 210 via the high-speed bus interface 203a. In this case, a decoding process is performed on the audio PES packet in the partial TS to obtain an uncompressed digital audio signal of 2 channels or 5.1 channels.
  • the MPEG decoder 205 performs a decoding process on the digital audio signal SA obtained by the SPDIF receiving circuit 204 to obtain an uncompressed digital audio signal such as 2 channels or 5.1 channels.
  • the MPEG decoder 205 processes the next received digital audio signal SA based on information added to the currently received digital audio signal SA under the control of the CPU 212, and performs uncompressed digital processing. Obtain an audio signal.
  • the PLL is locked to a frequency corresponding to the transmission frequency indicated by the first metadata, and a clock signal having a frequency locked by the PLL is used to transfer the subsequent digital audio signal SA to the second metadata.
  • a clock signal having a frequency locked by the PLL is used to transfer the subsequent digital audio signal SA to the second metadata.
  • Process according to the indicated data type For example, in the case of the digital audio signal SA, the decoding process is performed by a program corresponding to the compression method.
  • the audio processing circuit 207 performs necessary processing such as D / A conversion on the uncompressed digital audio signal of each channel such as the 2-channel or 5.1-channel obtained by the MPEG decoder 205, and converts the analog audio signal of each channel. obtain. At this time, the audio processing circuit 207 converts the uncompressed digital audio signal of each channel obtained by decoding the compressed digital audio signal SA into an analog signal at the sampling frequency indicated by the third metadata. Convert.
  • the audio amplifier circuit 208 amplifies the analog audio signal of each channel of 2-channel or multi-channel obtained by the audio processing circuit 207 and outputs the amplified analog audio signal to the audio output terminal 209. Note that a 2-channel or multi-channel speaker system 500 is connected to the audio output terminal 209.
  • the audio processing circuit 207 further performs necessary processing on the audio data obtained by the HDMI receiving unit 202b, and then supplies the audio data to the HDMI transmitting unit 202a.
  • the video / graphic processing circuit 206 supplies the video (image) data obtained by the HDMI receiving unit 202b to the HDMI transmitting unit 202a after processing such as superimposition of graphics data.
  • the display control unit 215 controls the panel drive circuit 216 and controls the display on the display panel 217 in order to perform, for example, user interface display or status display of the audio amplifier 200.
  • the display panel 217 includes, for example, an LCD (Liquid Crystal Display), an organic EL panel (Organic Electro-Luminescence Panel), and the like.
  • the display panel 217 uses the transmission frequency indicated by the first metadata or the ratio indicated by the fourth metadata under the control of the display control unit 215 (CPU 212). Displays the SA transmission frequency.
  • FIG. 4B shows a display example on the display panel 217.
  • a 5.1 channel MPEG-4ACAAC compressed digital audio signal SA having a sampling frequency of 48 kHz is transmitted from the television receiver 100 to the audio amplifier 200 at 48 kHz. This is an example.
  • the display of “48 kHz reproduction” in FIG. 4B indicates the sampling frequency of the output analog audio signal of each channel.
  • “48 kHz transmission” or “x1 transmission” indicates the transmission frequency of the compressed digital audio signal SA.
  • “48 kHz transmission” is a display using the transmission frequency indicated by the first metadata
  • “x1 transmission” is a display using the ratio indicated by the fourth metadata.
  • FIG. 5B also shows a display example on the display panel 217.
  • a 5.1 channel MPEG-4 ALS compressed digital audio signal SA having a sampling frequency of 48 kHz is transmitted from the television receiver 100 to the audio amplifier 200 at 96 kHz. This is an example.
  • the display of “48 kHz reproduction” in FIG. 5B indicates the sampling frequency of the output analog audio signal of each channel.
  • “96 kHz transmission” or “x2 transmission” indicates the transmission frequency of the compressed digital audio signal SA.
  • “96 kHz transmission” is a display using the transmission frequency indicated by the first metadata
  • “x2 transmission” is a display using the ratio indicated by the fourth metadata.
  • the display control unit 215 may directly control the display on the display panel 217.
  • the CPU 212 and the display control unit 215 may be a single chip or a plurality of cores.
  • the power supply unit 218 supplies power to each unit of the audio amplifier 200.
  • the power supply unit 218 may be an AC power supply or a battery (storage battery, dry battery).
  • the HDMI receiving unit 202b acquires video (image) data and audio data transmitted from the BD player 300 via the HDMI cable 620 to the HDMI terminal 201b.
  • the video data and audio data are supplied to the HDMI transmission unit 202a via the video / graphic processing circuit 206 and the audio processing circuit 207, respectively, and the television receiver 100 via the HDMI cable 610 connected to the HDMI terminal 202a. Sent to.
  • the high-speed bus interface 203a receives a partial TS transmitted from the television receiver 100 through a predetermined line of the HDMI cable 610 connected to the HDMI terminal 201a.
  • the partial TS is supplied to the MPEG decoder 205 via the Ethernet interface 211.
  • the MPEG decoder 205 the PES packet of the audio data constituting the partial TS is subjected to decoding processing to obtain an uncompressed digital audio signal of each channel of 2-channel or multi-channel.
  • the high-speed bus interface 203a receives the SPDIF signal including the digital audio signal SA transmitted from the television receiver 100 through a predetermined line of the HDMI cable 610 connected to the HDMI terminal 201a.
  • the SPDIF signal is supplied to the SPDIF reception circuit 204.
  • the SPDIF receiving circuit 204 processes the SPDIF signal to obtain a digital audio signal SA.
  • the digital audio signal SA is supplied to the MPEG decoder 205.
  • the MPEG decoder 205 performs a decoding process on the digital audio signal SA to obtain an uncompressed digital audio signal of 2 channels or 5.1 channels.
  • the BD player 300 includes a storage (recording) medium control interface 311, a BD (Blu-Ray-Disc) drive 312 a, an HDD (Hard disk drive) 312 b, an SSD (Solid State Drive) 312 c, and an Ethernet interface (Ethernet). I / F) 313 and a network terminal 314.
  • the BD player 300 includes an MPEG (Moving Picture Picture Expert Group) decoder 315, a graphic generation circuit 316, a video output terminal 317, and an audio output terminal 318.
  • MPEG Motion Picture Picture Expert Group
  • the BD player 300 includes a panel drive circuit 319, a display panel 320, and a power supply unit 321.
  • the CPU 305, flash ROM 306, SDRAM 307, storage medium control interface 311, Ethernet interface 313, and MPEG decoder 315 are connected to the internal bus 304.
  • the CPU 305 controls the operation of each part of the BD player 300.
  • the flash ROM 306 stores control software and data.
  • the SDRAM 307 constitutes a work area for the CPU 305.
  • the CPU 305 develops software and data read from the flash ROM 306 on the SDRAM 307 to activate the software, and controls each part of the BD player 300.
  • the remote control receiving unit 309 receives a remote control signal (remote control code) transmitted from the remote control transmitter 310 and supplies it to the CPU 305.
  • the CPU 305 controls each part of the BD player 300 according to the remote control code.
  • the remote control unit is shown as the user instruction input unit.
  • the user instruction input unit has other configurations, for example, a switch, a wheel, a touch panel unit for inputting an instruction by proximity / touch, a mouse It may be a keyboard, a gesture input unit for detecting an instruction input with a camera, a voice input unit for inputting an instruction by voice, or the like.
  • the BD drive 312a, the HDD 312b, and the SSD 312c are connected to the internal bus 304 via the storage medium control interface 311.
  • a SATA interface is used as an interface for the BD drive 312a and the HDD 312b.
  • a SATA interface or a PCIe interface is used as an interface for the SSD 312c.
  • the MPEG decoder 315 performs decoding processing on the MPEG2 stream reproduced by the BD drive 312a, the HDD 312b, or the SSD 312c to obtain image and audio data.
  • the graphic generation circuit 316 performs graphics data superimposition processing on the image data obtained by the MPEG decoder 315 as necessary.
  • the video output terminal 317 outputs image data output from the graphic generation circuit 316.
  • the audio output terminal 318 outputs the audio data obtained by the MPEG decoder 315.
  • the panel drive circuit 319 drives the display panel 320 based on the video (image) data output from the graphic generation circuit 316.
  • the display control unit 308 controls the display on the display panel 320 by controlling the graphics generation circuit 316 and the panel drive circuit 319.
  • the display panel 320 includes, for example, an LCD (Liquid Crystal Display), a PDP (Plasma Display Panel) organic EL panel (Organic Electro-Luminescence Panel), or the like.
  • the power supply unit 321 supplies power to each unit of the BD player 300.
  • the power supply unit 321 may be an AC power supply or a battery (storage battery, dry battery).
  • the HDMI transmission unit (HDMI source) 302 transmits baseband image (video) and audio data from the HDMI terminal 301 by communication conforming to HDMI.
  • the high-speed bus interface 303 is an interface of a bidirectional communication path configured using a reserved line and an HPD line that configure an HDMI cable. Details of the HDMI transmission unit 302 will be described later.
  • the high-speed bus interface 303 is inserted between the Ethernet interface 313 and the HDMI terminal 301.
  • the high-speed bus interface 303 transmits the transmission data supplied from the CPU 305 from the HDMI terminal 301 to the counterpart device via the HDMI cable.
  • the high-speed bus interface 303 supplies reception data received from the counterpart device from the HDMI cable via the HDMI terminal 301 to the CPU 305. Details of the high-speed bus interface 303 will be described later.
  • the operation of the BD player 300 shown in FIG. 6 will be briefly described.
  • content data to be recorded is acquired via a digital broadcast tuner (not shown), from the network terminal 314 via the Ethernet interface 311, or from the HDMI terminal 301 via the high-speed bus interface 303.
  • the content data is input to the storage medium control interface 311 and recorded on the BD disc by the BD drive 312a, on the HDD 312b, or on the semiconductor memory by the SSD 312c.
  • FIG. 7 shows a configuration example of the HDMI receiving unit 102 of the television receiver 100 and the HDMI transmitting unit 202a of the audio amplifier 200 in the AV system 10 of FIG. Note that the configuration example of the HDMI receiving unit 202b of the audio amplifier 200 and the HDMI transmitting unit 302 of the BD player 300 are the same, and thus the description thereof is omitted.
  • the HDMI transmission unit 202 a includes a source signal processing unit 71 and an HDMI transmitter 72.
  • the source signal processing unit 71 is supplied with baseband uncompressed image (Video) and audio (Audio) data.
  • the source signal processing unit 71 performs necessary processing on the supplied image and audio data and supplies the processed image and audio data to the HDMI transmitter 72. Further, the source signal processing unit 71 exchanges control information, status notification information (Control / Status), and the like with the HDMI transmitter 72 as necessary.
  • the HDMI transmitter 72 converts the image data supplied from the source signal processing unit 71 into corresponding differential signals, and connects the HDMI cable 610 with the three TMDS channels # 0, # 1, and # 2, which are a plurality of channels. The data is transmitted in one direction to the HDMI receiving unit 102 connected via the network.
  • auxiliary data auxiliary data supplied from the transmitter 72 and the source signal processing unit 71, the vertical synchronization signal (VSYNC), and the horizontal synchronization signal (HSYNC).
  • the transmitter 72 transmits pixel clocks synchronized with image data transmitted through the three TMDS channels # 0, # 1, and # 2 to the HDMI receiving unit 102 connected via the HDMI cable 610 using the TMDS clock channel. Send.
  • the DDC 83 is composed of two lines (signal lines) (not shown) included in the HDMI cable 610, and the source device receives E-EDID (Enhanced Extended Extended Display Identification) from the sink device connected via the HDMI cable 610. Used for reading. That is, the sink device has an EDIDROM 85. The source device reads the E-EDID stored in the EDIDROM 85 from the sink device connected via the HDMI cable 610 via the DDC 83, and recognizes the settings and performance of the sink device based on the E-EDID. To do.
  • E-EDID Enhanced Extended Extended Display Identification
  • the HDMI cable 610 includes a line 86 connected to a pin called HPD (Hot Plug Detect). The source device can detect the connection of the sink device using the line 86. Further, the HDMI cable 610 includes a line 87 used for supplying power from the source device to the sink device. Further, the HDMI cable 610 includes a reserved line 88.
  • HPD Hot Plug Detect
  • the video data section 24 is assigned to the effective pixel section 21.
  • data of 1920 pixels (pixels) ⁇ 1080 lines of effective pixels (Active Pixel) constituting uncompressed image data for one screen is transmitted.
  • the data island period 25 and the control period 26 are assigned to the horizontal blanking period 22 and the vertical blanking period 23.
  • auxiliary data (Auxiliary Data) is transmitted.
  • FIG. 9 shows a pin arrangement of the HDMI connector.
  • This pin arrangement is an example of type A (type-A).
  • TMDS Data # i + which is the differential signal of TMDS channel #i
  • the two lines that transmit TMDS Data # i- are two lines that are assigned TMDS Data # i + (the pin number is 1). , 4 and 7) and TMDS Data # i- assigned pins (pin numbers 3, 6 and 9).
  • the CEC line 84 through which the CEC signal, which is control data, is transmitted is connected to the pin with the pin number 13, and the pin with the pin number 14 is a reserved pin.
  • a line through which an SDA (Serial Data) signal such as E-EDID is transmitted is connected to a pin having a pin number of 16 and an SCL (Serial Clock) which is a clock signal used for synchronization when the SDA signal is transmitted and received.
  • a line through which a signal is transmitted is connected to a pin having a pin number of 15.
  • the above-described DDC 83 includes a line for transmitting the SDA signal and a line for transmitting the SCL signal.
  • the television receiver 100 includes a LAN signal transmission circuit 441, a terminating resistor 442, AC coupling capacitors 443 and 444, a LAN signal reception circuit 445, a subtraction circuit 446, addition circuits 449 and 450, and an amplifier 451. These constitute the high-speed bus interface 103.
  • the television receiver 100 includes a choke coil 461, a resistor 462, and a resistor 463 that constitute the plug connection transmission circuit 128.
  • a series circuit of an AC coupling capacitor 443, a termination resistor 442, and an AC coupling capacitor 444 is connected between the 14-pin terminal 521 and the 19-pin terminal 522 of the HDMI terminal 101.
  • a series circuit of a resistor 462 and a resistor 463 is connected between the power supply line (+5.0 V) and the ground line.
  • a connection point between the resistor 462 and the resistor 463 is connected to a connection point Q4 between the 19-pin terminal 522 and the AC coupling capacitor 444 via the choke coil 461.
  • connection point P3 between the AC coupling capacitor 443 and the termination resistor 442 is connected to the output side of the adder circuit 449 and to the positive input side of the LAN signal receiving circuit 445.
  • a connection point P4 between the AC coupling capacitor 444 and the termination resistor 442 is connected to the output side of the adder circuit 450 and to the negative input side of the LAN signal receiving circuit 445.
  • One input side of the addition circuit 449 is connected to the positive output side of the LAN signal transmission circuit 441, and the SPDIF signal output from the SPDIF transmission circuit 104 is supplied to the other input side of the addition circuit 449 via the amplifier 451. Is done. Further, one input side of the adder circuit 450 is connected to the negative output side of the LAN signal transmission circuit 441, and the SPDIF signal output from the SPDIF transmission circuit 104 is connected to the other input side of the addition circuit 450 via the amplifier 451. Supplied.
  • a transmission signal (transmission data) SG417 is supplied from the Ethernet interface 115 to the input side of the LAN signal transmission circuit 441.
  • the output signal SG418 of the LAN signal receiving circuit 445 is supplied to the positive terminal of the subtracting circuit 446, and the transmission signal SG417 is supplied to the negative terminal of the subtracting circuit 446.
  • the transmission signal SG417 is subtracted from the output signal SG418 of the LAN signal receiving circuit 445 to obtain a reception signal (reception data) SG419.
  • This reception signal SG419 becomes the LAN signal when a LAN signal (Ethernet signal) is transmitted as a differential signal via the reserved line and the HPD line.
  • This reception signal SG419 is supplied to the Ethernet interface 115.
  • the audio amplifier 200 includes a LAN signal transmission circuit 411, a termination resistor 412, AC coupling capacitors 413 and 414, a LAN signal reception circuit 415, a subtraction circuit 416, an addition circuit 419, and an amplifier 420. These constitute the high-speed bus interface 203a.
  • the audio amplifier 200 includes a pull-down resistor 431, a resistor 432, a capacitor 433, and a comparator 434 that constitute a plug connection detection circuit 221.
  • the resistor 432 and the capacitor 433 constitute a low-pass filter.
  • a series circuit of an AC coupling capacitor 413, a termination resistor 412 and an AC coupling capacitor 414 is connected between the 14-pin terminal 511 and the 19-pin terminal 512 of the HDMI terminal 201a.
  • a connection point P1 between the AC coupling capacitor 413 and the termination resistor 412 is connected to the positive output side of the LAN signal transmission circuit 411 and to the positive input side of the LAN signal reception circuit 415.
  • connection point P2 between the AC coupling capacitor 414 and the termination resistor 412 is connected to the negative output side of the LAN signal transmission circuit 411 and to the negative input side of the LAN signal reception circuit 415.
  • a transmission signal (transmission data) SG411 is supplied from the Ethernet interface 210 to the input side of the LAN signal transmission circuit 411.
  • connection point Q2 between the AC coupling capacitor 414 and the 19-pin terminal 512 is connected to the ground line through the pull-down resistor 431 and is connected to the ground line through a series circuit of the resistor 432 and the capacitor 433.
  • the output signal of the low-pass filter obtained at the connection point between the resistor 432 and the capacitor 433 is supplied to one input terminal of the comparator 434.
  • the output signal of the low-pass filter is compared with a reference voltage Vref2 (+1.4 V) supplied to the other input terminal.
  • the output signal SG415 of the comparator 434 is supplied to a control unit (CPU) (not shown) of the audio amplifier 200.
  • connection point P1 between the AC coupling capacitor 413 and the termination resistor 412 is connected to one input terminal of the adder circuit 419.
  • connection point P2 between the AC coupling capacitor 414 and the termination resistor 412 is connected to the other input terminal of the adder circuit 419.
  • the output signal of the adding circuit 419 is supplied to the SPDIF receiving circuit 115 via the amplifier 420.
  • the output signal of the adding circuit 419 becomes the SPDIF signal when the SPDIF signal is transmitted as an in-phase signal via the reserved line and the HPD line.
  • the high-speed bus interface 203b of the audio amplifier 200 has the same configuration as that of the high-speed bus interface 103 shown in FIG.
  • the high-speed bus interface 303 of the BD player 300 has the same configuration as that of the high-speed bus interface 203a shown in FIG.
  • FIG. 12 shows a frame configuration in the IEC 60958 standard. Each frame is composed of two subframes. In the case of 2-channel stereo sound, the left channel signal is included in the first subframe, and the right channel signal is included in the second subframe.
  • a preamble is provided at the head of the subframe, and “M” is assigned as the preamble to the left channel signal, and “W” is assigned as the preamble to the right channel signal.
  • “B” indicating the start of a block is assigned to the leading preamble every 192 frames. That is, one block is composed of 192 frames.
  • a block is a unit constituting a channel status described later.
  • FIG. 13 shows a subframe configuration in the IEC 60958 standard.
  • the subframe is composed of a total of 32 time slots from the 0th to the 31st.
  • the 0th to 3rd time slots indicate a preamble (Sync preamble).
  • This preamble indicates one of “M”, “W”, and “B” in order to distinguish the left and right channels and to indicate the start position of the block as described above.
  • the 4th to 27th time slots are main data fields, and when the 24-bit code range is adopted, the whole represents audio data.
  • the 8th to 27th time slots represent audio data (Audio (sample word).
  • the fourth to seventh time slots can be used as additional information (Auxiliary sample bits).
  • the illustrated example shows the latter case.
  • the 28th time slot is a validity flag (Validity flag) of the main data field.
  • the 29th time slot represents one bit of user data (User data).
  • a series of user data can be constructed by accumulating the 29th time slot across each frame.
  • This user data message is configured in units of 8-bit information units (IU: Information Unit), and one message includes 3 to 129 information units.
  • [0] There can be 0 to 8 bits of “0” between information units.
  • the head of the information unit is identified by the start bit “1”.
  • the first seven information units in the message are reserved, and the user can set arbitrary information in the eighth and subsequent information units. Messages are divided by “0” of 8 bits or more.
  • the 30th time slot represents one bit of the channel status (Channel status).
  • a series of channel statuses can be constructed by accumulating the 30th time slot for each block across each frame.
  • the head position of the block is indicated by the “B” preamble (0th to 3rd time slots) as described above.
  • the 31st time slot is a parity bit. This parity bit is added so that the number of “0” and “1” included in the fourth to 31st time slots is an even number.
  • FIG. 14 shows a signal modulation method according to the IEC 60958 standard.
  • Bi-phase mark modulation is performed on the 4th to 31st time slots excluding the preamble in the subframe.
  • a clock that is twice as fast as the original signal (source coding) is used. If the clock cycle of the original signal is divided into the first half and the second half, the output of the biphase mark modulation is always inverted at the edge of the first half clock cycle. Further, at the edge of the second half clock cycle, the signal is inverted when the original signal indicates “1”, and is not inverted when the original signal indicates “0”. As a result, the clock component in the original signal can be extracted from the biphase mark modulated signal.
  • FIG. 15 shows channel coding of a preamble in the IEC 60958 standard.
  • the fourth to 31st time slots of the subframe are biphase mark modulated.
  • the preambles in the 0th to 3rd time slots are handled as bit patterns synchronized with the double speed clock, not the normal biphase mark modulation. That is, by assigning 2 bits to each time slot of the 0th to 3rd time slots, an 8-bit pattern as shown in the figure is obtained.
  • FIG. 16 shows the IEC 60958 interface format (IEC 60958 interface format).
  • FIG. 16A shows a frame configuration. One block is composed of 192 frames, and the blocks are continuous.
  • FIG. 16B shows that each frame is composed of two subframes.
  • a preamble is provided at the head of the subframe, and “B” representing the start of the block is given to the preamble of the head subframe of the block. Then, “W” and “M” are alternately given to the leading preamble of each subsequent subframe.
  • FIG. 16C shows a subframe configuration.
  • an SPDIF signal including a compressed digital audio signal as the digital audio signal SA the bit stream of the compressed digital audio signal is divided and sequentially inserted into the 12th to 27th time slots of each subframe.
  • the television receiver 100 transmits the SPDIF signal (digital audio transmission signal of IEC 60958 standard) including the digital audio signal SA from the SPDIF transmission circuit 104 to the audio amplifier 200.
  • the SPDIF transmission circuit 104 adds information (metadata) relating to the digital audio signal SA to be transmitted next to the digital audio signal SA currently transmitted.
  • FIG. 17 schematically shows a transmission system 100A of the digital audio signal SA in the television receiver 100.
  • Digital audio signals SA such as 2-channel and 5.1-channel obtained from the MPEG decoder 107 are supplied to an SPDIF transmission circuit (transmission LSI) 104.
  • SPDIF transmission circuit 104 an SPDIF signal including the digital audio signal SA is generated and transmitted.
  • the digital audio signal SA supplied to the SPDIF transmission circuit 104 is an LPCM signal or a compressed digital audio signal.
  • the compressed digital audio signal for example, MPEG-4 AAC, MPEG-4 ALS and the like are assumed.
  • information (metadata) such as an audio format regarding the digital audio signal SA to be transmitted next is added to the digital audio signal SA that is currently transmitted.
  • a user data message (User ⁇ ⁇ ⁇ data message) including this information is supplied from the CPU 121 to the SPDIF transmission circuit 104.
  • the CPU 121 needs to know in advance the audio format of the digital audio signal SA to be transmitted next. For example, the CPU 121 can obtain the MPT (MMT Package Table) in the MPEG stream to be transmitted.
  • MPT MMT Package Table
  • the user data message is specified in a user data bit (User data bit) specified in IEC 95 60958-1.
  • Users data bit are defined in IEC 60958-3 for consumer use, and there are provisions for user data messages such as “SMPTE time code”, “Latency”, and “Loudness”.
  • the minimum unit of user data bits is information units (IU: information units), and a start bit of logic “1” and each 1-bit data referred to as Q, R, S, T, U, V, and W Seven, total 8 bits long.
  • IU information units
  • Q, R, S, T, U, V, and W Seven, total 8 bits long A plurality of information units are collected to form a user data message.
  • the type of user data message is defined by 3 bits of “RST” of the first information unit. For example, “110” indicates “SMPTE time code”, “110” indicates “Latency”, and “111” indicates “Loudness”. For example, it can be specified that “101” indicates the current user data message.
  • FIG. 18 shows a configuration example (Syntax) of the current user data message.
  • This user information part is composed of four information units (IU).
  • Information of “IECI60958 Frame Rate” is arranged from the 5th bit to the 0th bit of the first IU. This information indicates the LPCM / compressed digital audio transmission frequency.
  • This LPCM / compressed digital audio transmission frequency is a basic frequency that the PLL locks when receiving an IEC 60958-3 digital audio signal (SPDF signal).
  • the frequency that the PLL actually locks is 128 times the LPCM / compressed digital audio transmission frequency because it adds metadata and modulates. That is, when the transmission frequency indicated by “IECI60958 Frame Rate” is 48 kHz, the PLL actually locks at 6.144 MHz. This is defined in IEC 60958-1.
  • information of “Original sampling” frequency is arranged from the fifth bit to the second bit of the second IU. This information indicates the sampling frequency used when converting to an analog signal.
  • information of “Audio sampling frequency coefficient” is arranged from the first bit to the 0th bit of the second IU and from the fifth bit to the fourth bit of the third IU. This information indicates the ratio of the transmission frequency to the sampling frequency.
  • information of “Data ⁇ Type ” is arranged from the third bit to the 0th bit of the third IU and from the fifth bit to the third bit of the fourth IU. This information indicates the type of LPCM or compression codec.
  • each information in the user data message is as follows.
  • MPEG-4 ALS will be newly adopted in next-generation television broadcasting.
  • each information in the user data message is as follows.
  • the audio amplifier 200 receives the SPDIF signal (the digital audio transmission signal of the IEC 60958 standard) transmitted from the television receiver 100 by the SPDIF receiving circuit 204, and is included in the SPDIF signal.
  • a digital audio signal SA is acquired.
  • the MPEG decoder 205 performs a decoding process on the digital audio signal SA included in the SPDIF signal, and obtains an uncompressed digital audio signal such as 2 channels or 5.1 channels. In this case, the MPEG decoder 205 adds the next received digital audio based on the information (metadata) about the digital audio signal SA to be received next added to the currently received digital audio signal SA. Process the signal SA.
  • FIG. 19 schematically shows a digital audio signal SA reception system 200A in the audio amplifier 200.
  • the digital audio signal SA obtained by the SPDIF receiving circuit 204 is supplied to the MPEG decoder 205.
  • the MPEG decoder 205 performs a decoding process on the digital audio signal SA to obtain an uncompressed digital audio signal of 2 channels or 5.1 channels.
  • the uncompressed digital audio signal is converted into an analog signal by the audio processing circuit 207 / audio amplification circuit 208, further amplified, and then supplied to the speaker system 500.
  • information (metadata) about the received digital audio signal SA is added to the digital audio signal SA currently received by the SPDIF circuit 204.
  • a user data message (User data message) including this information is acquired and supplied to the CPU 212.
  • the processing of the MPEG decoder 205 is performed using a clock signal that is obtained by a PLL (Phase Locked Loop) circuit 231 and synchronized with the digital audio signal SA.
  • the MPEG decoder 205 is configured by a DSP (digital signal processor), and a program (decoding program) corresponding to the data type of the digital audio signal SA is loaded from the program storage unit 232 and used.
  • the received digital audio signal SA is switched from the current one to the next one, based on the information included in the user data message extracted by the SPDIF receiving circuit 204 as described above before receiving the next digital audio signal SA.
  • the decoding process in the MPEG decoder 205 is prepared (preliminary preparation), and immediately after the reception of the next digital audio signal SA is started, the corresponding decoding process is performed.
  • the processing of the MPEG decoder 205 is performed using a clock signal synchronized with the digital audio signal SA. Therefore, in preparation, the center frequency of the PLL 231 is set to a frequency that is 128 times the transmission frequency indicated by “IEC 60958 Frame Rate”. In preparation, a program having a data type indicated by “Data Type” is loaded from the program storage unit 232 to the MPEG decoder 205.
  • the MPEG decoder 205 when the MPEG decoder 205 enables parallel processing, when the user data message is extracted by the SPDIF receiving circuit 204, the user data message is not waiting for the end of the currently received audio signal SA. Based on the included information, preparation for the decoding process of the next received digital audio signal SA is started. On the other hand, when the MPEG decoder 205 does not allow parallel processing, after the user data message is extracted by the SPDIF receiving circuit 204, it is included in this user data message from the end point of the currently received audio signal SA. Based on the information, preparation for the decoding process of the next received digital audio signal SA is started.
  • the center frequency of the reception PLL is changed from 48 kHz to 96 kHz, and the decoding program in the MPEG decoder 205 is changed from MPEG-4 AAC to MPEG-4 ALS. Will be reloaded.
  • next digital audio signal SA is prepared by preparing for the decoding process in the MPEG decoder 205 based on the information included in the user data message extracted by the SPDIF receiving circuit 204 before receiving the digital audio signal SA.
  • the decoding process is appropriately performed from the beginning of the next digital audio signal SA, and it is possible to prevent the head from being cut off.
  • FIG. 20 shows an example in which no information is added to the digital audio signal SA.
  • FIG. 20A shows the state of the digital audio signal SA obtained from the broadcast signal by the transmission device. Up to the switching point SP is the audio material A, and from this switching point SP is the audio material B.
  • FIG. 20B shows a digital audio signal SA transmitted from the transmission device to the audio amplifier. In this case, there is a slight delay because it is output from the transmitter.
  • FIG. 20C shows the reproduction output in the receiving apparatus.
  • the reception of the audio material B is started following the end of the reception of the audio material. From this start, the preparation for the decoding process for the audio material B is performed, and the process is performed as soon as the preparation is completed. . Therefore, the audio material B is cut off. In the illustrated example, the portion “1” is cut off.
  • FIG. 21 shows an example in which information is added to the digital audio signal SA, and the MPEG decoder 205 of the receiving apparatus 200 enables parallel processing.
  • FIG. 21A shows the state of the digital audio signal SA obtained from the broadcast signal by the transmission device 100. Up to the switching point SP is the audio material A, and from this switching point SP is the audio material B.
  • FIG. 21B shows a digital audio signal SA transmitted from the transmission device 100 to the audio amplifier 200.
  • the digital audio signal SA transmitted to the audio amplifier 200 the information regarding the audio material B is added to the audio material A at a position before the end by a predetermined period.
  • FIG. 21C shows the internal processing of the receiving apparatus 200.
  • the preparation for the decoding process for the audio material B is performed based on the information extracted from the audio material A without waiting for the reception process of the audio material A to end. Then, when reception of the audio material B is started, the processing is performed immediately.
  • FIG. 21D shows the reproduction output in the receiving apparatus. In this case, since the preparation for the decoding process for the audio material B is performed in advance, it is avoided that the playback output of the audio material B is interrupted.
  • FIG. 22 shows an example where information is added to the digital audio signal SA and the MPEG decoder 205 of the receiving apparatus 200 does not allow parallel processing.
  • FIG. 22A shows the state of the digital audio signal SA obtained from the broadcast signal by the transmission device 100. Up to the switching point SP is the audio material A, and from this switching point SP is the audio material B. In this case, a predetermined period before and after the switching point SP is a silent portion (mute portion). In the illustrated example, the “0” portion is a silent portion.
  • FIG. 22B shows a digital audio signal SA transmitted from the transmission device 100 to the audio amplifier 200.
  • the digital audio signal SA transmitted to the audio amplifier 200 the information regarding the audio material B is added to the audio material A at a position before the end by a predetermined period.
  • FIG. 22C shows the internal processing of the receiving device 200. Waiting for the reception process of the audio material A to end, preparation for the decoding process for the audio material B is performed based on the information extracted from the audio material A. Then, when reception of the audio material B is started, the processing is performed immediately.
  • FIG. 22D shows the reproduction output in the receiving apparatus. In this case, since the preparation for the decoding process for the audio material B is performed in advance, it is avoided that the playback output of the audio material B is interrupted. However, in this case, there is a silent part (mute part) between the audio material A and the audio material B.
  • FIG. 23 shows a control flow when, for example, switching from MPEG-4 AAC audio material A to MPEG-4 ALS audio material B for transmission.
  • the CPU 121 starts transmission of MPEG-4 AAC audio material A.
  • the CPU 121 detects in advance the format change, that is, the audio format of the MPEG-4 ALS audio material B to be transmitted next. In this case, the CPU 121 detects the format change in advance using, for example, MPT in MPEG.
  • step ST3 the CPU 121 stores subsequent format information in a user data message (User data message) and embeds it in the audio output signal.
  • step ST4 the CPU 121 continuously transmits the MPEG-4AAAC audio material A.
  • step ST5 the CPU 121 prepares for a transmission format change. In some cases, a gap is generated between the end of the MPEG-4AAAC audio material A and the start of the MPEG-4 ALS audio material B.
  • step ST6 the CPU 121 starts transmission of MPEG-4 ALS audio material B.
  • the television receiver 100 transmits the digital audio signal SA to the audio amplifier 200, it next transmits the digital audio signal SA currently transmitted. Add information about the digital audio signal that should be. Therefore, in the transmission of a plurality of types of LPCM signals / compressed digital audio signals, they can be switched and audio reproduction can be performed satisfactorily.
  • the example is shown in which the transmission side is the television receiver 100 and the digital audio signal SA to be transmitted to the audio amplifier 200 is acquired from the broadcast signal.
  • the present technology can be similarly applied to an example in which the transmission side is a media player and the digital audio signal SA to be transmitted to the audio amplifier 200 is read from the medium.
  • FIG. 24 schematically shows a digital audio signal SA transmission system 300A in a media player. 24, parts corresponding to those in FIG. 17 are denoted by the same reference numerals, and detailed description thereof is omitted as appropriate.
  • the media reader 131 reads a digital audio signal SA from a disk medium 132 such as a BD-ROM and sends it to the SPDIF transmission circuit 104 through the MPEG decoder 107.
  • Read position (time) information is sent from the MPEG decoder 107 to the CPU 121, and the CPU 121 controls the media reader 131 based on the read position (time) information to acquire content information written on the medium 132. .
  • the CPU 121 can know in advance the audio format of the digital audio signal SA to be transmitted next by such prefetching.
  • a user data message (UserIFdata message) including information (metadata) related to the digital audio signal SA to be transmitted next is supplied from the CPU 121 to the SPDIF transmission circuit 104.
  • the user data message includes four examples of information including “IEC 60958 Frame Rate”, “Origin sampling ⁇ frequency ”,“ Audio sampling frequency coefficient ”, and“ Data Type ”. FIG. 18).
  • the user data message is transmitted with further information, for example, the digital audio signal SA encrypted, information indicating the encryption mode and the start timing of the digital audio signal SA to be transmitted next are indicated. Information can also be included.
  • FIG. 25 shows another configuration example (Syntax) of the user data message.
  • This user information part is composed of 16 information units (IU).
  • IU information units
  • IEC 60958 Frame Rate In the first to fourth IUs, similarly to the user data message shown in FIG. 18, “IEC 60958 Frame Rate”, “Original sampling frequency”, “Audio sampling frequency coefficient”, and “Data4Type 4 information” are included. Is arranged.
  • Encryption mode information is arranged from the 2nd bit to the 0th bit of the fourth IU. Further, in the fifth to fifteenth IUs, a time code indicating the start timing is arranged as information indicating the start timing of the digital audio signal SA to be transmitted next. This time code assumes UTC (Coordinated Universal Time) with 64-bit precision.
  • information indicating the start timing of the digital audio signal SA to be transmitted next information indicating the time until the start timing may be arranged instead of the time code. In that case, it is desirable to appropriately decrement the time each time a user data message is transmitted.
  • the user data message may be transmitted not only once near the switching timing of the digital audio signal SA but also a plurality of times.
  • FIG. 26 shows a configuration example of the transmission system 100A ′ of the television receiver 100 when the digital audio signal SA is encrypted and transmitted.
  • portions corresponding to those in FIG. 17 are denoted by the same reference numerals.
  • the digital audio signal SA sent from the MPEG decoder 107 to the SPDIF transmission circuit 104 is encrypted in the encryption unit 141.
  • FIG. 27 shows a configuration example of the reception system 200A ′ of the audio amplifier 100 when the digital audio signal SA is encrypted and transmitted.
  • portions corresponding to those in FIG. 19 are denoted by the same reference numerals.
  • the encrypted digital audio signal SA obtained by the SPDIF receiving circuit 204 is supplied to the MPEG decoder 205 after being decoded by the decoding unit 241.
  • the decryption processing in the decryption unit 241 is performed according to the encryption mode based on the “encryption mode” information included in the user data message.
  • examples of using information indicating the start timing of the digital audio signal SA to be transmitted next arranged in the user data message can be considered as follows.
  • the control of the receiving apparatus is executed by multitasking, it is possible to cope with the problem by changing the priority of the task for switching the audio decoder in consideration of the time until switching.
  • user data that can be transmitted at an arbitrary timing is used when information is added to the digital audio signal SA. It is also possible to define information in the free area.
  • HDMI ARC is used to transmit an SPDIF signal from the television receiver 100 to the audio amplifier 200 . That is, this is an example in which HDMI ARC is used as the IEC 60958 transmission path.
  • the present technology can be similarly applied to an example in which a coaxial cable or an optical cable is used as the IEC 60958 transmission line.
  • FIG. 28 shows a configuration example of the AV system 10A when an optical cable is used as the IEC 60958 transmission line.
  • the television receiver 100 includes an optical interface 129
  • the audio amplifier 200 includes an optical interface 222.
  • the SPDIF signal output from the SPDIF transmission circuit 104 of the television receiver 100 is transmitted to the SPDIF reception circuit 204 of the audio amplifier 200 via the optical interface 129, the optical cable 630, and the optical interface 222.
  • the SPDIF signal (IEC 60958 signal) is mapped to an audio sample packet (audio sample packet) and transmitted in the same forward direction as video transmission.
  • the IEC 60958 transmission path an example in which an IEC 618883-6 transmission path, an MHL transmission path, a display port transmission path (DP transmission path), or the like can be considered.
  • the SPDIF signal (IEC 60958 signal) is mapped to an audio sample packet (audio sample packet) and transmitted in the same forward direction as the video transmission.
  • the technology can have the following configurations.
  • a transmission unit that transmits a digital audio signal to an external device via a predetermined transmission path;
  • a transmission apparatus comprising an information adding unit for adding information on a digital audio signal to be transmitted next to a digital audio signal currently being transmitted.
  • the above information includes First metadata indicating a transmission frequency of the digital audio signal;
  • the transmission apparatus according to (1) including second metadata indicating a data type of the digital audio signal.
  • the above information includes Third metadata indicating the sampling frequency used when converting to an analog signal;
  • the transmission apparatus according to (2) further including fourth metadata indicating a ratio of the transmission frequency to the sampling frequency.
  • the above information includes The transmission device according to any one of (1) to (3), including time information indicating transmission start timing of the digital audio signal to be transmitted next.
  • the transmission device (4), wherein the time information is a time code indicating a time of the transmission start timing.
  • the above information includes The transmission device according to any one of (1) to (6), wherein when the digital audio signal is encrypted and transmitted, information indicating the encryption mode is included.
  • the transmission unit sequentially transmits the digital audio signal for each unit data,
  • the information adding unit The transmission device according to any one of (1) to (7), wherein the information is added using user data bits of a predetermined number of continuous unit data.
  • the transmission device according to any one of (1) to (11), wherein the predetermined transmission path is a coaxial cable, an optical cable, an Ethernet (IEC 61883-6) cable, an HDMI cable, an MHL cable, or a display port cable. .
  • a receiver that receives a digital audio signal from an external device via a predetermined transmission path; A processing unit for processing the digital audio signal; Information about the next received digital audio signal is added to the currently received digital audio signal, The processing unit is a receiving device that processes the next received digital audio signal based on the information.
  • the information includes first metadata indicating a transmission frequency of the digital audio signal and second metadata indicating a data type of the digital audio signal.
  • the processing unit The PLL is locked to a frequency corresponding to the transmission frequency indicated by the first metadata, and the second audio signal is received by using the clock signal having the frequency locked by the PLL.
  • the receiving device according to (14), wherein processing according to a data type indicated by metadata is performed.
  • the processing unit From the time when the information added to the currently received digital audio signal is extracted, preparation for processing the next received digital audio signal is started based on the information (14) Or the receiving apparatus as described in (15).
  • the processing unit After the information added to the currently received digital audio signal is extracted, the next received digital audio signal is processed based on the information from the end of transmission of the current digital audio signal.
  • the receiving device according to (14) or (15).
  • (18) The receiving device according to any one of (14) to (17), wherein the predetermined transmission line is a coaxial cable, an optical cable, an Ethernet (IEC 61883-6) cable, an HDMI cable, an MHL cable, or a display port cable. .
  • SSD 313 Ethernet interface 314
  • Network terminal 315 MPEG decoder 316
  • Graphic generation circuit 317 Video output terminal 318 Audio output terminal 319
  • Panel drive circuit 320 Display panel 321 ...
  • Power supply unit 400 ...
  • Receiving antenna 500 ...

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

複数種類のLPCM信号/圧縮デジタルオーディオ信号の伝送において、それらを切り替え、良好にオーディオ再生を行い得るようにする。 デジタルオーディオ信号を所定の伝送路を介して外部機器に送信する。現在送信しているデジタルオーディオ信号に、次に送信すべきデジタルオーディオ信号に関する情報を付加する。情報には、例えば、デジタルオーディオ信号の伝送周波数を示す第1のメタデータと、デジタルオーディオ信号のデータタイプを示す第2のメタデータが含まれる。

Description

送信装置、送信方法、受信装置および受信方法
 この発明は、送信装置、送信方法、受信装置および受信方法に関し、詳しくは、LPCM信号/圧縮デジタルオーディオ信号を送信、受信する送信装置および受信装置等に関する。
 次世代のテレビ放送においてはMPEG-4 AACが使用され、オーディオのチャンネル数としては2チャネルや5.1チャネル等があり、5.1チャネルを再生できない機器はデジタル出力にその信号を載せてオーディオアンプに送り、オーディオアンプにおいてマルチチャンネルオーディオ再生を行うことになる。
 デジタル出力方法規格としてはIEC 61937-11が適用される。IEC 61937は、IEC 60958-3上でパケット化した圧縮オーディオデータを伝送する規格であり、IEC 61937-11はMPEG-4 AACの伝送方法を規定している。テレビ放送において使用されるMPEG-4 AACの伝送においては、2チャネルも5.1チャネルも圧縮されているため、IEC 60958-3で規定されているLPCM 48kHz 2チャネルと同じ伝送レートで出力される。
 さらに、次世代のテレビ放送においてはMPEG-4 ALSが新たに採用され、ALS自体が可逆圧縮コーデックであるため、そのデータレートは増大し、IEC 61937-10規格を適用し伝送されるものの、従来の2倍の96kHzの伝送レートで出力されることになる。
 したがって、MPEG-4 AACからMPEG-4 ALSへの伝送フォーマットの切り替わり時に、異音がでたり、コンテンツの音の頭切れが生じたりする懸念がある。これは、伝送レートが48kHzから96kHzに変化するためPLLが追従するのに時間がかかること、また圧縮フォーマットがAACからALSに変化することにより音声デコーダを切り替える必要が生じることなどに時間がかかることなどに起因する。また、同様に48kHzのLPCM信号からALS信号に切り替わる際などにも同様の懸念がある。
 特許文献1には、IEEE1394インタフェースにおいてコマンドを用いて信号形式を通知する例があるが、IEC 60958自体にはコマンド通信路はないので適用できない。また、特許文献2には、同じくIEEE1394インタフェースにおいてインバリッド・データ(invalid data)を用いて後続のフォーマットを通知する方法が提案されているが、伝送周波数がフォーマットで異なりPLLがロックしなおすのに時間を要する場合には有用ではない。
特開2003-289304号公報 欧州特許第1432175号明細書
 本技術の目的は、複数種類のLPCM信号/圧縮デジタルオーディオ信号の伝送において、それらを切り替え、良好にオーディオ再生を行い得るようにすることにある。
 本技術の概念は、
 デジタルオーディオ信号を所定の伝送路を介して外部機器に送信する送信部と、
 現在送信しているデジタルオーディオ信号に、次に送信すべきデジタルオーディオ信号に関する情報を付加する情報付加部を備える
 送信装置にある。
 本技術において、送信部により、デジタルオーディオ信号が所定の伝送路を介して外部機器に送信される。そして、情報付加部により、現在送信しているデジタルオーディオ信号に、次に送信すべきデジタルオーディオ信号に関する情報が付加される。
 例えば、情報には、デジタルオーディオ信号の伝送周波数を示す第1のメタデータと、デジタルオーディオ信号のデータタイプを示す第2のメタデータが含まれる、ようにされてもよい。この場合、例えば、情報には、アナログ信号に変換する際に使用されるサンプリング周波数を示す第3のメタデータと、伝送周波数のサンプリング周波数に対する比率を示す第4のメタデータがさらに含まれる、ようにされてもよい。
 例えば、情報には、次に送信すべきデジタルオーディオ信号の送信開始タイミングを示す時間情報が含まれる、ようにされてもよい。この場合、例えば、時間情報は、送信開始タイミングの時刻を示すタイムコードである、ようにされてもよい。また、この場合、例えば、時間情報は、送信開始タイミングまでの時間を示す情報である、ようにされてもよい。また、例えば、情報には、デジタルオーディオ信号が暗号化されて送信されるとき、この暗号化のモードを示す情報が含まれる、ようにされてもよい。
 例えば、受信された放送信号からデジタルオーディオ信号を得る放送受信部をさらに備え、情報付加部は、情報を、放送信号から取得する、ようにされてもよい。また、例えば、メディアからデジタルオーディオ信号を読み出して得るメディア読み出し部をさらに備え、情報付加部は、情報を、メディアから取得する、ようにされてもよい。
 送信部により、情報が付加されたデジタルオーディオ信号が、所定の伝送路を介して、外部機器に送信される。例えば、送信部は、デジタルオーディオ信号を単位データ毎に順次送信し、情報付加部は、連続する所定数の単位データのユーザデータビットを用いて情報を付加する、ようにされてもよい。
 例えば、送信部は、次に送信すべきデジタルオーディオ信号の送信を、現在送信しているデジタルオーディオ信号の送信終了時点から一定時間を経過した時点で開始する、ようにされてもよい。例えば、所定伝送路は、同軸ケーブル、光ケーブル、イーサネット(IEC 61883-6)ケーブル、HDMIケーブル、MHLケーブルまたはディスプレイポートケーブルである、ようにされてもよい。
 このように本技術においては、現在送信しているデジタルオーディオ信号に次に送信すべきデジタルオーディオ信号に関する情報が付加されて送信される。そのため、複数種類のLPCM信号/圧縮デジタルオーディオ信号の伝送において、それらを切り替え、良好にオーディオ再生を行い得る。
 また、本技術の他の概念は、
 デジタルオーディオ信号を外部機器から所定の伝送路を介して受信する受信部と、
 上記デジタルオーディオ信号を処理する処理部を備え、
 現在受信しているデジタルオーディオ信号には、次に受信されるデジタルオーディオ信号に関する情報が付加されており、
 上記処理部は、上記次に受信されるデジタルオーディオ信号を、上記情報に基づいて処理する
 受信装置にある。
 本技術において、受信部により、デジタルオーディオ信号が外部機器から所定の伝送路を介して受信される。そして、処理部により、デジタルオーディオ信号が処理される。例えば、所定伝送路は、同軸ケーブル、光ケーブル、イーサネット(IEC 61883-6)ケーブル、HDMIケーブル、MHLケーブルまたはディスプレイポートケーブルである、ようにされてもよい。現在受信しているデジタルオーディオ信号には、次に受信されるデジタルオーディオ信号に関する情報が付加されている。処理部では、次に受信されるデジタルオーディオ信号が、現在受信しているデジタルオーディオ信号に付加されている情報に基づいて処理される。
 例えば、情報には、デジタルオーディオ信号の伝送周波数を示す第1のメタデータと、デジタルオーディオ信号のデータタイプを示す第2のメタデータが含まれており、処理部は、第1のメタデータで示される伝送周波数に応じた周波数にPLLをロックし、このPLLでロックされた周波数のクロック信号を用いて、後続するデジタルオーディオ信号に、第2のメタデータで示されるデータタイプに応じた処理を施す、ようにされてもよい。
 例えば、処理部は、現在受信しているデジタルオーディオ信号に付加されている情報が抽出された時点から、この情報に基づいて次に受信されるデジタルオーディオ信号を処理するための準備を開始する、ようにされてもよい。また、例えば、処理部は、現在受信しているデジタルオーディオ信号に付加されている情報が抽出された後に、現在のデジタルオーディオ信号の送信終了時点から、この情報に基づいて次に受信されるデジタルオーディオ信号を処理するための準備を開始する、ようにされてもよい。
 このように本技術においては、次に受信されるデジタルオーディオ信号が、現在受信しているデジタルオーディオ信号に付加されている情報に基づいて処理される。そのため、複数種類のLPCM信号/圧縮デジタルオーディオ信号の伝送において、それらを切り替え、良好にオーディオ再生を行い得る。
 本技術によれば、複数種類のLPCM信号/圧縮デジタルオーディオ信号の伝送において、それらを切り替え、良好にオーディオ再生を行い得る。なお、本明細書に記載された効果はあくまで例示であって限定されるものではなく、また付加的な効果があってもよい。
実施の形態としてのAVシステムの構成例を示すブロック図である。 AVシステムを構成するテレビ受信機の構成例を示すブロック図である。 AVシステムを構成するオーディオアンプの構成例を示すブロック図である。 伝送周波数、サンプリング周波数などの表示例を示す図である。 伝送周波数、サンプリング周波数などの表示例を示す図である。 AVシステムを構成するBDプレーヤの構成例を示すブロック図である。 テレビ受信機のHDMI受信部とオーディオアンプのHDMI送信部の構成例を示すブロック図である。 TMDSチャネルにおいて横×縦が1920ピクセル×1080ラインの画像データが伝送される場合の各種の伝送データの区間を示す図である。 HDMIコネクタのピン配列を示す図である。 テレビ受信機の高速バスインタフェースの構成例を示す図である。 オーディオアンプの高速バスインタフェースの構成例を示す図である。 IEC 60958規格におけるフレーム構成を示す図である。 IEC 60958規格におけるサブフレーム構成を示す図である。 IEC 60958規格における信号変調方式を示す図である。 IEC 60958規格におけるプリアンブルのチャネルコーディングを示す図である。 IEC 60958・インタフェース・フォーマットを示す図である。 テレビ受信機におけるデジタルオーディオ信号の送信系を概略的に示す図である。 ユーザデータメッセージの構成例を示す図である。 オーディオアンプにおけるデジタルオーディオ信号の送信系を概略的に示す図である。 デジタルオーディオ信号に情報が付加されない場合の例を示す図である。 デジタルオーディオ信号に情報が付加される場合であって、受信装置のMPEGデコーダがパラレル処理を可能とする場合の例を示す図である。 デジタルオーディオ信号に情報が付加される場合であって、受信装置のMPEGデコーダがパラレル処理を可能としない場合の例を示す図である。 MPEG-4 AACのオーディオ素材AからMPEG-4 ALSのオーディオ素材Bに切り替えて送信する場合における制御フローを示す図である。 メディア再生機におけるデジタルオーディオ信号の送信系を概略的に示す図である。 ユーザデータメッセージの他の構成例を示す図である。 デジタルオーディオ信号が暗号化されて送信される場合におけるテレビ受信機における送信系の構成例を示す図である。 デジタルオーディオ信号が暗号化されて送信されてくる場合におけるオーディオアンプの受信系の構成例を示す図である。 IEC 60958伝送路として光ケーブルを利用した場合におけるAVシステムの構成例を示すブロック図である。
 以下、発明を実施するための形態(以下、「実施の形態」とする)について説明する。なお、説明を以下の順序で行う。
 1.実施の形態
 2.変形例
 <1.実施の形態>
 [AVシステムの構成例]
 図1は、実施の形態としてのAVシステム10の構成例を示している。このAVシステム10は、シンク機器としてのテレビ受信機100と、リピータ機器としてのオーディオアンプ200と、ソース機器としてのBD(Blu-Ray Disc)プレーヤ300とを有している。テレビ受信機100およびBDプレーヤ300には、テレビ放送の受信アンテナ400が接続されている。また、オーディオアンプ200には、2チャネル用あるいはマルチチャネル用のスピーカシステム500が接続されている。
 テレビ受信機100およびオーディオアンプ200はHDMIケーブル610を介して接続されている。テレビ受信機100には、HDMI受信部(HDMI RX)102と、通信部を構成する高速バスインタフェース103とが接続されたHDMI端子101が設けられている。なお、「HDMI」は登録商標である。
 また、オーディオアンプ200には、HDMI送信部(HDMI TX)202aと、通信部を構成する高速バスインタフェース203aとが接続されたHDMI端子201aが設けられている。上述したHDMIケーブル610の一端はテレビ受信機100のHDMI端子101に接続され、このHDMIケーブル610の他端はオーディオアンプ200のHDMI端子201aに接続されている。
 また、オーディオアンプ200およびBDプレーヤ300はHDMIケーブル620を介して接続されている。オーディオアンプ200には、HDMI受信部(HDMI RX)202bと、通信部を構成する高速バスインタフェース203bとが接続されたHDMI端子201bが設けられている。
 また、BDプレーヤ300には、HDMI送信部(HDNI TX)302と、通信部を構成する高速バスインタフェース303とが接続されたHDMI端子301が設けられている。上述したHDMIケーブル620の一端はオーディオアンプ200のHDMI端子201bに接続され、このHDMIケーブル620の他端はBDプレーヤ300のHDMI端子301に接続されている。
 [テレビ受信機の構成例]
 図2は、テレビ受信機100の構成例を示している。このテレビ受信機100は、HDMI端子101と、HDMI受信部102と、高速バスインタフェース103と、SPDIF(Sony Philips Digital Interface)送信回路104を有している。また、テレビ受信機100は、アンテナ端子105と、デジタル放送チューナ106と、MPEGデコーダ107と、映像信号処理回路108と、グラフィック生成回路109と、パネル駆動回路110と、表示パネル111とを有している。
 また、テレビ受信機100は、音声信号処理回路112と、音声増幅回路113と、スピーカ114と、イーサネットインタフェース(Ethernet I/F)115と、ネットワーク端子116を有している。また、テレビ受信機100は、内部バス120と、CPU121と、フラッシュROM122と、SDRAM(Synchronous RAM)123と、表示制御部124と、リモコン受信部125と、リモコン送信機126と、電源部127を有している。なお、「イーサネット」および「Ethernet」は登録商標である。
 CPU121は、テレビ受信機100の各部の動作を制御する。フラッシュROM122は、制御ソフトウェアの格納およびデータの保管を行う。SDRAM123は、CPU121のワークエリアを構成する。CPU121は、フラッシュROM122から読み出したソフトウェアやデータをSDRAM123上に展開してソフトウェアを起動させ、テレビ受信機100の各部を制御する。
 リモコン受信部125は、リモコン送信機126から送信されたリモーコントロール信号(リモコンコード)を受信し、CPU121に供給する。CPU121は、このリモコンコードに基づいて、テレビ受信機100の各部を制御する。なお、この実施の形態では、ユーザ指示入力部としてリモートコントロール部を示しているが、ユーザ指示入力部は、その他の構成、例えば、近接/タッチにより指示入力を行うタッチパネル部、マウス、キーボード、カメラで指示入力を検出するジェスチャ入力部、音声により指示入力を行う音声入力部などであってもよい。
 アンテナ端子105は、受信アンテナ(図示せず)で受信されたテレビ放送信号を入力する端子である。デジタル放送チューナ106は、アンテナ端子105に入力されたテレビ放送信号を処理して、ユーザの選択チャネルに対応した所定のトランスポートストリームから、パーシャルTS(Transport Stream)(映像データのTSパケット、音声データのTSパケット)を抽出する。
 また、デジタル放送チューナ106は、得られたトランスポートストリームから、PSI/SI(Program Specific Information/Service Information)を取り出し、CPU121に出力する。デジタル放送チューナ106で得られた複数のトランスポートストリームから任意のチャネルのパーシャルTSを抽出する処理は、PSI/SI(PAT/PMT)から当該任意のチャネルのパケットID(PID)の情報を得ることで可能となる。
 MPEGデコーダ107は、デジタル放送チューナ106で得られる映像データのTSパケットにより構成される映像PES(Packetized Elementary Stream)パケットに対してデコード処理を行って画像データを得る。また、MPEGデコーダ107は、デジタル放送チューナ106で得られる音声データのTSパケットにより構成される音声PESパケットに対して復号化処理を行って音声データを得る。なお、放送フォーマットがMPEG TSではなくMPEG MMTである場合も同様の処理が行われる。
 映像信号処理回路108およびグラフィック生成回路109は、MPEGデコーダ107で得られた画像データ、あるいはHDMI受信部102で受信された画像データに対して、必要に応じてスケーリング処理(解像度変換処理)、グラフィックスデータの重畳処理等を行う。
 パネル駆動回路110は、グラフィック生成回路109から出力される映像(画像)データに基づいて、表示パネル111を駆動する。表示制御部124は、グラフィクス生成回路109やパネル駆動回路110を制御して、表示パネル111における表示を制御する。表示パネル111は、例えば、LCD(Liquid Crystal Display)、PDP(Plasma Display Panel)、有機ELパネル(Organic Electro-Luminescence Panel)等で構成されている。
 なお、この実施の形態では、CPU121の他に表示制御部124を有する例を示しているが、表示パネル111における表示をCPU121が直接制御するようにしてもよい。また、CPU121と表示制御部124は、1つのチップになっていても、複数コアであってもよい。電源部127は、テレビ受信機100の各部に電源を供給する。この電源部127は、AC電源であっても、電池(蓄電池、乾電池)であってもよい。
 音声信号処理回路112はMPEGデコーダ107で得られた音声データに対してD/A変換等の必要な処理を行う。音声増幅回路113は、音声信号処理回路112から出力される音声信号を増幅してスピーカ114に供給する。なお、スピーカ114は、モノラルでもステレオでもよい。また、スピーカ114は、1つでもよく、2つ以上でもよい。また、スピーカ114は、イヤホン、ヘッドホンでもよい。また、スピーカ114は、2.1チャネルや、5.1、7.1、22.2チャネルなどに対応するものであってもよい。また、スピーカ114は、テレビ受信機100と無線で接続されてもよい。また、スピーカ114は、他機器であってもよい。
 ネットワーク端子116は、ネットワークに接続する端子であり、イーサネットインタフェース115に接続される。CPU121、フラッシュROM122、SDRAM123、イーサネットインタフェース115および表示制御部124は、内部バス120に接続されている。
 HDMI受信部(HDMIシンク)102は、HDMIに準拠した通信により、HDMIケーブルを介してHDMI端子101に供給されるベースバンドの画像(映像)と音声のデータを受信する。高速バスインタフェース103は、HDMIケーブルを構成するリザーブラインおよびHPDラインを用いて構成される双方向通信路のインタフェースである。HDMI受信部102の詳細は後述する。
 SPDIF送信回路104は、デジタルオーディオ信号(LPCM信号/圧縮デジタルオーディオ信号)SAを含むIEC 60958規格のデジタルオーディオ伝送信号(以下、適宜、「SPDIF信号」という)を送信するための回路である。このSPDIF送信回路104はIEC 60958規格に準拠した送信回路である。
 この実施の形態において、SPDIF送信回路104は、2チャネルや5.1チャネルなどのデジタルオーディオ信号SAを含むSPDIF信号を生成する。このデジタルオーディオ信号SAは、例えば、デジタル放送チューナ106で放送信号から取得されたMPEG-4 AACの圧縮デジタルオーディオ信号、MPEG-4 ALSの圧縮デジタルオーディオ信号などである。
 また、この実施の形態において、SPDIF送信回路104は、現在送信しているデジタルオーディオ信号SAに、次に送信すべきデジタルオーディオ信号SAに関する、オーディオフォーマットなどの情報を付加する。この情報には、デジタルオーディオ信号の伝送周波数を示す第1のメタデータと、デジタルオーディオ信号のデータタイプを示す第2のメタデータが含まれる。また、この情報には、アナログ信号に変換する際に使用されるサンプリング周波数を示す第3のメタデータと、伝送周波数のサンプリング周波数に対する比率を示す第4のメタデータがさらに含まれる。
 また、この情報には、次に送信すべきデジタルオーディオ信号SAの送信開始タイミングを示す時間情報が含まれる。例えば、この時間情報は、送信開始タイミングの時刻を示すタイムコード、あるいは送信開始タイミングまでの時間を示す情報とされる。また、この情報には、デジタルオーディオ信号SAが暗号化されて送信されるとき、この暗号化のモードを示す情報が含まれる。なお、SPDIF信号の詳細は後述する。
 高速バスインタフェース103は、イーサネットインタフェース115とHDMI端子101との間に挿入されている。この高速バスインタフェース103は、HDMIケーブルからHDMI端子101を介して相手側の機器から受信された受信データを、イーサネットインタフェース115を通じてCPU121に供給する。
 また、この高速バスインタフェース103は、CPU121からイーサネットインタフェース115を通じて供給される送信データを、HDMI端子101からHDMIケーブルを介して相手側の機器に送信する。また、この高速バスインタフェース103は、SPDIF送信回路104で生成されたSPDIF信号を、HDMI端子101からHDMIケーブルを介して相手側の機器に送信する。なお、高速バスインタフェース103の詳細は後述する。
 なお、例えば、受信されたコンテンツデータをネットワークに送出する際には、このコンテンツデータは、イーサネットインタフェース115を介して、ネットワーク端子116に出力される。同様に、受信されたコンテンツデータをHDMIケーブルの双方向通信路に送出する際には、当該コンテンツデータは、イーサネットインタフェース115および高速バスインタフェース103を介して、HDMI端子101に出力される。ここで、画像データを出力する前に、著作権保護技術、例えばHDCP、DTCP、DTCP+などを用いて暗号化してから伝送してもよい。
 図2に示すテレビ受信機100の動作を簡単に説明する。アンテナ端子105に入力されたテレビ放送信号はデジタル放送チューナ106に供給される。このデジタル放送チューナ106では、テレビ放送信号を処理して、ユーザの選択チャネルに対応した所定のトランスポートストリームが出力され、トランスポートストリームから、パーシャルTS(映像データのTSパケット、音声データのTSパケット)が抽出され、当該パーシャルTSはMPEGデコーダ107に供給される。テレビ放送信号がMMT形式の場合は、音声データはLATM/LOAS形式である。
 MPEGデコーダ107では、映像データのTSパケットにより構成される映像PESパケットに対してデコード処理が行われて映像データが得られる。この映像データは、映像信号処理回路108およびグラフィック生成回路109において、必要に応じて、スケーリング処理(解像度変換処理)、グラフィックスデータの重畳処理等が行われた後に、パネル駆動回路110に供給される。そのため、表示パネル111には、ユーザの選択チャネルに対応した画像が表示される。
 また、MPEGデコーダ107では、音声データのTSパケットにより構成される音声PESパケットに対してデコード処理が行われて音声データが得られる。この音声データは、音声信号処理回路112でD/A変換等の必要な処理が行われ、さらに、音声増幅回路113で増幅された後に、スピーカ114に供給される。そのため、スピーカ114から、ユーザの選択チャネルに対応した音声が出力される。音声データがLATM/LOAS形式である場合は、その形式に従ってデコード処理が行われる。
 また、ネットワーク端子116からイーサネットインタフェース115に供給される、あるいは、HDMI端子101から高速バスインタフェース103を通じてイーサネットインタフェース115に供給されるコンテンツデータ(画像データ、音声データ)は、MPEGデコーダ107に供給される。以降は、上述したテレビ放送信号の受信時と同様の動作となり、表示パネル111に画像が表示され、スピーカ114から音声が出力される。
 また、HDMI受信部102では、HDMI端子101にHDMIケーブルを介して送信されてくる画像データおよび音声データが取得される。画像データは、映像信号処理回路108に供給される。また、音声データは、音声信号処理回路112に供給される。以降は、上述したテレビ放送信号の受信時と同様の動作となり、表示パネル111に画像が表示され、スピーカ114から音声が出力される。
 また、SPDIF送信回路104で生成された、デジタルオーディオ信号SAを含むSPDIF信号は、高速バスインタフェース103に供給される。そして、このSPDIF信号は、高速バスインタフェース103により、HDMI端子101からHDMIケーブル610を介してオーディオアンプ200に送信される。
 [オーディオアンプの構成例]
 図3は、オーディオアンプ200の構成例を示している。オーディオアンプ200は、HDMI端子201a,201bと、HDMI送信部202aと、HDMI受信部202bと、高速バスインタフェース203a,203bと、SPDIF受信回路204を有している。
 また、オーディオアンプ200は、MPEGデコーダ205と、映像・グラフィック処理回路206と、音声処理回路207と、音声増幅回路208と、音声出力端子209を有している。また、オーディオアンプ200は、イーサネットインタフェース210と、内部バス211と、CPU212と、フラッシュROM213と、DRAM214と、表示制御部215と、パネル駆動回路216と、表示パネル217と、電源部218と、リモコン受信部219と、リモコン送信機220を有している。
 CPU212は、オーディオアンプ200の各部の動作を制御する。フラッシュROM213は、制御ソフトウェアの格納およびデータの保管を行う。DRAM214は、CPU212のワークエリアを構成する。CPU212は、フラッシュROM213から読み出したソフトウェアやデータをDRAM214上に展開してソフトウェアを起動させ、オーディオアンプ200の各部を制御する。CPU212、フラッシュROM213、DRAM214、イーサネットインタフェース210および表示制御部215は、内部バス211に接続されている。
 リモコン受信部219は、リモコン送信機220から送信されたリモーコントロール信号(リモコンコード)を受信し、CPU212に供給する。CPU212は、このリモコンコードに基づいて、オーディオアンプ200の各部を制御する。なお、この実施の形態では、ユーザ指示入力部としてリモートコントロール部を示しているが、ユーザ指示入力部は、その他の構成、例えば、近接/タッチにより指示入力を行うタッチパネル部、マウス、キーボード、カメラで指示入力を検出するジェスチャ入力部、音声により指示入力を行う音声入力部などであってもよい。
 HDMI送信部(HDMIソース)202aは、HDMIに準拠した通信により、ベースバンドの映像(画像)と音声のデータを、HDMI端子201aからHDMIケーブルに送出する。HDMI受信部(HDMIシンク)202bは、HDMIに準拠した通信により、HDMIケーブルを介してHDMI端子201bに供給されるベースバンドの映像(画像)と音声のデータを受信する。HDMI送信部202aおよびHDMI受信部202bの詳細は後述する。
 高速バスインタフェース203a,203bは、HDMIケーブルを構成するリザーブラインおよびHPDラインを用いた双方向通信のインタフェースである。高速バスインタフェース203a,203bの詳細は後述する。SPDIF受信回路204は、SPDIF信号(IEC 60958規格のデジタルオーディオ信号)を受信するための回路である。このSPDIF受信回路204はIEC 60958規格に準拠した受信回路である。
 この実施の形態において、SPDIF受信回路204は、デジタルオーディオ信号SAを含むSPDIF信号を受信し、このデジタルオーディオ信号SAを出力する。また、この実施の形態において、SPDIF受信回路204は、デジタルオーディオ信号SAに付加されている情報を抽出し、CPU212に送る。
 上述したように、現在受信されているデジタルオーディオ信号SAに、次に受信すべきデジタルオーディオ信号SAに関する情報が付加されている。この情報には、デジタルオーディオ信号の伝送周波数を示す第1のメタデータと、デジタルオーディオ信号のデータタイプを示す第2のメタデータが含まれる。また、この情報には、アナログ信号に変換する際に使用されるサンプリング周波数を示す第3のメタデータと、伝送周波数のサンプリング周波数に対する比率を示す第4のメタデータがさらに含まれる。
 また、この情報には、後続するデジタルオーディオ信号SAの開始タイミングを示す時間情報が含まれる。例えば、この時間情報は、開始タイミングの時刻を示すタイムコード、あるいは開始タイミングまでの時間を示す情報とされる。また、この情報には、デジタルオーディオ信号SAが暗号化されているとき、この暗号化のモードを示す情報が含まれる。
 MPEGデコーダ205は、高速バスインタフェース203aを介してイーサネットインタフェース210に供給されるパーシャルTSを復号化する。この場合、パーシャルTSのうち、音声のPESパケットに対して復号化処理を行って、2チャネルや5.1チャネルなどの非圧縮デジタルオーディオ信号を得る。
 また、MPEGデコーダ205は、SPDIF受信回路204で得られたデジタルオーディオ信号SAに復号化処理を施し、2チャネルや5.1チャネルなどの非圧縮デジタルオーディオ信号を得る。この場合、MPEGデコーダ205は、CPU212の制御のもと、現在受信されているデジタルオーディオ信号SAに付加されている情報に基づいて、次に受信されるデジタルオーディオ信号SAを処理し、非圧縮デジタルオーディオ信号を得る。
 例えば、第1のメタデータで示される伝送周波数に応じた周波数にPLLをロックし、このPLLでロックされた周波数のクロック信号を用いて、後続するデジタルオーディオ信号SAに、第2のメタデータで示されるデータタイプに応じた処理を施す。例えば、デジタルオーディオ信号SAであるときは、その圧縮方式に応じたプログラムによる復号化処理をする。
 音声処理回路207は、MPEGデコーダ205で得られた2チャネルや5.1チャネルなどの各チャネルの非圧縮デジタルオーディオ信号にD/A変換等の必要な処理を施し、各チャネルのアナログオーディオ信号を得る。このとき、音声処理回路207は、圧縮デジタルオーディオ信号SAに復号化処理が施されて得られた各チャネルの非圧縮デジタルオーディオ信号に関しては、第3のメタデータで示されるサンプリング周波数でアナログ信号に変換する。
 音声増幅回路208は、音声処理回路207で得られる2チャネルあるいはマルチチャネルの各チャネルのアナログオーディオ信号を増幅して音声出力端子209に出力する。なお、音声出力端子209には、2チャネル用あるいはマルチチャネル用のスピーカシステム500が接続されている。
 音声処理回路207は、さらに、HDMI受信部202bで得られた音声データを、必要な処理を施した後に、HDMI送信部202aに供給する。映像・グラフィック処理回路206は、HDMI受信部202bで得られた映像(画像)データを、グラフィックスデータの重畳等の処理を施した後に、HDMI送信部202aに供給する。
 表示制御部215は、例えば、ユーザインタフェース表示あるいはオーディオアンプ200のステータス表示等を行うために、パネル駆動回路216を制御し、表示パネル217における表示を制御する。表示パネル217は、例えば、LCD(Liquid Crystal Display)、有機ELパネル(Organic Electro-Luminescence Panel)等で構成されている。
 この実施の形態において、表示パネル217は、SPDIF受信回路204で得られたデジタルオーディオ信号SAに係る音声出力を行う場合、表示制御部215(CPU212)の制御のもと、第3のメタデータで示されるサンプリング周波数を、各チャネルの出力アナログオーディオ信号のサンプリング周波数として表示する。
 また、この場合、表示パネル217は、表示制御部215(CPU212)の制御のもと、第1のメタデータで示される伝送周波数または第4のメタデータで示される比率を用いて、デジタルオーディオ信号SAの伝送周波数を示す表示をする。
 図4(b)は、表示パネル217における表示例を示している。この例は、図4(a)に示すように、テレビ受信機100からオーディオアンプ200に、サンプリング周波数が48kHzである5.1チャネルのMPEG-4 AACの圧縮デジタルオーディオ信号SAを48kHzで伝送した場合の例である。
 図4(b)の「48kHz再生」の表示は、各チャネルの出力アナログオーディオ信号のサンプリング周波数を示している。「48kHz伝送」あるいは「x1伝送」は、圧縮デジタルオーディオ信号SAの伝送周波数を示している。ここで、「48kHz伝送」は第1のメタデータで示される伝送周波数を用いた表示であり、「x1伝送」は第4のメタデータで示される比率を用いた表示となる。
 図5(b)も、表示パネル217における表示例を示している。この例は、図5(a)に示すように、テレビ受信機100からオーディオアンプ200に、サンプリング周波数が48kHzである5.1チャネルのMPEG-4 ALSの圧縮デジタルオーディオ信号SAを96kHzで伝送した場合の例である。
 図5(b)の「48kHz再生」の表示は、各チャネルの出力アナログオーディオ信号のサンプリング周波数を示している。「96kHz伝送」あるいは「x2伝送」は、圧縮デジタルオーディオ信号SAの伝送周波数を示している。ここで、「96kHz伝送」は第1のメタデータで示される伝送周波数を用いた表示であり、「x2伝送」は第4のメタデータで示される比率を用いた表示となる。
 なお、この実施の形態では、CPU212の他に表示制御部215を有する例を示しているが、表示パネル217における表示をCPU212が直接制御するようにしてもよい。また、CPU212と表示制御部215は、1つのチップになっていても、複数コアであってもよい。電源部218は、オーディオアンプ200の各部に電源を供給する。この電源部218は、AC電源であっても、電池(蓄電池、乾電池)であってもよい。
 図3に示すオーディオアンプ200の動作を簡単に説明する。HDMI受信部202bでは、HDMI端子201bにBDプレーヤ300からHDMIケーブル620を介して送信されてくる、映像(画像)データおよび音声データが取得される。この映像データおよび音声データは、それぞれ、映像・グラフィック処理回路206および音声処理回路207を介して、HDMI送信部202aに供給され、HDMI端子202aに接続されたHDMIケーブル610を介してテレビ受信機100に送信される。
 高速バスインタフェース203aでは、HDMI端子201aに接続されているHDMIケーブル610の所定ラインを通じてテレビ受信機100から送信されてくるパーシャルTSが受信される。このパーシャルTSは、イーサネットインタフェース211を介してMPEGデコーダ205に供給される。MPEGデコーダ205では、パーシャルTSを構成する音声データのPESパケットに対してデコード処理が施されて2チャネルあるいはマルチチャネルの各チャネルの非圧縮デジタルオーディオ信号が得られる。
 この各チャネルの非圧縮デジタルオーディオ信号は音声処理回路207に供給されてD/A変換等の必要な処理が施される。そして、ミューティングがオフ状態にあるとき、音声処理回路207から出力される各チャネルのアナログオーディオ信号が増幅されて音声出力端子209に出力される。そのため、スピーカシステム500から2チャネルあるいはマルチチャネルの音声出力が得られる。
 また、高速バスインタフェース203aでは、HDMI端子201aに接続されているHDMIケーブル610の所定ラインを通じてテレビ受信機100から送信されてくる、デジタルオーディオ信号SAを含むSPDIF信号が受信される。このSPDIF信号は、SPDIF受信回路204に供給される。SPDIF受信回路204では、SPDIF信号が処理されて、デジタルオーディオ信号SAが得られる。
 このデジタルオーディオ信号SAはMPEGデコーダ205に供給される。MPEGデコーダ205では、デジタルオーディオ信号SAに復号化処理が施され、2チャネルや5.1チャネルなどの非圧縮デジタルオーディオ信号が得られる。
 この各チャネルの非圧縮デジタルオーディオ信号は音声処理回路207に供給されてD/A変換等の必要な処理が施される。そして、ミューティングがオフ状態にあるとき、音声処理回路207から出力される各チャネルのアナログオーディオ信号が増幅されて音声出力端子209に出力される。そのため、スピーカシステム500から2チャネルや5.1チャネルなどの音声出力が得られる。
 なお、上述したように高速バスインタフェース203aで受信され、イーサネットインタフェース210に供給されるパーシャルTSは、高速バスインタフェース203bに送信データとして供給される。そのため、これらパーシャルTSは、HDMI端子201bに接続されたHDMIケーブル620を介してBDプレーヤ300に送信される。
 [BDプレーヤの構成例]
 図6は、BDプレーヤ300の構成例を示している。このBDプレーヤ300は、HDMI端子301と、HDMI送信部302と、高速バスインタフェース303を有している。また、このBDプレーヤ300は、内部バス304と、CPU(Central Processing Unit)305と、フラッシュROM(Read Only Memory)306と、SDRAM(Synchronous Random Access Memory)307と、表示制御部308と、リモコン受信部309と、リモコン送信機310を有している。
 また、BDプレーヤ300は、記憶(記録)媒体制御インタフェース311と、BD(Blu-Ray Disc)ドライブ312aと、HDD(Hard disk drive)312bと、SSD(Solid State Drive)312cと、イーサネットインタフェース(Ethernet I/F)313と、ネットワーク端子314を有している。また、BDプレーヤ300は、MPEG(Moving Picture Expert Group)デコーダ315と、グラフィック生成回路316と、映像出力端子317と、音声出力端子318を有している。
 また、BDプレーヤ300は、パネル駆動回路319と、表示パネル320と、電源部321を有している。CPU305、フラッシュROM306、SDRAM307、記憶媒体制御インタフェース311、イーサネットインタフェース313およびMPEGデコーダ315は、内部バス304に接続されている。
 CPU305は、BDプレーヤ300の各部の動作を制御する。フラッシュROM306は、制御ソフトウェアの格納およびデータの保管を行う。SDRAM307は、CPU305のワークエリアを構成する。CPU305は、フラッシュROM306から読み出したソフトウェアやデータをSDRAM307上に展開してソフトウェアを起動させ、BDプレーヤ300の各部を制御する。
 リモコン受信部309は、リモコン送信機310から送信されたリモーコントロール信号(リモコンコード)を受信し、CPU305に供給する。CPU305は、リモコンコードに従ってBDプレーヤ300の各部を制御する。なお、この実施の形態では、ユーザ指示入力部としてリモートコントロール部を示しているが、ユーザ指示入力部は、その他の構成、例えば、スイッチ、ホイール、近接/タッチにより指示入力を行うタッチパネル部、マウス、キーボード、カメラで指示入力を検出するジェスチャ入力部、音声により指示入力を行う音声入力部などであってもよい。
 BDドライブ312aは、ディスク状記録メディアとしてのBDディスクに対して、コンテンツデータを記録し、あるいは、このBDディスクからコンテンツデータを再生する。HDD312bは、コンテンツデータを記録し、あるいは、そのコンテンツデータを再生する。SSD312cは、メモリカード等の半導体メモリに対して、コンテンツデータを記録し、あるいは、この半導体メモリからコンテンツデータを再生する。
 BDドライブ312a、HDD312b、SSD312cは、記憶媒体制御インタフェース311を介して内部バス304に接続されている。例えば、BDドライブ312aやHDD312bのためのインタフェースとしてはSATAインタフェースが使用される。また、例えば、SSD312cのためのインタフェースとしてSATAインタフェースあるいはPCIeインタフェースが使用される。
 MPEGデコーダ315は、BDドライブ312a、HDD312bあるいはSSD312cで再生されたMPEG2ストリームに対してデコード処理を行って画像および音声のデータを得る。グラフィック生成回路316は、MPEGデコーダ315で得られた画像データに対して、必要に応じてグラフィックスデータの重畳処理等を行う。映像出力端子317は、グラフィック生成回路316から出力される画像データを出力する。音声出力端子318は、MPEGデコーダ315で得られた音声データを出力する。
 パネル駆動回路319は、グラフィック生成回路316から出力される映像(画像)データに基づいて、表示パネル320を駆動する。表示制御部308は、グラフィクス生成回路316やパネル駆動回路319を制御して、表示パネル320における表示を制御する。表示パネル320は、例えば、LCD(Liquid Crystal Display)、PDP(Plasma Display Panel)有機ELパネル(Organic Electro-Luminescence Panel)等で構成されている。
 なお、この実施の形態では、CPU305の他に表示制御部308を有する例を示しているが、表示パネル320における表示をCPU305が直接制御するようにしてもよい。また、CPU305と表示制御部308は、1つのチップになっていても、複数コアであってもよい。電源部321は、BDプレーヤ300の各部に電源を供給する。この電源部321は、AC電源であっても、電池(蓄電池、乾電池)であってもよい。
 HDMI送信部(HDMIソース)302は、HDMIに準拠した通信により、ベースバンドの画像(映像)と音声のデータを、HDMI端子301から送出する。高速バスインタフェース303は、HDMIケーブルを構成するリザーブラインおよびHPDラインを用いて構成される双方向通信路のインタフェースである。なお、HDMI送信部302の詳細は、後述する。
 この高速バスインタフェース303は、イーサネットインタフェース313とHDMI端子301との間に挿入されている。この高速バスインタフェース303は、CPU305から供給される送信データを、HDMI端子301からHDMIケーブルを介して相手側の機器に送信する。また、この高速バスインタフェース303は、HDMIケーブルからHDMI端子301を介して相手側の機器から受信された受信データをCPU305に供給する。なお、高速バスインタフェース303の詳細は後述する。
 図6に示すBDプレーヤ300の動作を簡単に説明する。記録時には、図示されないデジタル放送チューナを介して、あるいはネットワーク端子314からイーサネットインタフェース311を介して、あるいはHDMI端子301から高速バスインタフェース303を介して、記録すべきコンテンツデータが取得される。このコンテンツデータは、記憶媒体制御インタフェース311に入力され、BDドライブ312aによりBDディスクに、HDD312bに、あるいはSSD312cにより半導体メモリに記録される。
 再生時には、BDドライブ312a、HDD312b、あるいはSSD312cで再生されたコンテンツデータ(MPEGストリーム)は、記憶媒体制御インタフェース311を介してMPEGデコーダ315に供給される。MPEGデコーダ315では、再生されたコンテンツデータに対してデコード処理が行われ、ベースバンドの画像および音声のデータが得られる。画像データは、グラフィック生成回路316を通じて映像出力端子317に出力される。また、音声データは、音声出力端子318に出力される。
 また、再生時には、MPEGデコーダ315で得られた画像データが、ユーザ操作に応じて、グラフィック生成回路316を通じてパネル駆動回路319に供給され、表示パネル320に再生画像が表示される。また、MPEGデコーダ315で得られた音声データが、ユーザ操作に応じて、図示しないスピーカに供給され、再生画像に対応した音声が出力される。
 また、この再生時に、MPEGデコーダ315で得られた画像および音声のデータをHDMIのTMDSチャネルで送信する場合には、これら画像および音声のデータは、HDMI送信部302に供給されてパッキングされ、このHDMI送信部302からHDMI端子301に出力される。
 また、再生時に、BDドライブ312a、HDD312b、あるいはSSD312cで再生されたコンテンツデータをネットワークに送出する際には、このコンテンツデータは、イーサネットインタフェース313を介して、ネットワーク端子314に出力される。同様に、再生時に、BDドライブ312a、HDD312b、あるいはSSD312cで再生されたコンテンツデータをHDMIケーブル620の双方向通信路に送出する際には、当該コンテンツデータは、高速バスインタフェース303を介して、HDMI端子301に出力される。ここで、画像データを出力する前に、著作権保護技術、例えばHDCP、DTCP、DTCP+などを用いて暗号化してから伝送してもよい。
 「HDMI送信部/受信部の構成例」
 図7は、図1のAVシステム10における、テレビ受信機100のHDMI受信部102とオーディオアンプ200のHDMI送信部202aの構成例を示している。なお、オーディオアンプ200のHDMI受信部202bとBDプレーヤ300のHDMI送信部302の構成例に関しては、同様の構成となるので、説明は省略する。
 HDMI送信部202aは、ある垂直同期信号から次の垂直同期信号までの区間(以下、適宜、「ビデオフィールド」という)から、水平ブランキング期間および垂直ブランキング期間を除いた区間である有効画像区間(以下、適宜、「アクティブビデオ区間」という)において、ベースバンド(非圧縮)の一画面分の画像データの差動信号を、複数のチャネルで、HDMI受信部102に一方向に送信する。また、HDMI送信部202aは、水平ブランキング期間および垂直ブランキング期間において、画像データに付随する音声データおよび制御パケット(Control Packet)、さらにその他の補助データ等に対応する差動信号を、複数のチャネルで、HDMI受信部102に一方向に送信する。
 HDMI送信部202aは、ソース信号処理部71およびHDMIトランスミッタ72を有する。ソース信号処理部71には、ベースバンドの非圧縮の画像(Video)および音声(Audio)のデータが供給される。ソース信号処理部71は、供給される画像および音声のデータに必要な処理を施し、HDMIトランスミッタ72に供給する。また、ソース信号処理部71は、HDMIトランスミッタ72との間で、必要に応じて、制御用の情報やステータスを知らせる情報(Control/Status)等をやりとりする。
 HDMIトランスミッタ72は、ソース信号処理部71から供給される画像データを、対応する差動信号に変換し、複数のチャネルである3つのTMDSチャネル#0,#1,#2で、HDMIケーブル610を介して接続されているHDMI受信部102に、一方向に送信する。
 さらに、トランスミッタ72、ソース信号処理部71から供給される、非圧縮の画像データに付随する音声データや制御パケットその他の補助データ(auxiliary data)と、垂直同期信号(VSYNC)、水平同期信号(HSYNC)等の制御データ(control data)とを、対応する差動信号に変換し、3つのTMDSチャネル#0,#1,#2で、HDMIケーブル610を介して接続されているHDMI受信部102に、一方向に送信する。
 また、トランスミッタ72は、3つのTMDSチャネル#0,#1,#2で送信する画像データに同期したピクセルクロックを、TMDSクロックチャネルで、HDMIケーブル610を介して接続されているHDMI受信部102に送信する。
 HDMI受信部102は、アクティブビデオ区間において、複数チャネルで、HDMI送信部202aから一方向に送信されてくる、画像データに対応する差動信号を受信すると共に、水平ブランキング期間および垂直ブランキング期間において、複数のチャネルで、HDMI送信部202aから送信されてくる、補助データや制御データに対応する差動信号を受信する。
 HDMI受信部102は、HDMIレシーバ81およびシンク信号処理部82を有する。HDMIレシーバ81は、TMDSチャネル#0,#1,#2で、HDMIケーブル610を介して接続されているHDMI送信部202aから一方向に送信されてくる、画像データに対応する差動信号と、補助データや制御データに対応する差動信号を、同じくHDMI送信部202aからTMDSクロックチャネルで送信されてくるピクセルクロックに同期して受信する。さらに、HDMIレシーバ81は、差動信号を、対応する画像データ、補助データ、制御データに変換し、必要に応じて、シンク信号処理部82に供給する。
 シンク信号処理部82は、HDMIレシーバ81から供給されるデータに必要な処理を施して出力する。その他、シンク信号処理部82は、HDMIレシーバ81との間で、必要に応じて、制御用の情報やステータスを知らせる情報(Control/Status)等をやりとりする。
 HDMIの伝送チャネルには、HDMI送信部202aからHDMI受信部102に対して、画像データ、補助データ、および制御データを、ピクセルクロックに同期して、一方向にシリアル伝送するための3つのTMDSチャネル#0,#1,#2と、ピクセルクロックを伝送する伝送チャネルとしてのTMDSクロックチャネルとの他に、DDC(Display Data Channel)83、さらには、CECライン84と呼ばれる伝送チャネルがある。
 DDC83は、HDMIケーブル610に含まれる図示しない2本のライン(信号線)からなり、ソース機器が、HDMIケーブル610を介して接続されたシンク機器から、E-EDID(Enhanced-Extended Display Identification)を読み出すために使用される。すなわち、シンク機器は、EDIDROM85を有している。ソース機器は、HDMIケーブル610を介して接続されているシンク機器から、EDIDROM85が記憶しているE-EDIDを、DDC83を介して読み出し、当該E-EDIDに基づき、シンク機器の設定、性能を認識する。
 CECライン84は、HDMIケーブル610に含まれる図示しない1本のラインからなり、ソース機器とシンク機器との間で、制御用のデータの双方向通信を行うために用いられる。
 また、HDMIケーブル610には、HPD(Hot Plug Detect)と呼ばれるピンに接続されるライン86が含まれている。ソース機器は、当該ライン86を利用して、シンク機器の接続を検出することができる。また、HDMIケーブル610には、ソース機器からシンク機器に電源を供給するために用いられるライン87が含まれている。さらに、HDMIケーブル610には、リザーブライン88が含まれている。
 図8は、TMDSチャネルにおいて、横×縦が1920ピクセル×1080ラインの画像データが伝送される場合の、各種の伝送データの区間を示している。HDMIの3つのTMDSチャネルで伝送データが伝送されるビデオフィールド(Video Field)には、伝送データの種類に応じて、ビデオデータ区間24(Video Data Period)、データアイランド区間25(Data Island Period)、およびコントロール区間26(Control Period)の3種類の区間が存在する。
 ここで、ビデオフィールド区間は、ある垂直同期信号の立ち上がりエッジ(Active Edge)から次の垂直同期信号の立ち上がりエッジまでの区間であり、水平帰線期間22(Horizontal Blanking)、垂直帰線期間23(Vertical Blanking)、並びに、ビデオフィールド区間から、水平帰線期間および垂直帰線期間を除いた区間である有効画素区間21(Active Video)に分けられる。
 ビデオデータ区間24は、有効画素区間21に割り当てられる。このビデオデータ区間24では、非圧縮の1画面分の画像データを構成する1920ピクセル(画素)×1080ライン分の有効画素(Active Pixel)のデータが伝送される。データアイランド区間25およびコントロール区間26は、水平帰線期間22および垂直帰線期間23に割り当てられる。このデータアイランド区間25およびコントロール区間26では、補助データ(Auxiliary Data)が伝送される。
 すなわち、データアイランド区間25は、水平帰線期間22と垂直帰線期間23の一部分に割り当てられている。このデータアイランド区間25では、補助データのうち、制御に関係しないデータである、例えば、音声データのパケット等が伝送される。コントロール区間26は、水平帰線期間22と垂直帰線期間23の他の部分に割り当てられている。このコントロール区間26では、補助データのうちの、制御に関係するデータである、例えば、垂直同期信号および水平同期信号、制御パケット等が伝送される。
 図9は、HDMIコネクタのピン配列を示している。このピン配列は、タイプA(type-A)の例である。TMDSチャネル#iの差動信号であるTMDS Data#i+とTMDS Data#i-が伝送される差動線である2本のラインは、TMDS Data#i+が割り当てられているピン(ピン番号が1,4,7のピン)と、TMDS Data#i-が割り当てられているピン(ピン番号が3,6,9のピン)に接続される。
 また、制御用のデータであるCEC信号が伝送されるCECライン84は、ピン番号が13であるピンに接続され、ピン番号が14のピンは空き(Reserved)ピンとなっている。また、E-EDID等のSDA(Serial Data)信号が伝送されるラインは、ピン番号が16であるピンに接続され、SDA信号の送受信時の同期に用いられるクロック信号であるSCL(Serial Clock)信号が伝送されるラインは、ピン番号が15であるピンに接続される。上述のDDC83は、SDA信号が伝送されるラインおよびSCL信号が伝送されるラインにより構成される。
 また、上述したようにソース機器がシンク機器の接続を検出するためのHPDライン86は、ピン番号が19であるピンに接続される。また、上述したように電源を供給するための電源ライン87は、ピン番号が18であるピンに接続される。
 「高速バスインタフェースの構成例」
 図10は、図1のAVシステム10におけるテレビ受信機100の高速バスインタフェース103の構成例を示している。イーサネットインタフェース115は、HDMIケーブル610を構成する複数のラインのうち、リザーブラインおよびHPDラインの一対のラインにより構成された伝送路を用いてLAN(Local Area Network)通信、つまりイーサネット信号の送受信を行う。SPDIF送信回路104は、上述の一対のラインにより構成された伝送路を用いて、SPDIF信号を送信する。
 テレビ受信機100は、LAN信号送信回路441、終端抵抗442、AC結合容量443,444、LAN信号受信回路445、減算回路446、加算回路449,450および増幅器451を有している。これらは、これらは高速バスインタフェース103を構成している。また、テレビ受信機100は、プラグ接続伝達回路128を構成する、チョークコイル461、抵抗462および抵抗463を有している。
 HDMI端子101の14ピン端子521と19ピン端子522との間には、AC結合容量443、終端抵抗442およびAC結合容量444の直列回路が接続される。また、電源線(+5.0V)と接地線との間には、抵抗462および抵抗463の直列回路が接続される。そして、この抵抗462と抵抗463の互いの接続点は、チョークコイル461を介して、19ピン端子522とAC結合容量444との接続点Q4に接続される。
 AC結合容量443と終端抵抗442の互いの接続点P3は、加算回路449の出力側に接続されると共に、LAN信号受信回路445の正入力側に接続される。また、AC結合容量444と終端抵抗442の互いの接続点P4は、加算回路450の出力側に接続されると共に、LAN信号受信回路445の負入力側に接続される。
 加算回路449の一方の入力側はLAN信号送信回路441の正出力側に接続され、この加算回路449の他方の入力側にはSPDIF送信回路104から出力されるSPDIF信号が増幅器451を介して供給される。また、加算回路450の一方の入力側はLAN信号送信回路441の負出力側に接続され、この加算回路450の他方の入力側にはSPDIF送信回路104から出力されるSPDIF信号が増幅器451を介して供給される。
 LAN信号送信回路441の入力側には、イーサネットインタフェース115から送信信号(送信データ)SG417が供給される。また、減算回路446の正側端子には、LAN信号受信回路445の出力信号SG418が供給され、この減算回路446の負側端子には、送信信号SG417が供給される。この減算回路446では、LAN信号受信回路445の出力信号SG418から送信信号SG417が減算され、受信信号(受信データ)SG419が得られる。この受信信号SG419は、リザーブラインおよびHPDラインを介してLAN信号(イーサネット信号)が差動信号として送信されてくる場合には、当該LAN信号となる。この受信信号SG419は、イーサネットインタフェース115に供給される。
 図11は、図1のAVシステム10におけるオーディオアンプ200の高速バスインタフェース203aの構成例を示している。イーサネットインタフェース210は、HDMIケーブル610を構成する複数のラインのうち、リザーブラインおよびHPDラインの一対のラインにより構成された伝送路を用いてLAN(Local Area Network)通信、つまりイーサネット信号の送受信を行う。SPDIF受信回路204は、上述の一対のラインにより構成された伝送路を用いて、SPDIF信号を受信する。
 オーディオアンプ200は、LAN信号送信回路411、終端抵抗412、AC結合容量413,414、LAN信号受信回路415、減算回路416、加算回路419および増幅器420を有している。これらは、高速バスインタフェース203aを構成している。また、オーディオアンプ200は、プラグ接続検出回路221を構成する、プルダウン抵抗431、抵抗432、容量433および比較器434を有している。ここで、抵抗432および容量433は、ローパスフィルタを構成している。
 HDMI端子201aの14ピン端子511と19ピン端子512との間には、AC結合容量413、終端抵抗412およびAC結合容量414の直列回路が接続される。AC結合容量413と終端抵抗412の互いの接続点P1は、LAN信号送信回路411の正出力側に接続されると共に、LAN信号受信回路415の正入力側に接続される。
 AC結合容量414と終端抵抗412の互いの接続点P2は、LAN信号送信回路411の負出力側に接続されると共に、LAN信号受信回路415の負入力側に接続される。LAN信号送信回路411の入力側には、イーサネットインタフェース210から送信信号(送信データ)SG411が供給される。
 減算回路416の正側端子には、LAN信号受信回路415の出力信号SG412が供給され、この減算回路416の負側端子には、送信信号(送信データ)SG411が供給される。この減算回路416では、LAN信号受信回路415の出力信号SG412から送信信号SG411が減算され、受信信号SG413が得られる。この受信信号SG413は、リザーブラインおよびHPDラインを介して、LAN信号(イーサネット信号)が差動信号として送信されてくる場合には、当該LAN信号となる。この受信信号SG413は、イーサネットインタフェース210に供給される。
 AC結合容量414と19ピン端子512との接続点Q2は、プルダウン抵抗431を介して接地線に接続されると共に、抵抗432および容量433の直列回路を介して接地線に接続される。そして、抵抗432および容量433の互いの接続点に得られるローパスフィルタの出力信号は比較器434の一方の入力端子に供給される。この比較器434では、ローパスフィルタの出力信号が他方の入力端子に供給される基準電圧Vref2(+1.4V)と比較される。この比較器434の出力信号SG415は、オーディオアンプ200の図示しない制御部(CPU)に供給される。
 また、AC結合容量413と終端抵抗412の互いの接続点P1は、加算回路419の一方の入力端子に接続される。また、AC結合容量414と終端抵抗412の互いの接続点P2は、加算回路419の他方の入力端子に接続される。この加算回路419の出力信号は、増幅器420を介してSPDIF受信回路115に供給される。この加算回路419の出力信号は、リザーブラインおよびHPDラインを介して、SPDIF信号が同相信号として送信されてくる場合には、当該SPDIF信号となる。
 なお、詳細説明は省略するが、オーディオアンプ200の高速バスインタフェース203bは、図10に示した高速バスインタフェース103からSPDIF信号に係る部分が除かれた構成と同様となる。また、詳細説明は省略するが、BDプレーヤ300の高速バスインタフェース303は、図11に示した高速バスインタフェース203aからSPDIF信号に係る部分が除かれた構成と同様となる。
 「SPDIF信号の詳細」
 最初に、IEC 60958規格の概要について説明する。図12は、IEC 60958規格におけるフレーム構成を示している。各フレームは2つのサブフレームから構成される。2チャネルステレオ音声の場合、1つ目のサブフレームに左チャネル信号が含まれ、2つ目のサブフレームに右チャネル信号が含まれる。
 サブフレームの先頭には後述するようにプリアンブルが設けられ、左チャネル信号にはプリアンブルとして「M」が、右チャネル信号にはプリアンブルとして「W」が付与される。ただし、192フレーム毎に先頭のプリアンブルにはブロックの開始を表す「B」が付与される。すなわち、1ブロックは192フレームにより構成される。ブロックは、後述するチャネルステータスを構成する単位である。
 図13は、IEC 60958規格におけるサブフレーム構成を示している。サブフレームは、第0乃至第31の計32のタイムスロットから構成される。第0乃至第3タイムスロットは、プリアンブル(Sync preamble)を示す。このプリアンブルは、上述のように左右チャネルの区別やブロックの開始位置を表すために、「M」、「W」または「B」の何れかを示す。
 第4乃至第27タイムスロットはメインデータフィールドであり、24ビットコードレンジが採用される場合には全体がオーディオデータを表す。また、20ビットコードレンジが採用される場合には第8乃至第27タイムスロットがオーディオデータ(Audio sample word)を表す。後者の場合、第4乃至第7タイムスロットは追加情報(Auxiliary sample bits)として利用することができる。図示の例は、後者の場合を示している。
 第28タイムスロットは、メインデータフィールドの有効フラグ(Validity flag)である。第29タイムスロットは、ユーザデータ(User data)の1ビット分を表す。各フレームにまたがってこの第29タイムスロットを累積することによって一連のユーザデータを構成することができる。このユーザデータのメッセージは8ビットの情報ユニット(IU:Information Unit)を単位として構成され、1つのメッセージには3乃至129個の情報ユニットが含まれる。
 情報ユニット間には0乃至8ビットの「0」が存在し得る。情報ユニットの先頭は開始ビット「1」により識別される。メッセージ内の最初の7個の情報ユニットは予約されており、8個目以降の情報ユニットにユーザは任意の情報を設定することができる。メッセージ間は8ビット以上の「0」により分割される。
 第30タイムスロットは、チャネルステータス(Channel status)の1ビット分を表す。各フレームにまたがってブロック毎に第30タイムスロットを累積することによって一連のチャネルステータスを構成することができる。なお、ブロックの先頭位置は、上述のように、「B」のプリアンブル(第0乃至第3タイムスロット)により示される。
 第31タイムスロットは、パリティビット(Parity bit)である。第4乃至第31タイムスロットに含まれる「0」および「1」の数が偶数になるように、このパリティビットが付与される。
 図14は、IEC 60958規格における信号変調方式を示している。サブフレームのうちプリアンブルを除く第4乃至第31タイムスロットがバイフェーズマーク変調される。このバイフェーズマーク変調の際には、元の信号(ソースコーディング)の2倍速のクロックが用いられる。元の信号のクロックサイクルを前半と後半に分けると、前半のクロックサイクルのエッジで、バイフェーズマーク変調の出力は必ず反転する。また、後半クロックサイクルのエッジにおいて、元の信号が「1」を示しているときには反転し、元の信号が「0」を示しているときには反転しない。これにより、バイフェーズマーク変調された信号から元の信号におけるクロック成分を抽出できることになる。
 図15は、IEC 60958規格におけるプリアンブルのチャネルコーディングを示している。上述のように、サブフレームのうち第4乃至第31タイムスロットはバイフェーズマーク変調される。一方、第0乃至第3タイムスロットのプリアンブルは通常のバイフェーズマーク変調ではなく、2倍速のクロックに同期したビットパターンとして扱われる。すなわち、第0乃至第3タイムスロットの各タイムスロットに2ビットずつ割り当てることにより、同図のような8ビットパターンを得る。
 直前の状態が「0」であれば、プリアンブル「B」には「11101000」が、「M」には「11100010」が、「W」には「1100100」がそれぞれ割り当てられる。一方、直前の状態が「1」であれば、プリアンブル「B」には「00010111」が、「M」には「00011101」が、「W」には「00011011」がそれぞれ割り当てられる。
 図16は、IEC 60958・インタフェース・フォーマット(IEC 60958 interface format)を示している。図16(a)は、フレーム構成を示している。192フレームにより1ブロックが構成され、そのブロックが連続した構成となっている。図16(b)は、各フレームが2つのサブフレームからなっていることを示している。
 サブフレームの先頭にはプリアンブルが設けられ、ブロックの先頭のサブフレームのプリアンブルには、ブロックの開始を表す「B」が付与される。そして、それに続く各サブフレームの先頭のプリアンブルには、「W」と「M」が交互に付与される。
 図16(c)は、サブフレーム構成を示している。デジタルオーディオ信号SAとして圧縮デジタルオーディオ信号を含むSPDIF信号の場合、各サブフレームの第12乃至第27タイムスロットに、圧縮デジタルオーディオ信号のビットストリームが分割されて順次挿入される。
 「デジタルオーディオ信号の送信の詳細」
 上述したように、テレビ受信機100は、SPDIF送信回路104から、デジタルオーディオ信号SAを含むSPDIF信号(IEC 60958規格のデジタルオーディオ伝送信号)を、オーディオアンプ200に送信する。このとき、SPDIF送信回路104は、現在送信しているデジタルオーディオ信号SAに、次に送信すべきデジタルオーディオ信号SAに関する情報(メタデータ)を付加する。
 図17は、テレビ受信機100におけるデジタルオーディオ信号SAの送信系100Aを概略的に示している。この図17において、図2と対応する部分には、同一符号を付して示している。MPEGデコーダ107から得られる2チャネルや5.1チャネルなどのデジタルオーディオ信号SAは、SPDIF送信回路(送信LSI)104に供給される。SPDIF送信回路104では、このデジタルオーディオ信号SAを含むSPDIF信号が生成されて送信される。
 ここで、SPDIF送信回路104に供給されるデジタルオーディオ信号SAは、LPCM信号や圧縮デジタルオーディオ信号である。圧縮デジタルオーディオ信号としては、例えば、MPEG-4 AAC,MPEG-4 ALSなどが想定される。SPDIF送信回路104では、現在送信しているデジタルオーディオ信号SAに、次に送信すべきデジタルオーディオ信号SAに関する、オーディオフォーマットなどの情報(メタデータ)が付加される。
 この場合、CPU121からSPDIF送信回路104に、この情報を含むユーザデータメッセージ(User data message)が供給される。CPU121は、次に送信すべきデジタルオーディオ信号SAのオーディオフォーマットを事前に知っておく必要がある。CPU121は、例えば、送出するMPEGストリームの中のMPT(MMT Package Table)を取得することで、それが可能である。
 ユーザデータメッセージは、IEC 60958-1にて規定するユーザデータビット(User data bit)内に規定される。このユーザデータビットはIEC 60958-3において民生用の使用法が規定されており、「SMPTE time code」、「Latency」、「Loudness」などのユーザデータメッセージの規定が存在している。
 ユーザデータビットは最少単位が情報ユニット(IU:information units)であり、論理“1”のスタートビットと、Q, R,S,T,U,V,Wとして参照される各1ビットのデータが7つ、トータル8ビット長である。複数の情報ユニットをまとめてユーザデータメッセージが構成される。
 最初の情報ユニットの「RST」の3ビットでユーザデータメッセージの種類が規定されている。例えば、“110”は「SMPTE time code」を示し、“110”は「Latency」を示し、“111”は「Loudness」を示すように規定されている。例えば、“101”が今回のユーザデータメッセージを示すように規定することができる。
 図18は、今回のユーザデータメッセージの構成例(Syntax)を示している。なお、図示においては、ユーザ情報部のみを示している。このユーザ情報部は、4個の情報ユニット(IU)で構成されている。第1のIUの第5ビットから第0ビットに、「IEC 60958 Frame Rate」の情報が配置されている。この情報は、LPCM/圧縮デジタルオーディオ伝送周波数を示す。
 このLPCM/圧縮デジタルオーディオ伝送周波数は、IEC 60958-3デジタルオーディオ信号(SPDF信号)を受信した際にPLLがロックする基本周波数である。実際にPLLがロックする周波数は、メタデータを付加し変調を施すので、このLPCM/圧縮デジタルオーディオ伝送周波数の128倍である。つまり、「IEC 60958 Frame Rate」で示される伝送周波数が48kHzの場合は、6.144MHzでPLLが実際にロックする。これは、IEC60958-1にて規定されている。
 また、第2のIUの第5ビットから第2ビットに、「Original sampling frequency」の情報が配置されている。この情報は、アナログ信号に変換する際に使用されるサンプリング周波数を示す。また、第2のIUの第1ビットから第0ビットと、第3のIUの第5ビットから第4ビットに、「Audio sampling frequency coefficient」の情報が配置されている。この情報は、伝送周波数のサンプリング周波数に対する比率を示す。また、第3のIUの第3ビットから第0ビットと、第4のIUの第5ビットから第3ビットに、「Data Type」の情報が配置されている。この情報は、LPCMや圧縮コーデックのタイプを示す。
 次世代のテレビ放送においては、48kHzサンプリングで5.1チャネルのMPEG-4 AACを最大1.4Mbpsで放送することが計画されている。これは、IEC 60958 Frame Rate=48kHzで出力される。次に送信すべきデジタルオーディオ信号SAが当該MPEG-4 AACであるとき、ユーザデータメッセージ内の各情報は以下の通りとなる。
 「IEC 60958 Frame Rate」 :48kHz
 「Original sampling frequency」 :48kHz
 「Audio sampling frequency coefficient」 :x1
 「Data Type 」:MPEG-4 AAC
 また、次世代のテレビ放送においては、MPEG-4 ALSが新たに採用される。この場合、48kHzサンプリングで5.1チャネルのMPEG-4 ALSは、IEC 60958 Frame Rate=96kHzで出力される。次に送信すべきデジタルオーディオ信号SAが当該MPEG-4 ALSであるとき、ユーザデータメッセージ内の各情報は以下の通りとなる。
 「IEC 60958 Frame Rate」 :96kHz
 「Original sampling frequency」 :48kHz
 「Audio sampling frequency coefficient」 :x2
 「Data Type 」:MPEG-4 ALS
 また、上述したように、オーディオアンプ200は、テレビ受信機100から送信されてくるSPDIF信号(IEC 60958規格のデジタルオーディオ伝送信号)をSPDIF受信回路204で受信し、このSPDIF信号に含まれているデジタルオーディオ信号SAを取得する。MPEGデコーダ205は、SPDIF信号に含まれているデジタルオーディオ信号SAに復号化処理を施し、2チャネルや5.1チャネルなどの非圧縮デジタルオーディオ信号を得る。この場合、MPEGデコーダ205は、現在受信されているデジタルオーディオ信号SAに付加されている、次に受信すべきデジタルオーディオ信号SAに関する情報(メタデータ)に基づいて、当該次に受信されるデジタルオーディオ信号SAを処理する。
 図19は、オーディオアンプ200におけるデジタルオーディオ信号SAの受信系200Aを概略的に示している。この図19において、図3と対応する部分には、同一符号を付して示している。SPDIF受信回路204で得られたデジタルオーディオ信号SAは、MPEGデコーダ205に供給される。MPEGデコーダ205では、デジタルオーディオ信号SAに復号化処理が施され、2チャネルや5.1チャネルなどの非圧縮デジタルオーディオ信号が得られる。この非圧縮デジタルオーディオ信号は、音声処理回路207/音声増幅回路208でアナログ信号に変換され、さらに増幅された後に、スピーカシステム500に供給される。
 SPDIF回路204で現在受信されているデジタルオーディオ信号SAには、次に、受信されるデジタルオーディオ信号SAに関する情報(メタデータ)が付加されている。SPDIF回路204では、この情報を含むユーザデータメッセージ(User data message)が取得され、CPU212に供給される。
 MPEGデコーダ205の処理は、PLL(Phase Locked Loop)回路231で得られる、デジタルオーディオ信号SAに同期したクロック信号を用いて処理される。また、MPEGデコーダ205は、DSP(digital signal processor)で構成され、デジタルオーディオ信号SAのデータタイプに応じたプログラム(デコーディングプログラム)がプログラム格納部232からローディングされて使用される。
 受信デジタルオーディオ信号SAが現在のものから次のものへと切り替わる場合、次のデジタルオーディオ信号SAの受信前に上述したようにSPDIF受信回路204で抽出されたユーザデータメッセージに含まれる情報に基づいてMPEGデコーダ205における復号化処理の準備(事前準備)がなされ、次のデジタルオーディオ信号SAの受信が開始されたら直ちにそれに対応した復号化処理が行われる。
 上述したように、MPEGデコーダ205の処理はデジタルオーディオ信号SAに同期したクロック信号を用いて処理される。そのため、準備では、PLL231の中心周波数を、「IEC 60958 Frame Rate」で示される伝送周波数の128倍の周波数に設定される。また、準備では、「Data Type」で示されるデータタイプのプログラムが、プログラム格納部232からMPEGデコーダ205にローディングされる。
 ここで、MPEGデコーダ205がパラレル処理を可能とする場合には、SPDIF受信回路204でユーザデータメッセージが抽出されたら、現在受信されているオーディオ信号SAの終了を待つことなく、このユーザデータメッセージに含まれる情報に基づいて、次に受信されるデジタルオーディオ信号SAの復号化処理のための準備が開始される。一方、MPEGデコーダ205がパラレル処理を可能としない場合には、SPDIF受信回路204でユーザデータメッセージが抽出された後、現在受信されているオーディオ信号SAの終了時点から、このユーザデータメッセージに含まれる情報に基づいて、次に受信されるデジタルオーディオ信号SAの復号化処理のための準備が開始される。例えば、MPEG-4 AACからMPEG-4 ALSに切り替わる場合、受信PLLの中心周波数が48kHzから96kHzに設定変更され、また、MPEGデコーダ205におけるデコーディングプログラムがMPEG-4 AAC用からMPEG-4 ALS用にローディングし直される。
 このようにデジタルオーディオ信号SAの受信前にSPDIF受信回路204で抽出されたユーザデータメッセージに含まれる情報に基づいてMPEGデコーダ205における復号化処理の準備がなされることで、次のデジタルオーディオ信号SAに対する復号化処理は、当該次のデジタルオーディオ信号SAの頭から適切に行われるようになり、頭切れを防止することが可能となる。
 図20は、デジタルオーディオ信号SAに情報が付加されない場合の例を示している。図20(a)は、送信装置で放送信号から得られたデジタルオーディオ信号SAの状態を示している。切り替わりポイントSPまではオーディオ素材Aであり、この切り替わりポイントSPからはオーディオ素材Bとなる。図20(b)は、送信装置からオーディアンプに送信されるデジタルオーディオ信号SAを示している。この場合、送信装置から外部に出されるので多少遅延がある。
 図20(c)は、受信装置における再生出力を示している。この場合、オーディオ素材の受信終了に続いてオーディオ素材Bの受信が開始されるが、この開始時からオーディオ素材Bに対する復号化処理のための準備が行われ、準備が済み次第その処理が行われる。そのため、オーディオ素材Bに頭切れが発生する。図示の例においては、「1」の部分が切れている。
 図21は、デジタルオーディオ信号SAに情報が付加される場合であって、受信装置200のMPEGデコーダ205がパラレル処理を可能とする場合の例を示している。図21(a)は、送信装置100で放送信号から得られたデジタルオーディオ信号SAの状態を示している。切り替わりポイントSPまではオーディオ素材Aであり、この切り替わりポイントSPからはオーディオ素材Bとなる。
 図21(b)は、送信装置100からオーディアンプ200に送信されるデジタルオーディオ信号SAを示している。この場合、送信装置から外部に出されるので多少遅延がある。このようにオーディオアンプ200に送信されるデジタルオーディオ信号SAにおいては、オーディオ素材Aには、その終わりから所定期間だけ前の位置に、オーディオ素材Bに関する情報が付加される。
 図21(c)は、受信装置200の内部処理を示している。オーディオ素材Aの受信処理が終了するのを待つことなく、オーディオ素材Aから抽出された情報に基づいて、オーディオ素材Bに対する復号化処理のための準備が行われる。そして、オーディオ素材Bの受信が開始されたら、直ちに、その処理が行われる。図21(d)は、受信装置における再生出力を示している。この場合、オーディオ素材Bに対する復号化処理のための準備が予め行わることから、オーディオ素材Bの再生出力に頭切れが発生することが回避される。
 図22は、デジタルオーディオ信号SAに情報が付加される場合であって、受信装置200のMPEGデコーダ205がパラレル処理を可能としない場合の例を示している。図22(a)は、送信装置100で放送信号から得られたデジタルオーディオ信号SAの状態を示している。切り替わりポイントSPまではオーディオ素材Aであり、この切り替わりポイントSPからはオーディオ素材Bとなる。なお、この場合、この切り替わりポイントSPの前後の所定期間は無音部分(ミュート部分)とされる。図示の例においては、「0」の部分が無音部分である。
 図22(b)は、送信装置100からオーディアンプ200に送信されるデジタルオーディオ信号SAを示している。この場合、送信装置から外部に出されるので多少遅延がある。このようにオーディオアンプ200に送信されるデジタルオーディオ信号SAにおいては、オーディオ素材Aには、その終わりから所定期間だけ前の位置に、オーディオ素材Bに関する情報が付加される。
 図22(c)は、受信装置200の内部処理を示している。オーディオ素材Aの受信処理が終了するのを待って、オーディオ素材Aから抽出された情報に基づいて、オーディオ素材Bに対する復号化処理のための準備が行われる。そして、オーディオ素材Bの受信が開始されたら、直ちに、その処理が行われる。図22(d)は、受信装置における再生出力を示している。この場合、オーディオ素材Bに対する復号化処理のための準備が予め行わることから、オーディオ素材Bの再生出力に頭切れが発生することが回避される。ただし、この場合には、オーディオ素材Aとオーディオ素材Bとの間に、無音部分(ミュート部分)が存在する。
 図23は、例えば、MPEG-4 AACのオーディオ素材AからMPEG-4 ALSのオーディオ素材Bに切り替えて送信する場合における制御フローを示している。まず、CPU121は、ステップST1において、MPEG-4 AACのオーディオ素材Aの送信を開始する。次に、CPU121は、ステップST2において、フォーマット変化、すなわち次に送信すべきMPEG-4 ALSのオーディオ素材Bのオーディオフォーマットを事前検知する。この場合、CPU121は、例えば、MPEG内のMPTでフォーマット変化を事前検知する。
 次に、CPU121は、ステップST3において、ユーザデータメッセージ(User data message)に後続フォーマット情報を格納してオーディオ出力信号に埋め込む。次に、CPU121は、ステップST4において、継続してMPEG-4 AACのオーディオ素材Aを送信する。
 次に、CPU121は、ステップST5において、送信フォーマット変更準備をする。場合によっては、MPEG-4 AACのオーディオ素材Aの終了からMPEG-4 ALSのオーディオ素材Bの開始までの間にギャップを発生させる。次に、CPU121は、ステップST6において、MPEG-4 ALSのオーディオ素材Bの送信を開始する。
 上述したように、図1に示すAVシステム10においては、テレビ受信機100は、オーディオアンプ200にデジタルオーディオ信号SAを送信する際に、現在送信しているデジタルオーディオ信号SAに、次に送信すべきデジタルオーディオ信号に関する情報を付加する。そのため、複数種類のLPCM信号/圧縮デジタルオーディオ信号の伝送において、それらを切り替え、良好にオーディオ再生を行い得る。
 <2.変形例>
 なお、上述実施の形態においては、送信側がテレビ受信機100であり、オーディオアンプ200に送信するデジタルオーディオ信号SAを放送信号から取得する例を示した。しかし、本技術は、送信側がメディア再生機であり、オーディオアンプ200に送信するデジタルオーディオ信号SAをメディアから読み出して得る例にも同様に適用し得るものである。
 図24は、メディア再生機におけるデジタルオーディオ信号SAの送信系300Aを概略的に示している。この図24において、図17と対応する部分には、同一符号を付し、適宜その詳細説明は省略する。メディアリーダ131は、例えばBD-ROMなどのディスクメディア132からデジタルオーディオ信号SAを読み出し、MPEGデコーダ107を通じて、SPDIF送信回路104に送る。
 MPEGデコーダ107からCPU121にはリードポジション(時間)情報が送られ、CPU121は、リードポジション(時間)情報に基づいて、メディアリーダ131を制御して、メディア132に書き込まれているコンテンツ情報を取得する。CPU121は、このような先読みにより、次に送信すべきデジタルオーディオ信号SAのオーディオフォーマットを事前に知ることができる。CPU121からSPDIF送信回路104に、次に送信すべきデジタルオーディオ信号SAに関する情報(メタデータ)を含むユーザデータメッセージ(User data message)が供給される。
 なお、上述実施の形態においては、ユーザデータメッセージに、「IEC 60958 Frame Rate」、「Original sampling frequency」、「Audio sampling frequency coefficient」および「Data Type」の4つの情報が含まれる例を示した(図18参照)。
 しかし、ユーザデータメッセージに、さらに別な情報、例えばデジタルオーディオ信号SAに暗号化を施して送信する場合、その暗号化のモードを示す情報、次に伝送すべきデジタルオーディオ信号SAの開始タイミングを示す情報などを含めることも可能である。
 図25は、ユーザデータメッセージの他の構成例(Syntax)を示している。なお、図示においては、ユーザ情報部のみを示している。このユーザ情報部は、16個の情報ユニット(IU)で構成されている。第1から第4のIUには、図18に示すユーザデータメッセージと同様に、「IEC 60958 Frame Rate」、「Original sampling frequency」、「Audio sampling frequency coefficient」および「Data Type」の4つの情報が配置されている。
 第4のIUの第2ビットから第0ビットに、「暗号化モード」の情報が配置されている。また、第5から第15のIUに、次に送信すべきデジタルオーディオ信号SAの開始タイミングを示す情報として、開始タイミングの時刻を示すタイムコードが配置されている。このタイムコードは、64ビット精度のUTC(Coordinated Universal Time:協定世界時)を想定している。
 なお、次に送信すべきデジタルオーディオ信号SAの開始タイミングを示す情報として、タイムコードの代わりに、開始タイミングまでの時間を示す情報を配置することも考えられる。その場合には、ユーザデータメッセージを送信する度に、当該時間を適切にデクリメントすることが望ましい。上述していないが、ユーザデータメッセージの送信は、デジタルオーディオ信号SAの切り替わりのタイミング付近の1回だけでなく、複数回の送信がされてもよい。
 上述したようにユーザデータメッセージに「暗号化モード」の情報が配置されるのは、デジタルオーディオ信号SAが暗号化されて送信される場合である。図26は、デジタルオーディオ信号SAが暗号化されて送信される場合におけるテレビ受信機100の送信系100A´の構成例を示している。この図26において、図17と対応する部分には、同一符号を付して示している。MPEGデコーダ107からSPDIF送信回路104に送られるデジタルオーディオ信号SAは、暗号部141において、暗号化される。
 図27は、デジタルオーディオ信号SAが暗号化されて送信されてくる場合におけるオーディオアンプ100の受信系200A´の構成例を示している。この図27において、図19と対応する部分には、同一符号を付して示している。この場合、SPDIF受信回路204で得られた暗号化されたデジタルオーディオ信号SAは、復号部241で復号化された後に、MPEGデコーダ205に供給される。この復号部241における復号化処理は、ユーザデータメッセージに含まれている「暗号化モード」の情報に基づいて、その暗号化モードに応じたものとされる。
 なお、上述したようにユーザデータメッセージに配置されている次に送信すべきデジタルオーディオ信号SAの開始タイミングを示す情報の利用例としては以下が考えられる。例えば、受信装置の制御がマルチタスクで実行されている場合、切り替わりまでの時間を勘案して、音声デコーダを切り替えるタスクの優先度を変更したりして対応できる。
 また、上述実施の形態においては、デジタルオーディオ信号SAに情報を付加する場合に任意のタイミングで送出し得るユーザデータを用いたものであるが、時間分解能が粗くてもよい場合は、チャネルステータスの空き領域に情報を定義することも可能である。
 また、上述実施の形態においては、テレビ受信機100からオーディオアンプ200にSPDIF信号を伝送するためにHDMI ARCを利用する例を示した。つまり、IEC 60958伝送路としてHDMI ARCを利用する例であった。本技術は、IEC 60958伝送路として同軸ケーブルや光ケーブルを利用する例にも同様に適用できる。
 図28は、IEC 60958伝送路として光ケーブルを利用した場合におけるAVシステム10Aの構成例を示している。この図28において、図1と対応する部分には同一符号を付し、その詳細説明は省略する。このAVシステム10Aにおいて、テレビ受信機100は光インタフェース129を備えており、オーディオアンプ200は光インタフェース222を備えている。そして、テレビ受信機100のSPDIF送信回路104から出力されるSPDIF信号は、光インタフェース129、光ケーブル630および光インタフェース222を介してオーディオアンプ200のSPDIF受信回路204に伝送される。
 なお、上述では、IEC 60958伝送路としてHDMI ARCを利用する例(図1参照)と、IEC 60958伝送路として同軸ケーブルや光ケーブルを利用する例(図28参照)に言及した。
 その他に、IEC 60958伝送路として、HDMI伝送路を利用する例も考えられる。この場合、SPDIF信号(IEC 60958信号)はオーディオサンプルパケット(audio sample packet)にマッピングされ、ビデオ伝送と同じ順方向に伝送される。同様に、IEC 60958伝送路として、IEC 61883-6伝送路、MHL伝送路、ディスプレイポート伝送路(DP伝送路)などを利用する例も考えられる。これらの場合も、SPDIF信号(IEC 60958信号)はオーディオサンプルパケット(audio sample packet)にマッピングされ、ビデオ伝送と同じ順方向に伝送される。
 また、技術は、以下のような構成もとることができる。
 (1)デジタルオーディオ信号を所定の伝送路を介して外部機器に送信する送信部と、
 現在送信しているデジタルオーディオ信号に、次に送信すべきデジタルオーディオ信号に関する情報を付加する情報付加部を備える
 送信装置。
 (2)上記情報には、
 上記デジタルオーディオ信号の伝送周波数を示す第1のメタデータと、
 上記デジタルオーディオ信号のデータタイプを示す第2のメタデータが含まれる
 前記(1)に記載の送信装置。
 (3)上記情報には、
 アナログ信号に変換する際に使用されるサンプリング周波数を示す第3のメタデータと、
 上記伝送周波数の上記サンプリング周波数に対する比率を示す第4のメタデータがさらに含まれる
 前記(2)に記載の送信装置。
 (4)上記情報には、
 上記次に送信すべきデジタルオーディオ信号の送信開始タイミングを示す時間情報が含まれる
 前記(1)から(3)のいずれかに記載の送信装置。
 (5)上記時間情報は、上記送信開始タイミングの時刻を示すタイムコードである
 前記(4)に記載の送信装置。
 (6)上記時間情報は、上記送信開始タイミングまでの時間を示す情報である
 前記(4)に記載の送信装置。
 (7)上記情報には、
 上記デジタルオーディオ信号が暗号化されて送信されるとき、該暗号化のモードを示す情報が含まれる
 前記(1)から(6)のいずれかに記載の送信装置。
 (8)上記送信部は、上記デジタルオーディオ信号を単位データ毎に順次送信し、
 上記情報付加部は、
 連続する所定数の単位データのユーザデータビットを用いて上記情報を付加する
 前記(1)から(7)のいずれかに記載の送信装置。
 (9)受信した放送信号から上記デジタルオーディオ信号を得る放送受信部をさらに備え、
 上記情報付加部は、上記情報を、上記放送信号から取得する
 前記(1)から(8)のいずれかに記載の送信装置。
 (10)メディアから上記デジタルオーディオ信号を読み出して得るメディア読み出し部をさらに備え、
 上記情報付加部は、上記情報を、上記メディアから取得する
 前記(1)から(8)のいずれかに記載の送信装置。
 (11)上記送信部は、
 上記次に送信すべきデジタルオーディオ信号の送信を、現在送信しているデジタルオーディオ信号の送信終了時点から一定時間を経過した時点で開始する
 前記(1)から(10)のいずれかに記載の送信装置。
 (12)上記所定伝送路は、同軸ケーブル、光ケーブル、イーサネット(IEC 61883-6)ケーブル、HDMIケーブル、MHLケーブルまたはディスプレイポートケーブルである
 前記(1)から(11)のいずれかに記載の送信装置。
 (13)送信部により、デジタルオーディオ信号を所定の伝送路を介して外部機器に送信する送信ステップと、
 現在送信しているデジタルオーディオ信号に、次に送信すべきデジタルオーディオ信号に関する情報を付加する情報付加ステップを有する
 送信方法。
 (14)デジタルオーディオ信号を外部機器から所定の伝送路を介して受信する受信部と、
 上記デジタルオーディオ信号を処理する処理部を備え、
 現在受信しているデジタルオーディオ信号には、次に受信されるデジタルオーディオ信号に関する情報が付加されており、
 上記処理部は、上記次に受信されるデジタルオーディオ信号を、上記情報に基づいて処理する
 受信装置。
 (15)上記情報には、上記デジタルオーディオ信号の伝送周波数を示す第1のメタデータと、上記デジタルオーディオ信号のデータタイプを示す第2のメタデータが含まれており、
 上記処理部は、
 上記第1のメタデータで示される伝送周波数に応じた周波数にPLLをロックし、該PLLでロックされた周波数のクロック信号を用いて、上記次に受信されるデジタルオーディオ信号に、上記第2のメタデータで示されるデータタイプに応じた処理を施す
 前記(14)に記載の受信装置。
 (16)上記処理部は、
 上記現在受信しているデジタルオーディオ信号に付加されている上記情報が抽出された時点から、該情報に基づいて上記次に受信されるデジタルオーディオ信号を処理するための準備を開始する
 前記(14)または(15)に記載の受信装置。
 (17)上記処理部は、
 上記現在受信しているデジタルオーディオ信号に付加されている上記情報が抽出された後に、上記現在のデジタルオーディオ信号の送信終了時点から、上記情報に基づいて上記次に受信されるデジタルオーディオ信号を処理するための準備を開始する
 前記(14)または(15)に記載の受信装置。
 (18)上記所定伝送路は、同軸ケーブル、光ケーブル、イーサネット(IEC 61883-6)ケーブル、HDMIケーブル、MHLケーブルまたはディスプレイポートケーブルである
 前記(14)から(17)のいずれかに記載の受信装置。
 (19)受信部により、デジタルオーディオ信号を外部機器から所定の伝送路を介して受信する受信ステップと、
 上記デジタルオーディオ信号を処理する処理ステップを有し、
 上記現在受信しているデジタルオーディオ信号には、次に受信されるデジタルオーディオ信号に関する情報が付加されており、
 上記処理ステップでは、上記次に受信されるデジタルオーディオ信号を、上記情報に基づいて処理する
 受信方法。
 10,10A・・・・AVシステム
 100・・・テレビ受信機
 100A,100A´・・・デジタルオーディオ信号の送信系
 101・・・HDMI端子
 102・・・HDMI受信部
 103・・・高速バスインタフェース
 104・・・SPDIF送信回路
 105・・・アンテナ端子
 106・・・デジタル放送チューナ
 107・・・MPEGデコーダ
 108・・・映像信号処理回路
 109・・・グラフィック生成回路
 110・・・パネル駆動回路
 111・・・表示パネル
 112・・・音声信号処理回路
 113・・・音声増幅回路
 114・・・スピーカ
 115・・・イーサネットインタフェース
 116・・・ネットワーク端子
 120・・・内部バス
 121・・・CPU
 122・・・フラッシュROM
 123・・・DRAM
 124・・・表示制御部
 125・・・リモコン受信部
 126・・・リモコン送信機
 127・・・電源部
 128・・・プラグ接続伝達回路
 141・・暗号部
 200・・・オーディオアンプ
 200A,200A´・・・デジタルオーディオ信号の受信系
 201a,201b・・・HDMI端子
 202a・・・HDMI送信部
 202b・・・HDMI受信部
 203a.203b・・・高速バスインタフェース
 204・・・SPDIF受信回路
 205・・・MPEGデコーダ
 206・・・映像・グラフィック処理回路
 207・・・音声処理回路
 208・・・音声増幅回路
 209・・・音声出力端子
 210・・・イーサネットインタフェース
 211・・・内部バス
 212・・・CPU
 213・・・フラッシュROM
 214・・・DRAM
 215・・・表示制御部
 216・・・パネル駆動回路
 217・・・表示パネル
 218・・・電源部
 219・・・リモコン受信部
 220・・・リモコン送信機
 221・・・プラグ接続検出回路
 231・・・PLL回路
 232・・・プログラム格納部
 241・・・復号部
 300A・・・メディア再生機におけるデジタルオーディオ信号の送信系
 300・・・BDプレーヤ
 301・・・HDMI端子
 302・・・HDMI送信部
 303・・・高速バスインタフェース
 304・・・内部バス
 305・・・CPU
 306・・・フラッシュROM
 307・・・SDRAM
 308・・・表示制御部
 309・・・リモコン受信部
 310・・・リモコン送信機
 311・・・記憶媒体制御インタフェース
 312a・・・BDドライブ
 312b・・・HDD
 312c・・・SSD
 313・・イーサネットインタフェース
 314・・・ネットワーク端子
 315・・・MPEGデコーダ
 316・・・グラフィック生成回路
 317・・・映像出力端子
 318・・音声出力端子
 319・・・パネル駆動回路
 320・・・表示パネル
 321・・・電源部
 400・・・受信アンテナ
 500・・・スピーカシステム
 610,620・・・HDMIケーブル
 630・・・光ケーブル

Claims (19)

  1.  デジタルオーディオ信号を所定の伝送路を介して外部機器に送信する送信部と、
     現在送信しているデジタルオーディオ信号に、次に送信すべきデジタルオーディオ信号に関する情報を付加する情報付加部を備える
     送信装置。
  2.  上記情報には、
     上記デジタルオーディオ信号の伝送周波数を示す第1のメタデータと、
     上記デジタルオーディオ信号のデータタイプを示す第2のメタデータが含まれる
     請求項1に記載の送信装置。
  3.  上記情報には、
     アナログ信号に変換する際に使用されるサンプリング周波数を示す第3のメタデータと、
     上記伝送周波数の上記サンプリング周波数に対する比率を示す第4のメタデータがさらに含まれる
     請求項2に記載の送信装置。
  4.  上記情報には、
     上記次に送信すべきデジタルオーディオ信号の送信開始タイミングを示す時間情報が含まれる
     請求項1に記載の送信装置。
  5.  上記時間情報は、上記送信開始タイミングの時刻を示すタイムコードである
     請求項4に記載の送信装置。
  6.  上記時間情報は、上記送信開始タイミングまでの時間を示す情報である
     請求項4に記載の送信装置。
  7.  上記情報には、
     上記デジタルオーディオ信号が暗号化されて送信されるとき、該暗号化のモードを示す情報が含まれる
     請求項1に記載の送信装置。
  8.  上記送信部は、上記デジタルオーディオ信号を単位データ毎に順次送信し、
     上記情報付加部は、
     連続する所定数の単位データのユーザデータビットを用いて上記情報を付加する
     請求項1に記載の送信装置。
  9.  受信した放送信号から上記デジタルオーディオ信号を得る放送受信部をさらに備え、
     上記情報付加部は、上記情報を、上記放送信号から取得する
     請求項1に記載の送信装置。
  10.  メディアから上記デジタルオーディオ信号を読み出して得るメディア読み出し部をさらに備え、
     上記情報付加部は、上記情報を、上記メディアから取得する
     請求項1に記載の送信装置。
  11.  上記送信部は、
     上記次に送信すべきデジタルオーディオ信号の送信を、現在送信しているデジタルオーディオ信号の送信終了時点から一定時間を経過した時点で開始する
     請求項1に記載の送信装置。
  12.  上記所定伝送路は、同軸ケーブル、光ケーブル、イーサネット(IEC 61883-6)ケーブル、HDMIケーブル、MHLケーブルまたはディスプレイポートケーブルである
     請求項1に記載の送信装置。
  13.  送信部により、デジタルオーディオ信号を所定の伝送路を介して外部機器に送信する送信ステップと、
     現在送信しているデジタルオーディオ信号に、次に送信すべきデジタルオーディオ信号に関する情報を付加する情報付加ステップを有する
     送信方法。
  14.  デジタルオーディオ信号を外部機器から所定の伝送路を介して受信する受信部と、
     上記デジタルオーディオ信号を処理する処理部を備え、
     現在受信しているデジタルオーディオ信号には、次に受信されるデジタルオーディオ信号に関する情報が付加されており、
     上記処理部は、上記次に受信されるデジタルオーディオ信号を、上記情報に基づいて処理する
     受信装置。
  15.  上記情報には、上記デジタルオーディオ信号の伝送周波数を示す第1のメタデータと、上記デジタルオーディオ信号のデータタイプを示す第2のメタデータが含まれており、
     上記処理部は、
     上記第1のメタデータで示される伝送周波数に応じた周波数にPLLをロックし、該PLLでロックされた周波数のクロック信号を用いて、上記次に受信されるデジタルオーディオ信号に、上記第2のメタデータで示されるデータタイプに応じた処理を施す
     請求項14に記載の受信装置。
  16.  上記処理部は、
     上記現在受信しているデジタルオーディオ信号に付加されている上記情報が抽出された時点から、該情報に基づいて上記次に受信されるデジタルオーディオ信号を処理するための準備を開始する
     請求項14に記載の受信装置。
  17.  上記処理部は、
     上記現在受信しているデジタルオーディオ信号に付加されている上記情報が抽出された後に、上記現在のデジタルオーディオ信号の送信終了時点から、上記情報に基づいて上記次に受信されるデジタルオーディオ信号を処理するための準備を開始する
     請求項14に記載の受信装置。
  18.  上記所定伝送路は、同軸ケーブル、光ケーブル、イーサネット(IEC 61883-6)ケーブル、HDMIケーブル、MHLケーブルまたはディスプレイポートケーブルである
     請求項14に記載の受信装置。
  19.  受信部により、デジタルオーディオ信号を外部機器から所定の伝送路を介して受信する受信ステップと、
     上記デジタルオーディオ信号を処理する処理ステップを有し、
     上記現在受信しているデジタルオーディオ信号には、次に受信されるデジタルオーディオ信号に関する情報が付加されており、
     上記処理ステップでは、上記次に受信されるデジタルオーディオ信号を、上記情報に基づいて処理する
     受信方法。
PCT/JP2016/075372 2015-09-07 2016-08-30 送信装置、送信方法、受信装置および受信方法 WO2017043378A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US15/753,425 US10504552B2 (en) 2015-09-07 2016-08-30 Transmission device, transmission method, reception device, and reception method
CN201680050426.5A CN107925794B (zh) 2015-09-07 2016-08-30 发送设备、发送方法、接收设备和接收方法
JP2017539129A JP6809470B2 (ja) 2015-09-07 2016-08-30 送信装置、送信方法、受信装置および受信方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015-175394 2015-09-07
JP2015175394 2015-09-07

Publications (1)

Publication Number Publication Date
WO2017043378A1 true WO2017043378A1 (ja) 2017-03-16

Family

ID=58239715

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/075372 WO2017043378A1 (ja) 2015-09-07 2016-08-30 送信装置、送信方法、受信装置および受信方法

Country Status (4)

Country Link
US (1) US10504552B2 (ja)
JP (1) JP6809470B2 (ja)
CN (1) CN107925794B (ja)
WO (1) WO2017043378A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018216424A1 (ja) * 2017-05-24 2018-11-29 ソニー株式会社 情報処理装置、情報記録媒体、および情報処理方法、並びにプログラム
EP3799042A4 (en) * 2018-05-23 2021-07-14 Sony Corporation TRANSMISSION DEVICE, TRANSMISSION PROCESS, RECEPTION DEVICE AND RECEPTION PROCESS

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW202312143A (zh) * 2021-09-13 2023-03-16 瑞昱半導體股份有限公司 多媒體影音系統與其協定轉換器

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001094448A (ja) * 1999-09-22 2001-04-06 Matsushita Electric Ind Co Ltd オーディオ送信装置及びオーディオ受信装置
JP2002344561A (ja) * 2001-05-17 2002-11-29 Pioneer Electronic Corp 受信装置及びそのフロー制御方法、送信装置及びそのフロー制御方法
WO2010140199A1 (ja) * 2009-06-01 2010-12-09 パナソニック株式会社 映像データの伝送方法
JP2012075069A (ja) * 2010-09-30 2012-04-12 Canon Inc 動画像送信装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5404362A (en) * 1991-12-04 1995-04-04 Meitner; Edmund Very low jitter clock recovery from serial audio data
JP3512098B2 (ja) * 1996-12-13 2004-03-29 ソニー株式会社 情報記録装置および方法、並びに情報再生装置および方法
EP1087557A3 (en) 1999-09-22 2005-01-19 Matsushita Electric Industrial Co., Ltd. Apparatus for transmitting digital audio data and receiving apparatus for receiving the digital audio data
JP2002335171A (ja) * 2001-05-10 2002-11-22 Matsushita Electric Ind Co Ltd デジタル信号受信装置
KR100765740B1 (ko) * 2001-06-26 2007-10-15 삼성전자주식회사 A/v신호 저장 및 검색 방법과 그 장치
JP3925306B2 (ja) * 2001-07-30 2007-06-06 ヤマハ株式会社 ディジタルオーディオ信号再生装置
CN101208750B (zh) * 2005-05-31 2011-12-28 松下电器产业株式会社 记录和再现装置以及记录和再现方法
KR101531910B1 (ko) * 2007-07-02 2015-06-29 엘지전자 주식회사 방송 수신기 및 방송신호 처리방법
DE102008009024A1 (de) * 2008-02-14 2009-08-27 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Vorrichtung und Verfahren zum synchronisieren von Mehrkanalerweiterungsdaten mit einem Audiosignal und zum Verarbeiten des Audiosignals
US20110268263A1 (en) * 2010-04-30 2011-11-03 American Teleconferencing Services Ltd. Conferencing alerts
KR101248844B1 (ko) * 2011-07-25 2013-04-01 주식회사 아이플래테아코리아 방송콘텐츠의 부가정보 제공 방법 및 그 시스템
CN104205210A (zh) * 2012-04-13 2014-12-10 索尼公司 解码设备和方法、音频信号处理设备和方法以及程序

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001094448A (ja) * 1999-09-22 2001-04-06 Matsushita Electric Ind Co Ltd オーディオ送信装置及びオーディオ受信装置
JP2002344561A (ja) * 2001-05-17 2002-11-29 Pioneer Electronic Corp 受信装置及びそのフロー制御方法、送信装置及びそのフロー制御方法
WO2010140199A1 (ja) * 2009-06-01 2010-12-09 パナソニック株式会社 映像データの伝送方法
JP2012075069A (ja) * 2010-09-30 2012-04-12 Canon Inc 動画像送信装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018216424A1 (ja) * 2017-05-24 2018-11-29 ソニー株式会社 情報処理装置、情報記録媒体、および情報処理方法、並びにプログラム
JPWO2018216424A1 (ja) * 2017-05-24 2020-03-26 ソニー株式会社 情報処理装置、情報記録媒体、および情報処理方法、並びにプログラム
JP7070564B2 (ja) 2017-05-24 2022-05-18 ソニーグループ株式会社 情報処理装置、情報記録媒体、および情報処理方法、並びにプログラム
EP3799042A4 (en) * 2018-05-23 2021-07-14 Sony Corporation TRANSMISSION DEVICE, TRANSMISSION PROCESS, RECEPTION DEVICE AND RECEPTION PROCESS
US11942103B2 (en) 2018-05-23 2024-03-26 Sony Corporation Transmission apparatus, transmission method, reception apparatus, and reception method for transmitting and receiving an audio signal including a mixed signal simultaneously transmitted by mixing a compressed audio signal and a linear pulse code modulation signal

Also Published As

Publication number Publication date
US20180247671A1 (en) 2018-08-30
CN107925794B (zh) 2021-02-09
JPWO2017043378A1 (ja) 2018-06-28
US10504552B2 (en) 2019-12-10
CN107925794A (zh) 2018-04-17
JP6809470B2 (ja) 2021-01-06

Similar Documents

Publication Publication Date Title
JP6863282B2 (ja) 受信装置および受信方法
JP6477692B2 (ja) 通信装置及び通信方法、並びにコンピューター・プログラム
US8898347B2 (en) Repeater device and control method
JP2009272791A (ja) 送信装置、情報送信方法、受信装置および情報処理方法
JP6589875B2 (ja) 送信装置、送信方法、受信装置および受信方法
US9973787B2 (en) Communication device and communication method
JP6809470B2 (ja) 送信装置、送信方法、受信装置および受信方法
WO2015163264A1 (ja) 符号化装置、符号化方法、送信装置、送信方法、受信装置、受信方法およびプログラム
JP6973403B2 (ja) 送信装置、送信方法、受信装置および受信方法
JP6777071B2 (ja) 送信装置、送信方法、受信装置および受信方法
JP6669071B2 (ja) 送信装置、送信方法、受信装置および受信方法
WO2019225449A1 (ja) 送信装置、送信方法、受信装置および受信方法
JP6904250B2 (ja) 送信装置、送信方法、受信装置および受信方法
JP6973402B2 (ja) 送信装置、送信方法、受信装置および受信方法
JP2010118806A (ja) 情報処理装置および方法、プログラム、並びに記録媒体

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16844239

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2017539129

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 15753425

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 16844239

Country of ref document: EP

Kind code of ref document: A1