WO2016047755A1 - 配線基板、電子装置および電子モジュール - Google Patents

配線基板、電子装置および電子モジュール Download PDF

Info

Publication number
WO2016047755A1
WO2016047755A1 PCT/JP2015/077102 JP2015077102W WO2016047755A1 WO 2016047755 A1 WO2016047755 A1 WO 2016047755A1 JP 2015077102 W JP2015077102 W JP 2015077102W WO 2016047755 A1 WO2016047755 A1 WO 2016047755A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
wiring board
surface electrode
notch
wiring
Prior art date
Application number
PCT/JP2015/077102
Other languages
English (en)
French (fr)
Inventor
幸雄 森田
健治 杉本
Original Assignee
京セラ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 京セラ株式会社 filed Critical 京セラ株式会社
Priority to US15/513,704 priority Critical patent/US10157753B2/en
Priority to EP15844968.6A priority patent/EP3200223B1/en
Priority to JP2016550396A priority patent/JP6267803B2/ja
Priority to CN201580048578.7A priority patent/CN106688091B/zh
Publication of WO2016047755A1 publication Critical patent/WO2016047755A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49805Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the leads being also applied on the sidewalls or the bottom of the substrate, e.g. leadless packages for surface mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49866Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/483Containers
    • H01L33/486Containers adapted for surface mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P3/00Waveguides; Transmission lines of the waveguide type
    • H01P3/02Waveguides; Transmission lines of the waveguide type with two longitudinal conductors
    • H01P3/08Microstrips; Strip lines
    • H01P3/085Triplate lines
    • H01P3/087Suspended triplate lines
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15158Shape the die mounting substrate being other than a cuboid
    • H01L2924/15159Side view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Definitions

  • the present invention relates to a wiring board, an electronic device, and an electronic module.
  • some wiring boards are provided with a wiring conductor inside or on the surface of the insulating substrate, a notch from the side surface to the bottom surface of the insulating substrate, and an inner surface electrode connected to the wiring conductor on the inner surface thereof.
  • the inner surface electrode is joined to the module board via solder (see Japanese Patent Application Laid-Open No. 2002-158509).
  • the inner surface electrode provided on the inner surface of the notch is less likely to be formed as having excellent adhesion as compared with the wiring conductor provided on the surface of the insulating substrate. For this reason, when the inner electrode of the wiring board and the connection pad of the module board are joined by solder, if the solder adheres to the outer edge of the inner electrode, the stress due to the difference in thermal expansion between the wiring board and the module board will be Therefore, there is a concern that the inner surface electrode may be peeled off from the insulating base by being added to the outer edge portion of the inner surface electrode.
  • a wiring board includes an insulating base having a notch portion that opens to a main surface and a side surface, and a plurality of metal layers provided on the inner surface of the notch portion.
  • An inner surface electrode, and the inner surface electrode has at least one metal layer selected from a nickel layer, a chromium layer, a platinum layer and a titanium layer as an inner layer, and has a gold layer as an outermost layer.
  • the metal layer is exposed at the outer edge.
  • an electronic device includes the wiring board configured as described above and an electronic component mounted on the wiring board and electrically connected to the inner surface electrode.
  • an electronic module includes a module substrate having a connection pad on a main surface, and an electronic device having the above-described configuration in which the inner surface electrode is connected to the connection pad via solder.
  • an insulating base having a notch opening on a main surface and side surfaces, and an inner surface electrode including a plurality of metal layers provided on an inner surface of the notch.
  • the inner surface electrode includes at least one metal layer selected from a nickel layer, a chromium layer, a platinum layer, and a titanium layer as an inner layer, a gold layer as an outermost layer, and an outer edge portion. The metal layer is exposed. Since it has such a structure, it is suppressed that a solder adheres to the outer edge part of an inner surface electrode.
  • An electronic device is excellent in terms of electrical reliability by including a wiring board having the above-described configuration and an electronic component mounted on the wiring board and electrically connected to the inner surface electrode. ing.
  • An electronic module includes a module substrate having a connection pad on the main surface, and an electronic device having the above-described configuration in which the inner surface electrode is connected to the connection pad via solder.
  • the electrical connection reliability between the wiring board and the module board can be excellent over a period of time.
  • FIG. 2A is a cross-sectional view taken along line AA of the electronic device shown in FIG. (A) is a principal part expanded sectional view in the C section of Drawing 3
  • (b) is a principal part expanded sectional view in the D section of (a).
  • (A) And (b) is a principal part expanded sectional view in the other example of the electronic device in the 1st Embodiment of this invention, respectively.
  • FIG. 8A is a cross-sectional view taken along line AA of the electronic device shown in FIG. 8A, and FIG. FIG.
  • FIG. 9 is an enlarged cross-sectional view of a main part showing an electronic module in which the electronic device in FIG. 8 is mounted on a module substrate.
  • (A) is a top view which shows the electronic device in the 3rd Embodiment of this invention
  • (b) is a bottom view of (a).
  • FIG. 13 is a cross-sectional view taken along line AA of the electronic device shown in FIG.
  • (A) is a top view which shows the electronic device in the 4th Embodiment of this invention
  • (b) is sectional drawing in the AA of (a). It is a bottom view which shows the electronic device in the 5th Embodiment of this invention.
  • the electronic device according to the first embodiment of the present invention includes a wiring board 1 and an electronic component 2 provided on the upper surface of the wiring board 1. As shown in the example shown in FIG. 7, for example, when an electronic module is configured, the electronic device is connected to the module substrate 5 using solder 6.
  • the wiring board 1 has an insulating base 11 having a notch 12 that opens to the main surface and side surfaces, and an inner surface electrode 13 that includes a plurality of metal layers provided on the inner surface of the notch 12. ing.
  • the inner surface electrode 13 has at least one metal layer 17b selected from a nickel layer, a chromium layer, a platinum layer, and a titanium layer as an inner layer, has a gold layer as an outermost layer 17a, and has a metal at the outer edge. Layer 17b is exposed.
  • the electronic device is mounted on the xy plane in the virtual xyz space. 1 to 4 and 7, the upward direction means the positive direction of the virtual z axis.
  • the upper and lower distinction in the following description is for convenience, and does not limit the upper and lower when the wiring board 1 or the like is actually used.
  • the insulating base 11 is composed of a single layer or a plurality of layers of insulating layers 11a, and has an upper surface including a mounting area for the electronic component 2, and is a rectangular plate when viewed from above, that is, from an upper direction perpendicular to the upper surface. It has a shape.
  • the insulating base 11 functions as a support for supporting the electronic component 2, and the electronic component 2 is bonded and fixed to the mounting area in the center of the upper surface via a bonding member such as a low melting point brazing material or a conductive resin.
  • ceramics such as an aluminum oxide sintered body (alumina ceramic), an aluminum nitride sintered body, a mullite sintered body, or a glass ceramic sintered body can be used.
  • the insulating substrate 11 is made of, for example, an aluminum oxide sintered body, a suitable organic binder and solvent are added to and mixed with raw material powders such as aluminum oxide, silicon oxide, magnesium oxide and calcium oxide to form a slurry. To do. Next, this is formed into a sheet shape by a doctor blade method, a calendar roll method, or the like to obtain a ceramic green sheet. Thereafter, an appropriate punching process is performed on the ceramic green sheets, and a plurality of them are laminated as necessary. And it is manufactured by baking at high temperature (about 1600 degreeC). The notch 12 is open on the main surface and side surface of the insulating base 11. In the example shown in FIGS.
  • the notch 12 opens in two directions, ie, the lower main surface (lower surface) and the side surface of the insulating base 11.
  • the notch 12 may be opened in three directions of the upper main surface (upper surface), the lower main surface (lower surface), and the side surface of the insulating base 11.
  • the notch 12 is formed in a semi-elliptical shape in plan view, and has a shape obtained by dividing the ellipsoid, that is, the inner surface is formed in a curved shape.
  • the cut-out portion 12 may have a shape obtained by dividing a semispherical shape or a semi-elliptical shape in a plan view.
  • Such a notch 12 is provided by forming a hole to be the notch 12 in the insulating base 11 by blasting or the like.
  • the inner surface of the notch 12 is formed in a curved surface shape.
  • the notch 12 is a columnar shape or a truncated frustum formed in a rectangular shape with an arcuate corner in a plan view, or a semicircular shape, a semi-elliptical shape or a semi-oval shape in a plan view, Alternatively, a columnar shape in which a plurality of cutout portions 12 having a plurality of sizes overlap each other or a shape obtained by dividing a frustum may be used.
  • Such notches 12 are formed by forming through holes to be the notches 12 in some of the ceramic green sheets for the insulating substrate 11 by laser machining or punching with a mold.
  • the inner surface electrode 13 is provided on the inner surface of the notch 12, and the wiring conductor 14 is provided on the surface and inside of the insulating base 11.
  • the inner surface electrode 13 is provided on the entire inner surface of the notch 12.
  • a main surface electrode 15 connected to the inner surface electrode 13 is provided on the main surface where the notch 12 is open.
  • a configuration including the inner surface electrode 13 and the main surface electrode 15 serves as an outer electrode.
  • the wiring conductor 14 and the main surface electrode 15 are connected on the lower surface of the insulating base 11.
  • the inner surface electrode 13 and the wiring conductor 14 are electrically connected via the main surface electrode 15.
  • External electrodes including the inner surface electrode 13 and the main surface electrode 15 are for bonding the wiring substrate 1 to the module substrate 5.
  • the inner surface electrode 13, the wiring conductor 14, and the main surface electrode 15 are for electrically connecting the electronic component 2 mounted on the wiring substrate 1 and the module substrate 5.
  • the wiring conductor 14 includes a wiring conductor provided on the surface or inside of the insulating base 11, and a through conductor that electrically connects the wiring conductors that are positioned vertically through the insulating layer 11a constituting the insulating base 11. Contains.
  • the inner surface electrode 13 or the main surface electrode 15 includes a plurality of metal layers, that is, a thin film layer 16 and a plating layer 17.
  • the thin film layer 16 includes, for example, an adhesion metal layer and a barrier layer.
  • the adhesion metal layer constituting the thin film layer 16 is formed on the main surface of the insulating base 11 and the inner surface of the notch 12.
  • the adhesion metal layer is made of, for example, tantalum nitride, nickel-chromium, nickel-chromium-silicon, tungsten-silicon, molybdenum-silicon, tungsten, molybdenum, titanium, chromium or the like, such as vapor deposition, ion plating, or sputtering.
  • the thin film is deposited on the surface of the insulating base 11 and the inner surface of the notch 12.
  • the insulating base 11 is installed in a film forming chamber of a vacuum vapor deposition apparatus, and a metal piece serving as an adhesion metal layer is disposed in a vapor deposition source in the film forming chamber.
  • the film formation chamber is evacuated (pressure of 10 ⁇ 2 Pa or less), and the metal piece disposed in the vapor deposition source is heated and evaporated.
  • a thin-film metal layer serving as an adhesion metal layer is formed.
  • an extra thin film metal layer is removed by etching to form an adhesion metal layer.
  • a barrier layer is deposited on the top surface of the adhesion metal layer. The barrier layer has good bondability and wettability with the adhesion metal layer and the plating layer, and has an effect of preventing the mutual diffusion between the adhesion metal layer and the plating layer while firmly bonding the adhesion metal layer and the plating layer.
  • the barrier layer is made of, for example, nickel-chromium, platinum, palladium, nickel, or cobalt, and is deposited on the surface of the adhesion metal layer by a thin film forming technique such as vapor deposition, ion plating, or sputtering.
  • the thickness of the adhesion metal layer is preferably about 0.01 to 0.5 ⁇ m. If the thickness is less than 0.01 ⁇ m, it tends to be difficult to firmly adhere the adhesion metal layer on the insulating substrate 11. When the thickness exceeds 0.5 ⁇ m, peeling of the adhesion metal layer is likely to occur due to internal stress during the formation of the adhesion metal layer.
  • the thickness of the barrier layer is preferably about 0.05 to 1 ⁇ m. When the thickness is less than 0.05 ⁇ m, defects such as pinholes are generated in the barrier layer, which tends to make it difficult to function as a barrier layer. When the thickness exceeds 1 ⁇ m, peeling of the barrier layer is likely to occur due to internal stress during film formation.
  • the plating layer 17 is deposited on the surface of the thin film layer 16 by electroplating or electroless plating.
  • the plating layer is made of a metal having excellent corrosion resistance such as nickel, copper, gold or silver and connection with a connecting member.
  • a nickel plating layer having a thickness of about 0.5 to 5 ⁇ m and a thickness of about 0.1 to 3 ⁇ m
  • the gold plating layers are sequentially deposited.
  • a metal layer such as copper (Cu) or gold (Au) may be disposed on the barrier layer so that the plating layer 17 can be satisfactorily formed.
  • a metal layer is formed by the same method as the thin film layer 16.
  • the wiring conductor 14 can be made of a metal material such as tungsten (W), molybdenum (Mo), manganese (Mn), silver (Ag), or copper (Cu).
  • a metal material such as tungsten (W), molybdenum (Mo), manganese (Mn), silver (Ag), or copper (Cu).
  • W tungsten
  • Mo molybdenum
  • Mn manganese
  • Ag silver
  • Cu copper
  • a conductive paste obtained by adding and mixing an appropriate organic binder and solvent to a refractory metal powder such as W, Mo or Mn is insulated.
  • a ceramic green sheet to be the substrate 11 is preliminarily printed and applied in a predetermined pattern by a screen printing method. Then, by firing at the same time as the ceramic green sheet to be the insulating base 11, the wiring conductor 14 is deposited on a predetermined position of the insulating base 11.
  • a through hole is formed in the green sheet by punching by a die or punching or laser processing, and a conductive paste for the wiring conductor 14 is filled into the through hole by a printing method. It is formed by placing.
  • the exposed surface of the wiring conductor 14 is coated with a plating layer 17 by an electroplating method or an electroless plating method, similarly to the thin film layer 16 of the inner surface electrode 13 and the thin film layer 16 of the main surface electrode 15.
  • the plating layer 17 is made of a metal having excellent corrosion resistance such as nickel, copper, gold or silver and connectivity with a connecting member.
  • the nickel plating layer has a thickness of about 0.5 to 5 ⁇ m and a thickness of about 0.1 to 3 ⁇ m.
  • a nickel plating layer having a thickness of about 1 to 10 ⁇ m and a silver plating layer having a thickness of about 0.1 to 1 ⁇ m are sequentially deposited.
  • the inner surface electrode 13 has at least one metal layer 17b selected from a nickel layer, a chromium layer, a platinum layer, and a titanium layer as an inner layer, a gold layer as an outermost layer, and a metal layer at an outer edge portion. 17b is exposed.
  • the outer edge portion of the inner surface electrode 13 refers to the outer edge portion of the inner surface electrode 13 on the side surface side of the insulating substrate 11.
  • the metal layer 17 b is a belt-like shape provided on the outer edge of the inner surface electrode 13 on the side surface of the insulating base 11 along the opening of the notch 12 on the side surface of the insulating base 11. It is exposed at the step.
  • the metal layer 17b is shown by shading in FIGS.
  • the outermost layer (a metal layer) 17a which is a gold layer and the wettability of the metal layer 17b selected from the nickel layer, the chromium layer, the platinum layer and the titanium layer with respect to the solder 6 are as follows.
  • solder 6 is placed on a metal layer 17b selected from a nickel layer, a chromium layer, a platinum layer, and a titanium layer, reflowed at about 200 ° C., and can be confirmed by a difference in wet spread of the solder 6. .
  • a metal layer 17b selected from a nickel layer, a chromium layer, a platinum layer, and a titanium layer, reflowed at about 200 ° C., and can be confirmed by a difference in wet spread of the solder 6.
  • Such a metal layer 17b is made of a metal that is difficult to get wet with the solder 6 such as nickel (Ni), chromium (Cr), platinum (Pt), titanium (Ti), and the like.
  • the outermost layer 17a made of a metal such as gold (Au) that easily wets the solder 6 can be removed by stripping. For example, laser irradiation is performed on the outer edge of the inner surface electrode 13 including the thin film layer 16 and the plating layer 17 on the side surface side of the insulating base 11, and the outermost layer 17a is removed in a strip shape to expose the inner metal layer 17b. You can do it.
  • the plating layer 17 of the inner surface electrode 13 is composed of two layers of a Ni plating layer and an Au plating layer
  • the outer edge portion of the inner surface electrode 13 on the side surface side of the insulating substrate 11 is irradiated with laser, and the outermost layer 17a.
  • the inner edge electrode 13 when the inner edge electrode 13 is removed from the outer edge portion on the side surface side of the insulating base 11 to the middle of the metal layer 17b along with the outermost layer 17a, the inner electrode The outermost layer portion 13 is preferably removed at the outer edge portion 13 so that the metal layer 17b can be exposed.
  • the plating layer 17 is not limited to the Ni plating layer / Au plating layer, and includes, for example, Cu plating layer / Ni plating layer / Au plating layer, Ni plating layer / Pd plating layer / Au plating layer, etc. It may be a plating layer. In the case of a plating layer composed of three or more layers, a plurality of metal layers on the surface side including the outermost layer 17a are removed in a strip shape from the outer edge portion of the inner surface electrode 13, and the inner metal layer 17b is exposed. It doesn't matter.
  • the solder 6 is made of an alloy such as tin (Sn) -copper (Cu), tin (Sn) -silver (Ag) -copper (Cu), gold (Au) -tin (Sn).
  • the outermost layer 17a made of metal such as gold (Au) is easily wetted, and is made of nickel (Ni), chromium (Cr), platinum (Pt), titanium (Ti), etc., and is more wet than the outermost layer 17a (wet the solder 6). It is sufficient if it is difficult to wet the metal layer 17b.
  • An electronic device is connected to the module substrate 5 through such solder 6.
  • the wiring conductor 14 and the electronic component 2 are fixed, the wiring conductor 14 is bonded to the connection member 3 such as a bonding wire, and the inner surface electrode 13 and the main surface electrode 15 and the connection pad 51 formed on the module substrate 5
  • the wiring substrate 1 can be bonded well.
  • the metal layer 17b exposed at the outer edge portion of the inner surface electrode 13 may be provided away from the opening of the notch 12 on the side surface side of the insulating base 11, but is provided along the opening of the notch 12. In this case, a portion that is easily wetted by the solder 6 is not disposed on the outer edge portion of the inner surface electrode 13, and the inner region of the inner surface electrode 13 can be widened. It is possible to obtain the wiring substrate 1 having good bonding with the formed connection pad 51.
  • the wiring board 1 includes an insulating base 11 having a notch 12 that opens in two directions, a main surface and a side surface, and an inner surface electrode 13 provided on the inner surface of the notch 12 and including a plurality of metal layers.
  • the inner surface electrode 13 has at least one metal layer 17b selected from a nickel layer, a chromium layer, a platinum layer and a titanium layer as an inner layer, and has a gold layer as an outermost layer 17a. Since the metal layer 17b is exposed at the outer edge portion, the solder 6 is prevented from being deposited on the outer edge portion of the inner surface electrode 13.
  • the wiring conductor 14 and the main surface electrode 15 are connected to the main surface (lower surface) of the insulating base 11.
  • the inner surface electrode 13 and the wiring conductor 14 are formed on the inner surface portion of the notch 12 on the opposite side of the inner surface electrode 13 from the main surface (lower surface) of the insulating base 11.
  • the wiring conductor 14 and the main surface electrode 15 are connected via the inner surface electrode 13.
  • the inner surface electrode 13 and the wiring conductor 14 are connected at the inner surface of the notch 12, and the wiring conductor 14 and the main surface electrode 15 are connected from the inner surface of the notch 12 to the inner surface.
  • the electrodes 13 and the main surface (lower surface) of the insulating base 11 are directly connected to each other.
  • the wiring conductor 14 is connected to the main surface electrode 15, the main surface electrode 15 is firmly adhered to the main surface of the insulating base 11, so that the inner surface electrode 13 and the wiring conductor are formed on the inner surface of the notch 12.
  • the electrical connection between the wiring board 1 on which the electronic component 2 is mounted and the module board 5 can be improved.
  • the wiring board 1 according to the first embodiment of the present invention can be manufactured, for example, by the following manufacturing method.
  • an insulating mother substrate 111 made of a plurality of insulating layers 111a having wiring conductors 14 formed inside and on the surface is prepared.
  • the insulating mother substrate 111 has a shape in which a plurality of insulating bases 11 are connected, for example, the shape of a multi-cavity wiring substrate, and a hemispherical concave portion 112 that becomes a notch portion 12 opened in the lower main surface. have.
  • Such a recess 112 is formed by using, for example, blasting as described above.
  • the inner surface electrode 13 including the thin film layer 16 and the plating layer 17 is formed on the inner surface of the recess 112 that becomes the notch 12 of the insulating mother substrate 111. Then, the main surface electrode 15 including the thin film layer 16 and the plating layer 17 is formed on the surface of the insulating mother substrate 111.
  • laser irradiation is performed on a predetermined region of the inner surface electrode 13 on the inner surface of the recess 112, and the outermost layer 17 a is formed in a strip shape along the outer edge that becomes the wiring substrate 1.
  • the inner metal layer 17b is exposed in the removed portion.
  • the recess 112 is divided by using a slicing method or the like to have the inner surface electrode 13 with the metal layer 17b exposed at the outer edge of the inner surface electrode 13.
  • the wiring board 1 can be manufactured.
  • the exposed metal layer 17b can be favorably formed in the portion.
  • the metal layer 17b formed on the inner surface of the recess 112 and exposed by removing the outermost layer 17a is larger than the blade width when the recess 112 is divided by the slicing method, specifically 110% or more of the blade width. In this way, it is possible to satisfactorily manufacture the wiring substrate 1 having the inner surface electrode 13 with the metal layer 17b exposed in a strip shape at the outer edge portion of the inner surface electrode 13 along the edge of the opening.
  • a plurality of rows of metal layers 17b are exposed in a strip shape on the inner surface electrode 13 formed on the inner surface of the recess 112, and the recess 112 is divided to expose the metal layer 17b on the outer edge of the inner surface electrode 13.
  • the wiring board 1 having the electrodes 13 may be manufactured.
  • the recess 112 is divided, so that the thin film layer 16 and the plating layer 17 of the inner surface electrode 13 are formed as in the example shown in FIGS. Even if exposed to the side surface of the insulating substrate 11, it is possible to suppress the flow to the exposed end of the thin film layer 16 of the inner surface electrode 13.
  • the inner surface electrode 13 and the wiring conductor 14 are connected to each other on the inner surface of the notch portion 12, it overlaps with the concave portion 112 inside the insulating mother substrate 111 in a plan view.
  • the inner surface electrode 13 is formed on the inner surface of the recess 112, and the inner surface electrode 13 and the wiring conductor 14 are connected to each other. Just connect.
  • the outer edge portion of the inner surface electrode 13 provided on the inner surface of the notch portion 12 may be irradiated with laser to remove the outermost layer 17a and expose the inner metal layer 17b. Absent.
  • the laser can be irradiated to the outer edge portion of the inner surface electrode 13 from the side surface direction of the insulating base 11 after the division, the notch portion 12 is small or the notch portion 12 (recess 112) is deep.
  • a simple wiring board 1 can be manufactured.
  • An electronic device can be manufactured by mounting the electronic component 2 on the upper surface of the wiring board 1.
  • the electronic component 2 mounted on the wiring board 1 is a semiconductor element such as an IC chip or an LSI chip, a light emitting element, a piezoelectric element such as a crystal vibrator and a piezoelectric vibrator, and various sensors.
  • the semiconductor element is fixed onto the wiring conductor 14 by a bonding member such as a low melting point brazing material or a conductive resin, and then bonded to a bonding wire or the like.
  • the electrode of the semiconductor element and the wiring conductor 14 are electrically connected via the connecting member 3 to be mounted on the wiring board 1.
  • the semiconductor element 2 is a flip-chip type semiconductor element
  • the semiconductor element is connected via a connecting member 3 such as a solder bump, a gold bump, or a conductive resin (anisotropic conductive resin, etc.)
  • the electrode of the semiconductor element and the wiring conductor 14 are mounted on the wiring board 1 by being electrically and mechanically connected.
  • a plurality of electronic components 2 may be mounted on the wiring board 1, and small electronic components such as a resistance element and a capacitive element may be mounted as necessary.
  • the electronic component 2 is sealed with a sealing material 4 made of resin, glass, or the like, a lid made of resin, glass, ceramics, metal, or the like, as necessary.
  • the electronic device of the present embodiment is connected to the connection pads 51 of the module substrate 5 via the solder 6 as in the example shown in FIG.
  • the solder 6 is joined to the inner surface electrode 13 in the notch 12 and to the main surface electrode 15 on the lower surface of the insulating base 11. Further, the solder 6 is inclined so as to spread from the inner end portion of the inner surface electrode 13 excluding the metal layer 17b to the outer end portion of the connection pad 51, and the solder layer 6 of the inner surface electrode 13 is formed by the metal layer 17b. Adhering to the outer edge is suppressed.
  • the insulating base 11 having the cutout portion 12 opened on the main surface and the side surface, and the inner surface including a plurality of metal layers provided on the inner surface of the cutout portion 12.
  • the inner surface electrode 13 has at least one metal layer 17b selected from a nickel layer, a chromium layer, a platinum layer, and a titanium layer as an inner layer, and a gold layer as an outermost layer 17a.
  • the metal layer 17b is exposed at the outer edge portion, the solder 6 is prevented from being deposited on the outer edge portion of the inner surface electrode 13.
  • the wiring board 1 in the present embodiment can be suitably used in a small and high-power electronic device, and electrical connection in the wiring board 1 can be performed satisfactorily.
  • the electronic component 2 can be suitably used as a small-sized wiring board 1 for mounting a light emitting element on which a high light emitting element is mounted.
  • the notched portion 12 having the bottom when the notched portion 12 having the bottom is formed, it can be formed using the insulating substrate 11 made of a single insulating layer 11a. Therefore, it can be formed as a thin wiring board 1.
  • the inner surface of the notch 12 is curved, it is easy to irradiate a laser to the outer edge of the inner electrode 13 of the notch 12, and the inner electrode 13 and the inner electrode 13
  • the metal layer 17b exposed at the outer edge can be formed well, and the solder 6 is easily spread over the entire inner region of the inner surface electrode 13, so that the electrical connection reliability with the module substrate 5 is excellent over a long period of time.
  • a small and highly accurate wiring board 1 can be obtained.
  • the electrical reliability is improved by having the wiring board 1 having the above-described configuration.
  • the electronic module according to another aspect of the present invention includes the module substrate 5 having the connection pads 51 on the main surface, and the electronic device having the above configuration in which the inner surface electrode 13 is connected to the connection pads 51 via the solder 6. Therefore, the electrical connection reliability between the wiring substrate 1 and the module substrate 5 can be excellent over a long period of time.
  • the electronic device according to the second embodiment of the present invention differs from the electronic device according to the first embodiment described above in that, as in the example shown in FIGS.
  • the corner portion is formed in an arc-shaped rectangular shape, and is a shape obtained by dividing a rectangular frustum formed long along the outer side of the insulating base 11, and the main surface electrode 15 is formed on the insulating base 11. It is a point provided on the upper surface.
  • the solder 6 is prevented from being attached to the outer edge portion of the inner surface electrode 13 as in the first embodiment.
  • the stress due to the difference in thermal expansion between the wiring board 1 and the module board 5 from being applied to the outer edge portion of the inner surface electrode 13 via the solder 6, and reduce the possibility that the inner surface electrode 13 is peeled off from the insulating substrate 11. can do.
  • the main surface electrode 15 provided on the upper surface of the insulating substrate 11 is used as wiring for mounting the electronic component 2 or connecting the connecting member 3. Since the main surface electrode 15 is provided on the upper surface of the insulating base 11, the electronic component 2 can be mounted on the wiring board 1 with high accuracy. For example, when a light-emitting element is mounted as the electronic component 2, a light-emitting device that can emit light with high accuracy can be obtained by mounting with high accuracy.
  • the notch 12 may have a shape obtained by dividing the columnar shape, but the lower surface (main surface) of the insulating base 11 is larger than the width of the bottom of the notch 12 as in the examples shown in FIGS.
  • the square frustum shape having a large opening width is divided, the inner surface electrode 13 and the metal layer 17b exposed at the outer edge portion of the inner surface electrode 13 can be satisfactorily formed on the inner surface of the notch portion 12. it can.
  • the notch 12 in the wiring substrate 1 according to the second embodiment is formed on some of the ceramic green sheets for the insulating substrate 11 by laser machining, punching with a mold, or the like. It is formed by forming a through hole.
  • the wiring substrate having excellent electrical connection reliability with the module substrate 5 is provided. 1 can be used.
  • the wiring board 1 of the second embodiment can be manufactured using the same method as that of the first embodiment except for the method of forming the notch 12.
  • the electronic device according to the third embodiment of the present invention is different from the electronic device according to the first embodiment described above in that a cavity 18 is formed on the upper surface of the insulating substrate 11 as in the example shown in FIGS. It is a point.
  • the solder 6 is prevented from being deposited on the outer edge portion of the inner surface electrode 13 as in the first embodiment. Therefore, it is possible to suppress the stress due to the difference in thermal expansion between the wiring board 1 and the module board 5 from being applied to the outer edge portion of the inner surface electrode 13 via the solder 6, and reduce the possibility that the inner surface electrode 13 is peeled off from the insulating substrate 11. can do. As a result, it is possible to obtain a small and highly accurate wiring board having excellent electrical connection reliability with the module substrate 5 over a long period of time.
  • the depth of the notch 12 having a shape obtained by dividing a semi-spherical hemisphere in plan view is the cavity. If the height (depth) of the bottom surface of 18 is not reached, the strength of the insulating base 11 can be made difficult to decrease, and the notch 12 can be satisfactorily formed on the bottom surface of the insulating base 11. be able to.
  • the insulating base 11 As in the example shown in FIGS. 12 and 13, if the notch 12 having a shape obtained by dividing a semi-spherical hemisphere in plan view is not overlapped with the cavity 18, the insulating base The strength of 11 can be made difficult to decrease, and the notch 12 can be satisfactorily formed on the lower surface of the insulating base 11.
  • the insulating substrate 11 has an upper surface including a cavity 18 as in the examples shown in FIGS.
  • Such cavities 18 are formed by forming through holes in the ceramic green sheets into a plurality of ceramic green sheets by laser processing or punching with a mold, and forming these through holes. It can be formed by laminating the ceramic green sheets.
  • the through hole for the cavity 18 is formed by laser processing or punching with a mold after the ceramic green sheets are laminated, because it can be processed with high accuracy.
  • the width of the notch 12 is about 25% to 75% of the width of the side wall of the cavity 18.
  • the angle ⁇ formed between the inner surface of the cavity 18 and the bottom surface of the cavity 18 is an obtuse angle, and may be 110 ° to 145 °.
  • the angle ⁇ is in such a range, it is easy to stably and efficiently form the inner surface of the through-hole serving as the cavity 18 by punching, and the light emitting device using the wiring board 1 can be easily downsized.
  • the light emitted from the light emitting element can be emitted well toward the outside.
  • the cavity 18 having such an inner surface of the angle ⁇ is formed by punching the ceramic green sheet using a punching die in which the clearance between the punch diameter and the die hole diameter is set large.
  • the green sheet is punched when the ceramic green sheet is punched from the main surface side to the other main surface side. Is formed so that the diameter of the through hole spreads from the main surface side to the other main surface side by shearing from the edge of the contact surface to the edge of the contact surface with the die hole.
  • the angle of the inner surface of the through hole formed in the ceramic green sheet can be adjusted by setting the clearance between the diameter of the punch and the diameter of the die hole according to the thickness of the ceramic green sheet.
  • Such a punching method is high in productivity because the angle ⁇ formed by the inner surface of the cavity 18 and the bottom surface of the cavity 18 can be set to a desired angle only by punching.
  • a truncated cone shape or a truncated pyramid shape is formed on the inner surface of the through hole.
  • a through-hole having an angle ⁇ extending from one main surface side to the other main surface side as described above may be formed by pressing the mold. In such a case, the angle ⁇ formed by the inner surface of the cavity 18 and the bottom surface of the cavity 18 can be adjusted with higher accuracy.
  • the wiring substrate 1 has an insulating base 11 having an upper surface including the cavity 18 on which the light emitting element is mounted, for example, a reflection layer for reflecting light emitted from the light emitting element is provided on the inner wall surface of the cavity 18. It may be done.
  • the reflective layer has, for example, a metal conductor layer provided on the inner wall surface of the cavity 18 and a plating layer deposited on the metal conductor layer.
  • the metal conductor layer can be formed by the same material and method as those for the inner surface electrode 13 and the wiring conductor 14 or the main surface electrode 15.
  • a silver plating layer is deposited on the outermost surface of the metal conductor layer, and gold plating is applied on the outermost surfaces of the inner surface electrode 13, the wiring conductor 14, and the main surface electrode 15. It is preferred to deposit the layer.
  • the gold plating layer is superior in bondability with the electronic component 2, the connection member 3, and the solder 6 as compared with the silver plating layer, and the silver plating layer has a higher reflectance to light than the gold plating layer. It is.
  • the outermost surface of the wiring and the metal conductor layer where the light emitting element is mounted may be an alloy plating layer of silver and gold, for example, an alloy plating layer that is a solid solution of silver and gold.
  • the wiring board 1 of the third embodiment can be suitably used in a small and high-power electronic device, and electrical connection in the wiring board 1 can be performed satisfactorily.
  • the electronic component 2 can be suitably used as a small wiring board for mounting a light emitting element on which a high light emitting element is mounted.
  • the wiring board 1 of the third embodiment can be manufactured using the same manufacturing method as that of the first embodiment.
  • the electronic device according to the fourth embodiment of the present invention differs from the electronic device according to the first embodiment described above in that, as in the example shown in FIG. It is the point which opens to the same one main surface (henceforth an upper surface) and a side surface.
  • the solder 6 is prevented from adhering to the outer edge portion of the inner surface electrode 13 like the wiring board of the first embodiment. Therefore, it is possible to suppress the stress due to the difference in thermal expansion between the wiring board 1 and the module board 5 from being applied to the outer edge portion of the inner surface electrode 13 via the solder 6, and reduce the possibility that the inner surface electrode 13 is peeled off from the insulating substrate 11. can do. As a result, it is possible to obtain a small and highly accurate wiring board having excellent electrical connection reliability with the module substrate 5 over a long period of time.
  • a wiring board 1 can be joined to the module board 5 by the solder 6 on the upper surface side of the wiring board 1, a member having a higher thermal conductivity than the insulating base 11 is joined to the entire lower surface side of the wiring board 1.
  • the heat dissipation of the wiring board 1 can be improved.
  • a material having higher thermal conductivity than the insulating base 11 when the insulating base 11 is made of an aluminum oxide sintered body, copper (Cu), copper-tungsten (Cu-W), aluminum (Al), etc. Examples thereof include insulators made of metal materials and aluminum nitride sintered bodies.
  • the wiring board 1 of the fourth embodiment can be suitably used in a small and high-power electronic device, and electrical connection in the wiring board 1 can be performed satisfactorily.
  • the electronic component 2 can be suitably used as a small wiring board for mounting a light emitting element on which a high light emitting element is mounted.
  • the wiring board 1 of the fourth embodiment can be manufactured using the same manufacturing method as that of the second embodiment.
  • the electronic device according to the fifth embodiment of the present invention is different from the electronic device according to the first embodiment described above in that, as in the example shown in FIG. This is that at least one metal layer 15a selected from a chromium layer, a platinum layer, and a titanium layer is exposed.
  • the solder 6 is prevented from being deposited on the outer edge portion of the main surface electrode 15.
  • the main surface electrode 15 may be peeled off from the insulating substrate 11.
  • the main surface of the insulating substrate 11 has a narrow interval between the plurality of main surface electrodes 15, it is possible to suppress the occurrence of a short circuit, and it is small and highly accurate with excellent electrical connection reliability with the module substrate 5.
  • the wiring board can be made.
  • the metal layer 15a in the main surface electrode 15 can be formed using a method similar to the method of exposing the metal layer 17b of the inner surface electrode 13.
  • the wiring board 1 of the fifth embodiment can be manufactured using the same manufacturing method as that of the first embodiment.
  • the present invention is not limited to the above-described embodiments, and various modifications can be made.
  • the notch portion 12 and the inner surface electrode 13 are each provided on the two opposing side surfaces of the insulating base 11, but the notch portion 12 and the inner surface electrode 13 are provided on the insulating base 11.
  • the wiring board 1 may be provided on all four side surfaces, or may be the wiring board 1 provided with a plurality of notches 12 and inner surface electrodes 13 on each side.
  • the insulating base 11 is formed of two or three insulating layers 11a.
  • the insulating substrate 11 may be formed of a single layer or four or more insulating layers 11a. I do not care.
  • the notch 12 is opened on one main surface and side surface of the insulating base 11, but may be opened on both main surface and side surface of the insulating base 11. Absent.
  • the wiring board 1 may have an electronic component mounting layer 19 and a central terminal layer 20 which are conductors other than the wiring.
  • these conductors include, for example, the thin film layer 16 and the plating layer 17, they can be manufactured by the same materials and methods as those for the inner surface electrode 13 and the main surface electrode 15 described above.
  • a metal plating layer 17 is provided on the exposed surface.
  • the electronic component mounting layer 19 is used, for example, for mounting the electronic component 2
  • the central terminal layer 20 is used for bonding to the module substrate 5, for example, similarly to the inner surface electrode 13 and the main surface electrode 15.
  • the central terminal layer 20 may also be connected to the inner surface electrode 13 provided on the inner surface of the notch portion 12.
  • each of the wiring boards 1 in the first to fifth embodiments may be a flat wiring board 1 or a wiring board 1 having a cavity 18. Further, the wiring board 1 in the first to fifth embodiments may include the electronic component mounting layer 19 and the central terminal layer 20.
  • one electronic component 2 is mounted on the wiring board 1, but it may be a wiring board 1 on which a plurality of electronic components 2 are mounted. It may be manufactured in the form of a single-piece wiring board.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Ceramic Engineering (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)

Abstract

 本発明の配線基板(1)は、主面および側面に開口する切欠き部(12)を有している絶縁基体(11)と、切欠き部(12)の内面に設けられた、複数の金属層を含む内面電極(13)とを有しており、内面電極(13)は、ニッケル層、クロム層、白金層およびチタン層の中から選ばれる少なくとも1つの金属層(17b)を内層に有し、金層を最外層(17a)に有しているとともに、外縁部において金属層(17b)が露出している。

Description

配線基板、電子装置および電子モジュール
 本発明は、配線基板、電子装置および電子モジュールに関するものである。
 従来、配線基板には、絶縁基体の内部または表面に配線導体が、また絶縁基体の側面から下面にかけて切欠き部およびその内面に配線導体に接続される内面電極が設けられたものがある。電子部品および配線基板を含む電子装置をはんだによって例えばモジュール基板に接合する場合には、内面電極がはんだを介してモジュール基板に接合される(特開2002-158509号公報参照)。
 近年、配線基板の高精度化に伴い、薄膜法を用いて絶縁基体の表面に配線導体等を形成するということが行なわれているが、薄膜法を用いて切欠き部の内面に内面電極を形成すると、切欠き部の内面に設けられる内面電極は、絶縁基体の表面に設けられる配線導体と比較すると、密着性が優れたものとして形成されにくい。このため、配線基板の内面電極とモジュール基板の接続パッドとをはんだによって接合した際に、はんだが内面電極の外縁部まで被着すると、配線基板とモジュール基板との熱膨張差による応力がはんだを介して内面電極の外縁部に加わってしまうことにより、内面電極が絶縁基体から剥離してしまうことが懸念される。
 本発明の1つの態様によれば、配線基板は、主面および側面に開口する切欠き部を有している絶縁基体と、前記切欠き部の内面に設けられた、複数の金属層を含む内面電極とを有しており、該内面電極は、ニッケル層、クロム層、白金層およびチタン層の中から選ばれる少なくとも1つの金属層を内層に有し、金層を最外層に有しているとともに、外縁部において前記金属層が露出している。
 本発明の他の態様によれば、電子装置は、上記構成の配線基板と、該配線基板に搭載され、前記内面電極に電気的に接続された電子部品とを有する。
 本発明の他の態様によれば、電子モジュールは、主面に接続パッドを有するモジュール基板と、前記接続パッドにはんだを介して前記内面電極が接続された上記構成の電子装置とを有する。
 本発明の1つの態様による配線基板において、主面および側面に開口する切欠き部を有している絶縁基体と、切欠き部の内面に設けられた、複数の金属層を含む内面電極とを有しており、内面電極は、ニッケル層、クロム層、白金層およびチタン層の中から選ばれる少なくとも1つの金属層を内層に有し、金層を最外層に有しているとともに、外縁部において金属層が露出している。このような構成を有していることから、はんだが内面電極の外縁部に被着することが抑制される。これにより、はんだを介して配線基板の内面電極をモジュール基板に接続した場合に、配線基板とモジュール基板との熱膨張差による応力がはんだを介して内面電極の外縁部に加わるのを抑制し、内面電極が絶縁基体から剥離する可能性を低減することができる。その結果、長期間にわたってモジュール基板との電気接続信頼性に優れた小型で高精度の配線基板とすることができる。
 本発明の他の態様による電子装置は、上記構成の配線基板と、配線基板に搭載され、内面電極に電気的に接続された電子部品とを有していることによって、電気的信頼性に関して優れている。
 本発明の他の態様による電子モジュールは、主面に接続パッドを有するモジュール基板と、接続パッドにはんだを介して内面電極が接続された上記構成の電子装置とを有していることから、長期間にわたって配線基板とモジュール基板との電気接続信頼性に優れたものとすることができる。
(a)は本発明の第1の実施形態における電子装置を示す上面図であり、(b)は(a)の下面図である。 (a)は図1(a)のB方向における側面図であり、(b)は(a)のC部における要部拡大側面図である。 (a)は図1(a)に示した電子装置のA-A線における断面図である。 (a)は図3のC部における要部拡大断面図であり、(b)は(a)のD部における要部拡大断面図である。 (a)および(b)は、それぞれ本発明の第1の実施形態における電子装置の他の例における要部拡大断面図である。 (a)~(d)は、それぞれ本発明の第1の実施形態における配線基板の製造方法を示す断面図である。 図1における電子装置をモジュール基板に実装した電子モジュールを示す要部拡大断面図である。 (a)は本発明の第2の実施形態における電子装置を示す上面図であり、(b)は(a)の下面図である。 (a)は図8(a)のB方向における側面図であり、(b)は(a)のC部における要部拡大側面図である。 (a)は図8(a)に示した電子装置のA-A線における断面図であり、(b)は(a)のC部における要部拡大断面図である。 図8における電子装置をモジュール基板に実装した電子モジュールを示す要部拡大断面図である。 (a)は本発明の第3の実施形態における電子装置を示す上面図であり、(b)は(a)の下面図である。 図12(a)に示した電子装置のA-A線における断面図である。 (a)は本発明の第4の実施形態における電子装置を示す上面図であり、(b)は(a)のA-A線における断面図である。 本発明の第5の実施形態における電子装置を示す下面図である。
 本発明のいくつかの例示的な実施形態について、添付の図面を参照しつつ説明する。
 (第1の実施形態)
 本発明の第1の実施形態における電子装置は、図1~図4および図7に示すように、配線基板1と、配線基板1の上面に設けられた電子部品2とを含んでいる。電子装置は、図7に示す例のように、例えば電子モジュールを構成する場合には、モジュール基板5上にはんだ6を用いて接続される。
 配線基板1は、主面および側面に開口する切欠き部12を有している絶縁基体11と、切欠き部12の内面に設けられた、複数の金属層を含む内面電極13とを有している。内面電極13は、ニッケル層、クロム層、白金層およびチタン層の中から選ばれる少なくとも1つの金属層17bを内層に有し、金層を最外層17aに有しているとともに、外縁部において金属層17bが露出している。図1~図4および図7において、電子装置は仮想のxyz空間におけるxy平面に実装されている。図1~図4および図7において、上方向とは仮想のz軸の正方向のことをいう。なお、以下の説明における上下の区別は便宜的なものであり、実際に配線基板1等が使用される際の上下を限定するものではない。
 絶縁基体11は、単層もしくは複数層の絶縁層11aからなり、電子部品2の搭載領域を含む上面を有しており、平面視、すなわち上面に垂直な上方向から見ると、矩形状の板状の形状を有している。絶縁基体11は、電子部品2を支持するための支持体として機能し、上面中央部の搭載領域上に電子部品2が低融点ろう材または導電性樹脂等の接合部材を介して接着され固定される。
 絶縁基体11には、例えば酸化アルミニウム質焼結体(アルミナセラミックス)、窒化アルミニウム質焼結体、ムライト質焼結体またはガラスセラミック焼結体等のセラミックスを用いることができる。
 絶縁基体11が、例えば酸化アルミニウム質焼結体から成る場合であれば、酸化アルミニウム、酸化珪素、酸化マグネシウムおよび酸化カルシウム等の原料粉末に適当な有機バインダーおよび溶剤等を添加混合して泥漿状とする。次に、これをドクターブレード法やカレンダーロール法等によってシート状に成形してセラミックグリーンシートを得る。しかる後、セラミックグリーンシートに適当な打抜き加工を施すとともにこれを必要に応じて複数枚積層する。そして、高温(約1600℃)で焼成することによって製作される。 切欠き部12は、絶縁基体11の主面および側面に開口している。切欠き部12は、図1~図4および図7に示す例においては、絶縁基体11の下側主面(下面)および側面の2方向に開口している。なお、切欠き部12は、絶縁基体11の上側主面(上面)、下側主面(下面)および側面の3方向に開口していても構わない。切欠き部12は、図1~図3に示す例においては、平面視にて半楕円形状に形成されており、楕円体を分断した形状、すなわち内面が曲面状に形成されている。切欠き部12は、平面視において、半円形状や半長円形状である半球体を分断した形状であっても構わない。
 このような切欠き部12は、ブラスト加工等によって、絶縁基体11に切欠き部12となる穴を形成することによって設けられる。この場合に、切欠き部12の内面は曲面状に形成される。また、切欠き部12は、平面視にて角部が円弧状の矩形状に形成された柱状または錐台を分断した形状、あるいは平面視において半円形状、半楕円形状または半長円形状、あるいは複数の大きさの切欠き部12が重なった柱状または錐台を分断した形状であっても構わない。このような切欠き部12は、絶縁基体11用のセラミックグリーンシートのいくつかに、レーザー加工や金型による打抜き加工等により、切欠き部12となる貫通孔を形成しておくことによって形成される。
 内面電極13は、切欠き部12の内面に設けられており、配線導体14は、絶縁基体11の表面および内部に設けられている。図1~図3に示す例において、内面電極13は、切欠き部12の内面の全面に設けられている。図1~図3に示す例において、切欠き部12が開口している主面には、内面電極13に接続した主面電極15が設けられている。これら内面電極13と主面電極15とを含む構成で外部電極となっている。配線導体14と主面電極15とは、絶縁基体11の下面において接続されている。内面電極13と配線導体14とは、主面電極15を介して電気的に接続されている。
 内面電極13と主面電極15とを含む外部電極は、モジュール基板5に配線基板1を接合するためのものである。内面電極13、配線導体14および主面電極15は、配線基板1に搭載された電子部品2とモジュール基板5とを電気的に接続するためのものである。配線導体14は、絶縁基体11の表面または内部に設けられた配線導体と、絶縁基体11を構成する絶縁層11aを貫通して上下に位置する配線導体同士を電気的に接続する貫通導体とを含んでいる。
 内面電極13または主面電極15は、複数の金属層、すなわち薄膜層16およびめっき層17を含んでいる。薄膜層16は、例えば密着金属層とバリア層とを有している。薄膜層16を構成する密着金属層は、絶縁基体11の主面および切欠き部12の内面に形成される。密着金属層は、例えば窒化タンタル、ニッケル-クロム、ニッケル-クロム-シリコン、タングステン-シリコン、モリブデン-シリコン、タングステン、モリブデン、チタンまたはクロム等から成り、蒸着法、イオンプレーティング法またはスパッタリング法等の薄膜形成技術を採用することにより、絶縁基体11の表面および切欠き部12の内面に被着される。例えば真空蒸着法を用いて形成する場合には、絶縁基体11を真空蒸着装置の成膜室内に設置して、成膜室内の蒸着源に密着金属層となる金属片を配置する。その後、成膜室内を真空状態(10-2Pa以下の圧力)にするとともに、蒸着源に配置された金属片を加熱して蒸発させる。この蒸発した金属片の分子を絶縁基体11に被着させることにより、密着金属層となる薄膜金属の層を形成する。そして、薄膜金属層が形成された絶縁基体11にフォトリソグラフィ法を用いてレジストパターンを形成した後、エッチングによって余分な薄膜金属層を除去することにより、密着金属層が形成される。密着金属層の上面にはバリア層が被着される。バリア層は密着金属層およびめっき層と接合性および濡れ性が良く、密着金属層およびめっき層が強固に接合するとともに密着金属層とめっき層との相互拡散を防止する作用を有する。バリア層は、例えばニッケル-クロム、白金、パラジウム、ニッケルまたはコバルト等から成り、蒸着法、イオンプレーティング法またはスパッタリング法等の薄膜形成技術によって密着金属層の表面に被着される。
 密着金属層の厚さは0.01~0.5μm程度がよい。厚さが0.01μm未満では、絶縁基体11上に密着金属層を強固に密着させることが困難となる傾向がある。厚さが0.5μmを超える場合は密着金属層の成膜時の内部応力によって密着金属層の剥離が生じ易くなる。また、バリア層の厚さは0.05~1μm程度がよい。厚さが0.05μm未満では、バリア層にピンホール等の欠陥が発生してバリア層としての機能を果たしにくくなる傾向がある。厚さが1μmを超える場合は、成膜時の内部応力によってバリア層の剥離が生じ易くなる。
 めっき層17は、電気めっき法または無電解めっき法によって、薄膜層16の表面に被着される。めっき層は17、ニッケル,銅,金または銀等の耐食性および接続部材との接続性に優れる金属から成るものであり、例えば、厚さ0.5~5μm程度のニッケルめっき層と厚さ0.1~3μm程度の金めっき層とが順次被着される。これによって、内面電極13および主面電極15が腐食することを効果的に抑制できるとともに、内面電極13および主面電極15とモジュール基板5に形成された接続用の接続パッド51との接合を強固にできる。
 また、バリア層上に、銅(Cu)や金(Au)等の金属層を配置し、めっき層17が良好に形成されるようにしても構わない。このような金属層は、薄膜層16と同様な方法によって形成される。
 配線導体14には、タングステン(W)、モリブデン(Mo)、マンガン(Mn)、銀(Ag)または銅(Cu)等の金属材料を用いることができる。例えば、絶縁基体11が酸化アルミニウム質焼結体から成る場合であれば、W、MoまたはMn等の高融点金属粉末に適当な有機バインダーおよび溶媒等を添加混合して得た導体ペーストを、絶縁基体11となるセラミックグリーンシートに予めスクリーン印刷法によって所定のパターンに印刷塗布する。そして、絶縁基体11となるセラミックグリーンシートと同時に焼成することによって、絶縁基体11の所定位置に配線導体14が被着形成される。配線導体14が貫通導体である場合は、金型やパンチングによる打抜き加工やレーザー加工によってグリーンシートに貫通孔を形成して、この貫通孔に印刷法によって配線導体14用の導体ペーストを充填しておくことによって形成される。
 なお、配線導体14の露出する表面には、内面電極13の薄膜層16および主面電極15の薄膜層16と同様に、電気めっき法または無電解めっき法によってめっき層17が被着される。めっき層17は、ニッケル、銅、金または銀等の耐食性および接続部材との接続性に優れる金属から成るものであり、例えば、厚さ0.5~5μm程度のニッケルめっき層と厚さ0.1~3μm程度の金めっき層とが、あるいは厚さ1~10μm程度のニッケルめっき層と厚さ0.1~1μm程度の銀めっき層とが順次被着される。これによって、配線導体14が腐食することを効果的に抑制できるとともに、配線導体14と電子部品2との固着や配線導体14とボンディングワイヤ等の接続部材3との接合を強固にできる。
 内面電極13は、ニッケル層、クロム層、白金層およびチタン層の中から選ばれる少なくとも1つの金属層17bを内層に有し、金層を最外層に有しているとともに、外縁部において金属層17bが露出している。ここで、内面電極13の外縁部とは、内面電極13における絶縁基体11の側面側の外縁部を指している。図1~図4に示す例において、金属層17bは、内面電極13における絶縁基体11の側面側の外縁部に、絶縁基体11の側面側の切欠き部12の開口に沿って設けられた帯状の段差部分に露出している。金属層17bは、図1および図2において、網掛けで示している。内面電極13の外縁部における露出した金属層17bの幅Wは、平面視で0.01mm≦W≦0.2mm程度の幅としておくと、長期間にわたってモジュール基板5との電気接続信頼性に優れた小型で高精度の配線基板1とすることができる。なお、金層である最外層(の金属層)17aおよびニッケル層、クロム層、白金層およびチタン層の中から選ばれる金属層17bのはんだ6に対する濡れ性については、金層である最外層17aおよびニッケル層、クロム層、白金層およびチタン層の中から選ばれる金属層17bに微量のはんだ6を配置し、約200℃でリフローして、はんだ6の濡れ広がりの差によって確認することができる。この場合、最外層17aの表面粗さRaと金属層17bの表面粗さRaとは同等な値が好ましいが、少なくとも±30%以内で比較する。
 このような金属層17bは、ニッケル(Ni)、クロム(Cr)、白金(Pt)、チタン(Ti)等のはんだ6に濡れにくい金属からなるものであり、内面電極13における絶縁基体11の側面側の外縁部において、はんだ6に濡れやすい金(Au)等の金属からなる最外層17aを帯状に除去することによって形成することができる。例えば、薄膜層16とめっき層17とを含んでいる内面電極13における絶縁基体11の側面側の外縁部にレーザー照射を行ない、最外層17aを帯状に除去して、内層の金属層17bを露出させればよい。例えば、内面電極13のめっき層17がNiめっき層とAuめっき層との2層からなる場合であれば、内面電極13における絶縁基体11の側面側の外縁部にレーザー照射を行ない、最外層17aであるAuめっき層を帯状に除去し、内層の金属層17bであるNiめっき層を露出させる、すなわち、表面にAu層よりもはんだ6に濡れにくいNi層を露出させることで、内面電極13の外縁部に金属層17bを形成することができるとともに、内面電極13の内側や主面電極15においては、はんだ6に濡れやすい状態としておくことができる。
 また、図4に示す例のように、内面電極13における絶縁基体11の側面側の外縁部において、最外層17aとともに、金属層17bの厚み方向の途中まで除去するようにしておくと、内面電極13の外縁部において、最外層17aが確実に除去され、金属層17bを露出させることができるので好ましい。
 なお、めっき層17は、Niめっき層/Auめっき層に限られるものではなく、例えば、Cuめっき層/Niめっき層/Auめっき層、Niめっき層/Pdめっき層/Auめっき層等を含むその他のめっき層であっても構わない。また、3層以上からなるめっき層の場合は、内面電極13の外縁部に対して、最外層17aを含む表面側の複数の金属層を帯状に除去し、内層の金属層17bを露出させても構わない。
 また、はんだ6は、錫(Sn)-銅(Cu)、錫(Sn)-銀(Ag)-銅(Cu)、金(Au)-錫(Sn)等の合金からなるものである。例えば金(Au)等の金属からなる最外層17aに濡れやすく、ニッケル(Ni)、クロム(Cr)、白金(Pt)、チタン(Ti)等からなり、最外層17aよりも(はんだ6に濡れにくい)金属層17bに濡れにくいものであればよい。このようなはんだ6を介して電子装置がモジュール基板5上に接続される。
 このように配線基板1に対して部分的にレーザーを照射することにより、内面電極13、配線導体14および主面電極15等へ熱が伝わることを抑制し、伝熱による各導体の変質を抑制することができる。これにより、配線導体14と電子部品2との固着、配線導体14とボンディングワイヤ等の接続部材3との接合、ならびに内面電極13および主面電極15とモジュール基板5に形成された接続パッド51との接合を良好な配線基板1とすることができる。
 また、内面電極13の外縁部に露出した金属層17bは、絶縁基体11の側面側の切欠き部12の開口から離して設けていてもよいが、切欠き部12の開口に沿って設けられていると、内面電極13の外縁部にはんだ6に濡れやすい部分が配置されず、内面電極13の内側の領域を広くすることができるので、内面電極13および主面電極15とモジュール基板5に形成された接続パッド51との接合が良好な配線基板1とすることができる。
 配線基板1は、主面および側面の2方向に開口する切欠き部12を有している絶縁基体11と、切欠き部12の内面に設けられ、複数の金属層を含む内面電極13とを有しており、内面電極13は、ニッケル層、クロム層、白金層およびチタン層の中から選ばれる少なくとも1つの金属層17bを内層に有し、金層を最外層17aに有しているとともに、外縁部において金属層17bが露出していることから、はんだ6が内面電極13の外縁部に被着することが抑制される。これにより、配線基板1とモジュール基板5との熱膨張差による応力がはんだ6を介して内面電極13の外縁部に加わるのを抑制し、内面電極13が絶縁基体11から剥離する可能性を低減することができる。その結果、長期間にわたってモジュール基板5との電気接続信頼性に優れた小型で高精度の配線基板1とすることができる。
 図1~図4に示す例においては、配線導体14と主面電極15とが絶縁基体11の主面(下面)にて接続されている。図5(a)に示す例においては、内面電極13と配線導体14とが、内面電極13のうち絶縁基体11の主面(下面)とは反対側となる切欠き部12の内面の部位にて接続されており、配線導体14と主面電極15とは内面電極13を介して接続されている。図5(b)に示す例においては、内面電極13と配線導体14とが切欠き部12の内面にて接続され、配線導体14と主面電極15とが、切欠き部12の内面から内面電極13を介して、および絶縁基体11の主面(下面)で直接に、それぞれ接続されている。配線導体14が主面電極15に接続されている場合には、主面電極15が絶縁基体11の主面に強固に密着されるため、切欠き部12の内面にて内面電極13と配線導体14とが接続されている場合と比較して、電子部品2が搭載された配線基板1とモジュール基板5との電気的接続を良好なものとすることができる。
 本発明の第1の実施形態における配線基板1は、例えば以下の製造方法により製作することができる。
 図6(a)に示した例のように、内部および表面に配線導体14が形成された、複数の絶縁層111aからなる絶縁母基板111を準備する。絶縁母基板111は、複数の絶縁基体11がつながっている形状、例えば多数個取り用配線基板の形状をしており、下側主面に開口する切欠き部12となる半球体状の凹部112を有している。このような凹部112は、上述したように、例えばブラスト加工等を用いて形成される。次に、図6(b)に示した例のように、絶縁母基板111の切欠き部12となる凹部112の内面に、薄膜層16およびめっき層17を含んでいる内面電極13を形成し、絶縁母基板111の表面に薄膜層16およびめっき層17を含んでいる主面電極15を形成する。次に、図6(c)に示した例のように、凹部112の内面の内面電極13の所定の領域にレーザー照射を行なって、配線基板1となる外縁に沿って最外層17aを帯状に除去し、除去した部分に内層の金属層17bが露出する。その後、図6(d)に示した例のように、スライシング法等を用いて凹部112を分断することにより、内面電極13の外縁部に、金属層17bが露出している内面電極13を有する配線基板1を製作することができる。
 なお、図6(a)に示した例のように、凹部112の幅W2は、凹部112の深さH2以上である(W2≧H2)と、凹部112の内面に、内面電極13および外縁部となる部分において露出した金属層17bを良好に形成しやすい。
 また、凹部112の内面に形成され、最外層17aを除去して露出する金属層17bは、凹部112をスライシング法によって分断する際のブレード幅よりも大きく、具体的にはブレード幅の110%以上となるように形成しておくと、開口の縁に沿った内面電極13の外縁部に、金属層17bを帯状に露出させた内面電極13を有する配線基板1を良好に製作することができる。
 なお、凹部112の内面に形成される内面電極13に複数列の金属層17bを帯状に露出させておき、凹部112を分断し、内面電極13の外縁部に金属層17bが露出している内面電極13を有する配線基板1を製作しても構わない。
 上述の製造方法を用いると、生産性良く、電子部品2と配線基板1との電気的接続、およびモジュール基板5との電気的接続が良好な配線基板1を製作することができる。
 内面電極13の外縁部において金属層17bが露出しておくことで、凹部112を分断することにより、図1~図4に示した例のように、内面電極13の薄膜層16およびめっき層17が絶縁基体11の側面に露出したとしても、内面電極13の薄膜層16の露出する端部にまで流れることを抑制することができる。
 また、図5に示す例のように、切欠き部12の内面にて内面電極13と配線導体14とを接続する場合には、平面視にて、絶縁母基板111の内部の凹部112と重なる領域に配線導体14を形成しておき、ブラスト加工等によって配線導体14を凹部112の内部に露出させた後、凹部112の内面に内面電極13を形成し、内面電極13と配線導体14とを接続すればよい。
 なお、凹部112を分断した後、切欠き部12の内面に設けられた内面電極13の外縁部にレーザー照射を行ない、最外層17aを除去して、内層の金属層17bを露出させても構わない。この場合は、分割後に絶縁基体11の側面方向から内面電極13の外縁部にレーザーを照射することができるので、切欠き部12が小さい場合または切欠き部12(凹部112)の深さが深い場合等において、内面電極13の外縁部に金属層17bが露出している内面電極13を精度よく形成しやすく、より小型の電子部品2と配線基板1およびモジュール基板5との電気的接続が良好な配線基板1を製作することができる。
 配線基板1の上面には、電子部品2が搭載されることによって電子装置を作製できる。配線基板1に搭載される電子部品2は、ICチップやLSIチップ等の半導体素子、発光素子、水晶振動子ならびに圧電振動子等の圧電素子および各種センサ等である。例えば、電子部品2がワイヤボンディング型の半導体素子である場合には、半導体素子は、低融点ろう材または導電性樹脂等の接合部材によって、配線導体14上に固定された後、ボンディングワイヤ等の接続部材3を介して半導体素子の電極と配線導体14とが電気的に接続されることによって配線基板1に搭載される。また、例えば、電子部品2がフリップチップ型の半導体素子である場合には、半導体素子は、はんだバンプや金バンプまたは導電性樹脂(異方性導電樹脂等)等の接続部材3を介して、半導体素子の電極と配線導体14とが電気的および機械的に接続されることによって配線基板1に搭載される。また、配線基板1には、複数の電子部品2を搭載してもよいし、必要に応じて、抵抗素子や容量素子等の小型の電子部品を搭載してもよい。また、電子部品2は必要に応じて、樹脂やガラス等からなる封止材4、樹脂やガラス、セラミックス、金属等からなる蓋体等によって封止される。
 本実施形態の電子装置が、図7に示した例のように、モジュール基板5の接続パッド51にはんだ6を介して接続されて、電子モジュールとなる。はんだ6は、切欠き部12内にて内面電極13、また絶縁基体11の下面にて主面電極15に接合されている。また、はんだ6は、金属層17bを除く内面電極13の内側の端部から接続パッド51の外側の端部にかけて広がるように傾斜しているとともに、金属層17bにより、はんだ6が内面電極13の外縁部に被着することを抑制している。このような構成とすることによって、配線基板1とモジュール基板5との熱膨張差による応力がはんだ6を介して内面電極13の外縁部に加わるのを抑制し、内面電極13が絶縁基体11から剥がれることを抑制することができる。その結果、電子装置がモジュール基板5に強固に接続されるものとなって、接続信頼性が向上した電子モジュールとすることができる。
 本実施形態の配線基板1によれば、主面および側面に開口する切欠き部12を有している絶縁基体11と、切欠き部12の内面に設けられた、複数の金属層を含む内面電極13とを有しており、内面電極13は、ニッケル層、クロム層、白金層およびチタン層の中から選ばれる少なくとも1つの金属層17bを内層に有し、金層を最外層17aに有しているとともに、外縁部において金属層17bが露出していることから、はんだ6が内面電極13の外縁部に被着することが抑制される。これにより、配線基板1とモジュール基板5との熱膨張差による応力がはんだ6を介して内面電極13の外縁部に加わるのを抑制し、内面電極13が絶縁基体11から剥離する可能性を低減することができる。その結果、長期間にわたってモジュール基板5との電気接続信頼性に優れた小型で高精度の配線基板1とすることができる。
 本実施形態における配線基板1は、小型で高出力の電子装置において好適に使用することができ、配線基板1における電気的接続を良好に行なうことができる。例えば、電子部品2として、高発光の発光素子を搭載する発光素子搭載用の小型の配線基板1として好適に用いることができる。
 また、後述する第2の実施形態の配線基板1と比較して、底を有する切欠き部12を形成する際に、単層の絶縁層11aからなる絶縁基体11を用いて形成することができるので、薄型化の配線基板1として形成することができる。
 また、切欠き部12の内面が曲面状であると、切欠き部12の内面電極13の外縁部となる箇所にレーザー照射しやすく、切欠き部12の内面に内面電極13および内面電極13の外縁部に露出した金属層17bを良好に形成できるとともに、はんだ6が内面電極13の内側の領域の全体に広がって配置されやすいので、長期間にわたってモジュール基板5との電気接続信頼性に優れた小型で高精度の配線基板1とすることができる。
 本実施形態の電子装置によれば、上記構成の配線基板1を有していることによって、電気的信頼性に関して向上されている。
 本発明の他の態様による電子モジュールによれば、主面に接続パッド51を有するモジュール基板5と、接続パッド51にはんだ6を介して内面電極13が接続された上記構成の電子装置とを有していることから、長期間にわたって配線基板1とモジュール基板5との電気接続信頼性に優れたものとすることができる。
 (第2の実施形態)
 次に、本発明の第2の実施形態による電子装置について、図8~図11を参照しつつ説明する。
 本発明の第2の実施形態における電子装置において、上記した第1の実施形態の電子装置と異なる点は、図8~図11に示した例のように、切欠き部12は、平面視にて角部が円弧状の矩形状に形成されており、絶縁基体11の外辺に沿って長く形成されている四角錐台を分断した形状である点と、主面電極15が絶縁基体11の上面に設けられている点である。
 本発明の第2の実施形態における配線基板によれば、第1の実施形態と同様に、はんだ6が内面電極13の外縁部に被着することが抑制される。これにより、配線基板1とモジュール基板5との熱膨張差による応力がはんだ6を介して内面電極13の外縁部に加わるのを抑制し、内面電極13が絶縁基体11から剥離する可能性を低減することができる。その結果、長期間にわたってモジュール基板5との電気接続信頼性に優れた小型で高精度の配線基板とすることができる。
 絶縁基体11の上面に設けられた主面電極15は、電子部品2を搭載する、もしくは接続部材3を接続するための配線として用いられる。主面電極15が絶縁基体11の上面に設けられていることにより、電子部品2を精度よく配線基板1に搭載することができる。例えば、電子部品2として発光素子が搭載される場合に、精度よく搭載することにより、精度よく発光することができる発光装置とすることができる。
 なお、切欠き部12は、柱状を分断した形状としても構わないが、図8~図11に示した例のように、切欠き部12の底部の幅よりも絶縁基体11の下面(主面)側の開口の幅が大きい四角錐台形状を分割した形状であると、切欠き部12の内面に内面電極13および内面電極13の外縁部に露出した金属層17bを良好に形成することができる。
 第2の実施形態における配線基板1における切欠き部12は、上述のように、絶縁基体11用のセラミックグリーンシートのいくつかに、レーザー加工や金型による打抜き加工等により、切欠き部12となる貫通孔を形成しておくことによって形成される。
 また、内面電極13は、図8~図11に示した例のように、切欠き部12の内側面と底面とに設けておくと、モジュール基板5との電気接続信頼性に優れた配線基板1とすることができる。
 第2の実施形態の配線基板1は、切欠き部12の形成方法を除いて、第1の実施形態と同様の方法を用いて製作することができる。
 (第3の実施形態)
 次に、本発明の第3の実施形態による電子装置について、図12および図13を参照しつつ説明する。
 本発明の第3の実施形態における電子装置において、上記した第1の実施形態の電子装置と異なる点は、図12および図13に示した例のように、絶縁基体11の上面にキャビティ18を有している点である。
 本発明の第3の実施形態における配線基板によれば、第1の実施形態と同様に、はんだ6が内面電極13の外縁部に被着することが抑制される。これにより、配線基板1とモジュール基板5との熱膨張差による応力がはんだ6を介して内面電極13の外縁部に加わるのを抑制し、内面電極13が絶縁基体11から剥離する可能性を低減することができる。その結果、長期間にわたってモジュール基板5との電気接続信頼性に優れた小型で高精度の配線基板とすることができる。
 第3の実施形態の配線基板1において、図12および図13に示した例のように、平面視で半長円形状である半球体を分断した形状の切欠き部12の深さが、キャビティ18の底面の高さ(深さ)に達しないものとしておくと、絶縁基体11の強度を低下させにくいものとすることができ、絶縁基体11の下面に、切欠き部12を良好に形成することができる。
 また、図12および図13に示した例のように、平面視で半長円形状である半球体を分断した形状の切欠き部12が、キャビティ18と重ならないようにしておくと、絶縁基体11の強度を低下させにくいものとすることができ、絶縁基体11の下面に、切欠き部12を良好に形成することができる。
 なお、絶縁基体11は、図12および図13に示した例のようにキャビティ18を含んでいる上面を有している。このようなキャビティ18は、セラミックグリーンシートにレーザー加工や金型による打抜き加工等によって、キャビティ18となる貫通孔を複数のセラミックグリーンシートに形成し、これらのセラミックグリーンシートを、貫通孔を形成していないセラミックグリーンシートに積層することで形成できる。また、絶縁基体11の厚みが薄い場合には、キャビティ18用の貫通孔は、セラミックグリーンシートを積層した後、レーザー加工や金型による打抜き加工等によって形成すると精度よく加工できるので好ましい。また、図12および図13に示した例のように、切欠き部12の幅は、キャビティ18の側壁部の幅の25%~75%程度である。
 キャビティ18が発光素子を搭載するための空間である場合には、キャビティ18の内側面とキャビティ18の底面とのなす角度θは鈍角であって、特に110度~145度としても構わない。角度θをこのような範囲とすると、キャビティ18となる貫通孔の内側面を打抜き加工で安定かつ効率よく形成することが容易であり、この配線基板1を用いた発光装置を小型化しやすい。また、発光素子が発した光を外部に向かって良好に放射できる。このような角度θの内側面を有するキャビティ18は、パンチの径とダイスの穴の径とのクリアランスを大きく設定した打抜き金型を用いてセラミックグリーンシートを打ち抜くことによって形成される。すなわち、打抜き金型のパンチの径に対してダイスの穴の径のクリアランスを大きく設定しておくことで、セラミックグリーンシートを主面側から他方主面側に向けて打ち抜く際にグリーンシートがパンチとの接触面の縁からダイスの穴との接触面の縁に向けて剪断されて、貫通孔の径が主面側から他方主面側に広がるように形成される。このとき、セラミックグリーンシートの厚み等に応じてパンチの径とダイスの穴の径とのクリアランスを設定することで、セラミックグリーンシートに形成される貫通孔の内側面の角度を調節できる。このような打抜き方法は、打抜き加工のみで、キャビティ18の内側面とキャビティ18の底面とのなす角度θを所望の角度にできることから、生産性が高い。
 また、パンチの径とダイスの穴の径とのクリアランスが小さい打抜き金型による加工によって角度θが約90度の貫通孔を形成した後に、貫通孔の内側面に円錐台形状または角錐台形状の型を押し当てることでも、上述のような一方の主面側から他方の主面側に広がる角度θを有する貫通孔を形成してもよい。このような場合には、キャビティ18の内側面とキャビティ18の底面とのなす角度θをより精度よく調整できる。
 配線基板1が、例えば発光素子の搭載されるキャビティ18を含んだ上面を有する絶縁基体11を有する場合には、キャビティ18の内壁面に発光素子が発する光を反射させるための反射層が設けてられていてもよい。反射層は、例えばキャビティ18の内壁面に設けられた金属導体層と金属導体層上に被着されためっき層とを有している。金属導体層は、内面電極13および配線導体14または主面電極15と同様の材料および方法によって形成することができる。
 例えば、配線基板1に発光素子を搭載する場合には、金属導体層の最表面には銀めっき層を被着させ、内面電極13および配線導体14、主面電極15の最表面には金めっき層を被着させることが好ましい。金めっき層は、銀めっき層と比較して電子部品2、接続部材3およびはんだ6との接合性に優れており、銀めっき層は、金めっき層と比較して光に対する反射率が高いためである。また、発光素子が搭載される部位の配線と金属導体層の最表面を銀と金との合金めっき層として、例えば銀と金との全率固溶の合金めっき層としてもよい。
 第3の実施形態の配線基板1は、第1の実施形態と同様に、小型で高出力の電子装置において好適に使用することができ、配線基板1における電気的接続を良好に行なうことができる。例えば、電子部品2として、高発光の発光素子を搭載する発光素子搭載用の小型の配線基板として好適に用いることができる。
 第3の実施形態の配線基板1は、第1の実施形態と同様の製造方法を用いて製作することができる。
 (第4の実施形態)
 次に、本発明の第4の実施形態による電子装置について、図14を参照しつつ説明する。
 本発明の第4の実施形態における電子装置において、上記した第1の実施形態の電子装置と異なる点は、図14に示した例のように、切欠き部12が電子部品2の搭載面と同じ一方主面(以下、上面ともいう)と側面とに開口している点である。
 本発明の第4の実施形態における配線基板によれば、第1の実施形態の配線基板と同様に、はんだ6が内面電極13の外縁部に被着することが抑制される。これにより、配線基板1とモジュール基板5との熱膨張差による応力がはんだ6を介して内面電極13の外縁部に加わるのを抑制し、内面電極13が絶縁基体11から剥離する可能性を低減することができる。その結果、長期間にわたってモジュール基板5との電気接続信頼性に優れた小型で高精度の配線基板とすることができる。
 また、このような配線基板1は、配線基板1の上面側ではんだ6によってモジュール基板5に接合できるので、配線基板1の下面側の全面に絶縁基体11よりも熱伝導率の高い部材を接合して配線基板1の放熱性を向上できる。絶縁基体11よりも熱伝導率の高い材料としては、絶縁基体が11が酸化アルミニウム質焼結体からなる場合は、銅(Cu)、銅-タングステン(Cu-W)またはアルミニウム(Al)等の金属材料、窒化アルミニウム質焼結体からなる絶縁体等が挙げられる。このような配線基板1においては、配線基板1に搭載された電子部品2から切欠き部12側に伝わる熱量が抑制され、長期間にわたってモジュール基板5との電気接続信頼性および放熱性に優れた配線基板とすることができる。
 第4の実施形態の配線基板1は、第1の実施形態と同様に、小型で高出力の電子装置において好適に使用することができ、配線基板1における電気的接続を良好に行なうことができる。例えば、電子部品2として、高発光の発光素子を搭載する発光素子搭載用の小型の配線基板として好適に用いることができる。
 第4の実施形態の配線基板1は、第2の実施形態と同様の製造方法を用いて製作することができる。
 (第5の実施形態)
 次に、本発明の第5の実施形態による電子装置について、図15を参照しつつ説明する。
 本発明の第5の実施形態における電子装置において、上記した第1の実施形態の電子装置と異なる点は、図15に示した例のように、主面電極15の外縁部において、ニッケル層、クロム層、白金層およびチタン層の中から選ばれる少なくとも1つの金属層15aが露出している点である。
 本発明の第5の実施形態における配線基板によれば、はんだ6が主面電極15の外縁部に被着することが抑制される。これにより、配線基板1とモジュール基板5との熱膨張差による応力がはんだ6を介して主面電極15の外縁部に加わるのを抑制し、主面電極15が絶縁基体11から剥離する可能性を低減することができる。また、絶縁基体11の主面において、複数の主面電極15の間隔が狭いものにおいても、短絡の発生を抑制することができ、モジュール基板5との電気接続信頼性に優れた小型で高精度の配線基板とすることができる。
 主面電極15における金属層15aは、内面電極13の金属層17bを露出させる方法と同様の方法を用いて形成することができる。
 第5の実施形態の配線基板1は、第1の実施形態と同様の製造方法を用いて製作することができる。
 本発明は、上述の実施の形態の例に限定されるものではなく、種々の変更は可能である。上述の例では、切欠き部12および内面電極13は、絶縁基体11の対向する2側面にそれぞれ1つずつ設けた例を示しているが、切欠き部12および内面電極13を絶縁基体11の4側面全てに設けた配線基板1であってもよく、複数の切欠き部12および内面電極13をそれぞれの辺に設けた配線基板1であってもよい。また、図1~図15に示す例では、絶縁基体11は、2層または3層の絶縁層11aから形成しているが、単層または4層以上の絶縁層11aからなるものであっても構わない。
 また、切欠き部12は、図1~図15に示す例では、絶縁基体11の一方主面および側面に開口しているが、絶縁基体11の両方主面および側面に開口していても構わない。
 また、図12および図13に示した例のように、配線基板1は、配線以外の導体である電子部品搭載層19、中央端子層20等を有していても構わない。これらの導体が、例えば薄膜層16とめっき層17とを含んでいる場合には、上述の内面電極13、主面電極15と同様の材料および方法によって製作することができる。なお、配線導体14と同様の方法によって形成される場合には、露出する表面に金属のめっき層17が設けられる。電子部品搭載層19は、例えば、電子部品2の搭載用に用いられ、中央端子層20は、例えば、内面電極13および主面電極15と同様に、モジュール基板5との接合に用いられる。また、図12に示した例のように、中央端子層20についても、切欠き部12の内面に設けられた内面電極13に接続させていても構わない。
 また、第1~第5の実施形態における配線基板1は、それぞれ平板状の配線基板1であっても構わないし、キャビティ18を有する配線基板1であっても構わない。また、第1~第5の実施形態における配線基板1においては、電子部品搭載層19や中央端子層20を備えていても構わない。
 また、上述の例では、配線基板1には、1つの電子部品2が搭載されているが、複数の電子部品2が搭載される配線基板1であっても構わない
 また、配線基板1は多数個取り配線基板の形態で製作されていてもよい。
1・・・・配線基板
11・・・・絶縁基体
11a・・・絶縁層
12・・・・切欠き部
13・・・・内面電極
14・・・・配線導体
15・・・・主面電極
16・・・・薄膜層
17・・・・めっき層
17a・・・最外層(の金属層)
17b・・・金属層
18・・・・キャビティ
19・・・・電子部品搭載層
20・・・・中央端子層
2・・・・電子部品
3・・・・接続部材
4・・・・封止材
5・・・・モジュール基板
51・・・・接続パッド
6・・・・はんだ

Claims (6)

  1.  主面および側面に開口する切欠き部を有している絶縁基体と、
    前記切欠き部の内面に設けられた、複数の金属層を含む内面電極とを有しており、
    該内面電極は、ニッケル層、クロム層、白金層およびチタン層の中から選ばれる少なくとも1つの金属層を内層に有し、金層を最外層に有しているとともに、外縁部において前記金属層が露出している配線基板。
  2.  前記外縁部は、前記絶縁基体の側面側の前記切欠き部の開口に沿って設けられている請求項1に記載の配線基板。
  3.  前記切欠き部は、内面が曲面状である請求項1または請求項2に記載の配線基板。
  4.  前記切欠き部は、底部の幅よりも前記主面側の開口の幅が大きい四角錐台形状を分割した形状である請求項1または請求項2に記載の配線基板。
  5.  請求項1乃至請求項4のいずれかに記載の配線基板と、
    該配線基板に搭載され、前記内面電極に電気的に接続された電子部品とを有する電子装置。
  6.  主面に接続パッドを有するモジュール基板と、
    前記接続パッドにはんだを介して前記内面電極が接続された請求項5に記載の電子装置とを有する電子モジュール。
PCT/JP2015/077102 2014-09-26 2015-09-25 配線基板、電子装置および電子モジュール WO2016047755A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
US15/513,704 US10157753B2 (en) 2014-09-26 2015-09-25 Wiring board, electronic device, and electronic module
EP15844968.6A EP3200223B1 (en) 2014-09-26 2015-09-25 Wiring board, electronic device and electronic module
JP2016550396A JP6267803B2 (ja) 2014-09-26 2015-09-25 配線基板、電子装置および電子モジュール
CN201580048578.7A CN106688091B (zh) 2014-09-26 2015-09-25 布线基板、电子装置以及电子模块

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014196858 2014-09-26
JP2014-196858 2014-09-26

Publications (1)

Publication Number Publication Date
WO2016047755A1 true WO2016047755A1 (ja) 2016-03-31

Family

ID=55581271

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2015/077102 WO2016047755A1 (ja) 2014-09-26 2015-09-25 配線基板、電子装置および電子モジュール

Country Status (5)

Country Link
US (1) US10157753B2 (ja)
EP (1) EP3200223B1 (ja)
JP (1) JP6267803B2 (ja)
CN (1) CN106688091B (ja)
WO (1) WO2016047755A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108242428A (zh) * 2016-12-26 2018-07-03 日亚化学工业株式会社 半导体装置用封装以及半导体装置
WO2018216801A1 (ja) * 2017-05-26 2018-11-29 京セラ株式会社 電子部品搭載用基板、電子装置および電子モジュール
JP2020031086A (ja) * 2018-08-20 2020-02-27 リバーエレテック株式会社 電子部品パッケージ及びその製造方法

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6770331B2 (ja) * 2016-05-02 2020-10-14 ローム株式会社 電子部品およびその製造方法
DE102016109898A1 (de) * 2016-05-30 2017-11-30 Biotronik Se & Co. Kg Durchführungsbauteil mit strukturierter Metallbeschichtung und Verfahren zur Herstellung eines solchen Durchführungsbauteils
CN110809910B (zh) * 2017-06-28 2022-11-25 京瓷株式会社 功率模块用基板以及功率模块
JP2019050363A (ja) * 2017-08-27 2019-03-28 億光電子工業股▲ふん▼有限公司Everlight Electronics Co.,Ltd. 半導体パッケージ構造
JP7191982B2 (ja) * 2018-12-26 2022-12-19 京セラ株式会社 配線基板、電子装置及び電子モジュール
EP4213197A1 (en) * 2022-01-12 2023-07-19 Nexperia B.V. A semiconductor package substrate made from non-metallic material and a method of manufacturing thereof

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000323601A (ja) * 1999-05-06 2000-11-24 Murata Mfg Co Ltd 電子部品用パッケージおよび電子部品
JP2013065602A (ja) * 2011-09-15 2013-04-11 Kyocera Corp 電子部品収納用パッケージ
JP2014127678A (ja) * 2012-12-27 2014-07-07 Kyocera Corp 配線基板および電子装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002158509A (ja) 2000-11-21 2002-05-31 Mitsubishi Electric Corp 高周波回路モジュールおよびその製造方法
JP2006086453A (ja) * 2004-09-17 2006-03-30 Yamato Denki Kogyo Kk 表面処理方法、および電子部品の製造方法
CN103703871A (zh) * 2011-12-27 2014-04-02 日本特殊陶业株式会社 配线基板和多片式配线基板
JP6133854B2 (ja) * 2012-05-30 2017-05-24 京セラ株式会社 配線基板および電子装置
JP2014110370A (ja) * 2012-12-04 2014-06-12 Seiko Epson Corp ベース基板、実装構造体、モジュール、電子機器、および移動体
WO2014104300A1 (ja) * 2012-12-27 2014-07-03 京セラ株式会社 配線基板、電子装置および発光装置
JP2015046571A (ja) * 2013-08-02 2015-03-12 日本特殊陶業株式会社 配線基板およびその製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000323601A (ja) * 1999-05-06 2000-11-24 Murata Mfg Co Ltd 電子部品用パッケージおよび電子部品
JP2013065602A (ja) * 2011-09-15 2013-04-11 Kyocera Corp 電子部品収納用パッケージ
JP2014127678A (ja) * 2012-12-27 2014-07-07 Kyocera Corp 配線基板および電子装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3200223A4 *

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108242428A (zh) * 2016-12-26 2018-07-03 日亚化学工业株式会社 半导体装置用封装以及半导体装置
JP2018107266A (ja) * 2016-12-26 2018-07-05 日亜化学工業株式会社 半導体装置用パッケージ及び半導体装置
US10515882B2 (en) 2016-12-26 2019-12-24 Nichia Corporation Semiconductor device package including electrode solder pads and additional solder pads
CN108242428B (zh) * 2016-12-26 2024-01-09 日亚化学工业株式会社 半导体装置用封装以及半导体装置
WO2018216801A1 (ja) * 2017-05-26 2018-11-29 京セラ株式会社 電子部品搭載用基板、電子装置および電子モジュール
JPWO2018216801A1 (ja) * 2017-05-26 2020-03-19 京セラ株式会社 電子部品搭載用基板、電子装置および電子モジュール
JP2020031086A (ja) * 2018-08-20 2020-02-27 リバーエレテック株式会社 電子部品パッケージ及びその製造方法
JP7187008B2 (ja) 2018-08-20 2022-12-12 リバーエレテック株式会社 電子部品パッケージ

Also Published As

Publication number Publication date
EP3200223A4 (en) 2018-03-14
CN106688091B (zh) 2020-03-13
JP6267803B2 (ja) 2018-01-24
JPWO2016047755A1 (ja) 2017-06-22
CN106688091A (zh) 2017-05-17
US10157753B2 (en) 2018-12-18
EP3200223A1 (en) 2017-08-02
US20170294322A1 (en) 2017-10-12
EP3200223B1 (en) 2019-06-12

Similar Documents

Publication Publication Date Title
JP6267803B2 (ja) 配線基板、電子装置および電子モジュール
JP6298163B2 (ja) 配線基板、電子装置および電子モジュール
JP6133854B2 (ja) 配線基板および電子装置
JP6483800B2 (ja) 発光素子搭載用パッケージ、発光装置および発光モジュール
EP3062590B1 (en) Wiring board and electronic device
JP6194104B2 (ja) 配線基板、電子装置および電子モジュール
JP7142080B2 (ja) 電子部品搭載用パッケージ、電子装置および電子モジュール
JP2014127678A (ja) 配線基板および電子装置
JP6133901B2 (ja) 配線基板、電子装置および発光装置
JP6306474B2 (ja) 配線基板、電子装置および電子モジュール
JP6325346B2 (ja) 配線基板、電子装置および電子モジュール
JP6374293B2 (ja) 配線基板、電子装置および電子モジュール
JP6271882B2 (ja) 配線基板および電子装置
JP6224473B2 (ja) 配線基板、電子装置および電子モジュール
JP6166194B2 (ja) 配線基板、電子装置および電子モジュール
JP6267068B2 (ja) 配線基板、電子装置および電子モジュール
JP4476064B2 (ja) 多数個取り電子部品収納用パッケージおよび電子装置
JP5631268B2 (ja) 配線基板
WO2021060475A1 (ja) 電子部品搭載用基体および電子装置
CN115152040A (zh) 电子元件安装用封装和电子设备
JP2014029909A (ja) 電子装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15844968

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2016550396

Country of ref document: JP

Kind code of ref document: A

REEP Request for entry into the european phase

Ref document number: 2015844968

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2015844968

Country of ref document: EP

Ref document number: 15513704

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE