WO2015137109A1 - 半導体装置の製造方法および半導体装置 - Google Patents

半導体装置の製造方法および半導体装置 Download PDF

Info

Publication number
WO2015137109A1
WO2015137109A1 PCT/JP2015/055237 JP2015055237W WO2015137109A1 WO 2015137109 A1 WO2015137109 A1 WO 2015137109A1 JP 2015055237 W JP2015055237 W JP 2015055237W WO 2015137109 A1 WO2015137109 A1 WO 2015137109A1
Authority
WO
WIPO (PCT)
Prior art keywords
main surface
cooler
semiconductor
semiconductor device
semiconductor unit
Prior art date
Application number
PCT/JP2015/055237
Other languages
English (en)
French (fr)
Inventor
陽 坂本
Original Assignee
富士電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士電機株式会社 filed Critical 富士電機株式会社
Priority to CN201580001844.0A priority Critical patent/CN105531818B/zh
Priority to JP2016507433A priority patent/JP6508193B2/ja
Publication of WO2015137109A1 publication Critical patent/WO2015137109A1/ja
Priority to US15/069,329 priority patent/US9960097B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3672Foil-like cooling fins or heat sinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4867Applying pastes or inks, e.g. screen printing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4871Bases, plates or heatsinks
    • H01L21/4882Assembly of heatsink parts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3737Organic materials with or without a thermoconductive filler
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19107Disposition of discrete passive components off-chip wires

Definitions

  • the present invention relates to a semiconductor device manufacturing method and a semiconductor device.
  • FIG. 10 is a cross-sectional view of a main part of a conventional semiconductor module 500.
  • FIG. 10 shows a state in which the semiconductor module 500 is fixed to a metal cooler 62.
  • the conventional semiconductor module 500 includes a metal base 51, an insulating substrate 54 in which a metal plate 52 on the back surface is fixed to the metal base 51 with a solder 53, and a solder 56 on a circuit board 55 on the front surface of the insulating substrate 54.
  • a fixed semiconductor chip 57 is provided.
  • a resin case 58 fixed to the metal base 51, an external terminal 59 integrally formed with the case 58, a semiconductor chip 57, a circuit board 55, and a wire 60 connected to the external terminal 59 are provided.
  • a sealing material 61 such as a gel filling the case 58 is provided.
  • the cooler 62 is fixed between the metal plate 52 and the cooler 62 with a compound 63 having good thermal conductivity interposed therebetween.
  • FIG. 11 is a cross-sectional view of a main part of another conventional semiconductor module 600.
  • a semiconductor chip 57 and an external terminal 65 (metal bar) fixed to the circuit board 55 on the front surface of the insulating substrate 54 with solder 56 are provided.
  • a mold resin 66 is provided that exposes and seals the front end portion 65 a of the bent external terminal 65 and the back surface 52 a and the side surface 52 b of the metal plate 52.
  • the distal end portion 65 a of the external terminal 65 is disposed on a nut glove 68 in which a metal nut 67 is embedded in a recess formed from the surface of the mold resin 66.
  • the external terminal 65 and an external wiring bar are fixed with bolts using a through hole (not shown) formed in the tip 65a of the external terminal 65 and the nut glove.
  • the semiconductor module 500 or 600 can form a single-phase circuit, a two-phase circuit, or a three-phase circuit of an inverter circuit.
  • a gap is formed between the back surface 51a of the metal base 51 and the flat surface 62a of the cooler 62 due to the influence of warpage or the like. Therefore, the compound 63 with good fluidity is applied or the compound 63 is applied thickly so that the compound 63 spreads out in the gap.
  • the adhesion between the metal base 51 and the cooler 62 is enhanced by making the compound 63 easily wet and spread.
  • Patent Document 1 describes an electronic device in which a semiconductor device and a cooler are fixed with metal nanoparticles.
  • the compound 63 having high fluidity is scraped to the outside of the gap by repeated thermal deformation of the metal base 51. For this reason, the adhesiveness between the back surface 51a of the metal base 51 and the flat surface 62a of the cooler 62 tends to be lowered. Further, the thermal conductivity of the compound 63 is about 1 W / m ⁇ K, which is extremely low compared to the thermal conductivity of copper 390 W / m ⁇ K and the thermal conductivity of aluminum 240 W / m ⁇ K. For this reason, the thicker the compound 63 is applied, the lower the cooling performance.
  • the solder 53 that joins the insulating substrate 54 and the metal base 51 also has a thermal conductivity of about 50 W / m ⁇ K, which is lower than that of copper or aluminum. It is necessary to improve the cooling performance of the semiconductor module by applying a material having high thermal conductivity instead of the compound 63 and the solder 53.
  • Patent Document 1 describes that the semiconductor device and the cooler are fixed by pressurizing the semiconductor device and the cooler via metal nanoparticles. However, there is no description about making the applied pressure uniform in order to obtain good bondability and the shape of the bonded surface.
  • a method for manufacturing a semiconductor device includes preparing a semiconductor unit having a first main surface provided with a heat dissipation portion and a second main surface opposite to the first main surface and mounting a semiconductor chip.
  • a step of preparing a cooler having a flat surface a step of applying a paste containing metal nanoparticles to the first main surface of the semiconductor unit or the flat surface of the cooler, and via the paste.
  • a semiconductor device in another aspect of the present invention, includes a first main surface provided with a heat radiating portion, a second main surface opposite to the first main surface, and a semiconductor unit on which a semiconductor chip is mounted.
  • a cooler having a flat surface, the flat surface being opposed to the first main surface of the semiconductor unit, and a sintered body of metal nanoparticles, the first main surface of the semiconductor unit and the A flat surface of the cooler is joined, and a joining layer having a thicker peripheral part than the central part is provided.
  • FIG. 1 is a block diagram of the semiconductor device 100 of 1st Example based on this invention, (a) is principal part sectional drawing, (b) is the junction part of the metal plate 3c and the cooler 2 which expanded the longitudinal direction of (a).
  • FIG. It is a manufacturing-process figure of the semiconductor device 100 of 2nd Example based on this invention.
  • (A) is sectional drawing of the semiconductor unit 1
  • (b) is sectional drawing of the cooler 2
  • (c) is sectional drawing of the metal plate 3c which is a part of thermal radiation part of the semiconductor unit 1 which expanded the vertical direction
  • d) It is sectional drawing of the cooler 2 which expanded the vertical direction.
  • FIG. 3 is a manufacturing process diagram for manufacturing the semiconductor device 100 according to the second embodiment of the present invention, following FIG. 2;
  • (A) is sectional drawing of the semiconductor unit 1
  • (b) is sectional drawing of the cooler 2
  • (c) is sectional drawing of the metal plate 3c which is a part of thermal radiation part of the semiconductor unit 1 which expanded the vertical direction
  • d) It is sectional drawing of the cooler 2 which expanded the vertical direction.
  • FIG. 4 is a manufacturing process diagram for manufacturing the semiconductor device 100 according to the second embodiment of the invention, following FIG. 3;
  • (A) is sectional drawing of the semiconductor unit 1 and the cooler 2,
  • (b) It is sectional drawing of the metal plate 3c and the cooler 2.
  • FIG. 5 is a manufacturing process diagram for manufacturing the semiconductor device 100 according to the second embodiment of the present invention, following FIG. 4;
  • (A) is sectional drawing of the heating furnace 9, the pressurization mechanism 20, the semiconductor unit 1, and the cooler 2, (b) It is sectional drawing of the metal plate 3c and the cooler 2.
  • FIG. 6 is a manufacturing process diagram for manufacturing the semiconductor device 100 according to the second embodiment of the present invention, following FIG. 5;
  • (A) is sectional drawing of the semiconductor unit 1 and the cooler 2,
  • (b) It is sectional drawing of the metal plate 3c and the cooler 2. It is explanatory drawing explaining the method to apply the uniform applied pressure P to the 2nd main surface 1b of the semiconductor unit 1 using the pressurization mechanism 20a.
  • FIG. 10 is a cross-sectional view of a main part of another conventional semiconductor module 600.
  • the manufacturing method of a semiconductor device may include a step of preparing a semiconductor unit having a first main surface provided with a heat radiating portion and a second main surface opposite to the first main surface and mounting a semiconductor chip.
  • the method for manufacturing a semiconductor device may include a step of preparing a cooler having a flat surface.
  • the manufacturing method of a semiconductor device may include a step of applying a paste containing metal nanoparticles to the first main surface of the semiconductor unit or the flat surface of the cooler.
  • the method for manufacturing a semiconductor device may include a step of bringing the first main surface of the semiconductor unit and the flat surface of the cooler into contact with each other via a paste.
  • the method for manufacturing a semiconductor device may include a step of forming a bonding layer by heating the paste and simultaneously applying an in-plane uniform pressing force to the second main surface of the semiconductor unit to sinter the paste.
  • the applied pressure may vary within ⁇ 10% in the plane of the second main surface.
  • the heat radiating portion may be warped convexly.
  • the clearance gap between the peripheral part of a thermal radiation part and a cooler may be 10 micrometers or more and 300 micrometers or less.
  • the gap between the peripheral part of the heat radiating part and the cooler may be 20 ⁇ m or more and 100 ⁇ m or less.
  • the central part of the heat dissipation part may be in contact with the cooler.
  • the applied pressure may be 5 MPa or more and 20 MPa or less.
  • the temperature to be raised may be 150 ° C. or higher and 350 ° C. or lower.
  • the semiconductor device may include a semiconductor unit having a first main surface provided with a heat radiating portion and a second main surface facing the first main surface and mounting a semiconductor chip.
  • the semiconductor device includes a cooler having a flat surface, the flat surface facing the first main surface of the semiconductor unit, and a sintered body of metal nanoparticles, and the first main surface of the semiconductor unit and the A flat surface of the cooler may be joined and a joining layer may be provided with a thicker peripheral part than the central part.
  • the thickness of the periphery of the bonding layer may be 10 ⁇ m or more and 300 ⁇ m or less.
  • the thickness of the peripheral part of the bonding layer may be 20 ⁇ m or more and 100 ⁇ m or less.
  • the central part of the heat dissipation part may be in contact with the cooler.
  • the heat dissipation part may be an insulating substrate formed by laminating a circuit board, an insulating plate, and a metal plate.
  • the cooler may be joined to the metal plate.
  • the semiconductor chip may be fixed to the circuit board.
  • the metal nanoparticles may be composed of silver or copper.
  • FIG. 1 is a block diagram of a semiconductor device 100 according to the first embodiment of the present invention.
  • FIG. 1A is a cross-sectional view of the main part
  • FIG. 1B is a cross-sectional view in which the joint between the metal plate 3c and the cooler 2 in the vertical direction of FIG.
  • the semiconductor device 100 includes a metal cooler 2 and a semiconductor unit 1 fixed to the cooler 2 via a bonding layer 4.
  • This bonding layer 4 is a layer obtained by sintering paste 5 which is a bonding material using metal nanoparticles, for example, silver nanoparticles.
  • the semiconductor unit 1 includes an insulating substrate 3 serving as a heat radiating portion on the first main surface (the lower surface in the figure).
  • the insulating substrate 3 includes an insulating plate 3b made of ceramic, for example, a metal plate 3c formed on the back surface of the insulating plate 3b, and a circuit board 3a formed on the front surface of the insulating plate 3b.
  • the circuit board 3 a is provided with a semiconductor chip 13 such as an IGBT (Insulated Gate Bipolar Transistor) fixed with solder 14 and an external terminal 12. Further, a wire 15 for electrically connecting the semiconductor chip 13 and the circuit board 3a is provided. Furthermore, a molded resin 11 is provided that is sealed by exposing the front end portion 12a of the bent external terminal 12 and a part of the back surface and side surface of the metal plate 3c. Here, a nut glove (not shown) is disposed under the distal end portion 12a.
  • a semiconductor chip 13 such as an IGBT (Insulated Gate Bipolar Transistor) fixed with solder 14 and an external terminal 12. Further, a wire 15 for electrically connecting the semiconductor chip 13 and the circuit board 3a is provided. Furthermore, a molded resin 11 is provided that is sealed by exposing the front end portion 12a of the bent external terminal 12 and a part of the back surface and side surface of the metal plate 3c.
  • a nut glove (not shown) is disposed under the
  • the first main surface 1a of the semiconductor unit 1 is formed by the exposed surface of the metal plate 3c. Further, the second main surface 1 b of the semiconductor unit 1 is formed by the mold resin 11 and the distal end portion 12 a of the external terminal 12.
  • a metal cooler 2 is provided which is fixed to the first main surface 1 a provided with the heat radiating portion of the semiconductor unit 1 via the bonding layer 4.
  • the cooler 2 includes a cooling plate 2a having a flat surface 2c and fins 2b arranged on a surface facing the flat surface 2c.
  • an insulating substrate 3 (a metal plate 3c in the figure) curved downward is disposed on the flat surface 2c of the cooler 2.
  • the bonding layer 4 disposed between the flat surface 2c and the insulating substrate 3 is made thicker at the peripheral portion than at the central portion.
  • the central portion and the peripheral portion indicate positions in a plane parallel to the flat surface 2c.
  • the central portion of the bonding layer 4 may refer to a region facing the center of the insulating substrate 3. In this example, the region facing the tip of the convex portion of the insulating substrate 3 is the central portion of the bonding layer 4.
  • a region facing the peripheral portion of the first main surface 1a may be the peripheral portion of the bonding layer 4. That is, the region of the bonding layer 4 facing the edge of the insulating substrate 3 may be thicker than the region of the bonding layer 4 facing the convex portion of the insulating substrate 3.
  • the thickness of the bonding layer 4 facing the edge of the insulating substrate 3 may indicate an average value of the thickness over the entire circumference of the edge of the insulating substrate 3 or may indicate a minimum value.
  • the thickness K of the bonding layer 4 at the periphery of the first main surface 1a is set to 10 ⁇ m to 300 ⁇ m. Also, it is preferably 20 ⁇ m to 100 ⁇ m.
  • the value of the thickness K can be controlled by the size of the insulating substrate 3, the volume of the circuit board 3a and the metal plate 3c, the volume of the mold resin 11, the volume of the solder 14, and the like.
  • the thickness K is set to substantially the same value as the gap T between the metal plate 3c and the cooler 2.
  • the thickness of the bonding layer 4 may be minimum at the center and maximum at the periphery. It is preferable that the thickness of the bonding layer 4 gradually increases from the central part to the peripheral part.
  • the paste 5 contains an organic substance such as an organic film covering the metal nanoparticles and a solvent for dispersing the particles, which becomes a gas during sintering.
  • the length of the gap T in the peripheral portion is set to 10 ⁇ m to 300 ⁇ m, the gas generated in the paste can be efficiently diffused from the gap T to the outside. For this reason, it is possible to obtain the bonding layer 4 that does not contain excessive gas and has high reliability.
  • the semiconductor device 100 is a semiconductor module in which a 2-in-1 single-phase circuit is formed, for example.
  • a semiconductor device in which a two-phase or three-phase circuit is formed can be obtained by arranging a plurality of semiconductor modules in which a 2-in-1 single-phase circuit is formed in a common cooler and bonding them through a bonding layer. That is, the semiconductor device is configured with 4in1, 6in1, and 12in1.
  • FIGS. 2 to 6 are main process diagrams showing the method of manufacturing the semiconductor device 100 of the second embodiment according to the present invention in the order of processes.
  • FIG. 2A is a cross-sectional view of the semiconductor unit 1
  • FIG. 2B is a cross-sectional view of the cooler 2
  • FIG. 2C is a metal plate that is a part of the heat radiating portion of the semiconductor unit 1 in the vertical direction
  • FIG. 2D is a cross-sectional view of the cooler 2 in which the longitudinal direction is enlarged.
  • the semiconductor unit 1 and the cooler 2 are prepared.
  • the semiconductor unit 1 curves the insulating substrate 3 that is a heat radiating portion so that the central portion is convex downward. That is, the first main surface 1a of the semiconductor unit 1 is also curved so that the central portion is convex downward.
  • the height H of the peripheral portion with respect to the central portion of the first main surface 1a is 10 ⁇ m to 300 ⁇ m (preferably 20 ⁇ m to 100 ⁇ m).
  • FIG. 3 is a diagram showing a step subsequent to the step shown in FIG.
  • the paste 5 includes metal nanoparticles 6 made of, for example, silver, an organic film 7 that covers the metal nanoparticles 6, and a solvent 8 that disperses the metal nanoparticles 6.
  • the solvent 8 contains one or more of ethylene glycol, toluene, tetradecane, butanediol, and lower alcohol.
  • FIG. 4 is a diagram showing a step subsequent to the step shown in FIG.
  • the first main surface 1a of the semiconductor unit 1 is brought into contact with the flat surface 2c of the cooler 2 via the paste 5, and the semiconductor unit 1 is placed on the cooler 2.
  • the gap T between the peripheral portion of the first main surface 1a of the semiconductor unit 1 and the flat surface 2c of the cooler 2 is the same as H when the central portion of the first main surface 1a and the flat surface 2c are almost in contact with each other.
  • the gap T is preferably 10 ⁇ m to 300 ⁇ m, and more preferably 20 ⁇ m to 100 ⁇ m.
  • the paste 5 is applied to the first main surface 1a.
  • the semiconductor unit 1 and the cooler 2 may be contacted after the paste 5 is applied to the flat surface 2c.
  • FIG. 5 is a diagram showing a step subsequent to the step shown in FIG.
  • the cooler 2 and the semiconductor unit 1 placed on the cooler 2 are placed in a heating furnace 9 and the temperature in the heating furnace is increased to sinter the paste 5.
  • a uniform pressure P is applied to the second main surface 1 b of the semiconductor unit 1 using the pressurizing mechanism 20.
  • the gas resulting from the organic film 7 and the solvent 8 in the paste 5 is removed from the outer periphery, and the metal nanoparticles 6 come into contact with each other.
  • a predetermined pressure P the metal nanoparticles 6 are bonded to each other, and a good bonding layer 4 is obtained.
  • the applied pressure P becomes non-uniform (for example, one-side pressing) in the second main surface 1b in this step, the bonding force between the metal nanoparticles 6 is uneven, and good bonding is achieved over the entire bonding surface. It becomes difficult to get sex. For this reason, it is important to apply the pressure uniformly within the surface of the second main surface 1b.
  • the variation in the applied pressure is preferably suppressed within ⁇ 10% in the plane.
  • the thickness K of the bonding layer 4 in the peripheral portion of the first main surface 1a is less than 10 ⁇ m, the average thickness becomes too thin, the bonding strength is decreased, and the heat cycle resistance is decreased.
  • the thickness K exceeds 300 ⁇ m the thermal resistance of the bonding layer 4 increases and the heat dissipation characteristics deteriorate. Therefore, the thickness K of the bonding layer 4 is preferably 10 ⁇ m to 300 ⁇ m. The thickness K is more preferably 20 ⁇ m to 100 ⁇ m.
  • the thermal conductivity (170 W / m ⁇ K or more) of the bonding layer 4 is larger than that of the compound or the solder, even if the thickness K of the bonding layer 4 is increased in the peripheral portion, if it is 300 ⁇ m or less, it affects the thermal resistance. The impact is small.
  • the internal temperature of the heating furnace 9 is less than 150 ° C., the sintering is insufficient and the bonding strength is reduced. Moreover, when internal temperature exceeds 350 degreeC, since metal members (for example, aluminum and copper), such as the cooler 2, oxidize, it is unpreferable. Therefore, the internal temperature of the heating furnace 9 is preferably 150 ° C. to 350 ° C. When the temperature of the heating furnace 9 is set to 250 ° C. or higher, the solder 14 that joins between the circuit board 3a and the semiconductor chip 13 may be high-temperature solder.
  • the applied pressure P is less than 5 MPa, the applied pressure P applied to the metal nanoparticles 6 is insufficient, sintering becomes insufficient, and the bonding strength decreases. Further, if the pressure P exceeds 20 MPa, the insulating substrate 3 may be cracked. Therefore, the pressure P is preferably 5 MPa to 20 MPa.
  • the heating / pressurizing time is less than 20 minutes, sintering is insufficient and sufficient bonding strength cannot be obtained. On the other hand, even if this time exceeds 60 minutes, there is little change in the sintered state, which is inefficient. Therefore, the heating / pressurizing time is preferably 20 to 60 minutes.
  • FIG. 6 is a diagram showing a step subsequent to the step shown in FIG.
  • the semiconductor unit 100 and the cooler 2 are taken out from the heating furnace 9, and the semiconductor device 100 is completed.
  • FIG. 7 is a view showing a pressurizing mechanism 20a as a specific example of the pressurizing mechanism 20 shown in FIG.
  • the pressurizing mechanism 20a includes a pressurizing block 21, a sphere 23 made of, for example, steel, and a pressurizing rod 24.
  • a pressurizing block 21 When the 2nd main surface 1b of the semiconductor unit 1 is flat, the back surface of the pressurization block 21 which contacts the surface is also made flat.
  • the thickness of the pressure block 21 is increased (for example, about 1 cm) so that deformation does not occur due to pressure.
  • a tray 22 that receives the ball 23 is provided in the center of the front surface of the pressure block 21.
  • a sphere 23 is disposed on the tray 22 and the sphere 23 is pressurized with a columnar pressure rod 24. This pressurization is performed using a normal press device or the like.
  • the contact pressure between the metal nanoparticles 6 becomes uniform within the bonding surface, and a good bonding layer 4 is formed, so that good bonding properties can be obtained over the entire bonding surface.
  • the uniform pressure P means that the in-plane variation of the pressure P is ⁇ 10% or less.
  • FIG. 8 is a diagram showing a different pressurizing mechanism 20b.
  • the pressurizing mechanism 20b includes a heat-resistant and flexible bag 31 (a heat-resistant rubber bag or the like), a carbon powder 32 filled therein, and a pressure bar 33.
  • a heat-resistant and flexible bag 31 a heat-resistant rubber bag or the like
  • a carbon powder 32 filled therein a pressure bar 33.
  • the bag 31 may be a bag formed of an epoxy resin sheet having heat resistance and flexibility in addition to the heat resistant rubber bag.
  • cooler 2 showed the case of air cooling or self-cooling, this Example is naturally applicable also to the cooler in the case of water cooling. Further, when it is desired to make the cooler 2 compact, the fins 2b may be omitted.
  • the silver nanoparticle has been described as an example of the metal nanoparticle 6, the present invention is not limited thereto, and may be, for example, a copper nanoparticle.
  • the semiconductor unit and the cooler are bonded with a uniform applied pressure through the metal nano-bonding layer including the metal nanoparticles, and the semiconductor device having good bonding performance and the high cooling performance is obtained.
  • a manufacturing method can be provided.
  • the metal base 51 and the compound 63 are not used as in the conventional structure, the cost of the used member can be reduced. Furthermore, since the metal base 51 is not used, the thickness of the metal base 51 is reduced, and the semiconductor device 100 can be downsized.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Abstract

 放熱部を備えた第1主面と、第1主面と対向する第2主面を有し、半導体チップを搭載した半導体ユニットを準備する工程と、平坦面を有する冷却器を準備する工程と、半導体ユニットの第1主面、もしくは冷却器の平坦面に金属ナノ粒子を含んだペーストを塗布する工程と、ペーストを介して半導体ユニットの第1主面と冷却器の平坦面を接触させる工程と、ペーストを昇温すると同時に半導体ユニットの第2主面に面内で均一な加圧力を加え、ペーストを焼結して接合層を形成する工程と、を含む半導体装置の製造方法を提供する。

Description

半導体装置の製造方法および半導体装置
 この発明は、半導体装置の製造方法、および半導体装置に関する。
 図10は、従来の半導体モジュール500の要部断面図である。図10は、この半導体モジュール500を金属製の冷却器62に固定した状態を示す。
 従来の半導体モジュール500は、金属ベース51と、この金属ベース51に裏面の金属板52がはんだ53で固着した絶縁基板54と、この絶縁基板54のおもて面の回路板55にはんだ56で固着した半導体チップ57を備える。また金属ベース51に固着した樹脂製のケース58と、ケース58と一体成型された外部端子59と、半導体チップ57、回路板55、外部端子59に接続するワイヤ60を備える。さらにケース58を充填するゲルなどの封止材61を備える。そして金属板52と冷却器62の間に熱伝導性の良いコンパウンド63を挟んで冷却器62が固定されている。
 図11は、別の従来の半導体モジュール600の要部断面図である。
 上記半導体モジュール500と異なり、絶縁基板54のおもて面の回路板55にはんだ56で固着した半導体チップ57と外部端子65(金属バー)を備える。また、折り曲げられた外部端子65の先端部65aと金属板52の裏面52aおよび側面52bの一部を露出させて封止するモールド樹脂66を備える。外部端子65の先端部65aは、モールド樹脂66の表面から形成された凹部に金属製のナット67が埋め込まれたナットグローブ68の上に配置される。前記の外部端子65の先端部65aに形成された図示しない貫通孔とこのナットグローブを利用して、外部端子65と図示しない外部配線バーをボルトで固定する。
 半導体モジュール500または600により、インバータ回路の単相回路、2相回路または3相回路を形成することができる。
 この半導体モジュール500および600において、金属ベース51の裏面51aと、冷却器62の平坦面62aの間には、反りなどの影響で隙間が形成される。そこで流動性の良いコンパウンド63を塗布したり、コンパウンド63を厚く塗布したりして、隙間内でコンパウンド63が濡れ広がるようにしている。そしてコンパウンド63を濡れ広がりやすくすることで、金属ベース51と冷却器62との密着性を高めている。
 また、特許文献1では、半導体装置と冷却器を金属ナノ粒子で固着したエレクトロニクス用デバイスについて記載されている。
特開2010-232366号公報
 しかし、流動性が高いコンパウンド63は、金属ベース51の繰返し熱変形によって、隙間の外側にかき出される。このため、金属ベース51の裏面51aと冷却器62の平坦面62aとの密着性が低下しやすい。また、コンパウンド63の熱伝導率は約1W/m・K程度であり、銅の熱伝導率390W/m・Kやアルミの熱伝導率240W/m・Kに比べ極端に低い。このためコンパウンド63を厚く塗布するほど、冷却性能が低くなってしまう。また絶縁基板54と金属ベース51を接合しているはんだ53も熱伝導率は50W/m・K程度であり、銅やアルミに比べて低い値である。このコンパウンド63やはんだ53に代わる熱伝導率の高い材料を適用することが、半導体モジュールの冷却性能向上に必要である。
 また、特許文献1では、半導体装置と冷却器の間に金属ナノ粒子を介して加圧し半導体装置と冷却器を固着することが記載されている。しかし、良好な接合性を得るために加圧力を均一にすることや、接合面の形状についての記載はない。
 この発明の一態様では、半導体装置の製造方法は、放熱部を備えた第1主面と、前記第1主面と対向する第2主面を有し、半導体チップを搭載した半導体ユニットを準備する工程と、平坦面を有する冷却器を準備する工程と、前記半導体ユニットの第1主面、もしくは前記冷却器の平坦面に金属ナノ粒子を含んだペーストを塗布する工程と、前記ペーストを介して前記半導体ユニットの第1主面と前記冷却器の平坦面を接触させる工程と、前記ペーストを昇温すると同時に前記半導体ユニットの前記第2主面に面内で均一な加圧力を加え、前記ペーストを焼結して接合層を形成する工程と、を含む製造方法とする。
 また、この発明の別の一態様では、半導体装置は、放熱部を備えた第1主面と、前記第1主面と対向する第2主面を有し、半導体チップを搭載した半導体ユニットと、平坦面を有し、前記平坦面が前記半導体ユニットの第1主面と対向して位置する冷却器と、金属ナノ粒子の焼結体で構成され、前記半導体ユニットの第1主面と前記冷却器の平坦面とを接合し、中央部よりも周辺部の方が厚い接合層と、を備えた構成とする。
この発明に係る第1実施例の半導体装置100の構成図であり、(a)は要部断面図、(b)は(a)の縦方向を拡大した金属板3cと冷却器2の接合部を拡大した断面図である。 この発明に係る第2実施例の半導体装置100の製造工程図である。(a)は半導体ユニット1の断面図、(b)は冷却器2の断面図、(c)は縦方向を拡大した半導体ユニット1の放熱部の一部である金属板3cの断面図、(d)は縦方向を拡大した冷却器2の断面図である。 図2に続く、この発明に係る第2実施例の半導体装置100の製造工程図である。(a)は半導体ユニット1の断面図、(b)は冷却器2の断面図、(c)は縦方向を拡大した半導体ユニット1の放熱部の一部である金属板3cの断面図、(d)は縦方向を拡大した冷却器2の断面図である。 図3に続く、この発明に係る第2実施例の半導体装置100の製造工程図である。(a)は半導体ユニット1および冷却器2の断面図、(b)金属板3cおよび冷却器2の断面図である。 図4に続く、この発明に係る第2実施例の半導体装置100の製造工程図である。(a)は加熱炉9、加圧機構20、半導体ユニット1および冷却器2の断面図、(b)金属板3cおよび冷却器2の断面図である。 図5に続く、この発明に係る第2実施例の半導体装置100の製造工程図である。(a)は半導体ユニット1および冷却器2の断面図、(b)金属板3cおよび冷却器2の断面図である。 加圧機構20aを用いて半導体ユニット1の第2主面1bに均一な加圧力Pを印加する方法を説明した説明図である。 加圧機構20bを用いて半導体ユニット1の第2主面1bに均一な加圧力Pを印加する方法を説明した説明図である。 金属ナノ粒子で構成されたペースト5の構成を説明した説明図である。 従来の半導体モジュール500の要部断面図である。 別の従来の半導体モジュール600の要部断面図である。
 [一般的開示]
 半導体装置の製造方法は、放熱部を備えた第1主面と、第1主面と対向する第2主面を有し、半導体チップを搭載した半導体ユニットを準備する工程を含んでよい。半導体装置の製造方法は、平坦面を有する冷却器を準備する工程を含んでよい。半導体装置の製造方法は、半導体ユニットの第1主面、もしくは冷却器の平坦面に金属ナノ粒子を含んだペーストを塗布する工程を含んでよい。半導体装置の製造方法は、ペーストを介して半導体ユニットの第1主面と冷却器の平坦面を接触させる工程を含んでよい。半導体装置の製造方法は、ペーストを昇温すると同時に半導体ユニットの第2主面に面内で均一な加圧力を加え、ペーストを焼結して接合層を形成する工程を含んでよい。
 加圧力は、第2主面の面内において±10%以内のばらつきであってよい。半導体ユニットの準備工程において、放熱部を凸に反らせてよい。放熱部の周辺部と冷却器の間の隙間が、10μm以上、300μm以下であってよい。放熱部の周辺部と冷却器の間の隙間が、20μm以上、100μm以下であってもよい。放熱部の中央部は冷却器と接してもよい。
 加圧力が、5MPa以上、20MPa以下であってよい。昇温する温度が、150℃以上、350℃以下であってよい。
 半導体装置は、放熱部を備えた第1主面と、第1主面と対向する第2主面を有し、半導体チップを搭載した半導体ユニットを備えてよい。半導体装置は、平坦面を有し、平坦面が半導体ユニットの第1主面と対向して位置する冷却器と、金属ナノ粒子の焼結体で構成され、半導体ユニットの第1主面と前記冷却器の平坦面とを接合し、中央部よりも周辺部の方が厚い接合層を備えてよい。
 接合層の周辺部の厚さが10μm以上、300μm以下であってよい。接合層の周辺部の厚さが20μm以上、100μm以下であってもよい。放熱部の中央部は冷却器と接してもよい。
 放熱部は、回路板と、絶縁板と、金属板が積層して構成される絶縁基板であってよい。冷却器は金属板と接合されてよい。半導体チップは回路板に固定されてよい。金属ナノ粒子が、銀もしくは銅で構成されてよい。
 実施の形態を以下の実施例で説明する。
 実施の形態を通して共通の構成には同一の符号を付すものとし、重複する説明は省略する。
 なおこの実施例は、説明された実施形態に限定されるものではなく、本発明の技術的思想の範囲を逸脱しない限り様々な形態に変更することができる。
 <実施例1>
 図1は、この発明に係る第1実施例の半導体装置100の構成図である。図1(a)は要部断面図、図1(b)は図1(a)の縦方向を拡大した金属板3cと冷却器2の接合部を拡大した断面図である。
 この半導体装置100は、金属製の冷却器2と、この冷却器2に接合層4を介して固着した半導体ユニット1からなる。この接合層4は金属ナノ粒子、例えば銀ナノ粒子を用いた接合材であるペースト5を焼結した層である。
 半導体ユニット1は、第1主面(図では下面)に放熱部である絶縁基板3を備えている。絶縁基板3は、例えばセラミックなどの絶縁板3bと、この絶縁板3bの裏面に形成した金属板3cと、絶縁板3bのおもて面に形成した回路板3aからなる。
 回路板3aに、はんだ14で固着したIGBT(絶縁ゲートバイポーラトランジスタ)などの半導体チップ13と外部端子12を備える。また半導体チップ13および回路板3aを電気的に接続するワイヤ15を備える。さらに折り曲げられた外部端子12の先端部12aと、金属板3cの裏面および側面の一部を露出させて封止するモールド樹脂11を備える。ここでは、先端部12aの下に図示しないナットグローブが配置されている。
 金属板3cの露出面により、半導体ユニット1の第1主面1aが形成されている。またモールド樹脂11および外部端子12の先端部12aにより、半導体ユニット1の第2主面1bが形成されている。
 さらに、半導体ユニット1の放熱部を備えた第1主面1aと接合層4を介して固着する、金属製の冷却器2を備える。冷却器2は平坦面2cを有する冷却板2aと、平坦面2cと対向する面に配置されたフィン2bで構成されている。
 本実施例では図1(b)に示す通り、冷却器2の平坦面2cに、下方に凸状に湾曲した絶縁基板3(図では金属板3c)を配置する。そして、平坦面2cと絶縁基板3との間に配置された接合層4を、中央部よりも周辺部が厚くなるようにする。中央部および周辺部は平坦面2cと平行な面内における位置を指す。また、接合層4の中央部とは、絶縁基板3の中心に対向する領域を指してよい。本例では、絶縁基板3の凸部の先端に対向する領域を、接合層4の中央部とする。また、第1主面1aの周辺部(例えば絶縁基板3のエッジ)に対向する領域を、接合層4の周辺部としてよい。すなわち、絶縁基板3の凸部に対向する接合層4の領域よりも、絶縁基板3のエッジに対向する接合層4の領域のほうが厚くてよい。絶縁基板3のエッジに対向する接合層4の厚みとは、絶縁基板3のエッジの全周にわたる厚みの平均値を指してよく、最小値を指してもよい。この際、第1主面1aの周辺部での接合層4の厚さKを10μm~300μmにする。また、好ましくは20μm~100μmにする。この厚さKの値は、絶縁基板3の大きさ、回路板3aや金属板3cの体積、モールド樹脂11の体積およびはんだ14の体積などで制御することができる。厚さKは金属板3cと冷却器2の間の隙間Tとほぼ同じ値に設定する。なお、接合層4の厚みは、中央部で最小となり、周辺部で最大となってよい。中央部から周辺部にかけて、接合層4の厚みは漸増することが好ましい。
 詳細は後述するが、ペースト5には金属ナノ粒子を被覆する有機膜や粒子分散用の溶媒などの有機物が含まれ、これは焼結時にガスとなる。ここで周辺部の隙間Tの長さを10μm~300μmにすることで、ペースト内で発生したガスを隙間Tから効率的に外部に放散させることができる。このため、過剰なガスを含まず信頼性の高い接合層4を得ることができる。
 尚、半導体装置100は、例えば、2in1の単相回路が形成された半導体モジュールである。2in1の単相回路が形成された半導体モジュールを共通の冷却器に複数並べて接合層を介して接合することで、2相または3相回路を形成した半導体装置にすることができる。つまり、4in1、6in1、12in1で構成された半導体装置となる。
 <実施例2>
 図2~図6は、この発明に係る第2実施例の半導体装置100の製造方法を工程順に示した要部工程図である。
 図2(a)は半導体ユニット1の断面図、図2(b)は冷却器2の断面図、図2(c)は縦方向を拡大した半導体ユニット1の放熱部の一部である金属板3cの断面図、図2(d)は縦方向を拡大した冷却器2の断面図である。
 まず、半導体ユニット1と冷却器2を準備する。このとき半導体ユニット1は、放熱部である絶縁基板3を中央部が下向きに凸になるように湾曲させる。すなわち、半導体ユニット1の第1主面1aも中央部が下向きに凸になるように湾曲させる。第1主面1aの中央部を基準とした周辺部の高さHは、10μm~300μm(好ましくは、20μm~100μm)にする。
 図3は、図2に示した工程の次の工程を示した図である。
 半導体ユニット1の第1主面1aに、金属ナノ粒子を用いた接合材であるペースト5を厚さ100μm~200μm程度に塗布する。ペースト5は図9に示すように、例えば銀などで構成される金属ナノ粒子6と、金属ナノ粒子6を被覆する有機膜7と、金属ナノ粒子6を分散させる溶媒8で構成される。溶媒8はエチレングリコール、トルエン、テトラデカン、ブタンジオール、低級アルコールの一種または複数種を含んでいる。
 図4は、図3に示した工程の次の工程を示した図である。
 冷却器2の平坦面2cに、半導体ユニット1の第1主面1aをペースト5を介して接触させて、半導体ユニット1を冷却器2上に載置する。半導体ユニット1の第1主面1aの周辺部と冷却器2の平坦面2cとの隙間Tは、第1主面1aの中央部と平坦面2cが殆ど接している場合はHと同じになる。隙間Tは10μm~300μmとするのが好ましく、20μm~100μmとするのがより好ましい。
 なお、本実施例では第1主面1aにペースト5を塗布したが、平坦面2cにペースト5を塗布してから、半導体ユニット1と冷却器2を接触させても良い。
 図5は、図4に示した工程の次の工程を示した図である。
 冷却器2とそれに載置した半導体ユニット1を加熱炉9に入れ、加熱炉内の温度を上げてペースト5を焼結する。同時に半導体ユニット1の第2主面1bに、加圧機構20を用いて均一な加圧力Pを加える。このとき、ペースト5内の有機膜7および溶媒8に起因するガスは外周部から取り除かれ、金属ナノ粒子6同士が接触する。そして所定の加圧力Pを加えることにより、金属ナノ粒子6同士が接合し、良好な接合層4が得られる。
 この工程で加圧力Pが第2主面1bの面内で不均一(例えば片押しなど)になると、金属ナノ粒子6同士の接合力にムラができ、接合面の全域に亘って良好な接合性を得ることが困難になる。このため加圧は第2主面1bの面内で均一に行うことが重要となる。この加圧力のばらつきは、面内で±10%以内に抑制すると良い。
 第1主面1aの周辺部での接合層4の厚さKを10μm未満にすると、平均した厚みが薄くなり過ぎて接合強度が低下し、ヒートサイクル耐量が低下する。また、厚さKが300μmを超えると接合層4の熱抵抗が増大し、放熱特性が低下する。そのため、接合層4の厚さKは10μm~300μmにするとよい。また、厚さKは20μm~100μmがより好ましい。接合層4の熱伝導率(170W/m・K以上)はコンパウンドやはんだに比べて大きいため、接合層4の厚さKが周辺部で厚くなっても、300μm以下であれば熱抵抗に及ぼす影響は小さい。
 加熱炉9の内部温度が150℃未満では焼結が不十分になり接合強度が低下する。また、内部温度が350℃を超えると、冷却器2などの金属部材(例えばアルミや銅)が酸化するため好ましくない。そのため、加熱炉9の内部温度は150℃~350℃が好適である。加熱炉9の温度を250℃以上にする場合には、回路板3aと半導体チップ13の間を接合するはんだ14は高温はんだを用いるとよい。
 加圧力Pが5MPa未満では、金属ナノ粒子6に加えられる加圧力Pが不十分で焼結が不十分になり接合強度が低下する。また加圧力Pが20MPaを超えると絶縁基板3に割れが生じうる。そのため、加圧力Pは5MPa~20MPaが好適である。
 加熱・加圧時間が20分未満では、焼結が不十分であり、十分な接合強度が得られない。一方、この時間が60分を超えても焼結状態の変化が少なく、非効率である。そのため、加熱・加圧時間は20分~60分にするとよい。
 図6は、図5に示した工程の次の工程を示した図である。半導体ユニット1および冷却器2を加熱炉9から取り出して、半導体装置100は完成する。
 図7は、図5に示した加圧機構20の具体例として、加圧機構20aについて示した図である。
 加圧機構20aは、加圧ブロック21と、例えば鋼鉄で構成される球23と、加圧棒24で構成される。半導体ユニット1の第2主面1bが平坦な場合、その面に接触する加圧ブロック21の裏面も平坦にする。加圧ブロック21の厚さは加圧により変形が起こらないようにするため厚くする(たとえば1cm程度)。加圧ブロック21の材質は、塑性変形が起こりにくい鉄、モリブデン、タングステンなどを用いる。また、加圧ブロック21のおもて面の中央に、球23を受ける受け皿22を設ける。この受け皿22に球23を配置し、球23を柱状の加圧棒24で加圧する。この加圧は通常のプレス装置などを用いて行う。
 この加圧機構20aにおいて、加圧棒24から球23に伝達される力F1が垂線から傾いても、球23から加圧ブロック21の受け皿22に伝達される力F2は一点に集中する。その一点に集中した力F2は加圧ブロック21内で分散した力F3となり、加圧ブロック21の裏面では均一な加圧力Pとなる。この均一な加圧力Pが半導体ユニット1の第2主面1bに伝達され、さらに半導体ユニット1の放熱部である絶縁基板3を介して均一な加圧力Pは金属ナノ粒子6に伝わる。そのため、金属ナノ粒子6同士の接触圧力は接合面内で均一になり、良好な接合層4が形成されて、接合面全域で良好な接合性が得られる。なお、ここで均一な加圧力Pとは、加圧力Pの面内のばらつきが±10%以下であることをいう。
 図8は、異なる加圧機構20bについて示した図である。この加圧機構20bは、耐熱性で柔軟性のある袋31(耐熱性ゴム袋など)と、その中に充填されるカーボンパウダ32と、加圧棒33からなる。この袋31を介して半導体ユニット1の第2主面1bを押すことにより、静水圧の原理で均一に第2主面1bを加圧することができる。静水圧を利用して加圧するので、加圧される第2主面1bに凹凸があっても均一な加圧力Pが半導体ユニット1に伝達される。尚、前記の袋31は前記した耐熱性ゴム袋の他に耐熱性と柔軟性を有するエポキシ樹脂シートなどで形成した袋でも構わない。
 尚、前記した冷却器2は風冷もしくは自冷の場合を示したが、水冷の場合の冷却器にも本実施例は当然適用できる。また冷却器2をコンパクトにしたい場合などには、フィン2bは無くとも構わない。
 また、金属ナノ粒子6として銀ナノ粒子を例にとって説明したが、これに限るものではなく、例えば銅ナノ粒子などであっても構わない。
 以上の実施例によれば、金属ナノ粒子を含む金属ナノ接合層を介して半導体ユニットと冷却器を均一な加圧力で接合することで、良好な接合性を有する冷却性能の高い半導体装置およびその製造方法を提供できる。
 また、以上の実施例によれば、従来構造のような、金属ベース51とコンパウンド63を使用しないので、使用部材のコストダウンができる。さらに、金属ベース51を用いないので、金属ベース51分の厚みが減少し、半導体装置100を小型化することができる。
   1  半導体ユニット
   2  冷却器
    2a 冷却板
    2b フィン
   3  絶縁基板(放熱部)
    3a 回路板
    3b 絶縁板
    3c 金属板
   4  接合層
   5  ペースト
   6  金属ナノ粒子
   7  有機膜
   8  溶媒
   9  加熱炉
  11  モールド樹脂
  12  外部端子
  13  半導体チップ
  14  はんだ
  15  ワイヤ
  20,20a,20b 加圧機構
  21  加圧ブロック
  22  受け皿
  23  球
  24,33 加圧棒
  31  袋
  32  カーボンパウダ
 100  半導体装置

Claims (10)

  1.  放熱部を備えた第1主面と、前記第1主面と対向する第2主面を有し、半導体チップを搭載した半導体ユニットを準備する工程と、
     平坦面を有する冷却器を準備する工程と、
     前記半導体ユニットの第1主面、もしくは前記冷却器の平坦面に金属ナノ粒子を含んだペーストを塗布する工程と、
     前記ペーストを介して前記半導体ユニットの第1主面と前記冷却器の平坦面を接触させる工程と、
     前記ペーストを昇温すると同時に前記半導体ユニットの前記第2主面に面内で均一な加圧力を加え、前記ペーストを焼結して接合層を形成する工程と、
     を含む半導体装置の製造方法。
  2.  前記加圧力は、前記第2主面の面内において±10%以内のばらつきであることを特徴とする請求項1に記載の半導体装置の製造方法。
  3.  前記半導体ユニットの準備工程において、前記放熱部を凸に反らせることを特徴とする請求項1または2に記載の半導体装置の製造方法。
  4.  前記放熱部の周辺部と前記冷却器の間の隙間が、10μm以上、300μm以下であることを特徴とする請求項3に記載の半導体装置の製造方法。
  5.  前記加圧力が、5MPa以上、20MPa以下であることを特徴とする請求項1または2に記載の半導体装置の製造方法。
  6.  前記昇温する温度が、150℃以上、350℃以下であることを特徴とする請求項1または2に記載の半導体装置の製造方法。
  7.  放熱部を備えた第1主面と、前記第1主面と対向する第2主面を有し、半導体チップを搭載した半導体ユニットと、
     平坦面を有し、前記平坦面が前記半導体ユニットの第1主面と対向して位置する冷却器と、
     金属ナノ粒子の焼結体で構成され、前記半導体ユニットの第1主面と前記冷却器の平坦面とを接合し、中央部よりも周辺部の方が厚い接合層と、
     を備えた半導体装置。
  8.  前記接合層の周辺部の厚さが10μm以上、300μm以下であることを特徴とする請求項7に記載の半導体装置。
  9.  前記放熱部は、回路板と、絶縁板と、金属板が積層して構成される絶縁基板であり、
     前記冷却器は前記金属板と接合され、
     前記半導体チップは前記回路板に固定されていることを特徴とする請求項7または8に記載の半導体装置。
  10.  前記金属ナノ粒子が、銀もしくは銅で構成されることを特徴とする請求項7または8に記載の半導体装置。
PCT/JP2015/055237 2014-03-11 2015-02-24 半導体装置の製造方法および半導体装置 WO2015137109A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201580001844.0A CN105531818B (zh) 2014-03-11 2015-02-24 半导体装置的制造方法以及半导体装置
JP2016507433A JP6508193B2 (ja) 2014-03-11 2015-02-24 半導体装置の製造方法および半導体装置
US15/069,329 US9960097B2 (en) 2014-03-11 2016-03-14 Semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014047344 2014-03-11
JP2014-047344 2014-03-11

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US15/069,329 Continuation US9960097B2 (en) 2014-03-11 2016-03-14 Semiconductor device

Publications (1)

Publication Number Publication Date
WO2015137109A1 true WO2015137109A1 (ja) 2015-09-17

Family

ID=54071558

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2015/055237 WO2015137109A1 (ja) 2014-03-11 2015-02-24 半導体装置の製造方法および半導体装置

Country Status (4)

Country Link
US (1) US9960097B2 (ja)
JP (1) JP6508193B2 (ja)
CN (1) CN105531818B (ja)
WO (1) WO2015137109A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020141056A (ja) * 2019-02-28 2020-09-03 トヨタ自動車株式会社 電力変換装置
JPWO2019230826A1 (ja) * 2018-05-29 2021-06-17 京セラ株式会社 電子素子搭載用基板、電子装置および電子モジュール
CN115394689A (zh) * 2022-09-05 2022-11-25 江苏富乐华功率半导体研究院有限公司 一种功率半导体器件热压烧结装置

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6524809B2 (ja) * 2015-06-10 2019-06-05 富士電機株式会社 半導体装置
CN109103154A (zh) * 2017-06-21 2018-12-28 华为技术有限公司 一种芯片封装结构

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006245437A (ja) * 2005-03-04 2006-09-14 Hitachi Metals Ltd セラミックス回路基板およびパワーモジュール並びにパワーモジュールの製造方法
JP2006352080A (ja) * 2005-05-16 2006-12-28 Fuji Electric Holdings Co Ltd 半導体装置の製造方法および半導体装置
JP2007083288A (ja) * 2005-09-22 2007-04-05 Harima Chem Inc 導電性接合の形成方法
JP2007109833A (ja) * 2005-10-13 2007-04-26 Fuji Electric Device Technology Co Ltd 金属部材の接合方法およびその組立治具
JP2011077280A (ja) * 2009-09-30 2011-04-14 Mitsubishi Electric Corp 電力用半導体装置およびその製造方法
JP2012142465A (ja) * 2011-01-04 2012-07-26 Mitsubishi Electric Corp 半導体装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0682850U (ja) * 1993-05-10 1994-11-25 日本アビオニクス株式会社 面接着装置
JP3811407B2 (ja) * 2002-01-15 2006-08-23 京セラ株式会社 半導体素子搭載用基板
JP2005332874A (ja) * 2004-05-18 2005-12-02 Hitachi Metals Ltd 回路基板及びこれを用いた半導体装置
JP2006352166A (ja) * 2006-09-22 2006-12-28 Hitachi Chem Co Ltd マルチチップ実装法
WO2009116136A1 (ja) 2008-03-18 2009-09-24 株式会社応用ナノ粒子研究所 複合銀ナノペースト、その製法及びナノペースト接合方法
WO2009090748A1 (ja) 2008-01-17 2009-07-23 Applied Nanoparticle Laboratory Corporation 複合銀ナノ粒子、その製法及び製造装置
JP2010232366A (ja) * 2009-03-26 2010-10-14 Honda Motor Co Ltd パワーエレクトロニクス用デバイス
CN102438776A (zh) * 2009-07-16 2012-05-02 应用纳米粒子研究所株式会社 二类金属成分型复合纳米金属软膏剂、接合方法及电子部件
JP2013098451A (ja) * 2011-11-04 2013-05-20 Sumitomo Electric Ind Ltd 半導体装置及び配線基板

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006245437A (ja) * 2005-03-04 2006-09-14 Hitachi Metals Ltd セラミックス回路基板およびパワーモジュール並びにパワーモジュールの製造方法
JP2006352080A (ja) * 2005-05-16 2006-12-28 Fuji Electric Holdings Co Ltd 半導体装置の製造方法および半導体装置
JP2007083288A (ja) * 2005-09-22 2007-04-05 Harima Chem Inc 導電性接合の形成方法
JP2007109833A (ja) * 2005-10-13 2007-04-26 Fuji Electric Device Technology Co Ltd 金属部材の接合方法およびその組立治具
JP2011077280A (ja) * 2009-09-30 2011-04-14 Mitsubishi Electric Corp 電力用半導体装置およびその製造方法
JP2012142465A (ja) * 2011-01-04 2012-07-26 Mitsubishi Electric Corp 半導体装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2019230826A1 (ja) * 2018-05-29 2021-06-17 京セラ株式会社 電子素子搭載用基板、電子装置および電子モジュール
US11406005B2 (en) * 2018-05-29 2022-08-02 Kyocera Corporation Substrate for mounting electronic element, electronic device, and electronic module
JP7174046B2 (ja) 2018-05-29 2022-11-17 京セラ株式会社 電子素子搭載用基板、電子装置および電子モジュール
JP2020141056A (ja) * 2019-02-28 2020-09-03 トヨタ自動車株式会社 電力変換装置
CN115394689A (zh) * 2022-09-05 2022-11-25 江苏富乐华功率半导体研究院有限公司 一种功率半导体器件热压烧结装置
CN115394689B (zh) * 2022-09-05 2023-09-01 江苏富乐华功率半导体研究院有限公司 一种功率半导体器件热压烧结装置

Also Published As

Publication number Publication date
CN105531818B (zh) 2019-07-05
JPWO2015137109A1 (ja) 2017-04-06
US20160197024A1 (en) 2016-07-07
JP6508193B2 (ja) 2019-05-08
US9960097B2 (en) 2018-05-01
CN105531818A (zh) 2016-04-27

Similar Documents

Publication Publication Date Title
US10462921B2 (en) Method for producing an electronic module assembly and electronic module assembly
JP6430007B2 (ja) 半導体装置および半導体装置の製造方法
WO2015137109A1 (ja) 半導体装置の製造方法および半導体装置
JP6336138B2 (ja) 半導体装置
US9324684B2 (en) Semiconductor device and manufacturing method thereof
CN106847781B (zh) 功率模块封装及其制造方法
JP6890520B2 (ja) 電力用半導体装置
JP6643975B2 (ja) 半導体装置の製造方法
US20200027752A1 (en) Apparatus and Method for Bending a Substrate
JP2012074497A (ja) 回路基板
US20210066157A1 (en) Power electronics module and a method of producing a power electronics module
JP6031642B2 (ja) パワーモジュールとその製造方法
JP2010192591A (ja) 電力用半導体装置とその製造方法
JP2011238643A (ja) パワー半導体モジュール
JP2012138475A (ja) 半導体モジュールおよび半導体モジュールの製造方法
JP2010153639A (ja) パワー半導体装置およびその製造方法
JP7135364B2 (ja) 絶縁回路基板、及び、絶縁回路基板の製造方法
CN116053144A (zh) 功率模块及其封装方法
JP2020024998A (ja) 半導体装置及びその製造方法
US20220005708A1 (en) Base Plate for a Semiconductor Module Arrangement and Method for Producing a Base Plate
JP6472568B2 (ja) 半導体装置の製造方法
CN211238224U (zh) 具有散热片的半导体封装结构
JP2014060344A (ja) 半導体モジュールの製造方法、半導体モジュール
JP2021027288A (ja) 半導体装置及び半導体装置の製造方法
JP6417898B2 (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201580001844.0

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15762408

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2016507433

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 15762408

Country of ref document: EP

Kind code of ref document: A1