SWITCHING STAGE, ENERGY CONVERSION CIRCUIT, AND CONVERSION STAGE FOR WIND TURBINES COMPRISING THE ENERGY CONVERSION CIRCUIT
Objeto de la invención
La presente invención se encuadra en el campo técnico de los convertidores electrónicos de potencia. Más concretamente, la presente invención se refiere a un circuito convertidor de energía multinivel, en especial para su aplicación en la conversión de energía de un aerogenerador (o turbina eólica), y a la etapa de conmutación de dicho convertidor, con una pluralidad de niveles en la tensión de salida y gran capacidad de corriente.
Antecedentes de la invención
Los convertidores electrónicos son ampliamente utilizados en aplicaciones de generación de energía, como por ejemplo en los aerogeneradores. Entre los requisitos deseados de un convertidor, están el obtener una corriente de salida con el mejor nivel de Distorsión Armónica Total (THD: Total Harmonio Distortion, en inglés) posible y el de obtener una tensión alta, para minimizar las pérdidas de conducción.
Hoy en día, la mayoría de fabricantes de etapas de conversión electrónica están tratando de aumentar la potencia de éstas aumentando el número de niveles de tensión en la tensión de salida. Con esto, no sólo se consigue aumentar la potencia manejada, sino que igualmente se mejora la calidad de la corriente entregada reduciendo enormemente el contenido armónico.
Los dos objetivos anteriores pueden conseguirse mediante la utilización de los convertidores multinivel. Estos convertidores son capaces de trabajar con diferentes niveles de tensión, para tratar de obtener una corriente a la salida con la mejor THD posible, es decir, con la mejor calidad de onda posible. También son capaces de aumentar la tensión de trabajo, que es una característica deseable a fin de obtener menores pérdidas.
Es conocida una gran cantidad de topologías de conversión multinivel en el estado de la técnica, tales como las que se describe en EP0555432A1 , EP1051799B1 , EP1673849A1 , EP1815586A1 , EP1287609A2 y en "Generalized Multilevel Inverter Topology with Self Voltage Balancing" de F.Z. Peng, IEEE Transactions on Industry
Applications, Vol. 37, p.p. 61 1 - 618, Marzo/Abril 2001 . No obstante, la gran mayoría de estas topologías implican un diseño electromecánico excesivamente complicado y costoso.
Por ejemplo, el convertidor descrito en "Generalized Multilevel Inverter Topology with Self Voltage Balancing" provee las características anteriormente especificadas para un convertidor multinivel, pero requiere un gran número de semiconductores y capacidades, lo que eleva muy notablemente el tamaño y coste del convertidor. Otro convertidor multinivel que proporciona las características previamente mencionadas es el descrito en EP0555432A1 , que está formado por n celdas, compuestas de una capacidad y dos semiconductores, conectadas en serie una a continuación de la otra. El aumento de los niveles de tensión disponibles se hace mediante la suma o resta de las tensiones de las capacidades. Sin embargo, este convertidor presenta el problema de presentar un elevado tamaño y coste, debido a las capacidades, que complica enormemente el diseño electromecánico. La necesidad de este elevado tamaño limita el número de niveles alcanzable por este convertidor ya que llega un momento en el que el volumen requerido deja de hacerlo viable.
En la EP1287609A2 se propone un convertidor que permite reducir el volumen de las capacidades. Al igual que en el convertidor recogido en EP0555432A1 , arriba descrito, el propuesto en EP1287609A2 está formado por celdas conectadas en serie, pero en este caso, cada celda está formada por dos capacidades y tres pares de semiconductores. Esto permite que con cada celda se consigan tres niveles de tensión y, en el caso de serializar n celdas, 2*n+1 niveles en total. El problema de este tipo de celdas es que aparecen dos parejas de semiconductores puestos en serie, lo que complica el control del reparto de tensión entre ellos.
En la EP1051799B1 , se propone un convertidor multinivel, denominado Punto Neutro Fijo Activo o ANPC (Active Neutral Point Clamped, en inglés), formado por un convertidor del tipo Punto Neutro Fijo o NPC (Neutral Point Clamped, en inglés) en el que los diodos fijadores de nivel o de anclaje (diodos "clamp") se sustituyen por semiconductores controlados. Por otra parte, en caso de desear más de tres niveles en la tensión de salida, se propone intercalar capacidades en la etapa de salida. El principal problema del convertidor descrito en EP1051799B1 es que para obtener un convertidor de n niveles es preciso serializar (n-1 )/2 semiconductores controlados, complicando el reparto de tensiones entre dichos semiconductores.
Este problema se intenta resolver en la EP1673849A1 , donde se describe un convertidor multinivel formado a partir de la se alización de varias unidades de conmutación, cada una de éstas compuestas por dos semiconductores controlados puestos en serie a través de una capacidad.
Un problema común a todos los convertidores mencionados son las sobretensiones que aparecen en los semiconductores en las conmutaciones. Estas sobretensiones de deben a las inductancias parásitas y en la práctica disminuyen la capacidad en corriente y la vida útil de los semiconductores. Este fenómeno se trata de mitigar mediante el circuito descrito en la EP1815586A1 que emplea semiconductores y circuitos de limitación de tensión adicionales, pero estos elementos adicionales aumentan el coste y tamaño y añaden complejidad al convertidor.
Por consiguiente, el problema técnico es conseguir convertir la energía obteniendo una tensión y corriente de salida que minimicen las pérdidas de conducción sin aumentar tamaño, complejidad ni coste del convertidor.
Descripción de la invención
La presente invención sirve para solucionar el problema mencionado anteriormente, mediante una etapa de conmutación integrable en un circuito de conversión de energía que reduce el número y/o tamaño de las capacidades requeridas, fija la tensión de los interruptores, reduce las sobretensiones que sufren los interruptores en las conmutaciones, proporcionando un convertidor de energía multinivel, con n niveles de tensión de salida, tanto para convertir corriente continua e alterna (DC/AC) como para conversión de alterna a continua (AC/DC), que presenta con respecto a los convertidores del estado de la técnica anterior considerables ventajas por su menor tamaño y coste, mayor simplicidad de diseño, mayor simplicidad en su funcionamiento y control, y mejora en los niveles de potencia alcanzables. La presente invención es aplicable, entre otros sistemas de conversión de energía, en sistemas aerogeneradores.
Un aspecto de la invención se refiere a una etapa de conmutación con n niveles de tensión de salida, que puede integrarse en un circuito de conversión de energía,
formada por un bus con una pluralidad de m capacidades, interconectadas entre un terminal de tensión positiva de bus y un terminal de tensión negativa de bus, disponiendo de m-1 terminales de tensión intermedia de bus entre los dos terminales anteriores de tensión positiva y negativa de bus. Esta etapa de conmutación comprende múltiples células encadenadas, formada cada una por m+1 terminales de entrada, m+1 terminales de salida y al menos una capacidad conectada a dos cualesquiera de los m+1 terminales de salida, y m+1 interruptores, estando cada interruptor i (i=1 , 2,..., m, m+1 ), conectado entre el terminal de entrada i y el terminal de salida i de la célula. Y la conexión entre las p (p>=1 ) células de la etapa de conmutación es como sigue:
conectar, para j=1 hasta j=p- 1 , la célula j a la célula j+1 de manera que:
para i=1 hasta i=m+1 , el terminal de salida i de la célula j se conecta al terminal de entrada i de la célula j+1 ;
conectar la célula 1 a las m capacidades de bus DC (5) de la siguiente manera:
para i=1 hasta i=m+1 se conecta el terminal de entrada i de la célula 1 al terminal i de tensión de bus.
La etapa de conmutación que se propone dispone un total de m+1 terminales de salida, contando con el terminal de salida positivo de la etapa de conmutación, m-1 terminales de salida intermedios y el terminal de salida negativo de la etapa de conmutación, y teniendo conectados el terminal de salida i de la etapa de conmutación al terminal de salida i de la célula p, para i=1 (correspondiendo al terminal de salida positivo) hasta i=m+1 (correspondiendo al terminal de salida negativo de la etapa de conmutación).
En una realización preferente, el número de terminales intermedios es igual a 1 , es decir, el número de capacidades de bus es igual a 2. De esta configuración se pueden diferenciar dos realizaciones posibles de la etapa de conmutación. En una posible realización de la invención, se conecta una capacidad entre los terminales de salida positivo e intermedio, y entre los terminales de salida intermedio y negativo en todas las células de la etapa de conmutación. Esta realización permite disminuir las sobretensiones que sufren todos los interruptores durante las conmutaciones y fijar la tensión de todos los semiconductores. En otra posible
realización, se conecta una capacidad entre los terminales de salida positivo e intermedio, y entre los terminales de salida intermedio y negativo en algunas de las células de la etapa de conmutación, mientras se conecta sólo una capacidad entre los terminales de salida positivo y negativo de otras de las células. Esta última realización preferente permite disminuir la sobretensión que sufren muchos de los interruptores durante las conmutaciones, fija la tensión de los interruptores y reparte las pérdidas de algunos de los interruptores.
También preferentemente, el bus puede estar formado por 3 ó 4 capacidades, es decir, el número de terminales de tensión intermedios de las células es 2 ó 3 respectivamente. En ambos casos, preferentemente, todas las células de la etapa de conmutación conectan a cada capacidad entre cada dos terminales adyacentes de todas las células, de manera que se consigue fijar la tensión de los interruptores y se obtiene una reducción de las sobretensiones sufrida por los interruptores durante las conmutaciones en comparación con otros convertidores.
Según una posible realización de la invención, opcionalmente, algunas de las capacidades de la etapa de conmutación pueden tener una resistencia en serie para limitar las oscilaciones de tensión y corriente durante las conmutaciones.
Las capacidades de las células de la etapa de conmutación, propuesta como etapa de conmutación que puede formar parte de un convertidor de energía, solventan el problema de las sobretensiones soportadas en los semiconductores de algunos convertidores del estado de la técnica, como los que se describen en los documentos citados anteriormente, EP1287609A2, EP1051799B1 , EP1673849A1 y EP1815586A1 , ya que dichas capacidades de las células proporcionan caminos a la corriente con una inductancia menor que en los convertidores mencionados.
Los interruptores de la etapa de conmutación pueden ser transistores IGBT (Isolated Gate Bipolar Transistor: Transistor bipolar de puerta aislada), tiristores IGCT (Integrated Gate Controlled Thyiristor: Tiristor Controlado por Puerta Integrada), transistores IEGT (Injection Enhanced Gate Transistor: Transistor de puerta mejorada por inyección), tiristores GTO (Gate Turn-Off Thyristor: Tiristor de desactivación por compuerta) y cualquier combinación de los mismos, conectando para cualquiera de ellos un diodo en antiparalelo, obteniendo así semiconductores
bidireccionales en corriente y unidireccionales en tensión.
Los interruptores de la etapa de conmutación pueden ser controlados mediante una estrategia de modulación por ancho de pulsos, PWM (Pulse-width modulation, en inglés), que permite sintetizar una tensión alterna en el terminal de AC.
Otro aspecto de la invención se refiere a un circuito de conversión de energía DC/AC ó AC/DC para n niveles de tensión de salida, que comprende la etapa de conmutación descrita anteriormente (con su pluralidad de células, cada célula formada por m+1 interruptores y al menos una capacidad, los m+1 terminales de salida de cada célula, incluyendo uno de tensión positivo, otro de tensión negativo y m-1 terminales de tensión intermedios en cada célula encadenada), y que además comprende un convertidor multinivel con m+1 terminales de tensión, incluyendo uno de tensión positiva, otro de tensión negativa y m-1 terminales de tensión intermedia, que se conectan respectivamente a los terminales de salida de la etapa de conmutación.
Comparando el circuito de conversión de la invención con los ya existentes y comentados en el estado de la técnica, como el convertidor descrito en el documento "Generalized Multilevel Inverter Topology with Self Voltage Balancing" de F.Z. Peng, anteriormente citado, el circuito de conversión aquí propuesto requiere un menor número de semiconductores y las capacidades son de menor tamaño. También el circuito que se propone tiene esta ventaja de requerir un tamaño menor de capacidades en comparación con el convertidor descrito en EP0555432A1 . Además el presente circuito presenta la ventaja de asegurar el reparto de la tensión de los semiconductores, en comparación con los convertidores descritos en EP1287609A2 y EP1051799B1 .
El circuito de conversión de energía de la presente invención dispone de estados de conmutación redundantes, es decir, que con distintos estados de conmutación de los semiconductores se obtiene el mismo nivel de tensión a la salida. Sin embargo, estos estados de conmutación redundantes tienen un efecto contrario en la tensión de las capacidades. Por ello, haciendo uso de los estados de conmutación redundantes, se puede controlar la tensión de las capacidades.
El circuito de conversión de energía conforme a la presente invención preferentemente puede estar integrado en un sistema trifásico, donde para cada fase se puede conectar al menos un circuito convertidor conforme la invención. Otra opción de implementación posible es que el circuito de conversión de energía está integrado en una configuración donde al menos dos convertidores trifásicos comparten el mismo bus DC (configuración Back-To-Back), conectando un circuito de conversión de energía conforme a la invención en el lado de la red eléctrica y otro circuito de conversión de energía conforme a la invención en el al lado del generador de energía.
Para mantener estable la tensión de los terminales de tensión DC intermedia en el sistema trifásico al que se conecta un circuito convertidor conforme la invención en cada fase eléctrica, se requiere hardware adicional de control de la tensión y/o control por modulación. Por ejemplo, para el caso de un bus con dos capacidades en la etapa de conmutación del circuito de conversión, la tensión del terminal de tensión DC intermedia es controlable mediante la tensión homopolar, es decir, haciendo uso de distintas tensiones de fase que proporcionan unas tensiones de línea iguales, y que tienen un efecto distinto en la tensión del terminal de tensión DC intermedia, como se muestra en "A Comprehensive Study of Neutral-Point Voltage Balancing Probiem in Three-Level Neutral-Point-Clamped Voltage Source PWM Inverters" de N. Celanovic, IEEE Transactions on Power Electronics, Vol. 15, p.p. 242-249, Marzo 2000. Para el caso de 2 ó 3 terminales de tensión DC intermedia es preferible una configuración Back-To-Back (dos convertidores trifásicos comparten el mismo bus DC) ya que en esta configuración, existen técnicas para controlar la tensión de dichos terminales, como la mostrada en "An Optimal Controller for Voltage Balance and Power Losses Reduction in MPC AC/DC/AC Converters" de M. Marchesoni, IEEE 31 st Annual Power Electronics Specialists Conference, Vol. 2, p.p., 662-667, 2000.
El circuito de conversión de energía es aplicable especialmente en sistemas aerogeneradores y puede integrarse en etapas de conversión de turbinas eólicas, por lo que otro aspecto de la presente invención es una etapa de conversión de energía para turbinas eólicas que comprende un circuito tal como se ha descrito anteriormente.
Descripción de los dibujos
Para complementar la descripción que se está realizando y con objeto de ayudar a una mejor comprensión de las características del invento, de acuerdo con un ejemplo preferente de realización práctica del mismo, se acompaña como parte integrante de dicha descripción, un juego de dibujos en donde con carácter ilustrativo y no limitativo, se ha representado lo siguiente:
La figura 1 muestra una representación esquemática de un semiconductor controlado ejemplo del tipo de semiconductor empleado en la presente invención;
La figura 2A muestra una etapa de conmutación según una posible realización de la invención para un ejemplo con 3 terminales de tensión de salida y con una capacidad conectada entre cada dos terminales adyacentes en cada célula de la etapa.
La figura 2B muestra una etapa de conmutación según una posible realización de la invención para un ejemplo con 3 terminales de tensión de salida con una capacidad entre cada dos terminales adyacentes en algunas de las células y una sola capacidad entre los terminales positivo y negativo de algunas de las células de la etapa.
La figura 2C muestra una etapa de conmutación según una posible realización de la invención para un ejemplo con 4 terminales de tensión de salida y tres células.
La figura 2D muestra una etapa de conmutación según una posible realización de la invención para un ejemplo con 4 terminales de tensión de salida y cuatro células.
La figura 3A muestra un circuito de conversión con etapa de conmutación según una posible realización de la invención para un ejemplo con 5 niveles de tensión de salida y dos células en la etapa de conmutación, conectada a un convertidor NPC con diodos clamp.
La figura 3B muestra un circuito de conversión con etapa de conmutación según otra posible realización de la invención para un ejemplo con 5 niveles de tensión de salida y dos células en la etapa de conmutación, sustituyendo los diodos clamp por semiconductores controlados.
La figura 3C muestra un circuito de conversión con etapa de conmutación según una posible realización de la invención para un ejemplo con 5 niveles de tensión de salida y dos células en la etapa de conmutación, con un inversor multinivel generalizado conectado a la etapa.
La figura 4A muestra un circuito de conversión con etapa de conmutación según una posible realización de la invención para un ejemplo con 7 niveles de tensión de salida y cuatro células en la etapa de conmutación, conectada a un convertidor NPC.
La figura 4B muestra un circuito de conversión con etapa de conmutación según una posible realización de la invención para un ejemplo con 7 niveles de tensión de salida y cuatro células en la etapa de conmutación, conectada a un inversor multinivel generalizado.
La figura 4C muestra un circuito de conversión con etapa de conmutación según una posible realización de la invención para un ejemplo con 7 niveles de tensión de salida y dos células en la etapa de conmutación.
La figura 5 muestra un circuito de conversión con etapa de conmutación según una posible realización de la invención para un ejemplo con 7 niveles de tensión de salida y tres células en la etapa de conmutación.
La figura 6A muestra un circuito de conversión con etapa de conmutación según una posible realización de la invención para un ejemplo con 9 niveles de tensión de salida y cuatro células en la etapa de conmutación, con convertidor DCC.
La figura 6B muestra un circuito de conversión con etapa de conmutación según una posible realización de la invención para un ejemplo con 9 niveles de tensión de salida y cuatro células en la etapa de conmutación, con convertidor MPC.
La figura 7 una etapa de conmutación según una posible realización de la invención para un ejemplo con cuatro células, dos capacidades de bus y algunas capacidades con resistencia en serie.
Realización preferente de la invención
La invención se describe a continuación en referencia a las distintas figuras, que representan, en el caso de las Figuras 2A, 2B, 2C 2D y 7, varios ejemplos de
implementación de una etapa de conmutación conforme a la presente invención aplicable en un circuito de conversión multinivel, mientras que en las Figuras 3A, 3B, 3C, 4A, 4B, 4C, 5 y 6A-6B, se ilustran distintas realizaciones del circuito de conversión multinivel con una etapa de conmutación conforme a la invención. En las realizaciones aquí ilustradas, se utilizan como interruptores unos semiconductores controlados, por ejemplo, de tipo IGBT, i.e., transistor bipolar de puerta aislada, como los mostrados en la Figura 1 . En cualquier caso, las figuras y ejemplos no tienen la intención de limitar la invención a unas realizaciones concretas.
En estas Figuras, aparecen referencias numéricas que identifican los siguientes elementos:
terminal de tensión DC positiva
terminal de tensión DC intermedia
terminal de tensión DC negativa
terminal de tensión AC
capacidad de bus DC
terminal de salida positivo de la etapa de conmutación
terminal de salida intermedio de la etapa de conmutación
terminal de salida negativo de la etapa de conmutación
interruptor
capacidad
resistencia
terminal de tensión positiva del convertidor multinivel
terminal de tensión intermedia del convertidor multinivel
terminal de tensión negativa del convertidor multinivel
colector
emisor
puerta
diodo
La Figura 1 muestra un semiconductor controlado IGBT convencional, que comprende un colector (C), una puerta (P), un emisor (E) y un diodo (D), que puede realizar la función de interruptor (9) en las diferentes formas de realización del
circuito de conversión de energía multinivel que se proponen a continuación. Los interruptores (9) pueden ser bidireccionales en corriente y unidireccionales en tensión.
Las figuras 2A, 2B, 2C y 2D muestran diversos ejemplos de implementación de una etapa de conmutación multinivel según la invención, que comprende una pluralidad de semiconductores controlados IGBT ejerciendo como interruptores (9) y un bus de capacidades, para los casos de configuración con 2, 3 ó 4 capacidades de bus DC (5), i.e., para 1 , 2 ó 3 terminales de tensión DC intermedia (2).
La figura 2A muestra un ejemplo de etapa de conmutación (210) con p = 4 células (21 1 , 212, 213, 214) y para el caso de tener 2 capacidades de bus (5) con m=2, i.e., m-1 = 1 terminal de tensión DC intermedia (2), conectando una capacidad una capacidad (10) entre cada dos terminales adyacentes de cada célula.
La figura 2B muestra un ejemplo para el caso también de 2 capacidades de bus (5) en una etapa de conmutación (220) de p= 4 células (221 , 222, 223, 224) y conectando una capacidad (10) entre cada dos terminales adyacentes de algunas de las células, pero conectando sólo una capacidad (10) entre los terminales positivo y negativo (6, 8) de algunas de las células (222, 224).
La figura 2C muestra un ejemplo para el caso de 3 capacidades de bus (5), en una etapa de conmutación (230) de 3 células (231 , 232, 233), con m=3, i.e., m-1 = 2 terminales de tensión DC intermedia (2), y conectando una capacidad (10) entre cada dos terminales adyacentes de cada célula.
La figura 2D muestra un ejemplo para el caso de 4 capacidades de bus (5) en una etapa de conmutación (240) con p = 4 células (241 , 242, 243, 244) y m=4, i.e., m-1 = 3 terminales de tensión DC intermedia (2), conectando una capacidad (10) entre cada dos terminales adyacentes de cada célula.
Las figuras 3A, 3B y 3C muestran tres realizaciones posibles de la invención para el caso de un circuito de conversión de energía con n=5 niveles de tensión, comprendiendo una etapa de conmutación (300) de p = 2 células (301 , 302) y con un bus de capacidades compuesto por 2 capacidades (5) en los tres ejemplos. Lo que diferencia un ejemplo de realización de la invención del otro, en este caso, es el convertidor multinivel que se conecta a la etapa de conmutación (300) del circuito de conversión de energía: En la figura 3A, se conecta un convertidor multinivel de
Punto Fijo Neutro NPC (310) a la etapa de conmutación (300); en la figura 3B, se conecta un convertidor multinivel de Punto Fijo Neutro Activo ANPC (320); y en la figura 3C, la etapa de conmutación (300) se conecta un convertidor inversor multinivel generalizado (330) -Generalized Multilevel Inverter, en inglés-, como el descrito por F.Z. Peng en "Generalized Multilevel Inverter Topology wit Self
Voltage Balancing", IEEE Transactions on Industry Applications, 2001 , mencionado en el estado de la técnica anterior. En general, para este caso de configuración del circuito con 5 niveles de tensión y dos células (301 , 302) encadenadas en la etapa de conmutación, el convertidor multinivel que se puede conectar a la etapa de conmutación (300) puede ser cualquier convertidor que disponga de 3 terminales, es decir, que su bus esté compuesto por 2 capacidades.
Otras posibles realizaciones del circuito de conversión de energía que se describe para el caso m=2 comprende la etapa de conmutación propuesta conectada a un convertidor multinivel TCC -Transistor Clamped Converter, en inglés- o a un convertidor multinivel SMC -Stacked Multi-Cell, en inglés-.
Las figuras 4A, 4B y 4C muestran tres realizaciones posibles de la invención para el caso de un circuito de conversión de energía con n=7 niveles de tensión, comprendiendo una etapa de conmutación con un bus de capacidades compuesto por 2 capacidades (5) en los tres ejemplos. Dentro de esta configuración de convertidor con 7 niveles y bus de 2 capacidades, se pueden diferenciar dos configuraciones preferentes: en una la etapa de conmutación está compuesta por 4 células y en la otra, la etapa de conmutación está compuesta por 2 células.
La figura 4A muestra una realización en la que la etapa de conmutación (410) está compuesta por 4 células (41 1 , 412, 413, 414) y dos capacidades de bus DC (5), conectadas una entre el terminal de tensión DC positiva (1 ) y un terminal de tensión DC intermedia (2) y la otra entre este último y el entre el terminal de tensión DC negativa (3). La etapa de conmutación (410) se conecta un convertidor multinivel NPC (415), i.e., convertidor de punto neutro fijo, que presenta un terminal de tensión AC (4) para conectar a la máquina de generación de energía, por ejemplo, una turbina eólica.
La figura 4B muestra otra realización de circuito de conversión de energía con 7 niveles de tensión, donde la etapa de conmutación (420) está compuesta
igualmente por 4 células (421 , 422, 423, 424) y dos capacidades de bus DC (5), pero a dicha etapa de conmutación (420) se conecta un convertidor multinivel generalizado (425) -Generalized Multilevel Inverter, en inglés-, como el descrito por F.Z. Peng en el arriba mencionado antecedente del estado de la técnica anterior. Otra opción de realización puede ser conectar la etapa de conmutación (410, 420) de 4 células a un convertidor ANPC, i.e., convertidor de punto neutro fijo, activo, La figura 4C muestra una realización de circuito de conversión de energía con 7 niveles de tensión e igualmente una etapa de conmutación (430) con dos capacidades de bus DC (5) pero donde dicha etapa de conmutación (430) está compuesta sólo por 2 células (431 , 432) y a la que se conecta un convertidor multinivel con múltiples grupos de conmutación en serie (435), que puede ser un convertidor 5L-ANPC de 5 niveles de punto neutro fijo activo como el descrito según la ya anteriormente mencionada solicitud de patente EP1673849A1 , que en el ejemplo ilustrado comprende dos primeros grupos de conmutación (4351 , 4352) conectados entre sí en paralelo y a su vez en paralelo con un segundo grupo de conmutación (4353) y un tercer grupo de conmutación (4354), cada grupo de conmutación compuesto por un primer y un segundo semiconductor controlado (9) que están conectados en serie a través de una capacidad (10). En todos los casos, el terminal de salida positivo (6) de la etapa de conmutación está conectado al terminal de tensión positiva (12) del convertidor multinivel y el terminal de salida negativo (8) de la etapa de conmutación va conectado al terminal de tensión negativo (14) del convertidor multinivel. Además, la etapa de conmutación dispone de un solo terminal de salida intermedio (7), i.e., m=2, conectado a un terminal de tensión intermedios del convertidor multinivel (13),
La figura 5 muestra una realización preferida de la invención de un circuito de conversión de energía también con 7 niveles de tensión para el caso de una etapa de conmutación (510) formada por 3 capacidades de bus DC (5) y 3 células (51 1 , 512, 513), disponiendo de dos terminales de salida intermedios de la etapa de conmutación (7) que se conectan respectivamente a sendos terminales de tensión intermedios del convertidor (13), es decir, m = 3. El convertidor multinivel que se conecta a la etapa de conmutación (510) puede ser cualquier convertidor que disponga de 4 terminales, es decir, que su bus esté compuesto por 3 capacidades,
por ejemplo, un convertidor de punto neutro fijo NPC, de diodos de anclaje DCC - Diode Clamped Converter, en inglés-, convertidor inversor multinivel generalizado - Generalized Multilevel Inverter, en inglés-, etc. En el ejemplo de la Figura 5, la etapa de conmutación (510) se conecta a un convertidor de diodos (D) de anclaje DCC (515).
Las figuras 6A y 6B muestran dos realizaciones preferidas de la invención para el caso de un circuito de conversión de energía de n = 9 niveles de tensión con una etapa de conmutación (600) formada por 4 capacidades de bus DC (5) y 4 células (601 , 602, 603, 604), disponiendo de tres terminales de salida intermedios de la etapa de conmutación (7) que se conectan respectivamente a unos terminales de tensión intermedios del convertidor multinivel (13), es decir, m = 4. El convertidor multinivel que se conecta a la etapa de conmutación (600) puede ser cualquier convertidor que disponga de 5 terminales, es decir, que su bus esté compuesto por 4 capacidades, por ejemplo, NPC, DCC, convertidor inversor multinivel generalizado -Generalized Multilevel Inverter, en inglés-, convertidor MPC de Punto Fijo Múltiple -Multi Point Clamped, en inglés-, etc. Por ejemplo, en la figura 6A, la etapa de conmutación (600) se conecta a un convertidor multinivel DCC (615), mientras que en la figura 6B, la etapa de conmutación (600) se conecta a un convertidor multinivel MPC (625).
La figura 7 muestra una realización preferida de la invención para el caso de una etapa de conmutación (700) con p=4 células (701 , 702, 703, 704), y dos capacidades de bus DC (5), que dispone de un solo terminal de salida intermedio (7), i.e., m=2, contando con algunas capacidades (10) conectadas a resistencias (1 1 ) en serie para limitar las oscilaciones de tensión y corriente en los semiconductores (9) durante las conmutaciones.
Obsérvese que en este texto, el término "comprende" y sus derivaciones (tales como "que comprende", etc.) no debe entenderse en un sentido excluyente, es decir, estos términos no deben interpretarse como que excluyen la posibilidad de que lo que se describe y define pueda incluir elementos, etapas, etc. adicionales