WO2014056393A1 - 一种防桥臂直通的驱动互锁电路 - Google Patents

一种防桥臂直通的驱动互锁电路 Download PDF

Info

Publication number
WO2014056393A1
WO2014056393A1 PCT/CN2013/083774 CN2013083774W WO2014056393A1 WO 2014056393 A1 WO2014056393 A1 WO 2014056393A1 CN 2013083774 W CN2013083774 W CN 2013083774W WO 2014056393 A1 WO2014056393 A1 WO 2014056393A1
Authority
WO
WIPO (PCT)
Prior art keywords
bridge
circuit
control signal
output
delay
Prior art date
Application number
PCT/CN2013/083774
Other languages
English (en)
French (fr)
Inventor
方晓云
刘卫
Original Assignee
广东易事特电源股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 广东易事特电源股份有限公司 filed Critical 广东易事特电源股份有限公司
Publication of WO2014056393A1 publication Critical patent/WO2014056393A1/zh

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/38Means for preventing simultaneous conduction of switches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01HELECTRIC SWITCHES; RELAYS; SELECTORS; EMERGENCY PROTECTIVE DEVICES
    • H01H9/00Details of switching devices, not covered by groups H01H1/00 - H01H7/00
    • H01H9/20Interlocking, locking, or latching mechanisms

Definitions

  • the invention relates to the technical field of a bridge arm driving circuit, in particular to a driving interlock circuit for preventing a bridge arm from passing through.
  • driving interference There are usually two types of driving interference: one is when the upper arm or the lower arm switch tube is already in the open state, the driving control signal of the other bridge arm is disturbed, so that the bridge arm switch tube is also turned on, resulting in the upper and lower bridges.
  • the arm is straight through; the other is that the upper and lower arms interfere with each other or are interfered by the same interference source, so that the upper and lower arm switches are simultaneously switched from the off state to the on state.
  • Some of the current interlock protection circuits are usually only effective for some of them, and are not perfect.
  • the patent document CN 102035192A discloses an uninterruptible power supply control signal interlock protection circuit, which comprises a PWM signal detection circuit, an interlock signal determination circuit and a PWM drive signal blocking circuit,
  • the fault signal disappears from the self-recovery circuit; the invention monitors whether the control signals of the upper and lower arms of the IGBT are interlocked, and the control signal is incorrect due to some factors, and when the logic of the common conduction between the upper and lower arms occurs, the drive signal is immediately blocked to prevent The IGBT appears to pass up and down.
  • the invention cannot guarantee that the driving signal is not transmitted to the output terminal when the circuit generates the blocking signal.
  • An object of the present invention is to provide a drive lockout circuit for preventing a bridge arm from passing through a phenomenon in which the same bridge arm can be prevented from being directly connected to the upper and lower bridges by avoiding the above-mentioned deficiencies in the prior art.
  • a drive interlock circuit for preventing a bridge arm through comprising an A bridge output circuit and a B bridge output circuit, wherein an output end of the A bridge output circuit outputs an A bridge drive signal OUT_A, the B bridge output The output end of the circuit outputs a B-bridge drive signal OUT_B, the control signal input terminal Delay-A of the A-bridge output circuit is coupled with the A-bridge control signal PWM_A, and the control signal input terminal of the B-bridge output circuit is Delay - B-coupled B-bridge control signal PWM-B, further comprising an interlock signal control circuit, the interlock signal control circuit blocking the A-bridge output circuit until the A-bridge control signal PWM-A is active when the B-bridge control signal PWM_B is active And the B-bridge control signal PWM-B is invalid.
  • the interlock signal control circuit blocks the B-bridge output circuit when the A-bridge control signal PWM_A is active until the A-bridge control signal PWM_A and the B-bridge control signal PWM-B are both invalid.
  • an A-bridge delay circuit is connected between the control signal input terminal Delay_A of the A-bridge output circuit and the A-bridge control signal PWM-A, and the control signal input terminals Delay-B and B of the B-bridge output circuit are connected.
  • a bridge delay signal is connected between the bridge control signal PWM_B.
  • the interlock signal control circuit includes an A bridge blocking circuit, a B bridge blocking circuit and a reset circuit, and an output end of the A bridge blocking circuit outputs a blocking signal to an A bridge output circuit, and an output end of the B bridge blocking circuit Outputting a blocking signal to the B-bridge output circuit, one input of the A-bridge blocking circuit is coupled to the B-bridge control signal PWM_B, and the other input is coupled to a reset signal output by the reset circuit, an input of the B-bridge blocking circuit
  • the A-bridge control signal PWM_A, the other input is coupled to the reset signal outputted by the reset circuit, and the reset circuit is coupled to the A-bridge control signal PWM_A and the B-bridge control signal PWM-B, the reset circuit output terminal Reset outputs a valid reset signal to disable the lockout only when the A-bridge control signal PWM_A and the B-bridge control signal PWM-B are both inactive.
  • an A-bridge delay circuit is connected between the control signal input terminal Delay_A of the A-bridge output circuit and the A-bridge control signal PWM-A, and the control signal input terminals Delay-B and B of the B-bridge output circuit are connected.
  • a bridge delay signal is connected between the bridge control signal PWM_B, and the reset circuit is a delay reset circuit, and the delay time is longer than the delay time of the A-bridge delay circuit and the delay time of the B-bridge delay circuit.
  • the A-bridge blocking circuit does not accept reset when the B-bridge control signal PWM_B is valid, and the B-bridge blocking circuit does not accept reset when the A-bridge control signal PWM_A is valid.
  • the present invention provides a drive interlock circuit for preventing a bridge arm from being passed between two dead zones (ie, the A-bridge control signal PWM-A and the B-bridge control signal PWM-B are inactive).
  • the interlock signal control circuit When the control signal of one of the switch tubes is valid, the interlock signal control circuit outputs a blockade signal to block the output circuit of the other switch tube, so that the output of the output circuit is invalid, and the switch tube controlled by the output circuit cannot be turned on, so the two At most one switch between the dead zones is always turned on, which eliminates the problem that the two switch pipes are simultaneously turned on, causing the bridge arms to pass through and damage the switch.
  • 1 is a schematic structural view of an embodiment of a drive interlock circuit for preventing a bridge arm through.
  • 2 is a schematic structural view of an interlock signal control circuit of an embodiment of a drive interlock circuit for preventing a bridge arm through.
  • FIG. 1 One embodiment of the drive interlock circuit for preventing the bridge arm through is shown in FIG. 1 and includes: an A bridge output circuit 1 and a B bridge output circuit 2, and an output end of the A bridge output circuit 1
  • the A-bridge drive signal OUT_A is outputted outward, and the output end of the B-bridge output circuit 2 outputs a B-bridge drive signal OUT_B, and the control signal input end of the A-bridge output circuit 1 is coupled to the A-bridge.
  • the control signal PWM_A, the control signal input terminal Delay-B of the B-bridge output circuit 2 is coupled with the B-bridge control signal PWM_B, and further includes an interlock signal control circuit 3, the interlock signal control circuit 3 including A The bridge output end and the B bridge output end, the output signal of the A bridge output end is connected with the interlock signal input end Protect-A of the A bridge output circuit 1, and the output signal of the B bridge output end and the B bridge output circuit 2 are mutually The lock signal input is Protect-B connected.
  • the interlock signal control circuit 3 outputs an effective blocking signal to the interlock signal input terminal Protect_A when the B-bridge control signal PWM_B is active until the A-bridge control signal PWM-A and the B-bridge control signal PWM-B are both Invalid, the blocking signal blocks the A-bridge output circuit 1. At this time, regardless of whether the A-bridge control signal PWM_A is valid, the A-bridge drive signal OUT-A output from the A-bridge output circuit 1 is invalid, that is, the switch of the A-bridge is not guided. through.
  • the input and output tables of the A-bridge output circuit 1 are as follows: Delay— A Protect— A OUT— A
  • the interlock signal control circuit 3 outputs an effective blocking signal to the interlock signal input end Protect_B when the A-bridge control signal PWM_A is active until the A-bridge control signal PWM_A and the B-bridge control signal PWM — B is invalid.
  • the blocking signal blocks the B-bridge output circuit 2.
  • the A-bridge drive signal OUT_B output from the A-bridge output circuit 1 is invalid, that is, the switch of the B-bridge. Not conductive.
  • B-bridge output circuit 2 input and output table is as follows:
  • the interlock signal control circuit 3 outputs the blockade.
  • the signal blocks the output circuit of the other switch tube, so that the output of the output circuit is invalid, and the switch tube controlled by the output circuit cannot be turned on. Therefore, at least one switch tube is always turned on between the two dead zones, and two of them are eliminated. Simultaneous conduction of the switch tube causes the bridge arm to pass through and damage the switch tube.
  • the A-bridge delay circuit 4 is connected between the control signal input terminal Delay_A of the A-bridge output circuit 1 and the A-bridge control signal PWM-A, and the control signal input terminal Delay of the B-bridge output circuit 2 is A B-bridge delay circuit 5 is connected between the B and B-bridge control signals PWM-B.
  • the interlock signal control circuit 3 includes an A-bridge blocking circuit 32, a B-bridge blocking circuit 33, and a delay reset circuit 31.
  • the output of the A-bridge blocking circuit 32 is output to the A-bridge output circuit 1. Blocking the signal, the output of the B-bridge blocking circuit 33 outputs a blocking signal to the B-bridge output circuit 2, one input of the A-bridge blocking circuit 32 is coupled to the B-bridge control signal PWM-B, and the other input coupling delay
  • the reset signal outputted by the reset circuit 31, one input end of the B-bridge blocking circuit 33 is coupled to the A-bridge control signal PWM-A, and the other input terminal is coupled to the reset signal outputted by the delay reset circuit 31, and the delay reset circuit 31
  • the input simultaneously couples the A-bridge control signal PWM_A and the B-bridge control signal PWM B, and the output reset of the delay reset circuit 31 is valid only when the A-bridge control signal PWM_A and the B-bridge control signal PWM-B are invalid.
  • the reset signal is used to unlock.
  • An A-bridge delay circuit 4 is connected between the control signal input terminal Delay_A of the A-bridge output circuit 1 and the A-bridge control signal PWM-A, and the control signal input terminal Delay_B of the B-bridge output circuit 2 is A B-bridge delay circuit 5 is connected between the B-bridge control signal PWM_B, and the delay time of the delay reset circuit 31 is longer than the delay time of the A-bridge delay circuit 4 and the delay of the B-bridge delay circuit 5. time.
  • the A-bridge blocking circuit 32 does not accept a reset when the B-bridge control signal PWM_B is active, and the B-bridge blocking circuit 33 does not accept a reset when the A-bridge control signal PWM-A is active.
  • the output Reset outputs a valid signal, that is, a reset signal.
  • the A-bridge blocking circuit 32 when the B-bridge control signal PWM_B is active, it outputs a valid blocking signal to the A-bridge output circuit 1 until there is a reset signal input.
  • the input and output tables of the A-bridge blocking circuit 32 are as follows:
  • the B-bridge blocking circuit 33 when the A-bridge control signal PWM_A is active, it outputs a valid blocking signal to the B-bridge output circuit 2 until there is a reset signal input.
  • the input and output tables of the B-bridge blocking circuit 33 are as follows:
  • the interlock signal control circuit 3 composed of the delay reset circuit 31, the A-bridge blocking circuit 32, and the B-bridge blocking circuit 33 can effectively block the A-bridge output circuit 1 and the B-bridge output circuit 2, while at the same time
  • the bridge control signal PWM_A and the B-bridge control signal PWM-B are both inactive (ie, dead zone)
  • a reset signal is generated to release both of them.
  • the delay time of the delay reset circuit 31 is greater than the delay time of the A-bridge delay circuit 4 and the delay time of the B-bridge delay circuit 5, so as to prevent the blocking signal from being invalid in advance due to the too fast reset signal.
  • the A-bridge output circuit 1 may generate an effective drive to cause the switch to conduct and thus create a danger of straight-through.
  • the A-bridge blocking circuit 32 and the B-bridge blocking circuit 33 do not accept the reset signal when the control signal is valid, and further prevent the reset signal from being too fast or an error to simultaneously cancel the blocking of the A-bridge blocking circuit 32 and the B-bridge blocking circuit 33. Causes direct danger.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Power Conversion In General (AREA)
  • Electronic Switches (AREA)

Abstract

本发明涉及桥臂驱动电路技术领域,特别是指一种防桥臂直通的驱动互锁电路。包括A桥输出电路、B桥输出电路互锁信号控制电路,所述互锁信号控制电路在B桥控制信号PWM_B有效时封锁A桥输出电路,所述互锁信号控制电路在A桥控制信号PWM_A有效时封锁B桥输出电路,因此在两个死区之间,当其中一个开关管的控制信号为有效时,互锁信号控制电路输出封锁信号封锁另一个开关管的输出电路,使该输出电路输出无效,该输出电路控制的开关管无法导通,因此在该两个死区之间始终至多有一个开关管导通,杜绝了两个开关管同时导通导致桥臂直通进而损坏开关管的问题。

Description

一种防桥臂直通的驱动互锁电路 技术领域
本发明涉及桥臂驱动电路技术领域, 特别涉及一种防桥臂直通的驱动互锁 电路。
背景技术
在如今广泛应用的电力电子技术中, 许多被广泛应用的电路拓扑如半桥、 全桥、 推挽等架构, 一旦出现上下桥臂开关管直通的现象, 就会导致此桥臂短 路, 形成很大的短路电流, 造成开关管炸毁。 而近年来, 由于嵌入式技术的发 展, 在越来越多的应用中, 桥臂开关管的 PWM驱动控制信号都是由 DSP/MCU 等发出。 而 DSP/MCU可能会因工作电源的不稳定等因素, 导致程序运行错误 误发错误的控制信号; 或者从 DSP到开关管驱动电路之间的长距离走线受到机 器内部其他信号干扰; 从而引起上下桥臂开关管直通。
为了避免错误的驱动信号导致上下桥臂开关直通,在靠近开关管驱动电路 的位置加入控制信号的封锁电路就显得非常重要了。
驱动的干扰通常有两种: 一种是上桥臂或下桥臂开关管已处于开通状态 时, 另一桥臂的驱动控制信号被干扰而使得该桥臂开关管也导通, 导致上下桥 臂直通; 另一种是上下桥臂互相干扰或受同一干扰源干扰而使得上下桥臂开关 管同时从关断状态向导通状态转换。 目前的一些互锁保护电路通常只针对其中 一部份情况可以有效保护, 还不够完善。
如专利文献 CN 102035192A公开了一种不间断电源控制信号互锁保护电 路,包括 PWM信号检波电路、 互锁信号判断电路和 PWM驱动信号封锁电路、 故障信号消失自恢复电路;该发明对 IGBT上下桥臂控制信号的是否互锁进行监 测,因某种因素导致控制信号错误,出现上下桥臂存在共同导通的逻辑时,立即封 锁驱动信号,防止 IGBT出现上下直通。 但是该发明无法保证在电路产生封锁信 号时, 驱动信号未被传送至输出端, 在面对第一种干扰情况时, 即一个桥臂已 经开通时, 另一个桥臂的驱动受到干扰, 此时驱动互锁的信号显然不能及时封 锁上下桥臂的驱动, 造成上下桥直通。 发明内容
本发明的目的在于避免上述现有技术中的不足之处而提供一种能够有效防 止同一桥臂上下桥直通的现象的防桥臂直通的驱动封锁电路。
本发明的目的通过以下技术方案实现:
提供了一种防桥臂直通的驱动互锁电路, 包括 A桥输出电路和 B桥输出电 路, 所述 A桥输出电路的输出端向外输出 A桥驱动信号 OUT— A, 所述 B桥输 出电路的输出端向外输出 B桥驱动信号 OUT— B, 所述 A桥输出电路的控制信 号输入端 Delay— A耦合 A桥控制信号 PWM— A, 所述 B桥输出电路的控制信号 输入端 Delay— B耦合 B桥控制信号 PWM— B, 还包括和互锁信号控制电路, 所 述互锁信号控制电路在 B桥控制信号 PWM— B有效时封锁 A桥输出电路直至 A 桥控制信号 PWM— A和 B桥控制信号 PWM— B均无效, 所述互锁信号控制电路 在 A桥控制信号 PWM— A有效时封锁 B桥输出电路直至 A桥控制信号 PWM— A 和 B桥控制信号 PWM— B均无效。
其中, 所述 A桥输出电路的控制信号输入端 Delay— A与 A桥控制信号 PWM— A 之间连接有 A 桥延时电路, 所述 B 桥输出电路的控制信号输入端 Delay— B与 B桥控制信号 PWM— B之间连接有 B桥延时电路。 其中, 所述互锁信号控制电路包括 A桥封锁电路、 B桥封锁电路和复位电 路,所述 A桥封锁电路的输出端向 A桥输出电路输出封锁信号,所述 B桥封锁 电路的输出端向 B桥输出电路输出封锁信号, 所述 A桥封锁电路的一个输入端 耦合 B桥控制信号 PWM— B, 另一个输入端耦合复位电路输出的复位信号, 所 述 B桥封锁电路的一个输入端耦 A桥控制信号 PWM— A, 另一个输入端耦合复 位电路输出的复位信号, 所述复位电路输同时耦合 A桥控制信号 PWM— A和 B 桥控制信号 PWM— B, 所述复位电路输出端 Reset仅当 A桥控制信号 PWM— A 和 B桥控制信号 PWM— B均无效时输出有效的复位信号用以解除封锁。
其中, 所述 A桥输出电路的控制信号输入端 Delay— A与 A桥控制信号 PWM— A 之间连接有 A 桥延时电路, 所述 B 桥输出电路的控制信号输入端 Delay— B与 B桥控制信号 PWM— B之间连接有 B桥延时电路, 所述复位电路为 延时复位电路, 其延时时间长于 A桥延时电路的延时时间以及 B桥延时电路的 延时时间。
其中, 所述 A桥封锁电路当 B桥控制信号 PWM—B有效时不接受复位, 所 述 B桥封锁电路当 A桥控制信号 PWM— A有效时不接受复位。
本发明的有益效果: 本发明提供一种防桥臂直通的驱动互锁电路, 在两个 死区(即 A桥控制信号 PWM— A和 B桥控制信号 PWM— B均无效)之间, 当其 中一个开关管的控制信号为有效时, 互锁信号控制电路输出封锁信号封锁另一 个开关管的输出电路, 使该输出电路输出无效, 该输出电路控制的开关管无法 导通, 因此在该两个死区之间始终至多有一个开关管导通, 杜绝了两个开关管 同时导通导致桥臂直通进而损坏开关管的问题。
附图说明
利用附图对本发明作进一歩说明, 但附图中的实施例不构成对本发明的任 何限制, 对于本领域的普通技术人员, 在不付出创造性劳动的前提下, 还可以 根据以下附图获得其它的附图。
图 1为本发明一种防桥臂直通的驱动互锁电路的实施例的结构示意图。 图 2为本发明一种防桥臂直通的驱动互锁电路的实施例的互锁信号控制电 路的结构示意图。
具体实施方式
结合以下实施例对本发明作进一歩描述。
本发明一种防桥臂直通的驱动互锁电路的具体实施方式之一,如图 1所示, 包括: A桥输出电路 1和 B桥输出电路 2, 所述 A桥输出电路 1的输出端向外 输出 A桥驱动信号 OUT— A, 所述 B桥输出电路 2的输出端向外输出 B桥驱动 信号 OUT— B, 所述 A桥输出电路 1的控制信号输入端 Delay— A耦合 A桥控制 信号 PWM— A, 所述 B桥输出电路 2的控制信号输入端 Delay— B耦合 B桥控制 信号 PWM— B, 还包括和互锁信号控制电路 3, 所述互锁信号控制电路 3包括 A 桥输出端和 B桥输出端,所述 A桥输出端的输出信号与 A桥输出电路 1的互锁 信号输入端 Protect— A连接, 所述 B桥输出端的输出信号与 B桥输出电路 2的 互锁信号输入端 Protect— B连接。
所述互锁信号控制电路 3在 B桥控制信号 PWM— B有效时向互锁信号输入 端 Protect— A输出一个有效的封锁信号直至 A桥控制信号 PWM— A和 B桥控制 信号 PWM— B均无效, 该封锁信号封锁 A桥输出电路 1, 此时无论 A桥控制信 号 PWM— A是否有效, A桥输出电路 1输出的 A桥驱动信号 OUT— A都无效, 即 A桥的开关管不导通。 A桥输出电路 1输入输出表如下: Delay— A Protect— A OUT— A
有效 无效 有效
无关 有效 无效
无效 无效 无效 所述互锁信号控制电路 3在 A桥控制信号 PWM— A有效时向互锁信号输入 端 Protect— B输出一个有效的封锁信号直至 A桥控制信号 PWM— A和 B桥控制 信号 PWM— B均无效, 该封锁信号封锁 B桥输出电路 2, 此时无论 B桥控制信 号 PWM— B是否有效, A桥输出电路 1输出的 A桥驱动信号 OUT— B无效, 即 B桥的开关管不导通。 B桥输出电路 2输入输出表如下:
Figure imgf000007_0001
因此, 在两个死区(即 A桥控制信号 PWM— A和 B桥控制信号 PWM— B均 无效) 之间, 当其中一个开关管的控制信号为有效时, 互锁信号控制电路 3输 出封锁信号封锁另一个开关管的输出电路, 使该输出电路输出无效, 该输出电 路控制的开关管无法导通,因此在该两个死区之间始终至多有一个开关管导通, 杜绝了两个开关管同时导通导致桥臂直通进而损坏开关管的问题。
其中, 所述 A桥输出电路 1 的控制信号输入端 Delay— A与 A桥控制信号 PWM— A之间连接有 A桥延时电路 4, 所述 B桥输出电路 2的控制信号输入端 Delay— B与 B桥控制信号 PWM— B之间连接有 B桥延时电路 5。 因此 A桥控制 信号 PWM— A至 A桥输出电路 1的控制信号输入端 Delay— A延后于互锁信号控 制电路 3输出的封锁信号至 A桥输出电路 1的互锁信号输入端 Protect— A, B桥 控制信号 PWM— B至 B桥输出电路 2的控制信号输入端 Delay— B延后于互锁信 号控制电路 3输出的封锁信号至 B桥输出电路 2的互锁信号输入端 Protect— B, 这确保了封锁信号的优先使能, 防止了可能由于封锁信号的生成和传输时间较 长导致未能及时封锁输出电路时控制信号已经到达并使开关管导通进而产生直 通的意外。 提高了本电路的可靠性。
如图 2所述, 所述互锁信号控制电路 3包括 A桥封锁电路 32、 B桥封锁电 路 33和延时复位电路 31, 所述 A桥封锁电路 32的输出端向 A桥输出电路 1 输出封锁信号, 所述 B桥封锁电路 33的输出端向 B桥输出电路 2输出封锁信 号,所述 A桥封锁电路 32的一个输入端耦合 B桥控制信号 PWM— B ,另一个输 入端耦合延时复位电路 31输出的复位信号, 所述 B桥封锁电路 33的一个输入 端耦 A桥控制信号 PWM— A,另一个输入端耦合延时复位电路 31输出的复位信 号, 所述延时复位电路 31输同时耦合 A桥控制信号 PWM— A和 B桥控制信号 PWM B , 所述延时复位电路 31输出端 Reset仅当 A桥控制信号 PWM— A和 B 桥控制信号 PWM— B均无效时输出有效的复位信号用以解除封锁。
所述 A桥输出电路 1的控制信号输入端 Delay— A与 A桥控制信号 PWM— A 之间连接有 A桥延时电路 4, 所述 B桥输出电路 2的控制信号输入端 Delay— B 与 B桥控制信号 PWM— B之间连接有 B桥延时电路 5, 所述延时复位电路 31 的延时时间长于 A桥延时电路 4的延时时间以及 B桥延时电路 5的延时时间。
所述 A桥封锁电路 32当 B桥控制信号 PWM— B有效时不接受复位, 所述 B桥封锁电路 33当 A桥控制信号 PWM— A有效时不接受复位。
对于延时复位电路 31,当 A桥控制信号 PWM— A和 B桥控制信号 PWM— B 均无效 (即死区) 时输出端 Reset输出一个有效的信号, 即一复位信号。
对于 A桥封锁电路 32,当 B桥控制信号 PWM— B有效时其输出一个有效的 封锁信号给 A桥输出电路 1直到有复位信号输入, A桥封锁电路 32的输入输出 表如下:
Figure imgf000009_0001
对于 B桥封锁电路 33, 当 A桥控制信号 PWM— A有效时其输出一个有效 的封锁信号给 B桥输出电路 2直到有复位信号输入, B桥封锁电路 33的输入输 出表如下:
Figure imgf000009_0002
综上, 由延时复位电路 31、 A桥封锁电路 32和 B桥封锁电路 33构成的 互锁信号控制电路 3能够有效地对 A桥输出电路 1和 B桥输出电路 2进行封锁, 同时在 A桥控制信号 PWM— A和 B桥控制信号 PWM— B均无效时(即死区)产 生复位信号解除二者封锁。
同时, 延时复位电路 31延时时间大于 A桥延时电路 4的延时时间和 B桥 延时电路 5的延时时间, 避免由于复位信号过快产生使封锁信号提前无效, 导 致 A桥输出电路 1 可能产生有效的驱动从而使开关管导通进而产生直通的危 险。 进一歩的, A桥封锁电路 32和 B桥封锁电路 33在控制信号有效时不接受 复位信号,进一歩避免复位信号过快或者出错是同时解除 A桥封锁电路 32和 B 桥封锁电路 33的封锁导致直通危险。
最后应当说明的是, 以上实施例仅用以说明本发明的技术方案, 而非对 本发明保护范围的限制, 尽管参照较佳实施例对本发明作了详细地说明, 本 领域的普通技术人员应当理解, 可以对本发明的技术方案进行修改或者等同 替换, 而不脱离本发明技术方案的实质和范围。

Claims

权 利 要 求 书
1. 一种防桥臂直通的驱动互锁电路, 包括 A桥输出电路 (1 ) 和 B桥输出 电路 (2), 所述 A桥输出电路 (1 ) 的输出端向外输出 A桥驱动信号 OUT— A, 所述 B桥输出电路(2)的输出端向外输出 B桥驱动信号 OUT— B, 所述 A桥输 出电路 (1 ) 的控制信号输入端 Delay— A耦合 A桥控制信号 PWM—A, 所述 B 桥输出电路(2) 的控制信号输入端 Delay— B耦合 B桥控制信号 PWM_B, 其特 征在于: 还包括互锁信号控制电路(3 ), 所述互锁信号控制电路(3)在 B桥控 制信号 PWM— B有效时封锁 A桥输出电路 (1 ) 直至 A桥控制信号 PWM— A和 B桥控制信号 PWM— B均无效, 所述互锁信号控制电路 (3 ) 在 A桥控制信号 PWM A有效时封锁 B桥输出电路 (2) 直至 A桥控制信号 PWM— A和 B桥控 制信号 PWM— B均无效。
2. 根据权利要求 1所述的一种防桥臂直通的驱动互锁电路, 其特征在于: 所述 A桥输出电路 ( 1 ) 的控制信号输入端 Delay— A与 A桥控制信号 PWM— A 之间连接有 A桥延时电路 (4),所述 B桥输出电路 (2)的控制信号输入端 Delay— B 与 B桥控制信号 PWM— B之间连接有 B桥延时电路 (5 )。
3. 根据权利要求 1所述的一种防桥臂直通的驱动互锁电路, 其特征在于: 所述互锁信号控制电路 (3 ) 包括 A桥封锁电路 (32)、 B桥封锁电路 (33 ) 和 复位电路, 所述 A挢封锁电路 (32) 的输出端向 A桥输出电路 (1 ) 输出封锁 信号, 所述 B桥封锁电路 (33 ) 的输出端向 B桥输出电路 (2) 输出封锁信号, 所述 A桥封锁电路 (32) 的一个输入端耦合 B桥控制信号 PWM_B, 另一个输 入端耦合复位电路输出的复位信号, 所述 B桥封锁电路 (33 ) 的一个输入端耦 合 A桥控制信号 PWM— A, 另一个输入端耦合复位电路输出的复位信号, 所述 复位电路输同时耦合 A桥控制信号 PWM_A和 B桥控制信号 PWM_B, 所述复 位电路输出端 Reset仅当 A桥控制信号 PWM— A和 B桥控制信号 PWM— B均无 效时输出有效的复位信号用以解除封锁。
4. 根据权利要求 3所述的一种防桥臂直通的驱动互锁电路, 其特征在于: 所述 A桥输出电路 (1 ) 的控制信号输入端 Delay— A与 A桥控制信号 PWM— A 之间连接有 A桥延时电路 (4),所述 B桥输出电路 (2)的控制信号输入端 Delay— B 与 B桥控制信号 PWM— B之间连接有 B桥延时电路(5), 所述复位电路为延时 复位电路 (31 ), 其延时时间长于 A桥延时电路 (4) 的延时时间以及 B桥延时 电路 (5) 的延时时间。
5. 根据权利要求 3所述的一种防桥臂直通的驱动互锁电路, 其特征在于: 所述 A桥封锁电路(32) 当 B桥控制信号 PWM— B有效时不接受复位, 所述 B 桥封锁电路 (33 ) 当 A桥控制信号 PWM— A有效时不接受复位。
PCT/CN2013/083774 2012-10-12 2013-09-18 一种防桥臂直通的驱动互锁电路 WO2014056393A1 (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201210386366.8 2012-10-12
CN201210386366.8A CN102868292B (zh) 2012-10-12 2012-10-12 一种防桥臂直通的驱动互锁电路

Publications (1)

Publication Number Publication Date
WO2014056393A1 true WO2014056393A1 (zh) 2014-04-17

Family

ID=47446954

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2013/083774 WO2014056393A1 (zh) 2012-10-12 2013-09-18 一种防桥臂直通的驱动互锁电路

Country Status (2)

Country Link
CN (1) CN102868292B (zh)
WO (1) WO2014056393A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105871185A (zh) * 2016-04-25 2016-08-17 佛山市新光宏锐电源设备有限公司 一种模式控制驱动自锁保护电路

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102868292B (zh) * 2012-10-12 2016-02-03 广东易事特电源股份有限公司 一种防桥臂直通的驱动互锁电路
CN104113197B (zh) * 2013-04-19 2016-09-07 广东美的制冷设备有限公司 一种智能功率模块
CN105703334B (zh) * 2015-11-27 2018-05-22 深圳市英威腾光伏科技有限公司 一种三电平逆变器的保护装置及三电平逆变器
CN105620706B (zh) * 2016-02-19 2018-10-23 武汉理工大学 具有谐波抑制和回馈制动功能的船舶电力推进***及控制方法
CN105720808A (zh) * 2016-03-16 2016-06-29 珠海格力电器股份有限公司 逆变器启动短路保护方法和装置
CN113131765A (zh) * 2019-12-31 2021-07-16 核工业西南物理研究院 一种探针电源中h桥快速线性调节驱动电路
CN112910228B (zh) * 2021-01-27 2022-07-22 浙江禾川科技股份有限公司 一种变流器及其桥式电路

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0819158A (ja) * 1994-06-28 1996-01-19 Masaji Nakajima 自動区分開閉器
CN102148494A (zh) * 2010-02-10 2011-08-10 艾默生网络能源***北美公司 一种桥臂直通保护电路及整流电路
CN202111464U (zh) * 2011-06-29 2012-01-11 深圳市伟创电气有限公司 逆变器桥臂互锁保护电路
CN202282730U (zh) * 2011-11-11 2012-06-20 山东新风光电子科技发展有限公司 一种两电平逆变器中上下桥互锁电路
CN102868292A (zh) * 2012-10-12 2013-01-09 广东易事特电源股份有限公司 一种防桥臂直通的驱动互锁电路
CN202818084U (zh) * 2012-10-12 2013-03-20 广东易事特电源股份有限公司 一种防桥臂直通的驱动互锁电路

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN200983562Y (zh) * 2006-12-14 2007-11-28 谢步明 变频器死区发生电路

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0819158A (ja) * 1994-06-28 1996-01-19 Masaji Nakajima 自動区分開閉器
CN102148494A (zh) * 2010-02-10 2011-08-10 艾默生网络能源***北美公司 一种桥臂直通保护电路及整流电路
CN202111464U (zh) * 2011-06-29 2012-01-11 深圳市伟创电气有限公司 逆变器桥臂互锁保护电路
CN202282730U (zh) * 2011-11-11 2012-06-20 山东新风光电子科技发展有限公司 一种两电平逆变器中上下桥互锁电路
CN102868292A (zh) * 2012-10-12 2013-01-09 广东易事特电源股份有限公司 一种防桥臂直通的驱动互锁电路
CN202818084U (zh) * 2012-10-12 2013-03-20 广东易事特电源股份有限公司 一种防桥臂直通的驱动互锁电路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105871185A (zh) * 2016-04-25 2016-08-17 佛山市新光宏锐电源设备有限公司 一种模式控制驱动自锁保护电路

Also Published As

Publication number Publication date
CN102868292A (zh) 2013-01-09
CN102868292B (zh) 2016-02-03

Similar Documents

Publication Publication Date Title
WO2014056393A1 (zh) 一种防桥臂直通的驱动互锁电路
TWI583113B (zh) 電力變換裝置、驅動裝置及驅動方法
WO2018219259A1 (zh) 多电平电路、三相多电平电路及控制方法
US7031124B2 (en) Synchronous soft-shutdown gate drive circuit
CN104518699A (zh) 一种三电平逆变器的限流控制方法、装置和***
WO2015196676A1 (zh) 组网保护方法、装置及组网中的汇聚主用网元
TW201407929A (zh) 交流備援電源系統
CN103618293B (zh) 三电平电路短路保护方法、装置及三电平电路
CN114123731A (zh) 一种多并联ipm故障保护装置、***以及方法
JP5929840B2 (ja) 電力供給制御装置
CN108429537B (zh) 一种光伏逆变器故障处理电路和电子设备
JP2009100551A (ja) 電流検出装置
CN113364249A (zh) 一种igbt驱动板的保护装置、方法和变频器
CN102035192B (zh) 一种不间断电源控制信号互锁保护电路
CN202818084U (zh) 一种防桥臂直通的驱动互锁电路
WO2020216017A1 (zh) 一种低待机功耗的电源***
BR102015015432A2 (pt) dispositivo de acionamento e método de acionamento
TWI481166B (zh) 橋式開關控制電路及其操作方法
CN211456993U (zh) 高可靠性igbt/mosfet光耦驱动防直通保护电路
CN108233687B (zh) 一种即插型igbt半桥专用驱动器
CN107516876A (zh) 一种应用于柔性直流输电的直流断路装置
JP2007041654A (ja) 安全plc
CN110112894A (zh) 功率开关器件驱动电路及电力电子设备
CN216751525U (zh) 一种功率模块防直通保护电路
CN204633586U (zh) 一种开关管驱动电路和多电平电路

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13846102

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13846102

Country of ref document: EP

Kind code of ref document: A1