WO2008066059A1 - Semiconductor device and semiconductor device manufacturing method - Google Patents

Semiconductor device and semiconductor device manufacturing method Download PDF

Info

Publication number
WO2008066059A1
WO2008066059A1 PCT/JP2007/072899 JP2007072899W WO2008066059A1 WO 2008066059 A1 WO2008066059 A1 WO 2008066059A1 JP 2007072899 W JP2007072899 W JP 2007072899W WO 2008066059 A1 WO2008066059 A1 WO 2008066059A1
Authority
WO
WIPO (PCT)
Prior art keywords
opening
semi
insulating substrate
semiconductor device
via hole
Prior art date
Application number
PCT/JP2007/072899
Other languages
English (en)
French (fr)
Inventor
Ken Onodera
Kazutaka Takagi
Original Assignee
Kabushiki Kaisha Toshiba
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kabushiki Kaisha Toshiba filed Critical Kabushiki Kaisha Toshiba
Priority to US12/300,793 priority Critical patent/US7749901B2/en
Priority to EP07832621.2A priority patent/EP2088619B1/en
Priority to KR1020117014974A priority patent/KR101156837B1/ko
Publication of WO2008066059A1 publication Critical patent/WO2008066059A1/ja
Priority to US12/813,541 priority patent/US20100244202A1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • H01L21/3083Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/3086Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Definitions

  • the present invention relates to a semiconductor device used in a high frequency band and a method for manufacturing the semiconductor device.
  • Semiconductor devices used in high frequency bands are composed of active elements such as field effect transistors, passive elements such as resistors and capacitors, and circuit elements such as microstrip lines that transmit high frequency signals.
  • These circuit elements are, for example, formed on a semi-insulating substrate!
  • a ground conductor is formed on the back side of the semi-insulating substrate.
  • the circuit element is grounded, for example, via a via (VIA) hole penetrating the semi-insulating substrate, the circuit element provided on the semi-insulating substrate and the ground conductor formed on the back surface of the semi-insulating substrate. Are electrically connected.
  • VIP via
  • the VIA hole has a structure in which a through hole penetrating from one surface of the semi-insulating substrate to the other surface is provided, and a conductive layer is formed on the inner surface of the through hole.
  • the through hole is formed by etching, for example, and the conductive layer is formed by plating or vapor deposition.
  • VIA holes having the above-described configuration include those described in Patent Document 1 and the like.
  • Patent Document 1 Japanese Patent Laid-Open No. 2-288409
  • the VIA hole is formed by, for example, etching, and the conductive layer formed on the inner surface of the VIA hole is formed by a method such as plating or vapor deposition.
  • An object of the present invention is to provide a semiconductor device and a method for manufacturing a semiconductor device that solve the above-mentioned drawbacks and prevent a VIA hole from being disconnected. Disclosure of the invention
  • an etching rate is lower on the other surface of the semi-insulating substrate having electrodes formed on one surface than the semi-insulating substrate. ! /, The first step of forming a mask layer made of a material, the second step of forming a resist layer on the mask layer, and irradiating the resist layer with light through a mask pattern provided with a region through which light passes. A third step of forming a first opening in the resist layer, and heating the resist layer in which the first opening has been formed, toward the first opening around the first opening of the resist layer.
  • the semi-insulating substrate is etched using the second opening, and the inner diameter of the portion located on the other surface side of the semi-insulating substrate is removed.
  • a semi-insulating substrate made of GaN or SiC having an electrode formed on one surface and a VIA hole penetrating from the one surface to the other surface is formed.
  • a semiconductor device larger than the inner diameter is provided.
  • FIG. 1 is a schematic cross-sectional structure for explaining a VIA hole forming method applied in a part of a method of manufacturing a semiconductor device according to a first embodiment of the present invention, (a) Photolithographic process diagram, (b) First aperture 14a formation process diagram, (c) First teno 14b formation process diagram, (d) Mask 13 etching process diagram, (e) Mask 13 Process diagram of forming the third opening 11c by etching the semi-insulating substrate 11, and (f) forming the ground electrode 17. V Process diagram for forming IA holes.
  • FIG. 2 is a schematic configuration diagram of an etching apparatus applied to a VIA hole forming step for a semi-insulating substrate in the method for manufacturing a semiconductor device according to the first embodiment of the present invention.
  • FIG. 1 is a schematic cross-sectional structure for explaining a VIA hole forming method applied in a part of the manufacturing method of the semiconductor device according to the first embodiment of the present invention.
  • 1 (b) is a process diagram for forming the first opening 14a
  • FIG. 1 (c) is a process diagram for forming the first tapered region 14b
  • FIG. 1 (e) is a process diagram in which the third opening 11c is formed by etching the semi-insulating substrate 11 using the mask 13, and FIG. The process diagram for forming a VIA hole is shown.
  • an electrode 12 having a certain area is formed on one surface 1la of the semi-insulating substrate 11, for example, on the surface thereof.
  • the semi-insulating substrate 11 is made of a compound semiconductor such as GaN or SiC.
  • the electrode 12 is made of Ni or the like.
  • a ground terminal of a circuit element (not shown) formed on one surface 11a of the semi-insulating substrate 11 is connected to the electrode 12.
  • a mask layer 13 made of a metal such as A1 is formed on the other surface l lb of the semi-insulating substrate 11, for example, the back surface thereof.
  • the metal that forms the mask layer 13 has a characteristic that the etching rate of the etching gas used when dry-etching the semi-insulating substrate 11 is smaller than that of the semi-insulating substrate 11. .
  • a resist layer 14 is formed on the mask layer 13.
  • a mask pattern 15 is arranged above the semi-insulating substrate 11 on which the mask layer 13 and the resist layer 14 are formed.
  • a through-hole 15 a that allows light to pass therethrough is formed in part of the mask pattern 15.
  • the mask pattern 15 is arranged so that the through hole 15a and the electrode 12 face each other.
  • a light source 16 is disposed above the mask pattern 15, for example, on the opposite side of the semi-insulating substrate 11 with respect to the mask pattern 15.
  • FIG. 1 (b) Thereafter, development processing is performed, and as shown in FIG. 1 (b), a first opening 14a is formed in a portion irradiated with light, for example, a position facing the electrode 12. At this time, the mask layer 13 is exposed at the bottom of the first opening 14a. Note that the area of the first opening 14a is smaller than the area of the electrode.
  • a case of a positive resist is described. However, the use of negative resist is a challenge.
  • a first taper region 14b is formed around the first opening 14a, for example, in an annular shape, with the convex portion at the upper end of the edge surrounding 14a leaning toward the first opening 14a.
  • the mask layer 13 is etched using the first opening 14 a of the resist layer 14. Etching is performed by dry etching using Ar gas or halogen gas such as F or C1, for example. By this etching, as shown in FIG. 1 (d), the second opening 13a is formed in the mask layer 13, and the other surface l ib of the semi-insulating substrate 11 is exposed at the bottom of the second opening 13a.
  • the resist layer 14 functioning as a mask has a first opening.
  • the periphery of 14a is the first taper region 14b (Fig. L (c)). Therefore, when the mask layer 13 is etched, the first taper region 14b is also etched in order from the thin inner side to the outer side near the first opening 14a with time, and the diameter of the first opening 14a is increased. Gradually expand. Accordingly, in the etching of the mask layer 13, the portion exposed to the bottom of the first opening 14a is first etched. Thereafter, as the diameter of the first opening 14a of the resist layer 14 increases, the mask layer 13 is also gradually etched from the inside to the outside, and the diameter of the second opening 13a gradually increases. At this time, etching proceeds more inside the mask layer 13 than outside. Accordingly, the second tapered region 13b whose thickness gradually decreases toward the second opening 13a, for example, is formed around the second opening 13a, for example, in an annular shape.
  • Etching of the semi-insulating substrate 11 is performed by dry etching using, for example, Ar gas or a halogen-based gas such as F or C1.
  • Etching of the semi-insulating substrate 11 starts first in a portion surrounded by a portion exposed at the bottom of the second opening 13a, for example, a dotted line dl perpendicular to the surface of the semi-insulating substrate 11. Thereafter, the third opening 11c penetrating the semi-insulating substrate 11 is formed by the progress of etching.
  • the etching proceeds in order from the thin inner side to the thick outer side.
  • the diameter of the opening 13a increases. Therefore, in the semi-insulating substrate 11, as the diameter of the second opening 13a increases, the inner diameter of the third opening 11c, for example, in the upper part of the figure gradually increases in parallel with the formation of the third opening 11c. In this case, for example, a portion of the third opening 11c located on the upper side in the drawing, for example, on the other surface 1 lb side, advances the etching faster.
  • the inner diameter D2 of the opening opened on the other surface ib of the semi-insulating substrate 11 is larger than the inner diameter D1 of the opening opened on the first surface 11a. Therefore, a third opening 11c having a third taper region l id is formed from the other surface l ib toward the one surface 11a, for example, the inner diameter gradually decreases.
  • the electrode 12 has a shape in which the opening of the VIA hole constituting the VIA hole is closed, for example.
  • the conductive layer 17 formed on the other surface l ib of the semi-insulating substrate 11 is For example, it functions as a ground conductor.
  • the entire third opening 11c is a tapered region id in the depth direction.
  • the entire depth direction is a tapered region.
  • a configuration may be adopted in which a tapered region is provided only in a part of the third opening 11c, for example, a partial region above the third opening 11c continuous from the other surface l ib. In this case, although the effect is small as compared with the case where the whole is a tapered region, the effect of reliably forming the conductive layer is obtained.
  • the conductive layer 17 when the conductive layer 17 is formed on the inner surface of the third opening 11c, the mask layer 13 is removed. However, the conductive layer 17 can be formed on the mask layer 13 without removing the mask layer 13.
  • FIG. 2 is a schematic configuration diagram of an etching apparatus applied to a VIA hole forming process for a semi-insulated substrate in the method for manufacturing a semiconductor device according to the first embodiment of the present invention.
  • a force sword 22 is disposed in the chamber 21, for example, below.
  • An anode 23 is disposed above the force sword 22 at a position facing the force sword 22.
  • a high frequency power source 24 is connected to the anode 23, and the force sword 22 is grounded.
  • the semi-insulating substrate 11 to be etched is mounted on the force sword 22, for example.
  • a supply port 25 for supplying an etching gas such as Ar gas or a gas containing a halogen element such as F or C1 is provided above the chamber 21 in the figure.
  • a discharge port 26 for discharging the gas in the chamber 21 is provided below the chamber 21 in the figure.
  • an etching gas is sent from the supply port 25 into the chamber 21.
  • the etching gas is excited by the high frequency generated by the high frequency source 24, and the semi-insulating substrate 11 is etched by the action of accelerated ions, for example.
  • the tapered region is provided on the inner surface of the VIA hole of the semi-insulating substrate.
  • one opening of the VIA hole becomes large, and the inclination of the inner surface of the VIA hole receives the metal forming the conductive layer. Therefore, such as vapor deposition and electrical plating
  • the conductive layer is reliably formed, and disconnection is prevented.
  • the amplification element is not limited to FET (Field Effect Transistor), but also HEMT (High Electron Mobility Transistor) "LDMO3 ⁇ 4 (Lateral Doped Metal-Oxide-Semiconductor Field Effect Transistor), HBT (Hetero-junction Bipolar Transistor), etc. Needless to say, the present invention can also be applied to other amplifying elements.
  • the taper region whose inner diameter changes is formed on the inner surface of the VIA hole constituting the VIA hole. Therefore, a semiconductor device having a VIA hole without disconnection and a method of manufacturing the semiconductor device can be realized by reliably forming a conductive layer on the inner surface of the VIA hole.
  • a semiconductor device and a manufacturing method thereof according to an embodiment of the present invention include a SiC substrate and a GaN Applicable to semiconductor devices such as wafer substrates that are difficult to make thin. Wide range of internal matching power amplifiers, power MMIC (Monolithic Microwave Integrated Circuit), microwave power amplifiers, millimeter wave power amplifiers, etc. Have

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Drying Of Semiconductors (AREA)

Description

明 細 書
半導体装置および半導体装置の製造方法
技術分野
[0001] 本発明は、高周波帯で使用する半導体装置および半導体装置の製造方法に関す 背景技術
[0002] 高周波帯で使用する半導体装置たとえばマイクロ波増幅装置は、電界効果型トラ ンジスタなどの能動素子および抵抗やコンデンサなどの受動素子、高周波信号を伝 送するマイクロストリップ線路などの回路素子から構成され、これらの回路素子はたと えば半絶縁性基板上に形成されて!/、る。半絶縁性基板の裏面には接地導体が形成 されている。そして、回路素子を接地する場合、たとえば半絶縁性基板を貫通するビ ァ (VIA)ホールを介して、半絶縁性基板上に設けた回路素子と半絶縁性基板の裏 面に形成した接地導体とが電気的に接続される。
[0003] VIAホールは、半絶縁性基板の一方の面から他方の面に貫通する貫通穴を設け、 貫通穴の内面に導電層を形成した構造をしている。貫通穴は、たとえばエッチングで 形成され、導電層はメツキや蒸着などで形成される。
[0004] 上記した構成の VIAホールは特許文献 1などに記載されたものがある。
[0005] 特許文献 1 :特開平 2— 288409号公報
従来の半導体装置は、上記したように、 VIAホールは、たとえばエッチングで形成さ れ、 VIAホールの内面に形成する導電層はメツキや蒸着などの方法で形成されてい
[0006] しかし、 VIAホールの内面に導電層を形成する場合に、メツキや蒸着を行う金属が 十分に形成されず、 VIAホールの内面の一部に導電層が形成されない、いわゆる段 切れが発生する場合がある。その結果、回路素子の接地が不十分になり、マイクロ波 増幅装置などの電気的特性が劣化する原因になる。
[0007] 本発明の目的は、上記した欠点を解決し、 VIAホールの段切れなどを防止した半 導体装置および半導体装置の製造方法を提供することにある。 発明の開示
[0008] 上記目的を達成するための本発明の一態様によれば、一方の面に電極が形成さ れた半絶縁性基板の他方の面に、前記半絶縁性基板よりもエッチング速度が小さ!/、 材料からなるマスク層を形成する第 1工程と、前記マスク層上にレジスト層を形成する 第 2工程と、光が通る領域を設けたマスクパターンを通して前記レジスト層に光を照 射し、前記レジスト層に第 1開口を形成する第 3工程と、前記第 1開口を形成した前記 レジスト層を加熱し、前記レジスト層の前記第 1開口の周辺に前記第 1開口側に向か つて厚さが薄くなる第 1テーパ領域を形成する第 4工程と、前記第 4工程の後、前記 レジスト層の前記第 1開口を利用して前記マスク層をエッチングし、前記半絶縁性基 板の前記他方の面の一部が露出する第 2開口を形成すると共に、前記第 2開口の周 辺に前記第 2開口側に向かって厚さが薄くなる第 2テーパ領域を形成する第 5工程と 、前記第 5工程の後、前記マスク層上に残った前記レジスト層を除去する第 6工程と、 前記第 6工程の後、前記第 2開口を利用して前記半絶縁性基板をエッチングし、前 記半絶縁性基板の前記他方の面側に位置する部分の内径が前記一方の面側に位 置する部分の内径よりも大きい第 3テーパ領域を有する第 3開口を形成する第 7工程 と、前記第 3開口の内面に導電層を形成する第 8工程とを有する半導体装置の製造 方法が提供される。
[0009] 本発明の他の態様によれば、一方の面に電極が形成され、かつ前記一方の面から 他方の面に貫通する VIAホールが形成された GaNまたは SiCからなる半絶縁性基 板と、前記 VIAホールの内面に形成され、前記電極と電気的に接続する導電層とを 備え、前記 VIAホールの前記他方の面側に位置する部分の内径が前記一方の面側 に位置する部分の内径よりも大きい半導体装置が提供される。
図面の簡単な説明
[0010] [図 1]本発明の第 1の実施の形態に係る半導体装置の製造方法の一部において適 用する、 VIAホールの形成方法を説明するための模式的断面構造であって、(a)フ オトリソグラフィー工程図、(b)第 1開口 14aの形成工程図、(c)第 1テーノ 14bの形成 工程図、(d)マスク 13のエッチング工程図、(e)マスク 13を利用し、半絶縁性基板 11 のエッチングにより、第 3開口 11cを形成する工程図、(f)接地電極 17を形成して。 V IAホールを形成する工程図。
[図 2]本発明の第 1の実施の形態に係る半導体装置の製造方法において、半絶縁性 基板に対する VIAホール形成工程に適用するエッチング装置の模式的構成図。 発明を実施するための最良の形態
[0011] 次に、図面を参照して、本発明の実施の形態を説明する。以下の図面の記載にお いて、同一又は類似の部分には同一又は類似の符号を付している。ただし、図面は 模式的なものであり、現実のものとは異なることに留意すべきである。又、図面相互間 においても互いの寸法の関係や比率が異なる部分が含まれていることはもちろんで ある。
[0012] また、以下に示す実施の形態は、この発明の技術的思想を具体化するための装置 や方法を例示するものであって、この発明の技術的思想は、各構成部品の配置等を 下記のものに特定するものでない。この発明の技術的思想は、特許請求の範囲にお いて、種々の変更を加えることができる。
[0013] [第 1の実施の形態]
図 1は、本発明の第 1の実施の形態に係る半導体装置の製造方法の一部において 適用する、 VIAホールの形成方法を説明するための模式的断面構造であって、図 1 (a)は、フォトリソグラフィー工程図、図 1 (b)は、第 1開口 14aの形成工程図、図 1 (c) は、第 1テーパ領域 14bの形成工程図、図 1 (d)は、マスク 13のエッチング工程図、 図 1 (e)は、マスク 13を利用し、半絶縁性基板 11のエッチングにより、第 3開口 11cを 形成する工程図、図 1 (f)は、接地電極 17を形成して、 VIAホールを形成する工程 図を示す。
[0014] 本発明の第 1の実施の形態に係る半導体装置の製造方法について、図 1の断面で 示した工程図を参照して説明する。
[0015] (a)図 1 (a)に示すように、半絶縁性基板 11の一方の面 1 laの、たとえばその表面に 、ある面積をもった電極 12が形成されている。半絶縁性基板 11は、たとえば GaNあ るいは SiCなどの化合物半導体から構成されている。電極 12は Niなどで形成されて いる。電極 12には、半絶縁性基板 11の、たとえば一方の面 11aに形成された回路素 子(図示せず)の接地端子などが接続される。 [0016] 半絶縁性基板 11の他方の面 l lb、たとえばその裏面には、 A1などの金属からなる マスク層 13が形成されている。マスク層 13を形成する金属には、後述するように、半 絶縁性基板 11をドライエッチングする際に使用するエッチングガスによるエッチング 速度が、半絶縁性基板 11よりも小さい特性のものが使用される。また、マスク層 13上 にレジスト層 14が形成されている。
[0017] マスク層 13およびレジスト層 14が形成された半絶縁性基板 11の上方にマスクバタ ーン 15が配置されている。マスクパターン 15はその一部に光を通すたとえば透孔 15 aが形成されている。マスクパターン 15は、透孔 15aと電極 12とが対面する位置関係 になるように配置される。マスクパターン 15の図示上方、たとえばマスクパターン 15を 基準にして半絶縁性基板 11と反対側に光源 16が配置される。
[0018] (b)次に、光源 16からマスクパターン 15を通してレジスト層 14に光を照射する。
[0019] (c)その後、現像処理を行い、図 1 (b)に示すように、光が照射された部分、たとえば 電極 12と対面する位置に第 1開口 14aを形成する。このとき、第 1開口 14aの底にマ スク層 13が露出する。なお、第 1開口 14aの面積は電極の面積よりも小さくなつてい る。また、ここではポジ型レジストの場合で説明している。しかし、ネガ型レジストを用 いることあでさる。
[0020] (d)次に、レジスト層 14を加熱する。この加熱工程で、図 1 (c)に示すように、第 1開口
14aを囲む縁上端の凸部がだれて、第 1開口 14a側に向力 て厚さが薄くなる第 1テ ーパ領域 14bが、第 1開口 14aの周辺に、たとえば環状に形成される。
[0021] (e)次に、レジスト層 14の第 1開口 14aを利用してマスク層 13をエッチングする。エツ チングは、たとえば Arガスあるいは F、 C1などのハロゲン系のガスを用いたドライエツ チングで行われる。このエッチングで、図 1 (d)に示すように、マスク層 13に第 2開口 1 3aが形成され、第 2開口 13aの底に半絶縁性基板 11の他方の面 l ibが露出する。
[0022] マスク層 13をエッチングする際に、マスクとして機能するレジスト層 14は、第 1開口
14aの周辺が第 1テーパ領域 14bになっている(図 l (c) )。そのため、マスク層 13を エッチングする場合に、第 1テーパ領域 14bも、時間の経過とともに第 1開口 14aに近 い厚さの薄い内側から外側へと順にエッチングが進み、第 1開口 14aの径が徐々に 拡大する。 [0023] したがって、マスク層 13のエッチングは、まず第 1開口 14aの底に露出する部分が エッチングされる。その後、レジスト層 14の第 1開口 14aの径の拡大に伴って、マスク 層 13も内側から外側へと徐々にエッチングが進み、第 2開口 13aの径が徐々に拡大 する。このとき、マスク層 13の内側の方が外側よりもエッチングが進む。したがって、 第 2開口 13aの周辺には、たとえば第 2開口 13a側に向力 て厚さが徐々に薄くなる 第 2テーパ領域 13bが、たとえば環状に形成される。
[0024] (ί)次に、図 1 (e)に示すように、レジスト層 14を除去し、その後、マスク層 13を利用し て半絶縁性基板 11をエッチングする。半絶縁性基板 11のエッチングは、たとえば Ar ガスあるいは F、 C1などのハロゲン系のガスを用いたドライエッチングで行われる。
[0025] 半絶縁性基板 11のエッチングは、まず、第 2開口 13aの底に露出する部分、たとえ ば半絶縁性基板 11面に垂直な点線 dlで囲まれた範囲で始まる。その後、エツチン グの進行によって半絶縁性基板 11を貫通する第 3開口 11cが形成される。
[0026] このとき、図 1 (d)で説明したレジスト層 14の場合と同様、マスク層 13の第 2テーパ 領域 13bでも、厚さの薄い内側から厚い外側へとエッチングが順に進み、第 2開口 1 3aの径が拡大する。したがって、半絶縁性基板 11は、第 2開口 13aの径の拡大に伴 つて、第 3開口 11cの形成と並行して、第 3開口 11cのたとえば図示上方の内径が徐 々に大きくなる。この場合、第 3開口 11cの、たとえば図示上方、たとえば他方の面 1 lb側に位置する部分がエッチングの進みが早くなる。このため、点線 d2に示すように 、たとえば半絶縁性基板 11の他方の面 l ibに開口する開口の内径 D2の方が、一方 の面 11aに開口する開口の内径 D1よりも大きくなる。したがって、他方の面 l ibから 一方の面 11aに向って、たとえば内径が徐々に小さくなる第 3テーパ領域 l idを有す る第 3開口 11cが形成される。
[0027] (g)次に、図 1 (f)に示すようにマスク層 13を除去する。
[0028] (h)その後、図 1 (f)に示すように、蒸着あるいは電気メツキなどの方法で、半絶縁性 基板 11の他方の面 l ibおよび第 3開口 11cの内面 l ld、第 3開口 11cに面する電極 12の裏面に、 Auなどの金属からなる導電層 17を形成し、 VIAホールが完成する。
[0029] このとき、電極 12は VIAホールを構成する VIAホールの開口を、たとえば塞いだ形 になっている。また、半絶縁性基板 11の他方の面 l ibに形成された導電層 17は、た とえば接地導体として機能する。
[0030] 上記の実施形態は、図 1 (e)の点線 d2に示すように、第 3開口 11cはその深さ方向 において全体がテーパ領域 l idになっている。導電層 17を確実に形成するために は、深さ方向の全体がテーパ領域になっていることが望ましい。しかし、第 3開口 11c の一部、たとえば他方の面 l ibから連続する第 3開口 11cの図示上方の一部領域の みにテーパ領域を設ける構成にしてもよい。この場合、全体がテーパ領域になってい る場合に比べると効果は小さいものの、導電層を確実に形成する効果が得られる。
[0031] また、第 3開口 11cの内面に導電層 17を形成する場合、マスク層 13を除去している 。しかし、マスク層 13を除去することなぐマスク層 13の上から導電層 17を形成するこ ともできる。
[0032] 図 2は、本発明の第 1の実施の形態に係る半導体装置の製造方法において、半絶 縁性基板に対する VIAホール形成工程に適用するエッチング装置の模式的構成図 を示す。
[0033] ここで、半絶縁性基板 11をエッチングする方法について図 2の概略構造図を参照 して説明する。
[0034] チャンバ 21内の、たとえば下方に力ソード 22が配置されている。力ソード 22の上方 で力ソード 22と対向する位置にアノード 23が配置されている。たとえばアノード 23に 高周波電源 24が接続され、力ソード 22は接地されている。そして、エッチングを行う 半絶縁性基板 11が、たとえば力ソード 22上に搭載される。また、チャンバ 21の図示 上方には、エッチングガスたとえば Arガスあるいは F、 C1などハロゲン系元素を含む ガスを供給する供給口 25が設けられている。チャンバ 21の図示下方には、チャンバ 21内のガスを排出する排出口 26が設けられている。
[0035] 上記の構成で、供給口 25からエッチングガスがチャンバ 21内に送られる。エツチン グガスは高周波源 24が発生する高周波で励起され、たとえば加速されたイオンなど の作用で、半絶縁性基板 11がエッチングされる。
[0036] 上記した構成によれば、半絶縁性基板の VIAホールの内面にテーパ領域を設けて いる。この場合、 VIAホールの一方の開口が大きくなり、また、 VIAホールの内面の 傾斜が導電層を形成する金属を受ける形になる。そのため、蒸着や電気メツキなどの 方法で導電層を形成する場合、導電層が確実に形成され、段切れが防止される。
[0037] また、半絶縁性基板として GaN基板あるいは SiC基板、サファイアダイヤモンド基板 などを用いた場合、これらの物質は、 VIAホールを形成するためにエッチングする際 の反応性が乏しぐ VIAホールの内面にテーパ領域を形成することが困難になって いる。たとえば SiCは化学的エッチングが困難であるため、ドライエッチングなどスパ ッタ性の強い物理的なエッチングになる。したがって、 VIAホールを形成する場合に 、テーパ領域を形成することが難しぐ垂直な VIAホールになりやすい。
[0038] しかし、 A1などからなるテーパ加工したマスク層を用いれば、 GaN基板あるいは Si C基板などに対しても、 VIAホールの内面にテーパ領域を容易に形成でき、段切れ のな!/、ビアホールが得られる。
[0039] また、 VIAホールを形成する VIAホールの一方の開口が大きくても、電極側の開口 は小さくなつている。したがって、電極を大きくする必要がなぐ回路の大形化が防止 される。
[0040] [その他の実施の形態]
上記のように、本発明は第 1の実施の形態によって記載した力 この開示の一部を なす論述及び図面はこの発明を限定するものであると理解すべきではない。この開 示から当業者には様々な代替実施の形態、実施例及び運用技術が明らかとなろう。
[0041] なお、増幅素子は FET (Field Effect Transistor)に限らず、 HEMT (High Electron Mobility Transistor) "LDMO¾ (Lateral Doped Metal-Oxide-Semiconductor Field Effect Transistor)や HBT (Hetero— junction Bipolar Transistor)など他の増幅素子に も適用できることは言うまでもない。
[0042] このように、本発明はここでは記載していない様々な実施の形態等を含むことは勿 論である。したがって、本発明の技術的範囲は上記の説明力、ら妥当な特許請求の範 囲に係る発明特定事項によってのみ定められるものである。
[0043] 本発明によれば、 VIAホールを構成する VIAホールの内面に内径が変化するテー パ領域が形成される。したがって、 VIAホールの内面に導電層が確実に形成され、 段切れのない VIAホールを有する半導体装置およびその製造方法が実現する。
[0044] 本発明の実施の形態に係る半導体装置およびその製造方法は、 SiC基板や GaN ウェハ基板などの薄層化の困難な半導体装置に適用され、内部整合型電力増幅素 子、電力 MMIC (Monolithic Microwave Integrated Circuit)、マイクロ波電力 増幅器、ミリ波電力増幅器などの幅広!/、適用分野を有する。

Claims

請求の範囲
[1] 一方の面に電極が形成された半絶縁性基板の他方の面に、前記半絶縁性基板よ りもエッチング速度が小さい材料からなるマスク層を形成する第 1工程と、
前記マスク層上にレジスト層を形成する第 2工程と、
光が通る領域を設けたマスクパターンを通して前記レジスト層に光を照射し、前記レ ジスト層に第 1開口を形成する第 3工程と、
前記第 1開口を形成した前記レジスト層を加熱し、前記レジスト層の前記第 1開口の 周辺に前記第 1開口側に向かって厚さが薄くなる第 1テーパ領域を形成する第 4ェ 程と、
前記第 4工程の後、前記レジスト層の前記第 1開口を利用して前記マスク層をエツ チングし、前記半絶縁性基板の前記他方の面の一部が露出する第 2開口を形成す ると共に、前記第 2開口の周辺に前記第 2開口側に向かって厚さが薄くなる第 2テー パ領域を形成する第 5工程と、
前記第 5工程の後、前記マスク層上に残った前記レジスト層を除去する第 6工程と、 前記第 6工程の後、前記第 2開口を利用して前記半絶縁性基板をエッチングし、前 記半絶縁性基板の前記他方の面側に位置する部分の内径が前記一方の面側に位 置する部分の内径よりも大きい第 3テーパ領域を有する第 3開口を形成する第 7工程 と、
前記第 3開口の内面に導電層を形成する第 8工程と
を有することを特徴とする半導体装置の製造方法。
[2] 前記マスク層の材料がアルミニウムであることを特徴とする請求項 1に記載の半導 体装置の製造方法。
[3] 前記半絶縁性基板が GaN基板または SiC基板であることを特徴とする請求項 1記 載の半導体装置の製造方法。
[4] 一方の面に電極が形成され、かつ前記一方の面から他方の面に貫通する VIAホ ールが形成された GaNまたは SiCからなる半絶縁性基板と、
前記 VIAホールの内面に形成され、前記電極と電気的に接続する導電層と を備え、前記 VIAホールの前記他方の面側に位置する部分の内径が前記一方の 面側に位置する部分の内径よりも大きいことを特徴とする半導体装置。
PCT/JP2007/072899 2006-11-30 2007-11-28 Semiconductor device and semiconductor device manufacturing method WO2008066059A1 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
US12/300,793 US7749901B2 (en) 2006-11-30 2007-11-28 Method for forming a tapered via of a semiconductor device
EP07832621.2A EP2088619B1 (en) 2006-11-30 2007-11-28 Semiconductor device manufacturing method
KR1020117014974A KR101156837B1 (ko) 2006-11-30 2007-11-28 반도체 장치
US12/813,541 US20100244202A1 (en) 2006-11-30 2010-06-11 Semiconductor device and fabrication method of the semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006323751A JP5022683B2 (ja) 2006-11-30 2006-11-30 半導体装置の製造方法
JP2006-323751 2006-11-30

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US12/813,541 Division US20100244202A1 (en) 2006-11-30 2010-06-11 Semiconductor device and fabrication method of the semiconductor device

Publications (1)

Publication Number Publication Date
WO2008066059A1 true WO2008066059A1 (en) 2008-06-05

Family

ID=39467849

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2007/072899 WO2008066059A1 (en) 2006-11-30 2007-11-28 Semiconductor device and semiconductor device manufacturing method

Country Status (6)

Country Link
US (2) US7749901B2 (ja)
EP (1) EP2088619B1 (ja)
JP (1) JP5022683B2 (ja)
KR (2) KR101156837B1 (ja)
TW (1) TWI455202B (ja)
WO (1) WO2008066059A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110057235A1 (en) * 2009-09-08 2011-03-10 Kabushiki Kaisha Toshiba Semiconductor device
JP2013141008A (ja) * 2013-03-08 2013-07-18 Fujitsu Ltd 半導体装置の製造方法
CN105097496A (zh) * 2014-05-16 2015-11-25 北京北方微电子基地设备工艺研究中心有限责任公司 刻蚀的方法

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5649355B2 (ja) * 2010-07-28 2015-01-07 住友電工デバイス・イノベーション株式会社 半導体装置及びその製造方法
JP5649356B2 (ja) * 2010-07-28 2015-01-07 住友電工デバイス・イノベーション株式会社 半導体装置及びその製造方法
JP5589243B2 (ja) * 2010-07-30 2014-09-17 住友電工デバイス・イノベーション株式会社 半導体装置の製造方法
US8410580B2 (en) 2011-01-12 2013-04-02 Freescale Semiconductor Inc. Device having conductive substrate via with catch-pad etch-stop
KR101984218B1 (ko) 2011-01-28 2019-05-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법 및 반도체 장치
EP2500938A1 (en) 2011-03-17 2012-09-19 Nxp B.V. Package for a semiconductor device, and a method of manufacturing such package
US8916868B2 (en) 2011-04-22 2014-12-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
US8878288B2 (en) 2011-04-22 2014-11-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8932913B2 (en) * 2011-04-22 2015-01-13 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
US8809854B2 (en) 2011-04-22 2014-08-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8847233B2 (en) 2011-05-12 2014-09-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having a trenched insulating layer coated with an oxide semiconductor film
US8653558B2 (en) 2011-10-14 2014-02-18 Freescale Semiconductor, Inc. Semiconductor device and method of making
KR20140104778A (ko) 2013-02-21 2014-08-29 삼성전자주식회사 관통전극을 갖는 반도체 소자의 제조방법
KR102352237B1 (ko) 2014-10-23 2022-01-18 삼성전자주식회사 팬 아웃 웨이퍼 레벨 패키지의 제조 방법 및 그의 구조
MA44708A (fr) * 2016-12-06 2021-03-24 Infineon Technologies Ag Procédé de fabrication d'un dispositif à semi-conducteur nitrure du groupe iii avec un un trou d'interconnexion traversant le substrat
KR101897653B1 (ko) * 2017-03-06 2018-09-12 엘비세미콘 주식회사 컴플라이언트 범프의 제조방법
CN110447091B (zh) * 2017-03-24 2023-03-21 三菱电机株式会社 半导体装置的制造方法及半导体装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6150347A (ja) * 1984-08-20 1986-03-12 Sanyo Electric Co Ltd コンタクトホ−ルの形成方法
JPS63207132A (ja) * 1987-02-24 1988-08-26 Oki Electric Ind Co Ltd 半導体装置の製造方法
JPH02288409A (ja) 1989-04-27 1990-11-28 Mitsubishi Electric Corp 抵抗帰還型増幅器
JPH05102106A (ja) * 1991-10-03 1993-04-23 Oki Electric Ind Co Ltd 半導体装置の製造方法
JPH06326064A (ja) * 1993-05-14 1994-11-25 Nec Corp 半導体装置及びその製造方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3986196A (en) * 1975-06-30 1976-10-12 Varian Associates Through-substrate source contact for microwave FET
US3986912A (en) * 1975-09-04 1976-10-19 International Business Machines Corporation Process for controlling the wall inclination of a plasma etched via hole
EP0286855A1 (de) * 1987-04-15 1988-10-19 BBC Brown Boveri AG Verfahren zum Aetzen von Vertiefungen in ein Siliziumsubstrat
US4807022A (en) * 1987-05-01 1989-02-21 Raytheon Company Simultaneous formation of via hole and tub structures for GaAs monolithic microwave integrated circuits
US4992764A (en) * 1989-02-21 1991-02-12 Hittite Microwave Corporation High-power FET circuit
WO1998020528A1 (en) * 1996-11-08 1998-05-14 W.L. Gore & Associates, Inc. METHOD FOR IMPROVING RELIABILITY OF THIN CIRCUIT SUBSTRATES BY INCREASING THE Tg OF THE SUBSTRATE
US6081006A (en) * 1998-08-13 2000-06-27 Cisco Systems, Inc. Reduced size field effect transistor
JP2001028425A (ja) 1999-07-15 2001-01-30 Mitsubishi Electric Corp 半導体装置及びその製造方法
DE60033656T2 (de) * 2000-03-03 2007-06-21 Matsushita Electric Industrial Co., Ltd., Kadoma Halbleiteranordnung
US6475889B1 (en) * 2000-04-11 2002-11-05 Cree, Inc. Method of forming vias in silicon carbide and resulting devices and circuits
US6559048B1 (en) * 2001-05-30 2003-05-06 Lsi Logic Corporation Method of making a sloped sidewall via for integrated circuit structure to suppress via poisoning
US7193296B2 (en) * 2004-01-26 2007-03-20 Yamaha Corporation Semiconductor substrate
US7081408B2 (en) * 2004-10-28 2006-07-25 Intel Corporation Method of creating a tapered via using a receding mask and resulting structure
DE102005042072A1 (de) * 2005-06-01 2006-12-14 Forschungsverbund Berlin E.V. Verfahren zur Erzeugung von vertikalen elektrischen Kontaktverbindungen in Halbleiterwafern
US7462891B2 (en) * 2005-09-27 2008-12-09 Coldwatt, Inc. Semiconductor device having an interconnect with sloped walls and method of forming the same
JP2008098581A (ja) * 2006-10-16 2008-04-24 Matsushita Electric Ind Co Ltd 半導体装置及びその製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6150347A (ja) * 1984-08-20 1986-03-12 Sanyo Electric Co Ltd コンタクトホ−ルの形成方法
JPS63207132A (ja) * 1987-02-24 1988-08-26 Oki Electric Ind Co Ltd 半導体装置の製造方法
JPH02288409A (ja) 1989-04-27 1990-11-28 Mitsubishi Electric Corp 抵抗帰還型増幅器
JPH05102106A (ja) * 1991-10-03 1993-04-23 Oki Electric Ind Co Ltd 半導体装置の製造方法
JPH06326064A (ja) * 1993-05-14 1994-11-25 Nec Corp 半導体装置及びその製造方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
KIM S. ET AL.: "SiC via holes by laser drilling", JOURNAL OF ELECTRONIC MATERIALS, vol. 33, no. 5, 2004, pages 477 - 480, XP008070388 *
See also references of EP2088619A4 *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20110057235A1 (en) * 2009-09-08 2011-03-10 Kabushiki Kaisha Toshiba Semiconductor device
JP2013141008A (ja) * 2013-03-08 2013-07-18 Fujitsu Ltd 半導体装置の製造方法
CN105097496A (zh) * 2014-05-16 2015-11-25 北京北方微电子基地设备工艺研究中心有限责任公司 刻蚀的方法

Also Published As

Publication number Publication date
JP5022683B2 (ja) 2012-09-12
KR101156837B1 (ko) 2012-06-18
KR101069956B1 (ko) 2011-10-04
TWI455202B (zh) 2014-10-01
EP2088619B1 (en) 2013-05-15
EP2088619A1 (en) 2009-08-12
US7749901B2 (en) 2010-07-06
KR20110088596A (ko) 2011-08-03
US20100244202A1 (en) 2010-09-30
TW200837829A (en) 2008-09-16
EP2088619A4 (en) 2011-10-26
JP2008140861A (ja) 2008-06-19
US20090146261A1 (en) 2009-06-11
KR20090028506A (ko) 2009-03-18

Similar Documents

Publication Publication Date Title
WO2008066059A1 (en) Semiconductor device and semiconductor device manufacturing method
JP5100185B2 (ja) 半導体装置およびその製造方法
US7973368B2 (en) Semiconductor device with T-gate electrode
JP5468287B2 (ja) 半導体装置およびその製造方法
JP2010027703A (ja) 半導体装置およびその製造方法
KR20190027700A (ko) 전계효과 트랜지스터
JPH03102839A (ja) 半導体装置
JP3646071B2 (ja) 化合物半導体装置の製造方法および化合物半導体装置
KR102392556B1 (ko) 반도체 소자의 제조 방법
JPS62211962A (ja) 高周波半導体装置の製造方法
JP2004158865A (ja) 半導体装置の製造方法
US6835635B2 (en) Electrode forming method and field effect transistor
JPH03230579A (ja) 半導体装置の製造方法
JP2513801B2 (ja) 半導体装置の製造方法
Min et al. Fabrication and electrical properties of an AlGaN/GaN HEMT on SiC with a taper-shaped backside via hole
CN114551445A (zh) 金刚石衬底GaN HEMT与氢终端MOSFET集成结构及其制备方法
JP2004179673A (ja) 半導体装置の製造方法
JPH11150113A (ja) 半導体装置の製造方法
US8211760B2 (en) Method for producing a transistor gate with sub-photolithographic dimensions
JP2003045855A (ja) 加工方法及び電子デバイスの製造方法
JP2003068857A (ja) 半導体装置とその製造方法およびモノリシックマイクロ波集積回路
JP2005085963A (ja) 半導体装置およびその製造方法
KR20000074002A (ko) 티형 게이트 제조방법
JPS59124746A (ja) 半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 07832621

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 1020087027432

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 2007832621

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 12300793

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 1020117014974

Country of ref document: KR