WO2007052421A1 - 表示装置、データ信号線駆動回路、および表示装置の駆動方法 - Google Patents

表示装置、データ信号線駆動回路、および表示装置の駆動方法 Download PDF

Info

Publication number
WO2007052421A1
WO2007052421A1 PCT/JP2006/318850 JP2006318850W WO2007052421A1 WO 2007052421 A1 WO2007052421 A1 WO 2007052421A1 JP 2006318850 W JP2006318850 W JP 2006318850W WO 2007052421 A1 WO2007052421 A1 WO 2007052421A1
Authority
WO
WIPO (PCT)
Prior art keywords
signal line
data signal
source
display device
reference voltage
Prior art date
Application number
PCT/JP2006/318850
Other languages
English (en)
French (fr)
Inventor
Yukihiko Hosotani
Original Assignee
Sharp Kabushiki Kaisha
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Kabushiki Kaisha filed Critical Sharp Kabushiki Kaisha
Publication of WO2007052421A1 publication Critical patent/WO2007052421A1/ja

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Definitions

  • Display device data signal line drive circuit, and display device drive method
  • the present invention relates to a signal generation circuit used for a display device such as a liquid crystal display device.
  • Liquid crystal display devices are actively used as display elements for televisions, graphic displays and the like.
  • a liquid crystal display device in which a switching element such as a thin film transistor (hereinafter referred to as TFT) is provided for each display pixel causes crosstalk between adjacent display pixels even when the number of display pixels increases. It is especially noticeable because it provides a superior display image.
  • TFT thin film transistor
  • Such a liquid crystal display device is mainly composed of a liquid crystal display panel and a drive circuit unit.
  • the liquid crystal display panel holds a liquid crystal composition between a pair of electrode substrates.
  • Polarizing plates are attached to the outer surfaces.
  • a TFT array substrate which is one electrode substrate, has a plurality of signal lines and scanning signal lines formed in a matrix on a transparent insulating substrate such as glass. Then, a switch element made of TFT connected to the pixel electrode is formed at each intersection of the signal line and the scanning signal line, and an alignment film is installed so as to cover almost the entire surface of the switch element. A TFT array substrate is formed.
  • the counter substrate which is another electrode substrate, is formed by sequentially laminating a counter electrode and an alignment film over the entire surface of a transparent insulating substrate such as glass like the TFT array substrate.
  • the scanning signal line driving circuit connected to each scanning signal line of the liquid crystal display panel thus configured, the signal line driving circuit connected to each signal line, and the counter electrode driving circuit connected to the counter electrode
  • the drive circuit unit is configured by COM.
  • liquid crystals require AC drive to prevent burn-in afterimages and display degradation
  • the drive method described below is also a type of AC drive frame inversion drive. Will be described.
  • TF1 In the first field (TF1), when the scanning voltage Vgh is applied to the gate electrode of the TFT of the display pixel to the scanning signal line driving circuit, this TFT is turned on, and the video signal from the signal line driving circuit is turned on.
  • the voltage Vsp is written to the pixel electrode via the TFT source electrode and drain electrode, and the pixel electrode holds the pixel potential V dp until the scanning voltage Vgh is applied in the next field (TF2).
  • the counter electrode Since the counter electrode is set to a predetermined counter potential VCOM by the counter electrode drive circuit COM, the liquid crystal composition held by the pixel electrode and the counter electrode has a potential difference between the pixel potential Vdp and the counter potential VCOM. In response, the image is displayed.
  • the scanning signal line drive circuit scanning voltage Vgh is applied to the gate electrode of the TFT of the display pixel in the second field (TF2), this TFT is turned on, and the signal line drive circuit power is reduced.
  • the video signal voltage Vsn is written to the pixel electrode and holds the pixel potential Vdn.
  • the liquid crystal composition responds according to the potential difference between the pixel potential Vdn and the counter potential VCOM, and an image is displayed.
  • the liquid crystal AC drive is realized by setting the video signal voltage Vsp in the first field and the video signal voltage Vsn in the second field to have opposite polarities.
  • Patent Document 1 Japanese Patent Publication “Japanese Patent Laid-Open No. 11 281957 (Publication Date: October 15, 1999)”
  • Patent Document 2 Japanese Patent Publication “JP 2004-206075 Publication (Published July 22, 2004)”
  • a level shift AVd caused by the parasitic capacitance Cgd is present in the pixel potential Vd when the scanning voltage Vgh falls. Arise.
  • This level shift AVd is defined as Clc for the liquid crystal capacitance of the pixel and AVg for the difference between the on-voltage and off-voltage in the scanning signal.
  • the scanning signal waveform has almost no waveform rounding immediately after the output of the scanning signal line driving circuit, but the waveform is rounded near the end of the scanning signal line due to the signal delay propagation characteristics of the scanning signal line. It becomes.
  • the level shift AVd does not become uniform over the entire surface of the display panel, and the source pull-in level differs between the input side and the termination side of the scanning signal line. This causes display deterioration such as flickering force on the display screen.
  • the counter voltage needs to be set between the source voltage during positive polarity driving and the source voltage during negative polarity driving.
  • the counter voltage is usually set at the center of the screen so that it is between the source voltage during positive polarity driving and the source voltage during negative polarity driving. Variations in brightness occur from time to time, causing flickering force generation.
  • the display panel has been increased in size, and in such a large-panel liquid crystal display device, the difference in the source pull-in level due to the rounding of the waveform of the scanning signal has increased, and the in-plane flicker has increased. The problem of force generation becomes more prominent.
  • Patent Document 1 discloses a technique for making the level shift ⁇ Vd uniform in the display surface by controlling the falling edge of the scanning signal and eliminating such a flickering force.
  • the method of Patent Document 1 requires a complicated circuit configuration in the scanning signal line driving circuit in order to control the falling edge of the scanning signal.
  • the present invention has been made in view of the above problems, and its object is to sufficiently reduce the occurrence of flickering force and the like due to fluctuations in pixel potential caused by parasitic capacitance.
  • a display device and a display method capable of obtaining a fine and high-quality display image may be realized without requiring a complicated circuit configuration.
  • the display device according to the present invention includes a plurality of scanning signal lines and a plurality of data signal lines provided to cross each other, and the scanning signal lines and the data signal lines.
  • a display panel having a pixel electrode connected to the intersection via a thin film transistor, a scanning signal line driving circuit for driving the scanning signal line, and a data signal line for driving the data signal line as a plurality of source drivers. And the display panel is divided into a plurality of drive regions driven by different source drivers, and the source signal output from the source driver in each of the drive regions is It is characterized in that it is adjusted to minimize the in-plane fretting force.
  • the display device includes a plurality of scanning signal lines and a plurality of data signal lines provided so as to intersect with each other, the scanning signal lines, and the data signal lines.
  • a display panel having pixel electrodes connected to each other through a thin film transistor, a scanning signal line driving circuit for driving the scanning signal lines, and data for driving the data signal lines, comprising a plurality of source drains
  • the display panel is divided into a plurality of drive regions driven by different source drivers, and the source drivers in the respective drive regions have different system reference voltages. It is characterized by being input.
  • the display panel is divided into a plurality of drive regions that are driven by different source drivers.
  • the source signal output by the source driver is adjusted to minimize the in-plane flickering force in each driving area, thus suppressing the in-plane flicking force on the display screen. High-definition and high-quality display images can be obtained.
  • FIG. 1 showing an embodiment of the present invention, is a block diagram showing a signal line drive circuit and a reference voltage generation circuit in a display device according to Embodiment 1.
  • FIG. 2 is a diagram showing a schematic configuration of a liquid crystal display device to which the present invention is applicable.
  • FIG. 3 is a circuit diagram showing a reference voltage generating circuit.
  • FIG. 4 is a block diagram showing a circuit for generating two systems of reference voltages.
  • FIG. 5 is a block diagram showing a signal line driver circuit in the display device according to the second embodiment.
  • FIG. 6 is a block diagram showing a circuit for correcting a gradation signal in the signal line driving circuit.
  • FIG. 7 is a timing chart showing a video signal and a gradation voltage correction signal Vrev input to the signal line driving circuit.
  • FIG. 8 is a timing chart showing a video signal and a gradation voltage correction signal Vrev input to the signal line driving circuit.
  • the liquid crystal display device shown in FIG. 2 is composed of a liquid crystal display panel 1 and a drive circuit unit, and the liquid crystal display panel holds a liquid crystal composition between a pair of electrode substrates.
  • Polarizing plates are attached to the outer surfaces.
  • One electrode substrate has a plurality of signal lines S (l), S (2), ⁇ S (i), SiN), on a transparent insulating substrate 10 such as glass.
  • the scanning signal lines G (1), G (2) G (j) to G (M) are formed in a matrix.
  • a switch element 12 made of TFT connected to the pixel electrode 13 is formed at each intersection between the signal lines and the scanning signal lines, and an alignment film (not shown) is formed so as to cover the entire surface thereof. 2) is installed to form a TFT array substrate.
  • the counter substrate which is another electrode substrate, is formed by sequentially laminating a counter electrode 14 and an alignment film (not shown) over the entire surface of a transparent insulating substrate 11 such as glass like the TFT array substrate. Made up of. Then, the scanning signal line driving circuit 30 connected to each scanning signal line of the liquid crystal display panel configured as described above, the signal line driving circuit 20 connected to each signal line, and the counter electrode connected to the counter electrode.
  • the drive circuit section is constituted by the electrode drive circuit COM.
  • the liquid crystal display device uses a plurality of source drivers 21A to 21D in cascade connection as a signal line driving circuit 20.
  • Each of the source drivers 21A to 21D receives the video signal and a plurality of types of reference voltages from the reference voltage generation circuit, selects one reference voltage according to the video signal, and outputs it to the signal line. Further, the above-described operation in the source drivers 21A to 21D is timing-controlled by a control signal such as a source start pulse signal or a source clock signal input by the control circuit 40 (see FIG. 2).
  • the reference voltage generation circuit 22A supplies the reference voltage to the source drivers 21A and 21B
  • the reference voltage generation circuit 22B supplies the reference voltage to the source drivers 21C and 21D.
  • FIG. 3 shows a configuration example of the reference voltage generation circuits 22A and 22B.
  • the reference voltage generation circuits 22A and 22B generate a plurality of reference voltages between Vref and GND by resistance division when the reference voltage Vrei3 ⁇ 4 is input.
  • the reference voltage generation circuits 22A and 22B have different resistance voltage division ratios.
  • the reference voltage generation circuit 22A generates a Va system reference voltage (VOa to Vna), and the reference voltage generation circuit 22B Generate system reference voltage (V Ob to Vnb).
  • the display panel can be AC driven by switching the polarity of the reference voltage Vref.
  • the reference voltage generation circuit 22A switches the reference voltages VHOa to VHna and the reference voltages VLOa to V Lna for AC driving. Can be generated. The same applies to the reference voltage generation circuit 22B.
  • Va system reference voltage and Vb system reference voltage minimize the in-plane flicker force in the region driven by the source driver to which each reference voltage is input. It is determined by taking the in-plane ⁇ into account for each gradation.
  • the Va system reference voltage generated by the reference voltage generating circuit 22 ⁇ is Input to source drivers 21A and 21B that drive the left half of the display screen (on the scanning signal input stage side).
  • the level shift ⁇ caused by the scan signal waveform rounding is small, and the Va system reference voltage is taken into account. Is set as a small value.
  • the Vb system reference voltage generated by the reference voltage generation circuit 22 is input to the source drivers 21C and 21D that drive the right half of the display screen (the end side of the scanning signal).
  • the level shift ⁇ caused by the waveform rounding of the scanning signal with a large rounding of the scanning signal is a large value at the terminal side of the scanning signal. Set as a value.
  • the reference voltages of different systems are supplied to the display area driven by the source drivers 21A and 21B and the display area driven by the source drivers 21C and 21D, respectively.
  • a configuration including two reference voltage generation circuits 22 ⁇ and 22 ⁇ is illustrated.
  • the method of supplying the reference voltages for a plurality of systems is not limited to this.
  • Fig. 4 shows a modification.
  • FIG. 4 shows a configuration in which two systems of reference voltages can be generated using one reference voltage generation circuit.
  • the reference voltage generation circuit 22C generates the Va system reference voltage. Further, the reference voltage output from the reference voltage generation circuit 22C is branched into two, and one of them is input to the level shift circuit 23.
  • the other reference voltage (Vb system) can be generated if the level is uniformly shifted with respect to the Va system reference voltage. That is, the level shift circuit 23 generates a Vb reference voltage by applying a level shift of ⁇ to the Va reference voltage.
  • the Va reference voltage directly generated by the reference voltage generation circuit 22C is input to the source drivers 21A and 21B, and the Vb reference voltage generated by the level shift in the level shift circuit 23 is obtained.
  • the flickering force of the display screen can be reduced as in the configuration of FIG.
  • the display panel display area is the same.
  • Each source driver is divided into a plurality of drive regions that are driven by different source drivers, and a reference voltage that can optimally improve the in-plane flick force in each drive region is given to each source driver. That is, in the first embodiment, a plurality of system reference voltages are generated by an external reference voltage generation circuit, and the reference voltages of each system are supplied to corresponding source drivers.
  • each of the reference voltages supplied to each source driver has n (n is an integer of n ⁇ l) reference voltages.
  • the reference voltage is set.
  • all n may have different values for each display panel display area, or only one of n may have a different value. Sometimes it becomes. It depends on conditions such as the size of the display panel. At least one of n forces is set to a different voltage.
  • the number of source drivers may be any number as long as it is two or more.
  • two drive regions are separated.
  • four drive regions can be separated.
  • the improvement level of the flicker force is further improved.
  • the number of source drivers is m
  • the number of reference voltage systems used to drive the display panel can be arbitrarily set between 2 and m.
  • the level of improvement increases as the number of reference voltage systems used increases.
  • the reference voltage generation circuit generates each reference voltage from a certain reference voltage (Vref) by resistance voltage division.
  • Vref reference voltage
  • the present invention is not limited to this, and other methods are used. You can generate a reference voltage! / ⁇ .
  • Embodiment 2 according to the present invention will be described below.
  • a plurality of source drivers 24 A to 24 D are used in cascade as the signal line driving circuit 20.
  • Each source driver 24A to 24D receives a video signal and a plurality of types of reference voltages from a reference voltage generation circuit, and responds to the video signal. Select one reference voltage and output to the signal line. Further, the above-described operation in the source drivers 24A to 24D is timing-controlled by a control signal such as a source start pulse signal or a source clock signal input by the control circuit 40 (see FIG. 2).
  • the grayscale voltage correction signal Vrev is input to each of the source drivers 24A to 24D.
  • the gradation voltage correction signal Vrev is a signal for correcting the gradation voltage for the source driver.
  • the gradation voltage correction is performed based on the gradation voltage correction signal Vrev. Is performed. That is, in the second embodiment, the power to which the reference voltage of the same system is input in all the source drivers is corrected to the optimized source voltage in each block and output in each source driver. This improves the in-plane fretting force.
  • the gradation voltage correction signal Vrev is independent of each data power to be a video signal, and notifies signal information for correcting the gradation voltage for each source driver.
  • the information power DZA conversion is performed on the input video signal.
  • the video signal input to the source driver is an n-bit digital signal, and a plurality of (2 n ) reference signals input to the source driver by switching processing according to the bit of the digital signal.
  • One reference voltage is selected from the voltages. The reference voltage thus selected is output to the signal line as a gradation signal corresponding to the video signal.
  • gradation voltage correction information is added to each source driver by the gradation voltage correction signal Vrev and is corrected by the output voltage correction circuit in the source driver.
  • the source driver output voltage is output.
  • Figure 6 shows the main configuration of the source driver for this purpose. Note that the source driver 24 shown in FIG. 6 is common to all of the source drivers 24A to 24D shown in FIG.
  • the source driver 24 includes a DZA conversion circuit 241 and an output voltage correction circuit 242 for each of the source signal lines from which the source voltage is output from the source dry circuit 24.
  • the video signal input to the source driver 24 is first converted into an analog gradation signal by the DZA conversion circuit 241.
  • the source driver 24 The adjustment signal is corrected by the output voltage correction circuit 242 and the corrected analog gradation signal is output to the source signal line.
  • the output voltage correction circuit 242 receives the analog gradation signal from the DZA conversion circuit 241 and the gradation voltage correction signal Vrev.
  • the output voltage correction circuit 242 corrects the input analog gradation signal to a source voltage optimized by level shifting, and the level shift amount ⁇ is determined by the gradation voltage correction signal Vrev. It is.
  • the gradation voltage correction signal Vrev is a parameter in which correction information optimized for the display panel is added to the base reference voltage, and is set according to the characteristics of the display panel.
  • the level shift amount ⁇ in the output voltage correction circuit 242 is set to an optimum value for suppressing the flicker force in each of the regions driven by the source drivers 24 to 24D. It is necessary to make it. This can be dealt with by changing the gradation voltage correction signal Vrev over time. This can be explained with reference to Fig. 7 as follows.
  • the source dryers 24A to 24D perform the above processing on the input video signal in a time-sharing manner for each source signal line. For this reason, the gradation voltage correction signal Vrev may be set to a value corresponding to the source driver 24A while processing is performed on the region driven by the source driver 24A. Similarly, while the processing is performed on the region driven by the source drys 24B to 24D, the gradation voltage correction signal Vrev is set to a value corresponding to the source drys 24B to 24D. In this way, even if the configuration of the source drivers 24A to 24D is the same, different voltage corrections are possible so as to suppress the optimum flickering force in each source driver, which is suitable for each drive region. Source voltage can be output. As a result, it is possible to perform a good display optimized for the display panel and having no flickering force.
  • the gradation voltage correction signal Vrev is input to the source driver as a signal set separately from the video signal. As shown in FIG. It may be input to the source driver with the pressure correction signal Vrev added. This is because, for example, gradation correction voltage information is added to the end of the video signal, and this decoded information is displayed in the figure. It is also possible to input to the 6 source output voltage correction circuit 242.
  • the display device includes a plurality of scanning signal lines and a plurality of data signal lines provided so as to intersect with each other, and an intersection portion between the scanning signal lines and the data signal lines.
  • a display panel having a pixel electrode connected thereto via a thin film transistor, a scanning signal line driving circuit for driving the scanning signal line, and a data signal line driving circuit for driving the data signal line comprising a plurality of source drivers,
  • the display panel is divided into a plurality of drive regions driven by different source drivers, and the source signal output from the source driver in each of the drive regions is a surface within each drive region. Adjusted to minimize internal flickering force.
  • the display device includes a plurality of scanning signal lines and a plurality of data signal lines provided so as to intersect with each other, and a thin film transistor at an intersection between the scanning signal line and the data signal line.
  • a display panel having pixel electrodes connected to each other, a scanning signal line driving circuit for driving the scanning signal line, and a data signal line driving circuit for driving the data signal line including a plurality of source drivers.
  • the display panel is divided into a plurality of drive regions driven by different source drivers, and different system reference voltages are input to the source drivers in the drive regions.
  • the display panel is divided into a plurality of drive regions that are driven by different source drivers.
  • the source signal output by the source driver is adjusted to minimize the in-plane flickering force in each driving area, thus suppressing the in-plane flicking force on the display screen. High-definition and high-quality display images can be obtained.
  • a reference voltage of a different system is input to each of the source drivers.
  • Each reference voltage can be configured to be set to a voltage that can minimize the in-plane flicking force in a drive region driven by a source driver to which the reference voltage is input.
  • the reference voltage set to a voltage that can minimize the in-plane flicking force in the drive region driven by each source driver is input to each source driver.
  • the in-plane flickering force in each driving region can be minimized.
  • the reference voltage input to each of the source drivers is configured to be generated by a different reference voltage generation circuit, or generated by the same reference voltage generation circuit.
  • a plurality of reference voltages can be obtained by branching into a plurality of levels and level-shifting the branched reference voltages.
  • the reference voltages of the different systems have n (n is an integer of n ⁇ 1) reference voltages, and at least one of the n reference voltages has different values. It can be configured to be set.
  • each source driver includes a DZA conversion unit that converts an input digital video signal into an analog gradation signal, and the analog gradation signal in each drive region.
  • a voltage correction unit that corrects the source output signal that can minimize the in-plane flickering force in the case can be provided.
  • the analog gradation signal is supplied to the voltage correction unit.
  • the analog gradation signal can be corrected to a source output signal that can minimize the in-plane flickering force in each drive region.
  • the in-plane flicking force in each drive region can be minimized.

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

 表示パネルは複数の駆動領域に分割されてなり、それぞれの駆動領域は異なるソースドライバ(21A~21D)にて駆動される。各ソースドライバ(21A~21D)には、基準電圧発生回路(22A,22B)にて生成されるそれぞれ異なる系統の基準電圧が入力され、各基準電圧は、該基準電圧が入力されるソースドライバにて駆動される駆動領域内での面内フリッカを最小限とできる電圧に設定されている。これにより、寄生容量に起因して生じる画素電位の変動に伴うフリッカ等の発生を十分に低減させ、高精細、高品位な表示画像が得られる表示装置および表示方法を、複雑な回路構成を要することなく実現できる。

Description

明 細 書
表示装置、データ信号線駆動回路、および表示装置の駆動方法 技術分野
[0001] 本発明は、液晶表示装置等の表示装置に用いられる信号生成回路に関するもの である。
背景技術
[0002] 液晶表示装置は、テレビやグラフィックディスプレイ等の表示素子として盛んに用い られている。その中でも、特に表示画素毎に薄膜トランジスタ(Thin Film Transistor, 以下、 TFTと称す)等のスィッチ素子が設けられた液晶表示装置は、表示画素数が 増大しても隣接表示画素間でのクロストークのない優れた表示画像を得ることができ るため、特に注目^^めている。
[0003] このような液晶表示装置は、液晶表示パネル及び駆動回路部とからその主要部が 構成されており、液晶表示パネルは一対の電極基板間に液晶組成物が保持され、 各電極基板の外表面にはそれぞれ偏光板が貼り付けられている。
[0004] 一方の電極基板である TFTアレイ基板は、ガラスなどの透明な絶縁性基板上に複 数本の信号線及び走査信号線がマトリクス状に形成されている。そして、これら信号 線と走査信号線との交差部ごとに、画素電極に接続された TFTからなるスィッチ素子 が形成されており、これらの上をほぼ全面にわたって覆うように配向膜が設置されて、 TFTアレイ基板が形成されて 、る。
[0005] 一方、他の電極基板である対向基板は、 TFTアレイ基板と同様にガラスなどの透 明な絶縁性基板上に、全面にわたって対向電極、配向膜が順次積層されて成って いる。そして、このようにして構成される液晶表示パネルの各走査信号線に接続され る走査信号線駆動回路、各信号線に接続される信号線駆動回路、及び対向電極に 接続される対向電極駆動回路 COMによって上記駆動回路部は構成されている。
[0006] ここで、上記液晶表示パネルの駆動方法を説明すると以下の通りである。なお、液 晶は、焼き付け残像や、表示劣化を防ぐために交流駆動を必要とすることは広く知ら れており、以下に説明する駆動方法も上記交流駆動の 1種であるフレーム反転駆動 を用いて説明する。
[0007] 第 1フィールド (TF1)で、表示画素の TFTのゲート電極に走査信号線駆動回路に 走査電圧 Vghが印加されると、この TFTはオン状態となり、信号線駆動回路からの映 像信号電圧 Vspが TFTのソース電極、及びドレイン電極を介して画素電極に書き込 まれ、次フィールド (TF2)で走査電圧 Vghが印加されるまで画素電極は画素電位 V dpを保持する。そして、対向電極は対向電極駆動回路 COMによって所定の対向電 位 VCOMに設定されているため、画素電極と対向電極とによって保持される液晶組 成物は画素電位 Vdpと対向電位 VCOMとの電位差に応じて応答し、画像表示が行 われる。
[0008] 同様に、第 2フィールド (TF2)で、表示画素の TFTのゲート電極に走査信号線駆 動回路走査電圧 Vghが印加されると、この TFTはオン状態となり、信号線駆動回路 力ゝらの映像信号電圧 Vsnが画素電極に書き込まれ、画素電位 Vdnを保持し、液晶組 成物は画素電位 Vdnと対向電位 VCOMとの電位差に応じて応答し、画像表示が行 われる。ここで、第 1フィールドにおける映像信号電圧 Vspと、第 2フィールドにおける 映像信号電圧 Vsnとを逆極性とすることで、液晶交流駆動が実現される。
特許文献 1 :日本国公開特許公報「特開平 11 281957号公報 (公開日 1999年 10 月 15日)」
特許文献 2:日本国公開特許公報「特開 2004— 206075号公報 (公開日 2004年 7 月 22日)」
発明の開示
[0009] TFTのゲート ドレイン間には、構成上、寄生容量 Cgdが必然的に形成されるため 、走査電圧 Vghの立ち下がり時に、画素電位 Vdには寄生容量 Cgdに起因するレべ ルシフト AVdが生じる。このレベルシフト AVdは、画素の液晶容量を Clc、走査信号 におけるオン電圧とオフ電圧との差を AVgとすると、
△Vd= (Cgd/ (Clc + Cgd) ) · AVg
となる。
[0010] ここで、レベルシフト AVdの大きさ力 表示パネルの全面で均一であれば、 AVdを 低減させるように対向電位 VCOMにバイアスすることなどでその影響を無くすことが できる。
[0011] し力しながら実際には、液晶表示パネルの走査信号線には、ある程度の信号伝播 遅延が生じることは避けられず、この信号伝播遅延によって走査信号に信号なまりが 発生する。具体的には、走査信号波形は、走査信号線駆動回路の出力直後では波 形なまりは殆ど無いが、走査信号線の終端部付近では上記走査信号線の信号遅延 伝播特性により波形がなまることとなる。
[0012] そして、この走査信号の波形なまりによって、レベルシフト AVdの大きさは表示パネ ルの全面で均一とならず、走査信号線の入力側と終端側とでソース引き込みレベル の差異が生じるため、表示画面にフリツ力等の表示劣化を生じさせる原因となる。具 体的には、交流駆動を行う液晶表示パネルでは、正極性駆動時と負極性駆動時とで 同輝度の表示を行うためにはソース電圧と対向電圧との差を一定とする必要がある ため、対向電圧は正極性駆動時のソース電圧と負極性駆動時のソース電圧との間に 設定される必要がある。しかしながら、上記レベルシフト AVdによるソース引き込みレ ベルが面内で不均一に発生すると、表示面内全体で上記設定を行うことができない 。このため通常は、画面中央で対向電圧が正極性駆動時のソース電圧と負極性駆 動時のソース電圧との間になるように設定するが、画面端部では正極性駆動時と負 極性駆動時とで輝度のばらつきが生じ、フリツ力発生の要因となる。特に、近年の液 晶表示装置では表示パネルの大型化が進んでおり、このような大型パネルの液晶表 示装置では、走査信号の波形なまりによるソース引き込みレベルの差異が大きくなり 、面内のフリツ力発生の問題がより顕著となる。
[0013] 特許文献 1には、走査信号の立ち下がりを制御することで、上記レベルシフト Δ Vd を表示面内で均一化し、このようなフリツ力を解消する技術が開示されている。しかし ながら、上記特許文献 1の方法では、走査信号の立ち下がりを制御するために、走 查信号線駆動回路において複雑な回路構成を必要とする。
[0014] 本発明は、上記の問題点に鑑みてなされたものであり、その目的は、寄生容量に起 因して生じる画素電位の変動に伴うフリツ力等の発生を十分に低減させ、高精細、高 品位な表示画像が得られる表示装置および表示方法を、複雑な回路構成を要する ことなく実現すること〖こある。 [0015] 本発明に係る表示装置は、上記目的を達成するために、互いに交差して設けられ た複数の走査信号線および複数のデータ信号線と、上記走査信号線と上記データ 信号線との交差部に薄膜トランジスタを介して接続される画素電極とを有する表示パ ネルと、上記走査信号線を駆動する走査信号線駆動回路と、複数のソースドライバ 力 なり上記データ信号線を駆動するデータ信号線駆動回路とを備えており、上記 表示パネルは、それぞれ異なるソースドライバにて駆動される複数の駆動領域に分 割されてなり、上記各駆動領域においてソースドライバが出力するソース信号は、各 駆動領域内での面内フリツ力を最小限とできるように調整されていることを特徴として いる。
[0016] あるいは、本発明に係る表示装置は、上記目的を達成するために、互いに交差し て設けられた複数の走査信号線および複数のデータ信号線と、上記走査信号線と 上記データ信号線との交差部に薄膜トランジスタを介して接続される画素電極とを有 する表示パネルと、上記走査信号線を駆動する走査信号線駆動回路と、複数のソー スドライノからなり上記データ信号線を駆動するデータ信号線駆動回路とを備えてお り、上記表示パネルは、それぞれ異なるソースドライバにて駆動される複数の駆動領 域に分割されてなり、上記各駆動領域のソースドライバには異なる系統の基準電圧 が入力されることを特徴として 、る。
[0017] 上記の構成によれば、上記表示パネルは、それぞれ異なるソースドライバにて駆動 される複数の駆動領域に分割されている。そして、各駆動領域においては、ソースド ライバが出力するソース信号が、各駆動領域内での面内フリツ力を最小限とできるよう に調整されているため、表示画面での面内フリツ力を抑制でき、高精細、高品位な表 示画像が得られる。
図面の簡単な説明
[0018] [図 1]本発明の実施形態を示すものであり、実施の形態 1に係る表示装置における信 号線駆動回路と基準電圧発生回路とを示すブロック図である。
[図 2]本発明が適用可能な液晶表示装置の概略構成を示す図である。
[図 3]基準電圧発生回路を示す回路図である。
[図 4]2系統の基準電圧を発生させるための回路を示すブロック図である。 [図 5]実施の形態 2に係る表示装置における信号線駆動回路を示すブロック図である
[図 6]上記信号線駆動回路において、階調信号を補正するための回路を示すブロッ ク図である。
[図 7]信号線駆動回路に入力される映像信号と階調電圧補正信号 Vrevとを示すタイ ミングチャートである。
[図 8]信号線駆動回路に入力される映像信号と階調電圧補正信号 Vrevとを示すタイ ミングチャートである。
発明を実施するための最良の形態
[0019] 本発明の一実施形態について図 1ないし図 8に基づいて説明すると以下の通りで ある。
[0020] 先ずは、本発明が適用可能である液晶表示装置の概略構成を、図 2を参照して説 明する。図 2に示す液晶表示装置は、液晶表示パネル 1及び駆動回路部とからその 主要部が構成されており、液晶表示パネルは一対の電極基板間に液晶組成物が保 持され、各電極基板の外表面にはそれぞれ偏光板が貼り付けられている。
[0021] 一方の電極基板である TFTアレイ基板は、ガラスなどの透明な絶縁性基板 10上に 複数本の信号線 S (l)、 S (2)、〜S (i)、 S iN)、及び走査信号線 G (1)、G (2) G (j)、〜G (M)、がマトリクス状に形成されている。そして、これら信号線と走査信号 線との交差部ごとに、画素電極 13に接続された TFTからなるスィッチ素子 12が形成 されており、これらの上をほぼ全面にわたって覆うように配向膜(図示せず)が設置さ れて、 TFTアレイ基板が形成されている。
[0022] 一方、他の電極基板である対向基板は、 TFTアレイ基板と同様にガラスなどの透 明な絶縁性基板 11上に、全面にわたって対向電極 14、配向膜 (図示せず)が順次 積層されて成っている。そして、このようにして構成される液晶表示パネルの各走査 信号線に接続される走査信号線駆動回路 30、各信号線に接続される信号線駆動回 路 20、及び対向電極に接続される対向電極駆動回路 COMによって上記駆動回路 部は構成されている。
[0023] 〔実施の形態 1〕 本発明に係る実施の形態 1につ!ヽて以下に説明する。本実施の形態 1に係る液晶 表示装置は、図 1に示すように、信号線駆動回路 20として、複数のソースドライバ 21 A〜21Dをカスケード接続して用いている。各ソースドライバ 21A〜21Dは、映像信 号と、基準電圧発生回路から複数種類の基準電圧とを入力され、上記映像信号に応 じて 1つの基準電圧を選択して信号線に出力する。また、ソースドライバ 21A〜21D における上記動作は、コントロール回路 40 (図 2参照)力 入力されるソーススタート パルス信号やソースクロック信号等のコントロール信号によってタイミング制御される。
[0024] ここで、本実施の形態 1に係る液晶表示装置では、 2つの基準電圧発生回路 22A および 22Bが設けられおり、各階調信号生成回路内の抵抗値は、対応するソースド ライバに合わせて調整されている。すなわち、図 1の構成では、基準電圧発生回路 2 2Aはソースドライバ 21Aおよび 21Bに基準電圧を供給し、基準電圧発生回路 22B はソースドライバ 21Cおよび 21Dに基準電圧を供給する。
[0025] 図 3に基準電圧発生回路 22Aおよび 22Bの構成例を示す。基準電圧発生回路 22 Aおよび 22Bは、参照電圧 Vrei¾入力されることにより、抵抗分割によって Vref〜G ND間で複数の基準電圧を発生させる。また、基準電圧発生回路 22Aおよび 22Bは 、それぞれ異なる抵抗分圧比を有しており、基準電圧発生回路 22Aは Va系統の基 準電圧 (VOa〜Vna)を発生させ、基準電圧発生回路 22Bは Vb系統の基準電圧 (V Ob〜Vnb)を発生させる。
[0026] 尚、参照電圧 Vrefの極性を切り替えることで、表示パネルの交流駆動が可能となる 。例えば、参照電圧がそれぞれ極性の異なる VrelHと VrelLとの間で切り替えられる 場合、基準電圧発生回路 22Aにおいては、 VHOa〜VHnaの基準電圧と VLOa〜V Lnaの基準電圧とを交流駆動用に切り替えて発生させることができる。基準電圧発生 回路 22Bにおいても同様である。
[0027] 上記 2系統の基準電圧 (Va系統の基準電圧および Vb系統の基準電圧)は、それ ぞれの基準電圧が入力されるソースドライバによって駆動される領域において、面内 フリツ力を最小限とするよう、それぞれの階調に対し面内の Δνを加味して決定される
[0028] 図 1の例では、基準電圧発生回路 22Αによって生成される Va系統の基準電圧は、 表示画面の左半分 (走査信号の入力段側とする)を駆動するソースドライバ 21Aおよ び 21Bに入力される。この駆動領域は、走査信号の入力段側の場合、走査信号のな まりが小さぐ走査信号の波形なまりによって生じるレベルシフト Δνも小さい値となる ため、 Va系統の基準電圧は、加味される Δνを小さな値として設定される。一方、基 準電圧発生回路 22Βによって生成される Vb系統の基準電圧は、表示画面の右半分 (走査信号の終端側とする)を駆動するソースドライバ 21Cおよび 21Dに入力される。 この駆動領域は、走査信号の終端側の場合、走査信号のなまりが大きぐ走査信号 の波形なまりによって生じるレベルシフト Δνも大きい値となるため、 Va系統の基準 電圧は、加味される Δνを大きな値として設定される。
[0029] また、上記図 1の構成では、ソースドライバ 21Aおよび 21Bによって駆動される表示 領域と、ソースドライバ 21Cおよび 21Dによって駆動される表示領域とに、それぞれ 異なる系統の基準電圧を供給するために、 2つの基準電圧発生回路 22Αおよび 22 Βを備えた構成を例示している。しかしながら、本発明において、複数の系統の基準 電圧を供給する方法はこれに限定されない。図 4にその変形例を示す。
[0030] 図 4は、 1つの基準電圧発生回路を用いて 2系統の基準電圧を発生させることので きる構成である。図 4の例では、基準電圧発生回路 22Cが Va系統の基準電圧を発 生させる。さらに、基準電圧発生回路 22Cから出力される基準電圧は 2つに分岐され 、その一方はレベルシフト回路 23に入力される。
[0031] ここで、表示画面の左右の領域における最適な基準電圧に関して、ソース引き込み 電圧のシフト量( Δ V)が各基準電圧間で一定であるとすれば (VOa— VOb = · · · =V na-Vnb= Δν)、 Va系の基準電圧に対して一様にレベルシフトすれば他方の基準 電圧 (Vb系)を発生することができる。すなわち、レベルシフト回路 23は、 Va系の基 準電圧に対して、 Δνのレベルシフトを施すことにより Vb系の基準電圧を生成する。
[0032] こうして、基準電圧発生回路 22Cによって直接発生させられる Va系の基準電圧を ソースドライバ 21Aおよび 21Bに入力し、レベルシフト回路 23でのレベルシフトによ つて発生させられる Vb系の基準電圧をソースドライバ 21Cおよび 21Dに入力するこ とによって、図 1の構成と同様に表示画面のフリツ力を低減できる。
[0033] このように、本実施の形態 1に係る液晶表示装置では、表示パネル表示領域をそれ ぞれ異なるソースドライバによって駆動される複数の駆動領域に分割し、それぞれの 駆動領域において面内フリツ力を最適に改善できる基準電圧を各ソースドライバに与 えている。すなわち、本実施の形態 1では、複数系統の基準電圧を外部基準電圧発 生回路にて発生させ、それぞれの系統の基準電圧を対応するソースドライバに供給 している。
[0034] ここで、各ソースドライバに供給される基準電圧は、それぞれ n(nは n≥lの整数)個 の基準電圧を有しているが、面内フリツ力を低減するためにそれぞれの基準電圧を 設定している。その基準電圧の設定に関し、表示パネルの条件によっては、表示パ ネル表示領域それぞれに対して n個全てが異なる値の電圧となることもあるし、 n個の うちの 1個のみ異なる値の電圧となることもある。それは、表示パネルの大きさ等の条 件によって異なる力 少なくとも n個のうちの 1個は異なる値の電圧に設定している。
[0035] 尚、上記説明では、ソースドライバを 4個採用した例を想定しているが、ソースドライ バの数は 2個以上であれば任意の数で構わない。また、上記説明では、分離される 駆動領域を 2つとしているが、ソースドライバを 4個有する上記構成では、分離される 駆動領域を 4つとすることもできる。この場合、 4系統分の基準電圧を発生させて各ソ ースドライバのそれぞれに入力すれば、フリツ力の改善レベルがさらに向上する。す なわち、ソースドライバの数が m個である場合、表示パネルの駆動に用いる基準電圧 の系統数は 2個から m個の間で任意に設定できる。もちろん、基準電圧のより細かい 調整を行い、面内フリツ力を改善するのであれば、用いる基準電圧の系統数は多い ほど改善のレベルはあがる。
[0036] また、上記説明では、基準電圧発生回路はある参照電圧 (Vref)より抵抗分圧により 各基準電圧を発生しているが、本発明はこれに限定されるものではなぐ他の方法で 基準電圧を発生させても構わな!/ヽ。
[0037] 〔実施の形態 2〕
本発明に係る実施の形態 2について以下に説明する。本実施の形態 2に係る液晶 表示装置は、図 5に示すように、信号線駆動回路 20として、複数のソースドライバ 24 A〜24Dをカスケード接続して用いている。各ソースドライバ 24A〜24Dは、映像信 号と、基準電圧発生回路から複数種類の基準電圧とを入力され、上記映像信号に応 じて 1つの基準電圧を選択して信号線に出力する。また、ソースドライバ 24A〜24D における上記動作は、コントロール回路 40 (図 2参照)力 入力されるソーススタート パルス信号やソースクロック信号等のコントロール信号によってタイミング制御される。
[0038] ここで、本実施の形態 2に係る液晶表示装置では、各ソースドライバ 24A〜24Dの それぞれにおいて、階調電圧補正信号 Vrevが入力される。上記階調電圧補正信号 Vrevは、ソースドライバに対しての階調電圧補正のための信号であり、各ソースドライ バの内部では、上記階調電圧補正信号 Vrevに基づ 、て階調電圧補正が行なわれ る。すなわち、本実施の形態 2では、すべてのソースドライバにおいて同一系統の基 準電圧が入力される力 それぞれのソースドライバ内部で、それぞれのブロックにお ける最適化されたソース電圧に補正し、出力することで面内フリツ力を改善する。
[0039] 次に、階調電圧補正信号 Vrevによる具体的な補正方法にっ 、て説明する。階調 電圧補正信号 Vrevは、映像信号となる各データ力 独立しており、それぞれのソー スドライバ毎に階調電圧を補正する信号情報を通知するものである。
[0040] ソースドライバの動作としては、入力された映像信号に対してその情報力 DZA変 換が行なわれる。具体的には、ソースドライバに入力される映像信号は nビットのデジ タル信号であり、該デジタル信号のビットに応じたスイッチング処理により、ソースドラ ィバに入力される複数 (2n個)の基準電圧の中から 1種類の基準電圧が選択される。 こうして選択された基準電圧は、映像信号に対応する階調信号として信号線に出力 される。
[0041] これに対し、本実施の形態 2では、階調電圧補正信号 Vrevによって、各ソースドラ ィバに対して階調電圧の補正情報が付加され、ソースドライバ内の出力電圧補正回 路により補正されたソースドライバ出力電圧が出力される。このためのソースドライバ の要部構成を図 6に示す。尚、図 6に示すソースドライバ 24は、図 5に示すソースドラ ィバ 24A〜24Dのすべてにお!、て共通する構成である。
[0042] ソースドライバ 24は、該ソースドライノく 24からソース電圧が出力されるソース信号線 のそれぞれに対し、 DZA変換回路 241、出力電圧補正回路 242を備えている。す なわち、ソースドライバ 24に入力される映像信号は、最初に DZA変換回路 241にお いてアナログ階調信号に変換される。その後、ソースドライバ 24は、上記アナログ階 調信号を出力電圧補正回路 242において補正し、補正後のアナログ階調信号をソ ース信号線へ出力する。
[0043] 出力電圧補正回路 242には、 DZA変換回路 241からアナログ階調信号が入力さ れると共に、階調電圧補正信号 Vrevが入力される。出力電圧補正回路 242は、入力 された上記アナログ階調信号をレベルシフトすることで最適化されたソース電圧に補 正するものであり、そのレベルシフト量 Δνは階調電圧補正信号 Vrevによって決定さ れる。尚、階調電圧補正信号 Vrevは、ベースとなる基準電圧に対しその表示パネル に対して最適化された補正情報が付加されたパラメータであり、その表示パネルの特 性に応じて設定される。
[0044] 出力電圧補正回路 242におけるレベルシフト量 Δνは、各ソースドライバ 24Α〜24 Dによって駆動される領域のそれぞれにおいてフリツ力抑制に最適な値とするため、 ソースドライバ 24A〜24Dのそれぞれで異ならせる必要がある。これは、階調電圧補 正信号 Vrevを時間的に変化させることで対応可能である。これを、図 7を参照して説 明すると以下の通りである。
[0045] ソースドライノ 24A〜24Dは、入力される映像信号に対する上記処理を、ソース信 号線毎に時分割で行う。このため、ソースドライバ 24Aで駆動される領域に対して処 理を行っている間は、階調電圧補正信号 Vrevをソースドライバ 24Aに対応する値と すればよい。同様に、ソースドライノ 24B〜24Dで駆動される領域に対して処理を行 つて 、る間は、階調電圧補正信号 Vrevをソースドライノく 24B〜24Dに対応する値と する。このようにすれば、ソースドライバ 24A〜24Dの構成がすべて同じであっても、 それぞれのソースドライバにおいて最適なフリツ力抑制となるような異なる電圧補正が 可能であり、それぞれの駆動領域に適したソース電圧を出力することができる。これ により、表示パネルに対して最適化された、フリツ力の無い良好な表示を行うことがで きる。
[0046] また、図 7においては、階調電圧補正信号 Vrevが、映像信号とは別に設定された 信号としてソースドライバに入力されているが、図 8に示すように、映像信号に階調電 圧補正信号 Vrevを付加した状態で、ソースドライバに入力しても構わない。これは例 えば、映像信号の末尾に階調補正電圧情報を付加し、デコードされたこの情報を図 6のソース出力電圧補正回路 242に入力することも可能である。
[0047] 尚、上記説明にお 、ても、ソースドライバを 4個採用した例を想定して 、るが、ソー スドライバの数は 2個以上であれば任意の数で構わない。
[0048] また、液晶表示装置の交流駆動には信号線の極性をフレーム毎に切り替えるフレ ーム反転駆動や、 1水平信号毎に切り替えるライン反転駆動、画素毎に切り替えるド ット反転駆動など多種多様存在するが、本発明はこれらの駆動方法に依存すること なぐ各々の駆動方法に有効である。
[0049] 以上のように、本発明に係る表示装置は、互いに交差して設けられた複数の走査 信号線および複数のデータ信号線と、上記走査信号線と上記データ信号線との交 差部に薄膜トランジスタを介して接続される画素電極とを有する表示パネルと、上記 走査信号線を駆動する走査信号線駆動回路と、複数のソースドライバからなり上記 データ信号線を駆動するデータ信号線駆動回路とを備えており、上記表示パネルは 、それぞれ異なるソースドライバにて駆動される複数の駆動領域に分割されてなり、 上記各駆動領域においてソースドライバが出力するソース信号は、各駆動領域内で の面内フリツ力を最小限とできるように調整されて 、る。
[0050] あるいは、本発明に係る表示装置は、互いに交差して設けられた複数の走査信号 線および複数のデータ信号線と、上記走査信号線と上記データ信号線との交差部 に薄膜トランジスタを介して接続される画素電極とを有する表示パネルと、上記走査 信号線を駆動する走査信号線駆動回路と、複数のソースドライバからなり上記データ 信号線を駆動するデータ信号線駆動回路とを備えており、上記表示パネルは、それ ぞれ異なるソースドライバにて駆動される複数の駆動領域に分割されてなり、上記各 駆動領域のソースドライバには異なる系統の基準電圧が入力される。
[0051] 上記の構成によれば、上記表示パネルは、それぞれ異なるソースドライバにて駆動 される複数の駆動領域に分割されている。そして、各駆動領域においては、ソースド ライバが出力するソース信号が、各駆動領域内での面内フリツ力を最小限とできるよう に調整されているため、表示画面での面内フリツ力を抑制でき、高精細、高品位な表 示画像が得られる。
[0052] 上記表示装置は、上記各ソースドライバには異なる系統の基準電圧が入力され、そ れぞれの基準電圧は、該基準電圧が入力されるソースドライバにて駆動される駆動 領域内での面内フリツ力を最小限とできる電圧に設定されている構成とすることがで きる。
[0053] 上記の構成によれば、上記各ソースドライバに、各ソースドライバにて駆動される駆 動領域内での面内フリツ力を最小限とできる電圧に設定されている基準電圧を入力 し、該基準電圧を用いてソース出力信号を生成することで、各駆動領域内での面内 フリツ力を最小限とすることができる。
[0054] 上記表示装置においては、上記各ソースドライバに入力される基準電圧は、それぞ れ異なる基準電圧発生回路によって生成される構成、あるいは、同一の基準電圧発 生回路により生成されたものを複数に分岐し、分岐された基準電圧をレベルシフトす ることによって複数系統の基準電圧を得る構成とすることができる。
[0055] 上記表示装置においては、上記異なる系統の基準電圧は、それぞれ n(nは n≥ 1 の整数)個の基準電圧を有し、 n個のうちの少なくとも 1個は異なる値の電圧に設定さ れて 、る構成とすることができる。
[0056] 上記表示装置にお!、ては、上記各ソースドライバは、入力されるデジタル映像信号 をアナログ階調信号に変換する DZA変換部と、上記アナログ階調信号を上記各駆 動領域内での面内フリツ力を最小限とできるソース出力信号に補正する電圧補正部 を有して!/ヽる構成とすることができる。
[0057] 上記の構成によれば、上記各ソースドライバでは、入力されるデジタル映像信号を 上記 DZA変換部にてアナログ階調信号に変換した後、そのアナログ階調信号を上 記電圧補正部にて各駆動領域内での面内フリツ力を最小限とできるソース出力信号 に補正できる。これにより、各駆動領域内での面内フリツ力を最小限とすることができ る。

Claims

請求の範囲
[1] 互いに交差して設けられた複数の走査信号線および複数のデータ信号線と、上記 走査信号線と上記データ信号線との交差部に薄膜トランジスタを介して接続される画 素電極とを有する表示パネルと、
上記走査信号線を駆動する走査信号線駆動回路と、
複数のソースドライバからなり上記データ信号線を駆動するデータ信号線駆動回路 とを備えており、
上記表示パネルは、それぞれ異なるソースドライバにて駆動される複数の駆動領域 に分割されてなり、
上記各駆動領域においてソースドライバが出力するソース信号は、各駆動領域内 での面内フリツ力を最小限とできるように調整されていることを特徴とする表示装置。
[2] 上記各ソースドライバには異なる系統の基準電圧が入力され、それぞれの基準電 圧は、該基準電圧が入力されるソースドライバにて駆動される駆動領域内での面内 フリツ力を最小限とできる電圧に設定されていることを特徴とする請求項 1に記載の表 示装置。
[3] 互いに交差して設けられた複数の走査信号線および複数のデータ信号線と、上記 走査信号線と上記データ信号線との交差部に薄膜トランジスタを介して接続される画 素電極とを有する表示パネルと、
上記走査信号線を駆動する走査信号線駆動回路と、
複数のソースドライバからなり上記データ信号線を駆動するデータ信号線駆動回路 とを備えており、
上記表示パネルは、それぞれ異なるソースドライバにて駆動される複数の駆動領域 に分割されてなり、
上記各駆動領域のソースドライバには異なる系統の基準電圧が入力されることを特 徴とする表示装置。
[4] 上記異なる系統の基準電圧は、それぞれ n (nは n≥lの整数)個の基準電圧を有し 、n個のうちの少なくとも 1個は異なる値の電圧に設定されていることを特徴とする請 求項 3に記載の表示装置。
[5] 上記各ソースドライバに入力される基準電圧は、それぞれ異なる基準電圧発生回 路によって生成されることを特徴とする請求項 2ないし 4の何れかに記載の表示装置
[6] 上記各ソースドライバに入力される基準電圧は、同一の基準電圧発生回路により生 成されたものを複数に分岐し、分岐された基準電圧をレベルシフトすることによって 複数系統の基準電圧を得るものであることを特徴とする請求項 2ないし 4の何れかに 記載の表示装置。
[7] 上記各ソースドライバは、
入力されるデジタル映像信号をアナログ階調信号に変換する DZA変換部と、 上記アナログ階調信号を、上記各駆動領域内での面内フリツ力を最小限とできるソ ース出力信号に補正する電圧補正部を有していることを特徴とする請求項 1ないし 6 の何れかに記載の表示装置。
[8] 上記表示装置は、液晶表示装置であることを特徴とする請求項 1ないし 7の何れ力ゝ に記載の表示装置。
[9] 互いに交差して設けられた複数の走査信号線および複数のデータ信号線と、上記 走査信号線と上記データ信号線との交差部に薄膜トランジスタを介して接続される画 素電極とを有する表示パネルの上記データ信号線を駆動するデータ信号線駆動回 路であり、
上記データ信号線駆動回路は複数のソースドライノからなり、各ソースドライバは上 記表示パネルのそれぞれ異なる駆動領域を駆動するものであり、
上記各ソースドライバが出力するソース信号は、該ソースドライバが駆動する領域内 での面内フリツ力を最小限とできるように調整されていることを特徴とするデータ信号 線駆動回路。
[10] 互いに交差して設けられた複数の走査信号線および複数のデータ信号線と、上記 走査信号線と上記データ信号線との交差部に薄膜トランジスタを介して接続される画 素電極とを有する表示パネルの上記データ信号線を駆動するデータ信号線駆動回 路であり、
上記データ信号線駆動回路は複数のソースドライノからなり、各ソースドライバは上 記表示パネルのそれぞれ異なる駆動領域を駆動するものであり、
上記各駆動領域のソースドライバには異なる系統の基準電圧が入力されることを特 徴とするデータ信号線駆動回路。
互いに交差して設けられた複数の走査信号線および複数のデータ信号線と、上記 走査信号線と上記データ信号線との交差部に薄膜トランジスタを介して接続される画 素電極とを有する表示パネルと、上記走査信号線を駆動する走査信号線駆動回路と
、複数のソースドライノからなり上記データ信号線を駆動するデータ信号線駆動回路 とを備えた表示装置の駆動方法であって、
上記表示パネルは、それぞれ異なるソースドライバにて駆動される複数の駆動領域 に分割されており、
上記各ソースドライバは、各駆動領域内での面内フリツ力を最小限とできるように調 整されたソース信号を出力して、表示パネルの駆動を行うことを特徴とする表示装置 の駆動方法。
PCT/JP2006/318850 2005-11-07 2006-09-22 表示装置、データ信号線駆動回路、および表示装置の駆動方法 WO2007052421A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005322684 2005-11-07
JP2005-322684 2005-11-07

Publications (1)

Publication Number Publication Date
WO2007052421A1 true WO2007052421A1 (ja) 2007-05-10

Family

ID=38005578

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2006/318850 WO2007052421A1 (ja) 2005-11-07 2006-09-22 表示装置、データ信号線駆動回路、および表示装置の駆動方法

Country Status (1)

Country Link
WO (1) WO2007052421A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102637415A (zh) * 2011-07-22 2012-08-15 京东方科技集团股份有限公司 一种液晶显示装置及其驱动方法
JP2013101211A (ja) * 2011-11-08 2013-05-23 Seiko Epson Corp 電気光学装置および電子機器
JP5420894B2 (ja) * 2006-02-16 2014-02-19 株式会社カネカ 硬化性組成物

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0426818A (ja) * 1990-05-23 1992-01-30 Hitachi Ltd 液晶表示装置
JPH11133919A (ja) * 1997-10-27 1999-05-21 Advanced Display Inc 液晶表示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0426818A (ja) * 1990-05-23 1992-01-30 Hitachi Ltd 液晶表示装置
JPH11133919A (ja) * 1997-10-27 1999-05-21 Advanced Display Inc 液晶表示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5420894B2 (ja) * 2006-02-16 2014-02-19 株式会社カネカ 硬化性組成物
CN102637415A (zh) * 2011-07-22 2012-08-15 京东方科技集团股份有限公司 一种液晶显示装置及其驱动方法
JP2013101211A (ja) * 2011-11-08 2013-05-23 Seiko Epson Corp 電気光学装置および電子機器
US9449572B2 (en) 2011-11-08 2016-09-20 Seiko Epson Corporation Electro-optical device and electronic apparatus having compensation unit for performing voltage compensation

Similar Documents

Publication Publication Date Title
US8106862B2 (en) Liquid crystal display device for reducing influence of voltage drop in time-division driving, method for driving the same, liquid crystal television having the same and liquid crystal monitor having the same
KR101318043B1 (ko) 액정표시장치 및 그 구동방법
JP4859464B2 (ja) 液晶表示装置
US9218791B2 (en) Liquid crystal display device and method for driving a liquid crystal display device
JP4330059B2 (ja) 液晶表示装置及びその駆動制御方法
US20110298774A1 (en) Display apparatus
US20090146938A1 (en) Display device
US20090231363A1 (en) Data multiplexer architecture for realizing dot inversion mode for use in a liquid crystal display device and associated driving method
US8619014B2 (en) Liquid crystal display device
US20090244041A1 (en) Liquid crystal displays
JP2015018064A (ja) 表示装置
US20070195045A1 (en) Liquid crystal display device
JP2003114659A (ja) 液晶駆動装置
JP4127249B2 (ja) 電気光学装置の調整方法、電気光学装置の調整装置および電子機器
WO2007052421A1 (ja) 表示装置、データ信号線駆動回路、および表示装置の駆動方法
US20210272530A1 (en) Control device and liquid crystal display device
CN112309344A (zh) 抑制显示面板闪烁的驱动方法及其驱动电路
KR100853215B1 (ko) 액정 표시 장치
JP2008216924A (ja) 表示装置および表示装置の駆動方法
JP2006177992A (ja) 液晶表示装置の駆動方法および液晶表示装置
JP2009271267A (ja) 駆動装置、表示装置及びその駆動方法
JP2007034294A (ja) 液晶表示装置
KR100961958B1 (ko) 액정 표시 장치의 구동 장치
JP2015197579A (ja) 電気光学装置、電子機器、及び電子光学装置の駆動方法
JP2004101922A (ja) 液晶表示装置の駆動方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application
NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 06798238

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP