WO2007043264A1 - ディスプレイ制御装置 - Google Patents

ディスプレイ制御装置 Download PDF

Info

Publication number
WO2007043264A1
WO2007043264A1 PCT/JP2006/317900 JP2006317900W WO2007043264A1 WO 2007043264 A1 WO2007043264 A1 WO 2007043264A1 JP 2006317900 W JP2006317900 W JP 2006317900W WO 2007043264 A1 WO2007043264 A1 WO 2007043264A1
Authority
WO
WIPO (PCT)
Prior art keywords
synchronization signal
display
display control
control device
vertical synchronization
Prior art date
Application number
PCT/JP2006/317900
Other languages
English (en)
French (fr)
Inventor
Kokoro Onishi
Akihiro Suzuki
Original Assignee
Matsushita Electric Industrial Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co., Ltd. filed Critical Matsushita Electric Industrial Co., Ltd.
Priority to US12/089,964 priority Critical patent/US20090278830A1/en
Priority to JP2007539833A priority patent/JP4659834B2/ja
Priority to EP06797726A priority patent/EP1947635A4/en
Publication of WO2007043264A1 publication Critical patent/WO2007043264A1/ja

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3265Power saving in display device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/147Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/022Power management, e.g. power saving in absence of operation, e.g. no data being entered during a predetermined time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/63Generation or supply of power specially adapted for television receivers
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Definitions

  • the present invention relates to a display control apparatus, and more particularly to a play control apparatus for controlling power management of a display.
  • DPM is a standard to shift the display to the power saving mode when the computer is not operated for a while, and specifically, it corresponds to vertical sync signal (V-sync) and horizontal sync signal (H-sync).
  • V-sync vertical sync signal
  • H-sync horizontal sync signal
  • FIG. 11 By combination of presence and absence, as shown in FIG. 11, four states of normal (On), standby (Stand-By),-suspend (Suspend), and off (Off) are defined.
  • a microcomputer equipped with a timer or the like is used to determine four states by software processing and perform display power management (see, for example, Patent Document 1).
  • Patent Document 2 There is a configuration that determines the four states and performs display power management by using a circuit mounted in an ASIC without using a microcomputer.
  • Patent Document 1 US Pat. No. 5,586,333
  • Patent Document 2 Patent No. 3153102
  • the present invention has been made to solve the above-described conventional problems, and performs display power management without degrading the controller performance, and consumes less power as a whole display set.
  • a display control device capable of
  • the controller in a display control apparatus equipped with a controller, using the controller is normal (On), Stand-By,-Suspend, and Off.
  • the four states are determined, and when the state changes, an interrupt is generated to control the controller.
  • the noise characteristic can be improved by determining the frequency by counting the number of pulses of the horizontal synchronization signal or the vertical synchronization signal for a predetermined period. it can.
  • a display control apparatus is a power management state determination unit that determines a power management state of a display based on a combination of a controller, and the presence or absence of a horizontal synchronization signal and a vertical synchronization signal. And managing the power supply of the display according to the result determined by the power management state determination means, and The controller is controlled when it is determined that the power management state of the above has changed.
  • a display control apparatus is characterized in that the display control apparatus according to claim 1 is provided with communication means for performing communication between devices.
  • a display control apparatus is characterized in that the display control apparatus according to claim 1 is provided with character display means for displaying characters on the display.
  • a display control device is a storage means for storing the determination result of the power management state of the display, and a controller for controlling input / output of data between the storage means and the controller.
  • Horizontal synchronization signal presence / absence determination means for detecting the presence / absence of the horizontal synchronization signal based on the means, the vertical synchronization signal frequency detection means for detecting the frequency of the vertical synchronization signal, and the reference value for determining the presence / absence of the horizontal synchronization signal
  • vertical synchronization signal presence / absence determination means for detecting the presence / absence of the vertical synchronization signal based on a reference value for determining the presence / absence of the vertical synchronization signal
  • a display control apparatus is the display control apparatus according to claim 4, further comprising communication means for communicating between devices.
  • a display control apparatus is the display control apparatus according to claim 4, provided with character display means for displaying characters on the display. It is a feature.
  • a display control apparatus is a storage unit that stores the determination result of the power management state of the display, and a controller that controls input and output of data between the storage unit and the controller.
  • a vertical synchronization signal pulse generation unit that generates a pulse of the vertical synchronization signal; and a reference frequency signal generation unit that generates a reference frequency signal that serves as a reference for detecting the frequency of the horizontal synchronization signal and the vertical synchronization signal.
  • Horizontal synchronization signal frequency detection means for detecting the frequency of the horizontal synchronization signal, and vertical synchronization signal frequency detection for detecting the frequency of the vertical synchronization signal
  • a horizontal synchronization signal presence / absence judging means for detecting the presence / absence of the horizontal synchronization signal based on the stage and the reference value for judging the presence / absence of the horizontal synchronization signal, and the reference value for judging the presence / absence of the vertical synchronization signal
  • Power management state determining means for determining a power management state of the display based on a combination of vertical synchronization signal presence / absence determination means for detecting presence / absence of vertical synchronization signal, horizontal synchronization signal, and presence / absence of vertical synchronization signal
  • the power management state judging means comprises: interrupt generation means for generating an interrupt signal output to the controller when the power management state of the display is judged to have changed by the power management state judging means; And controlling the controller based on the interrupt signal while managing the power supply of the display.
  • a display control apparatus is the display control apparatus according to claim 7, characterized in that it comprises communication means for performing communication between devices.
  • a display control apparatus is characterized in that the display control apparatus according to claim 7 further comprises character display means for displaying characters on the display.
  • a display control apparatus includes storage means for storing the determination result of the power management state of the display, data of the data between the storage means and the controller. Controller for controlling input / output, horizontal sync signal input means for receiving horizontal sync signal of external power, vertical sync signal input means for receiving vertical sync signal from the outside, noise of horizontal sync signal A horizontal sync signal noise filter for removing noise, a vertical sync signal noise filter for removing noise of the vertical sync signal, horizontal sync signal pulse generation means for generating a pulse of the horizontal sync signal, and a pulse of the vertical sync signal A vertical sync signal pulse generating means to be generated, a reference frequency signal generating means for generating a reference frequency signal serving as a reference for detecting the frequency of the horizontal sync signal and the vertical sync signal, and detecting a frequency of the horizontal sync signal Horizontal synchronization signal frequency detection means, Vertical synchronization signal frequency detection means for detecting the frequency of the vertical synchronization signal, Presence of horizontal synchronization
  • Power management state determination means for determining the power management state of the display based on a combination of vertical synchronization signal presence / absence determination means, horizontal synchronization signal, and presence / absence of the vertical synchronization signal, and the power management state determination means And an interrupt generation means for generating an interrupt signal output to the controller when it is determined that the power management state of the display has changed, and the power of the display is determined according to the result determined by the power management state determination means. And managing the controller based on the interrupt signal.
  • a display control apparatus is characterized in that the display control apparatus according to claim 10 includes communication means for performing communication between devices.
  • a display control apparatus is characterized in that, in the display control apparatus according to claim 10, a character display means for displaying characters on the display is provided.
  • a display control apparatus is the display control apparatus according to claim 4, wherein two reference values for determining the presence or absence of the horizontal synchronization signal are the upper side and the lower side, and There are two reference values for determining the presence or absence of the vertical synchronization signal, that is, the upper side and the lower side.
  • a display control apparatus according to claim 14 of the present invention is characterized in that the display control apparatus according to claim 13 includes communication means for performing communication between devices.
  • a display control apparatus is the display control apparatus according to claim 13, characterized in that it comprises character display means for displaying characters on the display. .
  • two reference values for determining the presence or absence of the horizontal synchronization signal are the upper side and the lower side
  • the present invention is characterized in that two reference values for determining the presence or absence of the vertical synchronization signal are the upper side and the lower side.
  • a display control apparatus according to claim 17 of the present invention is characterized in that the display control apparatus according to claim 16 is added with communication means for performing communication between devices.
  • a display control apparatus is characterized in that, in the display control apparatus according to claim 16, a character display means for displaying characters on the display is provided.
  • two upper and lower reference values for determining the presence or absence of the horizontal synchronization signal are used.
  • two reference values for determining the presence or absence of the vertical synchronization signal that is, the upper side and the lower side.
  • a display control apparatus is the display control apparatus according to claim 19, characterized in that it comprises communication means for communicating between devices. .
  • a display control apparatus is characterized in that, in the display control apparatus according to claim 19, a character display means for displaying characters on the display is provided.
  • a display control apparatus is a display control apparatus according to any one of claims 1, 4, 7, 10, 13, 16 and 19. And communication means for displaying the characters on the display.
  • the controller since the controller operates independently of the controller until the state is determined, it is possible to reduce the load on the controller and to reduce the controller performance degradation. Also, by incorporating the circuit that determines the state into the control microcomputer, the controller's operation mode can be simplified according to the state of the state by the interrupt generated when the state changes with display power management alone. Therefore, the entire display set can consume less power and can be realized without adding a control terminal.
  • FIG. 1 is a block diagram showing a configuration of a display control apparatus according to a first embodiment of the present invention.
  • FIG. 2 is a timing chart of a horizontal synchronization signal of the display control apparatus according to the first embodiment of the present invention.
  • FIG. 3 is a timing chart concerning the vertical synchronization signal of the display control apparatus according to the first embodiment of the present invention.
  • FIG. 4 is a flowchart when an interrupt occurs in the display control apparatus according to the first embodiment of the present invention.
  • FIG. 5 is a block diagram showing the configuration of a display control apparatus according to a second embodiment of the present invention.
  • FIG. 6 is a block diagram showing the configuration of a display control apparatus according to a third embodiment of the present invention.
  • FIG. 7 is a block diagram showing a configuration of a display control apparatus according to a fourth embodiment of the present invention.
  • FIG. 8 is a diagram for explaining a method of determining the presence or absence of a horizontal Z vertical synchronization signal according to a fourth embodiment of the present invention.
  • FIG. 9 is a professional showing a configuration of a display control apparatus according to a fifth embodiment of the present invention. It is a sketch.
  • FIG. 10 is a simplified view of a display set using the display control device of the present invention.
  • Fig. 11 is a list of states in the DPM standard.
  • FIG. 1 is a block diagram showing the configuration of a display control apparatus according to a first embodiment of the present invention.
  • a controller 101 a storage unit 102, a horizontal synchronization signal input unit 103, a vertical synchronization signal input unit 104, a horizontal synchronization signal pulse generation unit 105, a vertical synchronization signal pulse generation unit 106, a reference frequency signal generation unit 107, horizontal A synchronization signal frequency detection unit 108, a vertical synchronization signal frequency detection unit 109, a horizontal synchronization signal presence determination unit 110, a vertical synchronization signal presence determination unit 111, a state determination unit 112, and an interrupt generation unit 113 are provided.
  • the vertical synchronization signal presence / absence determination unit 111, the state determination unit 112, and the interrupt generation unit 113 constitute a state determination block 114.
  • the state determination block 114 can be operated even when the controller 101 is in the stop state.
  • reference frequency signal 201 serving as a reference for frequency measurement of the horizontal Z vertical synchronization signal in reference frequency signal generation section 107.
  • reference frequency signal 203 serving as a reference for determining the presence or absence of the horizontal synchronization signal to the storage unit 102 2.
  • a vertical synchronization signal frequency comparison value 203 which serves as a reference for determining the presence or absence of the vertical synchronization signal, is input in advance.
  • the horizontal synchronization signal pulse generation unit 105 From the horizontal synchronization signal 204 input from the horizontal synchronization signal input unit 103, the horizontal synchronization signal pulse generation unit 105 generates a horizontal synchronization signal pulse 205. Then, the horizontal synchronization signal frequency detection unit 108 counts the horizontal synchronization signal pulse 205 for one cycle of the reference frequency signal 201 to detect the frequency 206 of the horizontal synchronization signal.
  • FIG. 2 is a timing chart showing changes in the reference frequency signal 201, the horizontal synchronization signal 204, and the horizontal synchronization signal pulse 205 in the display control apparatus according to the first embodiment of the present invention.
  • a horizontal sync signal pulse 205 which is a pulse signal synchronized with a clock is taken out from the horizontal sync signal 204 inputted from the horizontal sync signal input unit 103, and the horizontal sync signal pulse 205 is During one cycle T of the reference frequency signal 201, counting by the internal counter 207 of the horizontal synchronization signal frequency detection unit 108 enables detection of the frequency 206 of the horizontal synchronization signal. Then, the horizontal synchronization signal presence / absence determination unit 110 compares the horizontal synchronization signal frequency comparison value 202 from the storage unit 102 with the frequency 206 of the detected horizontal synchronization signal to determine the presence or absence of the horizontal synchronization signal.
  • the vertical synchronization signal pulse generation unit 106 generates the vertical synchronization signal pulse 209 from the vertical synchronization signal 208 input from the vertical synchronization signal input unit 104, and the reference frequency signal 201 is generated.
  • the frequency 210 of the vertical synchronization signal is detected by counting the vertical synchronization signal pulse 209 with the internal counter 211 of the vertical synchronization signal frequency detection unit 109 during one cycle.
  • FIG. 3 is a reference frequency signal of the display control apparatus according to the first embodiment of the present invention. It is a timing chart showing changes of 201, vertical synchronization signal 208 and vertical synchronization signal pulse 209.
  • the vertical synchronization signal pulse 209 which is a pulse signal synchronized with the clock is extracted, and the vertical synchronization signal pulse 209 is During one cycle T of the reference frequency signal 201, counting by the internal counter 211 of the vertical synchronization signal frequency detection unit 109 makes it possible to detect the frequency 2 10 of the vertical synchronization signal. Then, the vertical synchronization signal presence / absence determination unit 111 compares the vertical synchronization signal frequency comparison value 203 from the storage unit 102 with the frequency 210 of the detected vertical synchronization signal to determine the presence or absence of the vertical synchronization signal.
  • the state determination unit 112 uses the four states shown in FIG.
  • the current state 214 is determined, the current state 214 is transmitted to an external display power management device, and power management of the display is performed, and at the same time, the state of the storage unit 102 is overwritten with the current state 214.
  • the external display power management device mentioned here corresponds to the panel drive control LSI 4 shown in FIG. 10, which will be described later.
  • FIG. 10 the panel drive control LSI 4 shown in FIG. 10, which will be described later.
  • the state transition signal 217 is transmitted from the state determination unit 112 to the interrupt generation unit 113, and the interrupt generation unit 113 generates the interrupt signal 215.
  • the interrupt signal 215 is input from the interrupt generation unit 113 to the controller 101.
  • FIG. 4 is a flowchart showing an operation of the controller 101 when the interrupt signal 215 is generated in the display control apparatus according to the first embodiment of the present invention.
  • step 401 when the interrupt signal 215 is generated (step 401) and the controller 101 is in the normal operation (No in step 402), the controller 101 reads the state data from the storage unit 102. Call 216 to verify (step 403) and read its state If the output data 216 sets the controller 101 to the low power consumption mode (Yes in step 404), the HALT instruction is executed to put the controller 101 in the stop state (step 405).
  • the controller 101 which controls the display set not only with the display power source, can also be in the low power consumption mode.
  • the interrupt signal 215 is generated due to the change of the state 214 (step 401)
  • the controller 101 has been stopped by the HALT instruction (Yes in step 402)
  • the interrupt signal 215 is generated.
  • causes the controller 101 to recover step 406.
  • the controller 101 calls and confirms the state read data 216 from the storage unit 102 (step 403), and controls the controller 101 according to the state read data 216 (step 404) to control the display set.
  • the controller 101 can also be returned from the low power consumption mode to the normal mode.
  • the horizontal synchronization signal frequency comparison value 202 and the vertical synchronization signal frequency comparison value 203 may be fixed values.
  • the state determination unit 112 that determines the power management state of the display based on the combination of the controller 101 and the presence or absence of the horizontal synchronization signal and the vertical synchronization signal is used.
  • the state determination unit 112 determines that the power management state of the display has changed, the controller 101 is controlled. Therefore, the state of the display is determined without using the controller, and the power management of the display is performed.
  • the operation mode of the controller can be easily switched according to the state of the state, there is an effect that power consumption can be further reduced as the entire display set.
  • FIG. 5 is a block diagram showing the configuration of a display control apparatus according to a second embodiment of the present invention, in which the horizontal synchronization signal input section 103 and the horizontal synchronization signal pulse generation section 105 of the display control apparatus of FIG.
  • the noise filter 501 is followed, and the noise filter 502 is followed between the vertical synchronization signal input unit 104 and the vertical synchronization signal pulse generation unit 106.
  • the configuration and operation of the components other than the noise filter 501 and the noise filter 502 are the same as in the first embodiment, and the description thereof will be omitted.
  • FIG. 5 is a block diagram showing the configuration of a display control apparatus according to a second embodiment of the present invention, in which the horizontal synchronization signal input section 103 and the horizontal synchronization signal pulse generation section 105 of the display control apparatus of FIG.
  • the noise filter 501 is followed, and the noise filter 502 is followed between the vertical synchronization signal input unit 104 and the vertical synchronization signal pulse generation unit 106.
  • the horizontal sync signal 204 input to the horizontal sync signal input unit is input to the noise filter 501, noise of the horizontal sync signal 204 is removed, and the horizontal sync signal 503 after noise removal is used for horizontal sync.
  • the signal pulse generation unit 105 generates a horizontal synchronization signal pulse 205.
  • the horizontal synchronization signal frequency detection unit 108 counts the horizontal synchronization signal pulse 205 for one period of the reference frequency signal 201 to detect the frequency 206 of the horizontal synchronization signal.
  • the vertical synchronization signal 208 input from the vertical synchronization signal input unit 104 is input to the noise filter 502, noise of the vertical synchronization signal 208 is removed, and from the vertical synchronization signal 504 after noise removal, the vertical synchronization signal
  • the pulse generation unit 106 generates a vertical synchronization signal pulse 209.
  • the vertical synchronization signal frequency detection unit 109 counts the vertical synchronization signal pulse 209 for one period of the reference frequency 201 to detect the frequency 210 of the vertical synchronization signal.
  • the noise filter 501 for removing the noise of the horizontal synchronization signal 204 and the noise filter for removing the noise of the vertical synchronization signal 208 Since the 502 is provided, noises of the horizontal synchronization signal 204 and the vertical synchronization signal 208 are removed, and it is possible to detect the more accurate horizontal synchronization signal frequency 206 and the vertical synchronization signal frequency 210. Has an effect
  • FIG. 6 is a block diagram showing the configuration of the display control apparatus according to the third embodiment of the present invention, and the display control apparatus shown in FIG. 1 directly displays the current state 214 from the state determination unit 112.
  • a serial port 601 is added as a communication means for communicating between the devices.
  • the configuration and the operation regarding components other than serial port 601 are the same as in the first embodiment, and the description thereof will be omitted.
  • the state determination unit 112 determines the current state 214. Then, the state of the storage unit 102 is overwritten with the current state 214.
  • the controller 101 calls the state read data 216 from the storage unit 102, and transmits the serial port control signal 221 including the state read data 216 to the serial port 601.
  • the display control device receives the state readout data 216 as a display power management device. It is possible to reduce the number of terminals that need to be dedicated for transmission.
  • the communication means for performing communication between devices may be any device that can transmit and receive information between devices.
  • the display control device for managing the display power since the display control device for managing the display power is provided with the serial port 601 as communication means for performing communication between the devices, the number of terminals of the display control device can be reduced. If you can reduce the number of terminals of the display control device.
  • FIG. 7 is a block diagram showing the configuration of a display control apparatus according to a fourth embodiment of the present invention, in which the controller 101 of the display control apparatus of FIG.
  • the horizontal Z vertical sync signal frequency upper Z lower comparison value write data 219 is input instead of the data 218, and the horizontal sync signal as a reference for determining the presence / absence of the horizontal sync signal is substituted into the storage unit 102 in advance.
  • the frequency comparison value 202 is changed to the horizontal synchronization signal frequency upper side comparison value 701 and the horizontal synchronization signal frequency lower side comparison value 702, and the vertical synchronization signal frequency comparison value as a reference for determining the presence or absence of the vertical synchronization signal.
  • the reference numeral 203 is changed to the vertical synchronization signal frequency upper side comparison value 703 and the vertical synchronization signal frequency lower side comparison value 704.
  • the configuration and the operation other than the vertical synchronization signal frequency lower side comparison value 704 are the same as in the first embodiment, and the description will be omitted.
  • FIG. 8 shows the horizontal synchronization signal by the display control apparatus according to the fourth embodiment of the present invention.
  • Method for determining the presence / absence of the horizontal Z vertical synchronization signal using the upper frequency comparison 701, the lower horizontal comparison frequency 702, the upper vertical comparison frequency 703, and the lower vertical frequency comparison 704 It is a figure for demonstrating.
  • the horizontal synchronization signal 204 is determined to be “present”. If the frequency 206 of the horizontal synchronization signal is smaller than the horizontal synchronization signal frequency lower side comparison value 702, the horizontal synchronization signal 204 is judged as "absent", and the frequency 206 of the horizontal synchronization signal is the horizontal synchronization signal. When it is between the upper frequency side comparison value 701 and the horizontal synchronization signal lower side comparison value 702, the content of the horizontal synchronization signal presence / absence determination result 212 by the horizontal synchronization signal presence / absence determination unit 110 is not changed. .
  • the vertical synchronization signal 208 when the frequency 210 of the vertical synchronization signal is larger than the comparison value 703 on the upper side of the vertical synchronization signal frequency, the vertical synchronization signal 208 is determined to be “present”, and vertical synchronization is performed.
  • the frequency 210 of the vertical synchronization signal is smaller than the signal frequency lower comparison value 704, the vertical synchronization signal 208 is determined to be "absent", and the frequency 210 of the vertical synchronization signal is the upper comparison value 701 of the vertical synchronization signal frequency. If the vertical synchronization signal frequency lower side comparison value 702 is between, the content of the vertical synchronization signal presence / absence judgment result 213 by the vertical synchronization signal presence / absence judgment unit 211 is not changed.
  • the horizontal synchronization signal frequency upper side comparison value 701, the horizontal synchronization signal frequency lower side comparison value 702, and the vertical synchronization signal frequency upper side comparison value 703, and the vertical synchronization signal frequency lower side comparison value 704 are fixed values. Even if, it shall be.
  • the horizontal synchronization signal frequency upper side comparison value 701 the horizontal synchronization signal frequency
  • the horizontal synchronization signal frequency lower side comparison value 702 the vertical synchronization signal frequency upper side comparison value 703, and the vertical synchronization signal frequency lower side comparison value 704 are used, the horizontal Z vertical synchronization signal frequency 206, 210 force horizontal Z vertical If it is possible to prevent the state 214 from changing unnecessarily if the frequency is near the reference frequency judgment value of the synchronization signal, there is an effect!
  • FIG. 9 is a block diagram of a display control apparatus according to a fifth embodiment of the present invention, and in the display control apparatus of FIG. 1, a character display circuit (hereinafter referred to as OSD) for displaying characters of character information on the display (Called "On Screen Display” circuit) 901 is added.
  • OSD character display circuit
  • the configuration and the operation other than the character display circuit 901 are the same as in the first embodiment, and the description thereof is omitted.
  • the state transition signal 217 is transmitted from the state determination unit 112 to the interrupt generation unit 113. Subsequently, an interrupt signal 215 is transmitted from the interrupt generation unit 113 to the controller 101, and the controller 101 transmits the OSD control signal 220 to the character display circuit 901.
  • the character display circuit 901 generates character display information related to the change of the state 214 and transmits it to the external device.
  • the external device mentioned here corresponds to a video signal processing LSI 3 or the like described later.
  • FIG. 10 is an example of a simplified view of a display set 6 using the display control device of the present invention.
  • FIG. 10 it comprises a personal computer 1, a display control device 2, an image signal processing LSI 3, a panel control LSI 4 and a display panel 5.
  • the display set 6 receives the horizontal Z vertical synchronization signal 7 and the video signal 8 from the personal computer 1.
  • the display controller 2 receives the horizontal Z vertical synchronization signal 7 from the personal converter 1 and outputs a state signal 9 and OSD display information 10.
  • the horizontal and vertical sync signals 7 and the video signal 8 are input from the personal computer 1 to the LSI 3, and the OSD display information 10 is input from the display control device 2 to the video display signal.
  • Output 11 The video signal processing LSI 3 receives the state signal 9 from the display control device 2 and can control the power.
  • the panel drive control LSI 4 receives the video display signal 11 from the video signal processing LSI 3, and outputs the image display information 12 to the display panel 4.
  • the state signal 9 is input from the display control device 2 to the panel drive control LSI 4 as well, and power control is possible.
  • the panel display set shown in FIG. 10 corresponds to the fifth embodiment of the present invention.
  • the display control apparatus according to the first to fourth embodiments of the present invention which can be used only by the display control apparatus can be used.
  • the display control device for managing the display power is provided with the character display circuit 901 for displaying the characters of the character information on the display.
  • the character display circuit 901 for displaying the characters of the character information on the display.
  • the display control device is useful for reducing the power consumption of the display set.

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Human Computer Interaction (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

 コントローラ(101)を搭載するディスプレイ制御装置において、水平同期信号(204)、及び垂直同期信号(208)の有無の組み合わせに基づいて、ディスプレイの電源管理状態を判定するステート決定部(214)を備えるようにして、コントローラ(101)を用いることなく、水平同期信号(204)及び垂直同期信号(208)の有無により、On,Stand‐By,Suspend,Offの4つの状態の判定を行い、状態変更時には割り込みを発生させ、コントローラ(101)の制御を行うようにし、コントローラのパフォーマンスを低下させることなく、ディスプレイ電源管理を行い、また、コントローラの制御も行うため、ディスプレイセット全体として更なる低消費電力が可能となる。

Description

明 細 書
ディスプレイ制御装置
技術分野
[0001] 本発明はディスプレイ制御装置に関し、特にディスプレイの電源管理を制御するデ イスプレイ制御装置に関する。
背景技術
[0002] アメリカのコンピュータディスプレイに関する業界標準化団体である、 VESA (Vide o Electronics Standards Association)が制定した標準規格に DPM (Display
Power Management)というものが存在する。 DPMとは、コンピュータがしばらく 操作されていない場合に、ディスプレイを省電力モードに移行させる規格であり、具 体的には、垂直同期信号 (V-sync)と水平同期信号 (H-sync)の有無の組み合わ せにより、図 11に示すように、正常(On) ,待機(Stand- By) ,—時中止(Suspend) ,オフ(Off)の 4つのステートを規定している。これを実現するものとして、従来は、タ イマ等を搭載するマイクロコンピュータを用い、ソフト処理により、 4つのステートを判 定し、ディスプレイ電源管理を行う構成のもの (例えば、特許文献 1参照)や、マイクロ コンピュータは用いず、 ASICにて実装した回路により、 4つのステートを判定し、ディ スプレイ電源管理を行う構成のもの(例えば、特許文献 2参照)がある。
特許文献 1:米国特許第 5586333号明細書
特許文献 2 :特許第 3153102号明細書
発明の開示
発明が解決しょうとする課題
[0003] し力しながら、タイマ等を搭載するマイクロコンピュータを用い、ソフト処理により、 4 つのステートを判定する構成では、ほとんどの処理をコントローラを用いたソフト処理 で実現しているため、コントローラに負荷がかかり、コントローラのパフォーマンスが落 ちてしまう。また、たとえ専用のマイクロコンピュータを使用したとしても、それだけコス トが上がってしまうという問題がある。力!]えて、ステートの判定にコントローラを使用す るため、ディスプレイが低消費電力状態の間も、コントローラを動作させることとなり、 マイクロコンピュータを含めたディスプレイセットとしては、低消費電力状態にならない
[0004] また、マイクロコンピュータは用いず、 ASICにて実装した回路により、 4つのステー トを判定し、ディスプレイ電源管理を行う構成では、マイクロコンピュータを用いていな いため、上記に示すコントローラのパフォーマンスが落ちる問題は生じず、ディスプレ ィ電源管理をすることはできる力 ディスプレイセットとしては、必ず制御用マイクロコ ンピュータが搭載されており、ステートに合わせて、制御用マイクロコンピュータにお いても消費電力を抑える制御(以下、低消費電力モードという)をするには、その制御 信号を生成するための専用 ASICを追加せねばならず、また制御用マイクロコンピュ ータへの制御信号においても、モード識別が可能となる数だけ専用端子をマイクロコ ンピュータに割り当てねばならないという問題がある。また、特許文献 2に提案される ASIC回路構成では、同期パルスが入る毎にステート判定を行うため、ノイズ特性が 悪いという問題もある。
[0005] 本発明は、上記のような従来の問題点を解決するためになされたもので、コントロー ラのパフォーマンスを低下させることなくディスプレイ電源管理を行 、、ディスプレイセ ット全体として低消費電力が可能となるディスプレイ制御装置を得ることを目的とする 課題を解決するための手段
[0006] 本発明によれば、コントローラを搭載するディスプレイ制御装置において、コント口 ーラを用いることなぐ正常(On) ,待機(Stand-By) ,—時中止(Suspend) ,オフ( Off)の 4つのステートを判定し、ステートが変更した際には割り込みを発生させ、コン トローラの制御を行う。また、ディスプレイ制御装置のステートを判定する回路では、 一定期間、水平同期信号、または垂直同期信号のパルス数をカウントすることによつ て、周波数を判定することにより、ノイズ特性をよくすることができる。
[0007] 本発明の請求項 1にかかるディスプレイ制御装置は、コントローラと、水平同期信号 、及び垂直同期信号の有無の組み合わせに基づいて、ディスプレイの電源管理状 態を判定する電源管理状態判定手段とを備え、前記電源管理状態判定手段によつ て判定された結果により、ディスプレイの電源を管理するとともに、前記ディスプレイ の電源管理状態が変化したと判定したとき、前記コントローラを制御することを特徴と するものである。
[0008] 本発明の請求項 2にかかるディスプレイ制御装置は、請求項 1記載のディスプレイ 制御装置において、デバイス間で通信を行う通信手段を備えたことを特徴とするもの である。
[0009] 本発明の請求項 3にかかるディスプレイ制御装置は、請求項 1記載のディスプレイ 制御装置において、ディスプレイ上に文字を表示する文字表示手段を備えたことを 特徴とするものである。
[0010] 本発明の請求項 4にカゝかるディスプレイ制御装置は、ディスプレイの電源管理状態 の判定結果を記憶する記憶手段と、前記記憶手段とコントローラとの間のデータの入 出力を制御するコントローラと、外部力 の水平同期信号が入力される水平同期信号 入力手段と、外部からの垂直同期信号が入力される垂直同期信号入力手段と、前記 水平同期信号の周波数を検出する水平同期信号周波数検出手段と、前記垂直同 期信号の周波数を検出する垂直同期信号周波数検出手段と、水平同期信号の有無 を判定する基準値に基づいて、前記水平同期信号の有無を検出する水平同期信号 有無判定手段と、垂直同期信号の有無を判定する基準値に基づいて、前記垂直同 期信号の有無を検出する垂直同期信号有無判定手段と、水平同期信号、及び垂直 同期信号の有無の組み合わせに基づ 、て、ディスプレイの電源管理状態を判定する 電源管理状態判定手段と、前記電源管理状態判定手段により前記ディスプレイの電 源管理状態が変化したと判定したとき、前記コントローラに出力される割込み信号を 生成する割込み生成手段とを備え、前記電源管理状態判定手段によって判定され た結果により、ディスプレイの電源を管理するとともに、前記割込み信号に基づいて、 前記コントローラを制御することを特徴とするものである。
[0011] 本発明の請求項 5にかかるディスプレイ制御装置は、請求項 4記載のディスプレイ 制御装置において、デバイス間で通信を行う通信手段を備えたことを特徴とするもの である。
[0012] 本発明の請求項 6にかかるディスプレイ制御装置は、請求項 4記載のディスプレイ 制御装置において、ディスプレイ上に文字を表示する文字表示手段を備えたことを 特徴とするものである。
[0013] 本発明の請求項 7にかかるディスプレイ制御装置は、ディスプレイの電源管理状態 の判定結果を記憶する記憶手段と、前記記憶手段とコントローラとの間のデータの入 出力を制御するコントローラと、外部力 の水平同期信号が入力される水平同期信号 入力手段と、外部からの垂直同期信号が入力される垂直同期信号入力手段と、前記 水平同期信号のパルスを生成する水平同期信号パルス生成手段と、前記垂直同期 信号のパルスを生成する垂直同期信号パルス生成手段と、前記水平同期信号、及 び前記垂直同期信号の周波数検出の基準となる基準周波数信号を生成する基準周 波数信号生成手段と、前記水平同期信号の周波数を検出する水平同期信号周波 数検出手段と、前記垂直同期信号の周波数を検出する垂直同期信号周波数検出 手段と、水平同期信号の有無を判定する基準値に基づいて、前記水平同期信号の 有無を検出する水平同期信号有無判定手段と、垂直同期信号の有無を判定する基 準値に基づいて、前記垂直同期信号の有無を検出する垂直同期信号有無判定手 段と、水平同期信号、及び垂直同期信号の有無の組み合わせに基づいて、ディスプ レイの電源管理状態を判定する電源管理状態判定手段と、前記電源管理状態判定 手段により前記ディスプレイの電源管理状態が変化したと判定したとき、前記コント口 ーラに出力される割込み信号を生成する割込み生成手段とを備え、前記電源管理 状態判定手段によって判定された結果により、ディスプレイの電源を管理するとともに 、前記割込み信号に基づいて、前記コントローラを制御することを特徴とするものであ る。
[0014] 本発明の請求項 8にかかるディスプレイ制御装置は、請求項 7記載のディスプレイ 制御装置において、デバイス間で通信を行う通信手段を備えたことを特徴とするもの である。
[0015] 本発明の請求項 9にかかるディスプレイ制御装置は、請求項 7記載のディスプレイ 制御装置において、ディスプレイ上に文字を表示する文字表示手段を備えたことを 特徴とするものである。
[0016] 本発明の請求項 10に力かるディスプレイ制御装置は、ディスプレイの電源管理状 態の判定結果を記憶する記憶手段と、前記記憶手段とコントローラとの間のデータの 入出力を制御するコントローラと、外部力 の水平同期信号が入力される水平同期信 号入力手段と、外部からの垂直同期信号が入力される垂直同期信号入力手段と、前 記水平同期信号のノイズを除去する水平同期信号ノイズフィルタと、前記垂直同期 信号のノイズを除去する垂直同期信号ノイズフィルタと、前記水平同期信号のパルス を生成する水平同期信号パルス生成手段と、前記垂直同期信号のパルスを生成す る垂直同期信号パルス生成手段と、前記水平同期信号、及び前記垂直同期信号の 周波数検出の基準となる基準周波数信号を生成する基準周波数信号生成手段と、 前記水平同期信号の周波数を検出する水平同期信号周波数検出手段と、前記垂 直同期信号の周波数を検出する垂直同期信号周波数検出手段と、水平同期信号の 有無を判定する基準値に基づいて、前記水平同期信号の有無を検出する水平同期 信号有無判定手段と、垂直同期信号の有無を判定する基準値に基づいて、前記垂 直同期信号の有無を検出する垂直同期信号有無判定手段と、水平同期信号、及び 垂直同期信号の有無の組み合わせに基づ 、て、ディスプレイの電源管理状態を判 定する電源管理状態判定手段と、前記電源管理状態判定手段により前記ディスプレ ィの電源管理状態が変化したと判定したとき、前記コントローラに出力される割込み 信号を生成する割込み生成手段とを備え、前記電源管理状態判定手段によって判 定された結果により、ディスプレイの電源を管理するとともに、前記割込み信号に基 づいて、前記コントローラを制御することを特徴とするものである。
[0017] 本発明の請求項 11にかかるディスプレイ制御装置は、請求項 10記載のディスプレ ィ制御装置にお 、て、デバイス間で通信を行う通信手段を備えたことを特徴とするも のである。
[0018] 本発明の請求項 12にかかるディスプレイ制御装置は、請求項 10記載のディスプレ ィ制御装置において、ディスプレイ上に文字を表示する文字表示手段を備えたことを 特徴とするものである。
[0019] 本発明の請求項 13にかかるディスプレイ制御装置は、請求項 4記載のディスプレイ 制御装置において、水平同期信号の有無を判定する基準値が上位側と下位側の 2 つであり、かつ、垂直同期信号の有無を判定する基準値が上位側と下位側の 2つで あることを特徴とするものである。 [0020] 本発明の請求項 14にかかるディスプレイ制御装置は、請求項 13記載のディスプレ ィ制御装置にお 、て、デバイス間で通信を行う通信手段を備えたことを特徴とするも のである。
[0021] 本発明の請求項 15にかかるディスプレイ制御装置は、請求項 13記載のディスプレ ィ制御装置において、ディスプレイ上に文字を表示するための文字表示手段を備え たことを特徴とするものである。
[0022] 本発明の請求項 16に力かるディスプレイ制御装置は、請求項 7記載のディスプレイ 制御装置において、水平同期信号の有無を判定する基準値が上位側と下位側の 2 つであり、かつ、垂直同期信号の有無を判定する基準値が上位側と下位側の 2つで あることを特徴とするものである。
[0023] 本発明の請求項 17にかかるディスプレイ制御装置は、請求項 16記載のディスプレ ィ制御装置にお 、て、デバイス間で通信を行う通信手段を加えたことを特徴とするも のである。
[0024] 本発明の請求項 18に力かるディスプレイ制御装置は、請求項 16記載のディスプレ ィ制御装置において、ディスプレイ上に文字を表示する文字表示手段を備えたことを 特徴とするものである。
[0025] 本発明の請求項 19にかかるディスプレイ制御装置は、請求項 10記載のディスプレ ィ制御装置にお!、て、水平同期信号の有無を判定する基準値が上位側と下位側の 2つであり、かつ、垂直同期信号の有無を判定する基準値が上位側と下位側の 2つ であることを特徴とするものである。
[0026] 本発明の請求項 20に力かるディスプレイ制御装置は、請求項 19記載のディスプレ ィ制御装置にお 、て、デバイス間で通信を行う通信手段を備えたことを特徴とするも のである。
[0027] 本発明の請求項 21にかかるディスプレイ制御装置は、請求項 19記載のディスプレ ィ制御装置において、ディスプレイ上に文字を表示する文字表示手段を備えたことを 特徴とするものである。
[0028] 本発明の請求項 22にかかるディスプレイ制御装置は、請求項 1、 4、 7、 10、 13、 1 6、及び 19のいずれかに記載のディスプレイ制御装置において、デバイス間で通信 を行う通信手段と、ディスプレイ上に文字を表示する文字表示手段とを備えたことを 特徴とするものである。
発明の効果
[0029] 本発明のディスプレイ制御装置によれば、ステートを決定するまではコントローラと は独立に動作する為、コントローラへの負荷は軽減し、コントローラパフォーマンス低 下を軽減することが可能となる。また、ステートを決定する回路を、制御用マイクロコン ピュータ内に組込むことによって、ディスプレイ電源管理だけでなぐステートが変更 した際に発生する割込みにより、ステートの状態に応じて、コントローラの動作モード を容易に切り替えることが出来る為、ディスプレイセット全体として更なる低消費電力 が可能となり、また制御用端子を追加することなく実現できる。
図面の簡単な説明
[0030] [図 1]図 1は本発明の実施の形態 1にかかるディスプレイ制御装置の構成を示すプロ ック図である。
[図 2]図 2は本発明の実施の形態 1にかかるディスプレイ制御装置の水平同期信号に 関するタイミングチャートである。
[図 3]図 3は本発明の実施の形態 1にかかるディスプレイ制御装置の垂直同期信号に 関するタイミングチャートである。
[図 4]図 4は本発明の実施の形態 1にかかるディスプレイ制御装置の割込み発生時の フローチャートである。
[図 5]図 5は本発明の実施の形態 2にかかるディスプレイ制御装置の構成を示すプロ ック図である。
[図 6]図 6は本発明の実施の形態 3にかかるディスプレイ制御装置の構成を示すプロ ック図である。
[図 7]図 7は本発明の実施の形態 4にかかるディスプレイ制御装置の構成を示すプロ ック図である。
[図 8]図 8は本発明の実施の形態 4における水平 Z垂直同期信号の有無判定方法を 説明するための図である。
[図 9]図 9は本発明の実施の形態 5にかかるディスプレイ制御装置の構成を示すプロ ック図である。
[図 10]図 10は本発明のディスプレイ制御装置を用いたディスプレイセットの簡略図で ある。
[図 11]図 11は DPM規格のステート一覧表である。
符号の説明
1 パーソナルコンピュータ本体
2 ディスプレイ制御装置
3 映像信号処理 LSI
4 パネル駆動制御 LSI
5 ディスプレイパネノレ
6 ディスプレイセット
7 水平同期信号 (H-sync)、垂直同期信号 (V-sync)
8 映像信号
9 ステート信号
10 OSD表示情報
11 映像表示信号
12 画像表示情報
101 コントローラ
102 記憶部
103 水平同期信号入力部
104 垂直同期信号入力部
105 水平同期信号パルス生成部
106 垂直同期信号パルス生成部
107 基準周波数信号生成部
108 水平同期信号周波数検出部
109 垂直同期信号周波数検出部
110 水平同期信号有無判定部
111 垂直同期信号有無判定部 112 ステート決定部
113 割込み生成部
114 ステート判定ブロック
201 基準周波数信号
202 水平同期信号周波数比較値
203 垂直同期信号周波数比較値
204 水平同期信号
205 水平同期信号パルス
206 水平同期信号の周波数
207 水平同期信号周波数検出部の内部カウンタ
208 垂直同期信号
209 垂直同期信号パルス
210 垂直同期信号の周波数
211 垂直同期信号周波数検出部の内部カウンタ
212 水平同期信号有無判定結果
213 垂直同期信号有無判定結果
214 ステート
215 割込み信号
216 ステート読み出しデータ
217 ステート遷移信号
218 水平 Z垂直同期信号周波数比較値書き込みデータ
219 水平 Z垂直同期信号周波数上位 Z下位側比較値書き込みデータ
220 OSD制御信号
221 シリアルポート制御信号
501 水平同期信号ノイズフィルタ
502 垂直同期信号ノイズフィルタ
503 ノイズ除去後の水平同期信号
504 ノイズ除去後の垂直同期信号 601 シリアノレポー卜
701 水平同期信号周波数上位側比較値
702 水平同期信号周波数下位側比較値
703 垂直同期信号周波数上位側比較値
704 垂直同期信号周波数下位側比較値
901 OSD回路
発明を実施するための最良の形態
[0032] 以下、本発明を実施するための最良の形態について、図面を参照しながら説明す る。
(実施の形態 1)
図 1は、本発明の実施の形態 1にかかるディスプレイ制御装置の構成を示すブロッ ク図である。
図 1において、コントローラ 101、記憶部 102、水平同期信号入力部 103、垂直同 期信号入力部 104、水平同期信号パルス生成部 105、垂直同期信号パルス生成部 106、基準周波数信号生成部 107、水平同期信号周波数検出部 108、垂直同期信 号周波数検出部 109、水平同期信号有無判定部 110、垂直同期信号有無判定部 1 11、ステート決定部 112、割込み生成部 113を備えている。このうち、水平同期信号 パルス生成部 105、垂直同期信号パルス生成部 106、基準周波数信号生成部 107 、水平同期信号周波数検出部 108、垂直同期信号周波数検出部 109、水平同期信 号有無判定部 110、垂直同期信号有無判定部 111、ステート決定部 112、割込み生 成部 113はステート判定ブロック 114を構成して 、る。
[0033] なお、ステート判定ブロック 114について、コントローラ 101の周辺回路とは別系統 のクロックを用いることにより、コントローラ 101が停止状態であっても、ステート判定ブ ロック 114は動作させることができる。
[0034] また、コントローラ 101は、ハードウェア割込み処理がコントローラに送られるまでコ ントローラの処理を停止する命令(以下、 HALT命令という)を保持するものであると する。また、コントローラ 101は、記憶部 102とコントローラ 101との間のデータの入出 力を制御する。 [0035] 以上のように構成されたディスプレイ制御装置について、以下その動作を説明する まず、基準周波数信号生成部 107にて、水平 Z垂直同期信号の周波数測定の基 準となる、基準周波数信号 201を生成する。また、コントローラ 101から記憶部 102に 、水平 Z垂直同期信号周波数比較値書き込みデータ 218を入力することにより、記 憶部 102に水平同期信号の有無判定の基準となる水平同期信号周波数比較値 20 2と、垂直同期信号の有無判定の基準となる垂直同期信号周波数比較値 203があら 力じめ入力されている。
[0036] 水平同期信号入力部 103から入力された水平同期信号 204より、水平同期信号パ ルス生成部 105にて、水平同期信号パルス 205を生成する。そして、前記水平同期 信号パルス 205を、基準周波数信号 201の 1周期間、水平同期信号周波数検出部 1 08にてカウントすることによって、水平同期信号の周波数 206を検出する。
[0037] 図 2は、本発明の実施の形態 1にかかるディスプレイ制御装置の、基準周波数信号 201、水平同期信号 204、水平同期信号パルス 205の変化を示したタイミングチヤ一 トである。
[0038] 図 2に示すように、水平同期信号入力部 103から入力された水平同期信号 204より 、クロックに同期したパルス信号である水平同期信号パルス 205を取り出し、該水平 同期信号パルス 205を、基準周波数信号 201の 1周期 Tの間、水平同期信号周波数 検出部 108の内部カウンタ 207にてカウントすることにより、水平同期信号の周波数 2 06を検出することが可能となる。そして、水平同期信号有無判定部 110にて、記憶 部 102からの水平同期信号周波数比較値 202と、検出した水平同期信号の周波数 206とを比較し、水平同期信号の有無を判定する。
[0039] また、同様に、垂直同期信号入力部 104から入力された垂直同期信号 208より、垂 直同期信号パルス生成部 106にて、垂直同期信号パルス 209を生成し、基準周波 数信号 201の 1周期間、垂直同期信号パルス 209を、垂直同期信号周波数検出部 1 09の内部カウンタ 211にてカウントすることによって、垂直同期信号の周波数 210を 検出する。
[0040] 図 3は、本発明の実施の形態 1にかかるディスプレイ制御装置の、基準周波数信号 201、垂直同期信号 208、垂直同期信号パルス 209の変化を示したタイミングチヤ一 トである。
[0041] 図 3に示すように、垂直同期信号入力部 104から入力された垂直同期信号 208より 、クロックに同期したパルス信号である垂直同期信号パルス 209を取り出し、該垂直 同期信号パルス 209を、基準周波数信号 201の 1周期 Tの間、垂直同期信号周波数 検出部 109の内部カウンタ 211にてカウントすることにより、垂直同期信号の周波数 2 10を検出することが可能となる。そして、垂直同期信号有無判定部 111にて、記憶 部 102からの垂直同期信号周波数比較値 203と、検出した垂直同期信号の周波数 210とを比較し、垂直同期信号の有無を判定する。
[0042] ステート決定部 112は、水平同期信号有無判定部 110からの判定結果 212、及び 垂直同期信号有無判定部 111からの判定結果 213に基づ 、て、図 11に示す 4つの ステートより、現在のステート 214を決定し、現在のステート 214を外部のディスプレイ 電源管理デバイスに送信し、ディスプレイの電源管理を行うと同時に、記憶部 102の ステートに現在のステート 214を上書きする。ここでいう外部のディスプレイ電源管理 デバイスとは、後述する、図 10に示すパネル駆動制御 LSI4等に相当する。ここで、 図 11に示すように、水平同期信号 204が「有」、垂直同期信号 208が「有」の場合は ステート 214は Onであり、水平同期信号 204が「無」、垂直同期信号 208が「有」の場 合はステート 214は Stand-Byであり、水平同期信号 204が「有」、垂直同期信号 20 8が「無」の場合はステート 214は Suspendであり、水平同期信号 204が「無」、垂直 同期信号 208が「無」の場合はステート 214は Offである。
[0043] また、ステート 214が変化した際には、ステート決定部 112から割込み生成部 113 にステート遷移信号 217が送信され、割込み生成部 113により割込み信号 215を発 生させる。割込み信号 215は割込み生成部 113からコントローラ 101に入力される。
[0044] 図 4は、本発明の実施の形態 1にかかるディスプレイ制御装置の、割込み信号 215 発生時のコントローラ 101の動作を示したフローチャートである。
[0045] 図 4において、割込み信号 215が発生した時 (ステップ 401)に、コントローラ 101が 通常動作であった場合 (ステップ 402で No)には、コントローラ 101は、記憶部 102か らステート読み出しデータ 216を呼び出して確認し (ステップ 403)、そのステート読み 出しデータ 216がコントローラ 101を低消費電力モードとするものであった場合 (ステ ップ 404で Yes)には、 HALT命令を実行し、コントローラ 101を停止状態にする(ス テツプ 405)。これにより、ステートに合わせて、ディスプレイ電源だけでなぐディスプ レイセットを制御するコントローラ 101も低消費電力モードにすることができる。
[0046] また、ステート 214の変化により、割込み信号 215が発生した時 (ステップ 401)に、 コントローラ 101が HALT命令によって停止状態であった (ステップ 402で Yes)の場 合は、その割込み信号 215によって、コントローラ 101を復帰させる (ステップ 406)。 その後、コントローラ 101は、記憶部 102からステート読み出しデータ 216を呼び出し て確認し (ステップ 403)、そのステート読み出しデータ 216に合わせて、コントローラ 101を制御する(ステップ 404)こと〖こより、ディスプレイセットを制御するコントローラ 1 01を、低消費電力モードから通常モードに戻すことも可能となる。
なお、水平同期信号周波数比較値 202、及び垂直同期信号周波数比較値 203は 、固定値であってもよいものとする。
[0047] このように本実施の形態 1では、コントローラ 101と、水平同期信号、及び垂直同期 信号の有無の組み合わせに基づ 、て、ディスプレイの電源管理状態を判定するステ ート決定部 112を備え、ステート決定部 112によりディスプレイの電源管理状態が変 化したと判定したとき、コントローラ 101を制御するようにしたので、コントローラを用い ずにディスプレイのステートを決定して、ディスプレイの電源管理を行うことができると 同時に、ステートの状態に応じて、コントローラの動作モードを容易に切り替えること が出来る為、ディスプレイセット全体として更なる低消費電力が可能となるという効果 がある。
[0048] (実施の形態 2)
図 5は、本発明の実施の形態 2にかかるディスプレイ制御装置の構成を示すブロッ ク図であり、図 1のディスプレイ制御装置の水平同期信号入力部 103と水平同期信 号パルス生成部 105との間にノイズフィルタ 501を追カ卩し、垂直同期信号入力部 104 と垂直同期信号パルス生成部 106との間にノイズフィルタ 502を追カ卩している。なお 、ノイズフィルタ 501、及びノイズフィルタ 502以外に関する構成、及び動作は実施の 形態 1と同様であり、その説明を省略する。 [0049] 図 5において、水平同期信号入力部力 入力された水平同期信号 204はノイズフィ ルタ 501に入力されて水平同期信号 204のノイズが除去され、ノイズ除去後の水平 同期信号 503より、水平同期信号パルス生成部 105にて、水平同期信号パルス 205 を生成する。そして、水平同期信号パルス 205を基準周波数信号 201の 1周期間、 水平同期信号周波数検出部 108にてカウントすることによって、水平同期信号の周 波数 206を検出する。
[0050] また、垂直同期信号入力部 104から入力された垂直同期信号 208はノイズフィルタ 502に入力されて垂直同期信号 208のノイズが除去され、ノイズ除去後の垂直同期 信号 504より、垂直同期信号パルス生成部 106にて、垂直同期信号パルス 209を生 成する。そして、垂直同期信号パルス 209を基準周波数 201の 1周期間、垂直同期 信号周波数検出部 109にてカウントすることによって、垂直同期信号の周波数 210を 検出する。
[0051] このように本実施の形態 2では、ディスプレイの電源管理を行うディスプレイ制御装 置において、水平同期信号 204のノイズを除去するノイズフィルタ 501と、垂直同期 信号 208のノイズを除去するノイズフィルタ 502を備えるようにしたので、水平同期信 号 204、及び垂直同期信号 208のノイズが除去され、より正確な水平同期信号の周 波数 206、及び垂直同期信号の周波数 210を検出することができると 、う効果がある
[0052] (実施の形態 3)
図 6は、本発明の実施の形態 3にかかるディスプレイ制御装置の構成を示すブロッ ク図であり、図 1に示したディスプレイ制御装置では現在のステート 214をステート決 定部 112から直接外部のディスプレイ電源管理デバイスに送信していたが、実施の 形態 3ではデバイス間で通信を行う通信手段として、シリアルポート 601を追加して ヽ る。なお、シリアルポート 601以外に関する構成、及び動作は実施の形態 1と同様で あり、その説明を省略する。
[0053] 図 6において、水平同期信号有無判定部 110からの判定結果 212、及び垂直同期 信号有無判定部 111からの判定結果 213に基づ 、て、ステート決定部 112にて現在 のステート 214を決定し、記憶部 102のステートに現在のステート 214を上書きする。 コントローラ 101は、記憶部 102より、ステート読み出しデータ 216を呼び出し、ステ ート読み出しデータ 216を含むシリアルポート制御信号 221をシリアルポート 601に 送信する。
[0054] そして、このシリアルポート 601を利用して、ステート読み出しデータ 216を外部の ディスプレイ電源管理デバイスに送信するようにすることにより、ディスプレイ制御装 置に、ステート読み出しデータ 216をディスプレイ電源管理デバイスに送信するため の専用の端子を用意する必要がなぐ端子数を削減することが可能となる。
[0055] なお、デバイス間で通信を行う通信手段は、シリアルポートにこだわる必要はなぐ デバイス間の情報の送受信が可能なものであればよい。
[0056] このように本実施の形態 3では、ディスプレイの電源管理を行うディスプレイ制御装 置において、デバイス間で通信を行う通信手段としてシリアルポート 601を備えるよう にしたので、ディスプレイ制御装置の端子数を削減することができると 、う効果がある
[0057] (実施の形態 4)
図 7は、本発明の実施の形態 4にかかるディスプレイ制御装置の構成を示すブロッ ク図であり、図 1のディスプレイ制御装置のコントローラ 101から記憶部 102に、水平 Z垂直同期信号周波数比較値書き込みデータ 218の代わりに水平 Z垂直同期信号 周波数上位 Z下位側比較値書き込みデータ 219を入力し、記憶部 102にあら力じめ 代入しておぐ水平同期信号の有無判定の基準となる水平同期信号周波数比較値 2 02を、水平同期信号周波数上位側比較値 701、及び水平同期信号周波数下位側 比較値 702に変更し、また、垂直同期信号の有無判定の基準となる垂直同期信号周 波数比較値 203を、垂直同期信号周波数上位側比較値 703、及び垂直同期信号周 波数下位側比較値 704に変更している。なお、水平 Z垂直同期信号周波数上位 Z 下位側比較値書き込みデータ 219、水平同期信号周波数上位側比較値 701、水平 同期信号周波数下位側比較値 702、垂直同期信号周波数上位側比較値 703、及 び垂直同期信号周波数下位側比較値 704以外に関する構成、及び動作は実施の 形態 1と同様であり、その説明を省略する。
[0058] 図 8は、本発明の実施の形態 4にかかるディスプレイ制御装置による、水平同期信 号周波数上位側比較値 701、水平同期信号周波数下位側比較値 702、垂直同期 信号周波数上位側比較値 703、垂直同期信号周波数下位側比較値 704を用いた 水平 Z垂直同期信号の有無判定方法を説明するための図である。
[0059] 図 8に示すように、水平同期信号有無判定部 110において、水平同期信号周波数 上位側比較値 701より水平同期信号の周波数 206のほうが大きい場合に、水平同期 信号 204が「有」と判定し、水平同期信号周波数下位側比較値 702より水平同期信 号の周波数 206のほうが小さい場合に、水平同期信号 204が「無」と判定し、水平同 期信号の周波数 206が、水平同期信号周波数上位側比較値 701と水平同期信号 周波数下位側比較値 702の間であった場合には、水平同期信号有無判定部 110に よる水平同期信号の有無判定結果 212の内容は変更しないものとする。
[0060] また、垂直同期信号有無判定部 211において、垂直同期信号周波数上位側比較 値 703より垂直同期信号の周波数 210のほうが大きい場合に、垂直同期信号 208が 「有」と判定し、垂直同期信号周波数下位側比較値 704より垂直同期信号の周波数 210のほうが小さい場合に、垂直同期信号 208が「無」と判定し、垂直同期信号の周 波数 210が、垂直同期信号周波数上位側比較値 701と垂直同期信号周波数下位 側比較値 702の間であった場合には、垂直同期信号有無判定部 211による垂直同 期信号の有無判定結果 213の内容は変更しないものとする。
[0061] なお、水平同期信号周波数上位側比較値 701、水平同期信号周波数下位側比較 値 702、及び、垂直同期信号周波数上位側比較値 703、垂直同期信号周波数下位 側比較値 704は、固定値であってもよ 、ものとする。
[0062] このように本実施の形態 4では、ディスプレイの電源管理を行うディスプレイ制御装 置において、水平 z垂直同期信号の有無を判定する基準値として、水平同期信号 周波数上位側比較値 701、水平同期信号周波数下位側比較値 702、垂直同期信 号周波数上位側比較値 703、垂直同期信号周波数下位側比較値 704を用いるよう にしたので、水平 Z垂直同期信号の周波数 206、 210力 水平 Z垂直同期信号の 周波数有無判定基準値付近であった場合に、不必要にステート 214が変化しないよ うにすることができると!/、う効果がある。
[0063] (実施の形態 5) 図 9は、本発明の実施の形態 5にかかるディスプレイ制御装置の構成図であり、図 1 のディスプレイ制御装置に、ディスプレイ上に文字情報の文字を表示するための文 字表示回路(以下、 OSD (On Screen Display)回路と称す) 901を追加している 。なお、文字表示回路 901以外に関する構成、及び動作は実施の形態 1と同様であ り、その説明を省略する。
[0064] 図 9において、ステート 214が変化した場合、ステート決定部 112から割込み生成 部 113に、ステート遷移信号 217が送信される。続いて、割込み生成部 113からコン トローラ 101に割込み信号 215が送信され、コントローラ 101は、 OSD制御信号 220 を、文字表示回路 901に送信する。文字表示回路 901ではステート 214の変化に関 する文字表示情報を生成し、外部デバイスに送信する。ここでいう外部デバイスとは 、後述する映像信号処理 LSI3等に相当する。
[0065] 図 10は、本発明のディスプレイ制御装置を用いたディスプレイセット 6の簡略図の 一例である。
図 10において、パーソナルコンピュータ本体 1、ディスプレイ制御装置 2、映像信号 処理 LSI3、パネル制御 LSI4、ディスプレイパネル 5より構成される。
[0066] まず、ディスプレイセット 6は、パーソナルコンピュータ本体 1より、水平 Z垂直同期 信号 7と、映像信号 8が入力される。ディスプレイ制御装置 2は、パーソナルコンビュ ータ本体 1より、水平 Z垂直同期信号 7が入力され、ステート信号 9、及び OSD表示 情報 10を出力する。
[0067] 映像信号処理 LSI3は、パーソナルコンピュータ本体 1から、水平 Z垂直同期信号 7、及び映像信号 8が入力され、また、ディスプレイ制御装置 2より、 OSD表示情報 1 0が入力され、映像表示信号 11を出力する。また、映像信号処理 LSI3は、ディスプ レイ制御装置 2よりステート信号 9が入力され、電力制御が可能である。
[0068] パネル駆動制御 LSI4は、映像信号処理 LSI3より、映像表示信号 11が入力され、 画像表示情報 12をディスプレイパネル 4へ出力する。
[0069] また、パネル駆動制御 LSI4も、ディスプレイ制御装置 2より、ステート信号 9が入力 され、電力制御が可能である。
[0070] なお、図 10に示したパネルディスプレイセットは、本発明の実施の形態 5にかかる ディスプレイ制御装置のみでなぐ本発明の実施の形態 1〜4のディスプレイ制御装 置ち用いることがでさる。
[0071] このように本実施の形態 5では、ディスプレイの電源管理を行うディスプレイ制御装 置において、ディスプレイ上に文字情報の文字を表示する文字表示回路 901を備え るようにしたので、ステート 214が変化した際、ディスプレイを低消費電力モードに移 行する前に、ディスプレイの状態を移行することを画面に出力し、視覚的に知らせる ことができると!/、う効果がある。
産業上の利用可能性
[0072] 本発明に力かるディスプレイ制御装置はディスプレイセットの低消費電力化にお!ヽ て有用である。

Claims

請求の範囲
[1] コントローラと、水平同期信号、及び垂直同期信号の有無の組み合わせに基づ!/、 て、ディスプレイの電源管理状態を判定する電源管理状態判定手段とを備え、 前記電源管理状態判定手段によって判定された結果により、ディスプレイの電源を 管理するとともに、前記ディスプレイの電源管理状態が変化したと判定したとき、前記 コントローラを制御する、
ことを特徴とするディスプレイ制御装置。
[2] 請求項 1記載のディスプレイ制御装置にお 、て、
デバイス間で通信を行う通信手段を備えた、
ことを特徴とするディスプレイ制御装置。
[3] 請求項 1記載のディスプレイ制御装置にお 、て、
ディスプレイ上に文字を表示する文字表示手段を備えた、
ことを特徴とするディスプレイ制御装置。
[4] ディスプレイの電源管理状態の判定結果を記憶する記憶手段と、
前記記憶手段とコントローラとの間のデータの入出力を制御するコントローラと、 外部からの水平同期信号が入力される水平同期信号入力手段と、
外部からの垂直同期信号が入力される垂直同期信号入力手段と、
前記水平同期信号の周波数を検出する水平同期信号周波数検出手段と、 前記垂直同期信号の周波数を検出する垂直同期信号周波数検出手段と、 水平同期信号の有無を判定する基準値に基づ 、て、前記水平同期信号の有無を 検出する水平同期信号有無判定手段と、
垂直同期信号の有無を判定する基準値に基づ!/、て、前記垂直同期信号の有無を 検出する垂直同期信号有無判定手段と、
水平同期信号、及び垂直同期信号の有無の組み合わせに基づいて、ディスプレイ の電源管理状態を判定する電源管理状態判定手段と、
前記電源管理状態判定手段により前記ディスプレイの電源管理状態が変化したと 判定したとき、前記コントローラに出力される割込み信号を生成する割込み生成手段 とを備え、 前記電源管理状態判定手段によって判定された結果により、ディスプレイの電源を 管理するとともに、前記割込み信号に基づいて、前記コントローラを制御する、 ことを特徴とするディスプレイ制御装置。
[5] 請求項 4記載のディスプレイ制御装置にお 、て、
デバイス間で通信を行う通信手段を備えた、
ことを特徴とするディスプレイ制御装置。
[6] 請求項 4記載のディスプレイ制御装置にお 、て、
ディスプレイ上に文字を表示する文字表示手段を備えた、
ことを特徴とするディスプレイ制御装置。
[7] ディスプレイの電源管理状態の判定結果を記憶する記憶手段と、
前記記憶手段とコントローラとの間のデータの入出力を制御するコントローラと、 外部からの水平同期信号が入力される水平同期信号入力手段と、
外部からの垂直同期信号が入力される垂直同期信号入力手段と、
前記水平同期信号のパルスを生成する水平同期信号パルス生成手段と、 前記垂直同期信号のパルスを生成する垂直同期信号パルス生成手段と、 前記水平同期信号、及び前記垂直同期信号の周波数検出の基準となる基準周波 数信号を生成する基準周波数信号生成手段と、
前記水平同期信号の周波数を検出する水平同期信号周波数検出手段と、 前記垂直同期信号の周波数を検出する垂直同期信号周波数検出手段と、 水平同期信号の有無を判定する基準値に基づ 、て、前記水平同期信号の有無を 検出する水平同期信号有無判定手段と、
垂直同期信号の有無を判定する基準値に基づ!/、て、前記垂直同期信号の有無を 検出する垂直同期信号有無判定手段と、
水平同期信号、及び垂直同期信号の有無の組み合わせに基づいて、ディスプレイ の電源管理状態を判定する電源管理状態判定手段と、
前記電源管理状態判定手段により前記ディスプレイの電源管理状態が変化したと 判定したとき、前記コントローラに出力される割込み信号を生成する割込み生成手段 とを備え、 前記電源管理状態判定手段によって判定された結果により、ディスプレイの電源を 管理するとともに、前記割込み信号に基づいて、前記コントローラを制御する、 ことを特徴とするディスプレイ制御装置。
[8] 請求項 7記載のディスプレイ制御装置にお 、て、
デバイス間で通信を行う通信手段を備えた、
ことを特徴とするディスプレイ制御装置。
[9] 請求項 7記載のディスプレイ制御装置にお 、て、
ディスプレイ上に文字を表示する文字表示手段を備えた、
ことを特徴とするディスプレイ制御装置。
[10] ディスプレイの電源管理状態の判定結果を記憶する記憶手段と、
前記記憶手段とコントローラとの間のデータの入出力を制御するコントローラと、 外部からの水平同期信号が入力される水平同期信号入力手段と、
外部からの垂直同期信号が入力される垂直同期信号入力手段と、
前記水平同期信号のノイズを除去する水平同期信号ノイズフィルタと、 前記垂直同期信号のノイズを除去する垂直同期信号ノイズフィルタと、 前記水平同期信号のパルスを生成する水平同期信号パルス生成手段と、 前記垂直同期信号のパルスを生成する垂直同期信号パルス生成手段と、 前記水平同期信号、及び前記垂直同期信号の周波数検出の基準となる基準周波 数信号を生成する基準周波数信号生成手段と、
前記水平同期信号の周波数を検出する水平同期信号周波数検出手段と、 前記垂直同期信号の周波数を検出する垂直同期信号周波数検出手段と、 水平同期信号の有無を判定する基準値に基づ 、て、前記水平同期信号の有無を 検出する水平同期信号有無判定手段と、
垂直同期信号の有無を判定する基準値に基づ!/、て、前記垂直同期信号の有無を 検出する垂直同期信号有無判定手段と、
水平同期信号、及び垂直同期信号の有無の組み合わせに基づいて、ディスプレイ の電源管理状態を判定する電源管理状態判定手段と、
前記電源管理状態判定手段により前記ディスプレイの電源管理状態が変化したと 判定したとき、前記コントローラに出力される割込み信号を生成する割込み生成手段 とを備え、
前記電源管理状態判定手段によって判定された結果により、ディスプレイの電源を 管理するとともに、前記割込み信号に基づいて、前記コントローラを制御する、 ことを特徴とするディスプレイ制御装置。
[11] 請求項 10記載のディスプレイ制御装置において、
デバイス間で通信を行う通信手段を備えた、
ことを特徴とするディスプレイ制御装置。
[12] 請求項 10記載のディスプレイ制御装置にお 、て、
ディスプレイ上に文字を表示する文字表示手段を備えた、
ことを特徴とするディスプレイ制御装置。
[13] 請求項 4記載のディスプレイ制御装置にお 、て、
水平同期信号の有無を判定する基準値が上位側と下位側の 2つであり、かつ、垂 直同期信号の有無を判定する基準値が上位側と下位側の 2つである、
ことを特徴とするディスプレイ制御装置。
[14] 請求項 13記載のディスプレイ制御装置にお 、て、
デバイス間で通信を行う通信手段を備えた、
ことを特徴とするディスプレイ制御装置。
[15] 請求項 13記載のディスプレイ制御装置において、
ディスプレイ上に文字を表示するための文字表示手段を備えた、
ことを特徴とするディスプレイ制御装置。
[16] 請求項 7記載のディスプレイ制御装置にお 、て、
水平同期信号の有無を判定する基準値が上位側と下位側の 2つであり、かつ、垂 直同期信号の有無を判定する基準値が上位側と下位側の 2つである、
ことを特徴とするディスプレイ制御装置。
[17] 請求項 16記載のディスプレイ制御装置にお 、て、
デバイス間で通信を行う通信手段を加えた、
ことを特徴とするディスプレイ制御装置。
[18] 請求項 16記載のディスプレイ制御装置にお 、て、
ディスプレイ上に文字を表示する文字表示手段を備えた、
ことを特徴とするディスプレイ制御装置。
[19] 請求項 10記載のディスプレイ制御装置にお 、て、
水平同期信号の有無を判定する基準値が上位側と下位側の 2つであり、かつ、垂 直同期信号の有無を判定する基準値が上位側と下位側の 2つである、
ことを特徴とするディスプレイ制御装置。
[20] 請求項 19記載のディスプレイ制御装置にお 、て、
デバイス間で通信を行う通信手段を備えた、
ことを特徴とするディスプレイ制御装置。
[21] 請求項 19記載のディスプレイ制御装置において、
ディスプレイ上に文字を表示する文字表示手段を備えた、
ことを特徴とするディスプレイ制御装置。
[22] 請求項 1、 4、 7、 10、 13、 16、及び 19のいずれかに記載のディスプレイ制御装置 において、
デバイス間で通信を行う通信手段と、ディスプレイ上に文字を表示する文字表示手 段とを備えた、
ことを特徴とするディスプレイ制御装置。
PCT/JP2006/317900 2005-10-14 2006-09-08 ディスプレイ制御装置 WO2007043264A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US12/089,964 US20090278830A1 (en) 2005-10-14 2006-09-08 Display control device
JP2007539833A JP4659834B2 (ja) 2005-10-14 2006-09-08 ディスプレイ制御装置
EP06797726A EP1947635A4 (en) 2005-10-14 2006-09-08 DISPLAY CONTROL DEVICE

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005301020 2005-10-14
JP2005-301020 2005-10-14

Publications (1)

Publication Number Publication Date
WO2007043264A1 true WO2007043264A1 (ja) 2007-04-19

Family

ID=37942520

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2006/317900 WO2007043264A1 (ja) 2005-10-14 2006-09-08 ディスプレイ制御装置

Country Status (5)

Country Link
US (1) US20090278830A1 (ja)
EP (1) EP1947635A4 (ja)
JP (1) JP4659834B2 (ja)
CN (1) CN101310323A (ja)
WO (1) WO2007043264A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101436040B (zh) * 2007-11-14 2011-09-14 中强光电股份有限公司 具有省电功能的投影设备及其控制电路与方法
CN101661728B (zh) * 2008-08-25 2012-05-09 联想(北京)有限公司 一种显示器、控制显示器电源的方法和计算机

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101402083B1 (ko) * 2007-11-02 2014-06-09 삼성전자주식회사 디스플레이 장치 및 방법
KR20100035428A (ko) * 2008-09-26 2010-04-05 삼성전자주식회사 디스플레이 장치 및 방법
CN101895600B (zh) * 2009-05-19 2014-10-08 浙江德景电子科技有限公司 摄像装置及其摄像方法
KR20110049948A (ko) * 2009-11-06 2011-05-13 삼성전자주식회사 다중 디스플레이 시스템, 디스플레이장치 및 그 구동 방법
WO2013081600A1 (en) * 2011-11-30 2013-06-06 Intel Corporation Reducing power for 3d workloads
KR102195518B1 (ko) * 2013-12-13 2020-12-29 삼성전자 주식회사 전자장치의 화면 표시 제어장치 및 방법

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5586333A (en) 1993-08-06 1996-12-17 Samsung Electronics, Co., Ltd. Method and control apparatus for generating power management signal of computer peripheral equipment in a computer system
JPH09135399A (ja) * 1995-11-09 1997-05-20 Sony Corp 画像表示装置及びパワーセーブモード表示方法
JPH1152933A (ja) * 1997-07-23 1999-02-26 Samsung Electron Co Ltd オーディオ回路を持つビデオ表示装置及びその装置の電源制御方法
JPH11220671A (ja) * 1998-02-02 1999-08-10 Matsushita Electric Ind Co Ltd テレビジョン受信機
JP3153102B2 (ja) 1994-05-19 2001-04-03 三星電子株式会社 モニターの電源制御回路
JP2003076352A (ja) * 2001-09-07 2003-03-14 Sharp Corp 表示装置及びその省電力制御方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6078361A (en) * 1996-11-18 2000-06-20 Sage, Inc Video adapter circuit for conversion of an analog video signal to a digital display image
US6018159A (en) * 1997-12-10 2000-01-25 Honeywell Inc. Differential clear container sensor with improved noise immunity
US6381570B2 (en) * 1999-02-12 2002-04-30 Telogy Networks, Inc. Adaptive two-threshold method for discriminating noise from speech in a communication signal
JP3983763B2 (ja) * 2002-06-25 2007-09-26 富士通株式会社 ディスプレイ装置および節電制御装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5586333A (en) 1993-08-06 1996-12-17 Samsung Electronics, Co., Ltd. Method and control apparatus for generating power management signal of computer peripheral equipment in a computer system
JP3153102B2 (ja) 1994-05-19 2001-04-03 三星電子株式会社 モニターの電源制御回路
JPH09135399A (ja) * 1995-11-09 1997-05-20 Sony Corp 画像表示装置及びパワーセーブモード表示方法
JPH1152933A (ja) * 1997-07-23 1999-02-26 Samsung Electron Co Ltd オーディオ回路を持つビデオ表示装置及びその装置の電源制御方法
JPH11220671A (ja) * 1998-02-02 1999-08-10 Matsushita Electric Ind Co Ltd テレビジョン受信機
JP2003076352A (ja) * 2001-09-07 2003-03-14 Sharp Corp 表示装置及びその省電力制御方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1947635A4 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101436040B (zh) * 2007-11-14 2011-09-14 中强光电股份有限公司 具有省电功能的投影设备及其控制电路与方法
CN101661728B (zh) * 2008-08-25 2012-05-09 联想(北京)有限公司 一种显示器、控制显示器电源的方法和计算机

Also Published As

Publication number Publication date
JP4659834B2 (ja) 2011-03-30
EP1947635A4 (en) 2010-06-23
US20090278830A1 (en) 2009-11-12
CN101310323A (zh) 2008-11-19
EP1947635A1 (en) 2008-07-23
JPWO2007043264A1 (ja) 2009-04-16

Similar Documents

Publication Publication Date Title
WO2007043264A1 (ja) ディスプレイ制御装置
US9064449B2 (en) Electronic devices configured for adapting refresh behavior
US7116322B2 (en) Display apparatus and controlling method thereof
KR102389572B1 (ko) 표시 시스템 및 표시 장치의 구동 방법
TWI439846B (zh) 用以控制電子裝置之操作狀態的方法與裝置
EP1755106A1 (en) Display apparatus and control method thereof
KR20030006718A (ko) 모니터의 절전 장치 및 그 제어 방법
CN101162355A (zh) 图像显示装置
US7450135B2 (en) Display device for detecting abnormal image signal and method thereof
JP2003280627A (ja) 画像表示装置、画像表示方法、画像表示プログラム、およびコンピュータ読み取り可能な記録媒体
JP4328703B2 (ja) 表示装置、そのモード判定装置及びモード判定方法
JPH1165541A (ja) Pdp表示装置
JP2005191757A (ja) 映像表示装置の電源制御装置
CN107229365B (zh) 应用图像处理驱动方法的驱动集成电路及触控显示***
KR100351826B1 (ko) 모니터의 전원 제어장치 및 방법
CN114242001B (zh) Goa电路工作状态调节方法、装置、存储介质及电子设备
JP2014146920A (ja) 通信装置、制御方法及びプログラム
KR101402083B1 (ko) 디스플레이 장치 및 방법
CN101751900B (zh) 一种显示模块控制方法及显示装置
JP2002229544A (ja) ディスプレイ装置における回路破損防止システム
KR100416786B1 (ko) 플라즈마 표시장치의 화면저장 및 인쇄장치
US20130058624A1 (en) Network control device, display device, and network control method
KR20120025890A (ko) 가변클럭 제어 비디오 디스플레이 시스템 및 메모리 클럭 변경방법
JP2001337309A (ja) 液晶ディスプレイ装置
JP5412753B2 (ja) 携帯情報端末、表示電力制御方法および表示電力制御プログラム

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200680042394.0

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2006797726

Country of ref document: EP

ENP Entry into the national phase

Ref document number: 2007539833

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 12089964

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE