TWI829012B - 半導體裝置中的結構形成 - Google Patents

半導體裝置中的結構形成 Download PDF

Info

Publication number
TWI829012B
TWI829012B TW110135883A TW110135883A TWI829012B TW I829012 B TWI829012 B TW I829012B TW 110135883 A TW110135883 A TW 110135883A TW 110135883 A TW110135883 A TW 110135883A TW I829012 B TWI829012 B TW I829012B
Authority
TW
Taiwan
Prior art keywords
layer
low
layers
liner
opening
Prior art date
Application number
TW110135883A
Other languages
English (en)
Other versions
TW202305938A (zh
Inventor
鄭光偉
倪其聰
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202305938A publication Critical patent/TW202305938A/zh
Application granted granted Critical
Publication of TWI829012B publication Critical patent/TWI829012B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/82Electrodes with an enlarged surface, e.g. formed by texturisation
    • H01L28/90Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions
    • H01L28/91Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions made by depositing layers, e.g. by depositing alternating conductive and insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76831Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76832Multiple layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

一種半導體裝置可以包含一或多個低介電常數(低κ)層,位在基板上。半導體裝置可以包含介電層,位在一或多個低κ層上方。半導體裝置可以包含結構,其穿過基板、一或多個低κ層和介電層。半導體裝置可以包含襯層,位在結構和基板之間、位在結構和一或多個低κ層之間以及位在結構和介電層之間。半導體裝置可以包含覆蓋層,位在襯層和介電層之間以及位在襯層和一或多個低κ層之間。

Description

半導體裝置中的結構形成
本發明實施例係關於一種半導體裝置中的結構形成。
一種半導體裝置可以包含一種結構,該結構是至少部分地穿過該半導體裝置的基板形成的(例如,使得該結構至少部分地延伸穿過基板)。該結構可以是至少部分地穿過基板形成的矽穿通孔(TSV)或深溝槽電容器(DTC)。
根據本發明的一實施例,一種半導體裝置,包含:一或多個低介電常數層,位在一基板上;一介電層,位在該一或多個低介電常數層上方;一結構,穿過該基板、該一或多個低介電常數層和該介電層;一襯層,位在該結構和該基板之間、位在該結構和該一或多個低介電常數層之間、以及位在該結構和該介電層之間;及一覆蓋層,位在該襯層和該介電層之間以及位在該襯層和該一或多個低介電常數層之間。
根據本發明的一實施例,一種形成半導體裝置結構之方法,包括:在一基板上沉積一或多個低介電常數層;在該一或多個低介電常數層上方沉積一介電層;形成穿過該介電層、該一或多個低介電常數層和該基板的一開口;在該開口的側壁上沉積一覆蓋層,使得該覆蓋層覆蓋該開口內的該一或多個低介電常數層的暴露表面;在該覆蓋層上方沉積一襯層,該覆蓋層防止該襯層沉積在該開口內的該一或多個低介電常數層的該暴露表面上;及在該開口內的該襯層上形成一結構。
根據本發明的一實施例,一種形成半導體裝置結構之方法,包括:在一開口的側壁上沉積一覆蓋層,使得該覆蓋層至少覆蓋該開口內的一或多個低介電常數層的暴露表面,其中該開口至少穿過該一或多個低介電常數層以及形成在該一或多個低介電常數層上方的一介電層;及在該開口內的該覆蓋層上沉積一襯層,其中該覆蓋層防止該襯層沉積在該開口內的該一或多個低介電常數層的該暴露表面上,及其中該覆蓋層防止該一或多個低介電常數層在該襯層的沉積期間氧化。
以下揭露提供用於實現所提供標的之不同特徵之諸多不同實施例或示例。下文將描述組件及配置之特定示例以簡化本揭露。當然,此等僅為示例且不意在產生限制。例如,在以下描述中,在第二構件上方或第二構件上形成第一構件可包含其中形成直接接觸之第一構件及第二構件的實施例,且亦可包含其中可在第一構件與第二構件之間形成額外構件使得第一構件及第二構件可不直接接觸的實施例。另外,本揭露可在各個示例中重複參考符號及/或字母。此重複係為了簡單及清楚且其本身不指示所討論之各種實施例及/或組態之間的一關係。
此外,為便於描述,諸如「下面」、「下方」、「下」、「上方」、「上」及其類似者之空間相對術語在本文中可用於描述一元件或構件與另一(些)元件或構件之關係,如圖中所繪示出。除圖中所描繪之方向之外,空間相對術語亦意欲涵蓋裝置在使用或操作中之不同方向。設備可依其他方式方向(旋轉90度或依其他方向)且亦可因此解譯本文中所使用之空間相對描述詞。
在一些案例中,半導體裝置可以包含至少部分地延伸穿過半導體裝置的基板的結構。這種結構可以是TSV(例如,穿過半導體裝置的矽晶圓或晶粒的垂直電氣連接)、DTC(例如,用於向積體電路增加電容的裝置)或其他類型的結構。例如,半導體裝置可以包含一或多個介電層,例如,包含如氮化矽(SiN)、二氧化矽(SiO 2)、氮氧化矽(SiON)、氧化鋁(Al 2O)、氮化鋁(AlN)、氮碳化矽(SiCN)、碳氧化矽(SiOC)等的一或多個層、包含低介電常數(低κ)層組的複合膜(例如,由具有相對於二氧化矽的介電常數低的介電常數的材料)、和基板(例如,矽基板)。通常,該結構的開口穿過一或多個介電層和低κ層組形成,並且至少部分地穿過基板。接著,至少在開口的側壁上沉積襯層(例如,二氧化矽層)。襯層直接沉積在一或多個介電層的暴露表面、低κ層組的暴露表面和基板的暴露表面上。然後可以在開口內的襯層上形成該結構。
低κ層組的低κ特性是由於具有降低介電常數的空洞的低κ材料(例如,藉由形成矽-碳鍵)。然而,在襯層沉積期間中提供的氧化物自由基會破壞其中的一些空洞(例如,由於形成矽-氧-矽鍵而破壞矽-碳鍵),從而對一或多個低κ層造成損壞。換言之,襯層的沉積可能導致一或多個低κ層的氧化,這表示襯層的沉積會對一或多個低κ層造成損壞。這種損壞會降低半導體裝置的性能,結果會在製造包括諸如TSV、DTC及/或類似結構的半導體裝置時顯著降低產量。
本文描述的一些實施方式提供用於在沒有對低κ層造成損壞的形成結構的技術和設備。在一些實方式中,一種半導體裝置包含位在基板、一或多個介電層上的低κ層組,以及穿過基板、低κ層組的結構。在一些實施方式中,半導體裝置包含襯層,位在結構和基板之間、位在結構和一或多個低κ層之間以及位在結構和介電層之間。在一些實施方式中,半導體裝置包含覆蓋層,位在襯層和介電層之間以及位在襯層和一或多個低κ層之間。這裡,在襯層的沉積期間形成覆蓋層以防止對低κ層組造成損壞。下面提供關於這種半導體裝置的更多細節,接下來是用於製造這種半導體裝置的示例處理過程。
在一些實施方式中,覆蓋層的作用是防止對低κ層組造成損壞,不然將會由於襯層的沉積導致該損壞。覆蓋層可以是例如氮化矽層或碳氮化矽層。在製作過程中,覆蓋層防止襯層直接沉積在低κ層組的暴露表面上,從而防止在襯層沉積過程中對低κ層組造成損壞。藉由防止襯層直接沉積在低κ層組的暴露表面上,覆蓋層防止對低κ層組造成損壞,不然可能會在襯層沉積期間由於氧化而導致該損壞。所以,半導體裝置的性能不會因將襯層直接沉積在低κ層組上導致低κ層損壞而受到影響,這在製造包含諸如TSV、DTC及/或類似結構的半導體裝置時可以顯著提高產量。
圖1是其中可以實現本文所描述的系統及/或方法的示例環境100的圖。如圖1所示,環境100可以包含預清潔工具102、沉積工具104、退火工具106、光阻工具108、曝光工具109、蝕刻工具110、平坦化工具111、晶圓/晶粒運輸裝置112和顯影工具113。示例環境100中包含的工具及/或裝置可以包含在半導體清潔腔室、半導體代工廠、半導體製程及/或製造設施等中。
預清潔工具102包含預清潔腔室114以及一或多個裝置,能夠對半導體裝置執行預清潔處理以從半導體裝置去除副產物層。一或多個裝置可以包含氣體源116、電漿源118、熱源120等。氣體源116可以向預清潔腔室114供應各種氣體,例如氨氣、三氟化氮氣體等。電漿源118可以產生電漿,該電漿引起供應到預清潔腔室114的氣體之間的反應。例如,電漿源118可以包含感應耦合電漿(ICP)源、變壓器耦合電漿(TCP)源、或者能夠引起氨氣和三氟化氮氣體之間的反應以引起氟化銨氣體的形成的其他類型的電漿源。如本文所描述,熱源120能夠加熱預清潔腔室114中的半導體裝置以引起半導體裝置上的一或多層分解。例如,如本文所描述,熱源120可包含加熱燈、加熱線圈或其他類型的加熱裝置,加熱半導體裝置以使半導體裝置上的氟化銨層分解成氨氣和氟化氫氣體。
沉積工具104是一種半導體處理工具,包含半導體處理腔室以及能夠將各種類型的材料沉積到半導體裝置上的一或多個裝置。例如,沉積工具104可以包含化學氣相沉積裝置(例如,靜電噴塗裝置、磊晶裝置及/或其他類型的化學氣相沉積裝置)、物理氣相沉積裝置(例如,濺鍍裝置及/或其他類型的物理氣相沉積裝置)、原子層沉積(ALD)裝置、電漿增強ALD(PEALD)裝置、離子植入裝置、噴鍍裝置及/或類似裝置。噴鍍裝置包含能夠用一或多種金屬噴鍍基板(例如,晶圓、半導體裝置及/或類似物)或其一部分的一或多個裝置。例如,噴鍍裝置可包含銅電鍍裝置、鋁電鍍裝置、鎳電鍍裝置、錫電鍍裝置、複合材料或合金(例如,錫-銀、錫-鉛等)電鍍裝置,及/或用於一或多種其他類型的導電材料、金屬及/或類似物的電鍍裝置。噴鍍,尤其是電鍍(或電化學沉積),是在基板(例如,半導體晶圓、半導體裝置等)上形成導電結構的過程。噴鍍可以包含在由噴鍍材料形成的陽極和陰極(例如,基板)之間施加電壓。電壓導致電流氧化陽極,這導致噴鍍材料離子從陽極釋放。這些噴鍍材料離子形成噴鍍溶液,通過噴鍍槽流向基板。噴鍍溶液到達基板並將噴鍍材料離子沉積到基板中及/或基板上的溝槽、通孔、互連件及/或其他結構中。在一些實施方式中,沉積工具104可以執行與結構的形成相關的一或多層的沉積相關的一或多個操作而沒有對低κ層造成損壞,如本文所描述。
退火工具106是一種半導體處理工具,包含半導體處理腔室以及能夠加熱半導體裝置的一或多個裝置。例如,退火工具106可以包含快速熱退火(RTA)工具或其他類型的退火工具,能夠加熱半導體裝置以引起兩種或更多種材料或氣體之間的反應、使材料分解,及/或類似者。例如,退火工具106可以加熱半導體裝置以引起磊晶區域(例如,源極區域或汲極區域)上的金屬層反應並形成金屬矽化物層,如本文所描述。
光阻工具108是半導體處理工具,是以應用到半導體裝置的光阻層(例如,光阻遮罩)為根據從半導體裝置去除材料或向半導體裝置提供材料。光阻是一種光敏材料,用於多種製程(例如微影製程、照相雕刻製程及/或類似製程)以在半導體裝置的表面上形成圖案化塗層。光阻工具108可以用光敏有機材料塗覆半導體裝置,並且可以將圖案化遮罩應用到半導體裝置以阻擋光,使得僅光敏有機材料的未遮罩區域將暴露於光中。光阻工具108或其他工具(例如,蝕刻工具110)可將稱為顯影劑的溶劑應用到半導體裝置。在正光阻的情況下,光敏有機材料會被光降解,顯影劑溶解掉暴露在光下的區域,在放置遮罩的地方留下塗層。在負光阻的情況下,光敏有機材料被光強化(例如,聚合或交聯),顯影劑僅溶解掉未暴露的區域,在未放置遮罩的區域留下塗層。在一些實施方式中,光阻工具108可以執行與形成結構相關的形成開口相關的一或多個操作而沒有對低κ層造成損壞,如本文所描述。
曝光工具109包含一或多個能夠將光阻層暴露於輻射源,例如UV源(例如,深UV光源、極UV光源及/或類似物)、X射線源、及/或類似的。曝光工具109可以將光阻層暴露於輻射源以將圖案從光罩轉移到光阻層。該圖案可以包含用於形成一或多個半導體裝置的一或多個半導體裝置層圖案、可以包含用於形成半導體裝置的一或多個結構的圖案、可以包含用於蝕刻半導體裝置或基板的各個部分及/或類似物的圖案。在一些實施方式中,曝光工具109包含掃描器、步進器或類似類型的曝光裝置。
蝕刻工具110是從半導體裝置的表面去除材料的半導體處理工具。在一些實施方式中,藉由抗蝕刻的遮罩材料保護半導體裝置的一部分免受蝕刻劑的影響。例如,遮罩材料可以包含使用微影圖案化的光阻。蝕刻工具110可以在半導體裝置上執行濕式蝕刻製程或乾式(例如,電漿)蝕刻製程。在濕式蝕刻製程中,可以將半導體裝置浸入一批液相(例如,濕式)蝕刻劑中,可以被攪動以達到製程控制。例如,可以使用緩衝氫氟酸(BHF)來蝕刻矽基板上的二氧化矽。根據調整電漿的參數,電漿蝕刻製程可以以多種模式操作。例如,電漿蝕刻製程可以在從大約0.01托到大約5托的範圍內的壓力下操作。電漿產生高能自由基,其帶中性電荷並在半導體裝置的表面發生反應。電漿蝕刻可以是等向性的(例如,在圖案化表面上展現出與向下蝕刻率大致相同的橫向底切率)或異向性(例如,展現出比向下蝕刻率更小的橫向底切率)。電漿的來源氣體可以包含富含氯或氟的小分子。例如,可以使用四氟化碳來蝕刻矽並且可以使用氯來蝕刻鋁,可以使用三氟甲烷來蝕刻二氧化矽和氮化矽等。電漿還可包含用於氧化光阻並促進光阻去除的氧。在一些實施方式中,蝕刻工具110可以執行與形成結構相關的形成開口相關的一或多個操作而沒有對低κ層造成損壞,如本文所描述。
平坦化工具111是半導體處理工具,其平坦化或拋光半導體裝置(例如,層、基板、晶圓等)的表面。在一些實施方式中,平坦化工具111可以使用化學機械拋光/平坦化(CMP)製程來執行平坦化或拋光。CMP製程可以包括將漿液(或拋光化合物)沉積到拋光墊上。晶圓可以安裝到載體上,當晶圓被壓靠在拋光墊上時,載體可以旋轉晶圓。漿液和拋光墊當作研磨劑,在晶圓旋轉時拋光或平坦化晶圓的一或多層。還可以旋轉拋光墊以確保將連續供應的漿料施加到拋光墊。
晶圓/晶粒運輸裝置112包含移動機器人、機械手臂、電車或軌道車、及/或其他類型的裝置,用於在半導體處理工具102-110之間及/或往返於其他位置,例如晶圓架、儲藏室等運送晶圓及/或晶粒。在一些實施方式中,晶圓/晶粒運輸裝置112可以是行進特定路徑及/或可以半自主或自主地操作的程式化裝置。
顯影工具113包含一或多個能夠顯影已經暴露於輻射源的光阻層以顯影從曝光工具109(例如,步進器、掃描器或其他類型的曝光裝置)轉移到光阻層的圖案的裝置。在一些實施方式中,顯影工具113藉由去除光阻層的未暴露部分來顯影圖案。在一些實施方式中,顯影工具113藉由去除光阻層的暴露部分來顯影圖案。在一些實施方式中,顯影工具113藉由使用化學顯影劑溶解光阻層的暴露或未暴露部分來顯影圖案。
圖1中所示裝置的數量和設置作為一或多個示例提供。實際上,與圖1所示的裝置相比,可能有更多的裝置、更少的裝置、不同的裝置或不同設置的裝置。此外,圖1中所示的兩個或更多個裝置可以在單一裝置中實現,或者圖1中所示的單一裝置可以實現為多個分佈式裝置。另外地或可替代地,環境100的一組裝置(例如,一或多個裝置)可以執行被描述為由環境100的其他組裝置執行的一或多個功能。
圖2A-2K是用於製造半導體裝置的第一示例序列操作圖,該半導體裝置包含與防止對一或多個低κ層造成損壞相關的覆蓋層。如圖2A所示,半導體裝置200可以包含基板202、一或多個低κ層204(例如,低κ層204a和204b被示為包含在半導體裝置200中)和介電層206。半導體裝置200可以包含半導體晶圓、半導體晶粒及/或類似物。
基板202可以包含從生長為圓柱體的矽晶錠切片的矽晶圓。基板202可以包含介於導體(例如金屬銅)和絕緣體(例如玻璃)兩者之間的電導率值。在一些實施方式中,基板202可以使用其他材料代替,例如鍺、砷化鎵、矽鍺等。
低κ層204可以包含用於隔離半導體裝置200的元件的層。例如,在一些實施方式中,低κ層204是將半導體裝置200的導電元件(例如,導線互連件、電晶體等)彼此分開的絕緣介電質。在一些實施方式中,可以在半導體裝置200中使用低κ材料以實現半導體裝置200上的微電子裝置的縮放。在一些實施方式中,低κ層204具有相對於二氧化矽的介電常數低的介電常數。例如,形成低κ層204的材料可以具有小於4.2的介電常數。在一些實施方式中,半導體裝置200可以包含一或多個低κ層204(例如,低κ層204a和204b)。在一些實施方式中,上文結合圖1所描述的環境100的沉積工具104可用於形成一或多個低κ層204。作為示例,沉積工具104可用於在基板202的頂表面上形成低κ層204a,然後可用於在低κ層204a的頂表面上形成低κ層204b。在一些實施方式中,沉積工具104可以執行電漿增強化學氣相沉積(PECVD)製程、高密度電漿CVD(HDPCVD)製程、次大氣壓CVD(SACVD)製程、ALD製程、PEALD製程等沉積給定的低κ層204。
介電層206可以包含一或多個包含一或多種介電材料(例如,氮化矽(SiN)、二氧化矽(SiO 2)、氮氧化矽(SiON)、氧化鋁(Al 2O)、氮化鋁(AlN)、氮碳化矽(SiCN)、碳氧化矽(SiOC)等)的層。在一些實施方式中,介電層206可以用於保護或隔離半導體裝置200的元件。介電層206可用作多級層間介電裝置中的絕緣體和鈍化層。在一些實施方式中,上文結合圖1所描述的環境100的沉積工具104可用於在低κ層204的頂表面(例如,低κ層204b的頂表面)上形成介電層206。在一些實施方式中,沉積工具104可以執行PECVD製程、HDPCVD製程、SACVD製程及/或類似製程以在低κ層204的頂表面上沉積介電層206。
如圖2B所示,可以在介電層206上形成光阻層220。例如,半導體處理工具(例如,光阻工具108)可以藉由旋塗製程或其他類型的塗覆製程在介電層206上形成光阻層220。如圖2C所示,光阻層220可以暴露於輻射源以將圖案從光罩轉移到光阻層220。例如,半導體處理工具(例如,曝光工具109)可以將光阻層220暴露於輻射源以將圖案從光罩轉移到光阻層220。在這些情況下,半導體處理工具可以在要穿過過一或多個低κ層204和基板202形成開口的區域中暴露(或者可以不暴露,這取決於光阻的類型和曝光製程)光阻層220的部分220e。
如圖2D所示,半導體處理工具(例如顯影工具113)可以藉由從介電層206去除暴露的(或未暴露的)部分220e來顯影光阻層220。在一些實施方式中,半導體處理工具藉由使用化學顯影劑溶解光阻層220的暴露或未暴露部分220e來顯影光阻層220。隨著部分220e被移除,開口220o形成為穿過光阻層220的開口。穿過光阻層220的開口220o形成用於穿過一或多個低κ層204和基板202的形成開口208的圖案。
如圖2E所示,半導體處理工具(例如,蝕刻工具110)可以使用形成在光阻層220中的圖案來蝕刻介電層206、一或多個低κ層204和基板202。例如,半導體處理工具可以執行濕式蝕刻技術、乾式蝕刻技術或其他類型的蝕刻技術以去除介電層206、一或多個低κ層204和基板202的部分,其中在光阻層220中形成開口220o。去除介電層206、一或多個低κ層204和基板202的部分形成開口208。
如圖2F所示,可以從介電層206上去除光阻層220的剩餘部分。在一些實施方式中,開口208可以延伸穿過至少介電層206和一或多個低κ層204。在一些實施方式中,開口208可以至少部分地延伸穿過基板202。例如,如圖2F所示,開口208可以延伸穿過半導體裝置200中的基板202。值得注意的是,在形成開口208之後,一或多個低κ層204的表面暴露在開口208內。在一些實施方式中,開口208的尺寸可以沿著開口208的深度逐漸變細以促進覆蓋層210和襯層212在開口208的側壁上的沉積,如下文所描述。在一些實施方式中,上文結合圖1所描述的環境100的光阻工具108及/或蝕刻工具110可用於形成開口208。
如圖2G所示,可以至少在開口208的側壁上沉積覆蓋層210。例如,覆蓋層210可以沉積在開口208的側壁上和介電層206的頂表面上。覆蓋層210包含防止襯層212沉積在開口208內的一或多個低κ層204的暴露表面上的層(例如,使得在襯層212的沉積期間,覆蓋層210防止一或多個低κ層204的氧化)。如圖2G所示,可以沉積覆蓋層210,使得覆蓋層210至少覆蓋開口208內的一或多個低κ層204的暴露表面。例如,可以沉積覆蓋層210,使得覆蓋層210覆蓋開口208中的一或多個低κ層204的暴露表面,以及開口208中的介電層206的暴露表面和開口208中的基板202的暴露表面。在一些實施方式中,沉積工具104可以執行PECVD製程、HDPCVD製程、SACVD製程、ALD製程、PEALD製程等,以在開口208的側壁上沉積覆蓋層210。
在一些實施方式中,覆蓋層210包含氮化矽、碳氮化矽、碳化矽、非晶矽、它們的組合等。在一些實施方式中,覆蓋層210的氧濃度小於大約5%。在一些實施方式中,覆蓋層210的厚度在從大約50埃(Å)到大約1000埃的範圍內。在一些實施方式中,覆蓋層210的厚度是襯層212的厚度的大約10%至大約100%。在一些實施方式中,覆蓋層210的厚度可以沿著開口208的深度變化。例如,在介電層206的頂表面附近的覆蓋層210的厚度可以是在一或多個低κ層204中的底部低κ層204的底表面附近的覆蓋層210的厚度的大約30%至大約100%。
如圖2H所示,襯層212可以沉積在覆蓋層210上。襯層212包含提供結構214與半導體裝置200的一或多個其他層(例如,基板202)的電氣絕緣的層。在一些實施方式中,覆蓋層210防止襯層212沉積在開口208內的一或多個低κ層204的暴露表面上。如上文所描述,覆蓋層210防止襯層212沉積在開口208內的一或多個低κ層204的暴露表面上,從而防止一或多個低κ層204在襯層212沉積期間氧化。在一些實施方式中,沉積工具104可以執行PECVD製程、HDPCVD製程、SACVD製程、ALD製程、PEALD製程等,以在覆蓋層210上沉積襯層212。
在一些實施方式中,襯層212包含二氧化矽。在一些實施方式中,襯層212的厚度在從大約500埃到大約12000埃的範圍內。在一些實施方式中,襯層212的厚度可以沿著開口208的深度變化。例如,在介電層206的頂表面附近的襯層212的厚度可以是在一或多個低κ層204中的底部低κ層204的底表面附近的襯層212的厚度的大約30%至大約100%。
如圖2I所示,可以在開口208內的襯層212上形成結構214。在一些實施方式中,半導體處理工具(例如,沉積工具104)可以形成結構214。例如,在一些實施方式中,半導體處理工具在襯層212上沉積(例如,使用物理氣相沉積製程、化學氣相沉積製程等)阻障層213並且在阻障層213上沉積晶種層。阻障層213是為了防止後來形成的導電材料擴散到半導體裝置200的其他層中(例如,防止由導電材料造成的損壞),而晶種層是提高結構214的導電材料的黏著力的層。接著,半導體處理工具執行電鍍(例如,電化學沉積)製程以在開口208中(例如,在阻障層213或晶種層上)提供結構214的導電材料。當執行電鍍製程時,半導體處理工具在由電鍍材料形成的陽極和陰極(例如,基板202)之間施加電壓。電壓導致電流氧化陽極,這導致電鍍材料離子從陽極釋放。這些電鍍材料離子形成電鍍溶液,該電鍍溶液通過電鍍槽流向基板202。電鍍溶液到達基板202並將電鍍材料離子沉積到開口208中以形成結構214。在一些實施方式中,結構214可以是TSV,如半導體裝置200中所示。或者,在一些實施方式中,結構214是DTC或其他類型的結構,可以至少部分地延伸穿過半導體裝置200的基板202。
如圖2J所示,結構214、襯層212和覆蓋層210的部分可以從介電層206的頂表面移除(例如,使得介電層206的頂表面被暴露)。在一些實施方式中,可以使用平坦化技術(例如,CMP技術)從介電層206的頂表面去除結構214、襯層212和覆蓋層210的部分,去除這些部分並且修平半導體裝置200的頂表面。在一些實施方式中,半導體處理工具(例如,平坦化工具111)可以執行CMP製程以從介電層206的頂表面去除結構214、襯層212和覆蓋層210的部分。
作為結合圖2A-2J所描述的製程的結果,半導體裝置200包含基板202上的一或多個低κ層204、一或多個低κ層204上的介電層206、和穿過基板202、一或多個低κ層204和介電層206的結構214。如進一步所示,半導體裝置200包含襯層212,位在結構214和基板202之間、位在結構214和一或多個低κ層204之間以及位在結構214和介電層206之間。如圖所示,半導體裝置200還包含覆蓋層210,位在襯層212和介電層206之間、襯層212和一或多個低κ層204之間以及襯層212和基板202之間。
在一些實施方式中,覆蓋層210的厚度及/或襯層212的厚度可以沿著半導體裝置200中的開口208的深度變化。圖2Κ繪示出半導體裝置200中的覆蓋層210和襯層212的厚度的這種變化。參考圖2Κ,覆蓋層210的厚度d1(例如,在介電層206的頂表面附近的覆蓋層210的厚度)可以是半導體裝置200中的覆蓋層210的厚度d2的大約30%至大約100%(例如,在低κ層204a的底表面附近的覆蓋層210的厚度)。類似地,襯層212的厚度b1(例如,在介電層206的頂表面附近的襯層212的厚度)可以是半導體裝置200中的襯層212的厚度b2的大約30%至大約100%(例如,在低κ層204a的底表面附近的襯層212的厚度)。
如上文所描述,提供圖2A-2Κ作為示例。其他示例可能與關於圖2A-2Κ所描述的不同。
圖3A-3H是本文所描述用於製造半導體裝置的第二示例序列操作圖,該半導體裝置包含與防止對一或多個低κ層造成損壞相關的覆蓋層。如圖3A所示,半導體裝置300可以包含基板202、一或多個低κ層204(例如,低κ層204a和204b被示為包含在半導體裝置300中)和介電層206。半導體裝置300可以包含半導體晶圓、半導體晶粒及/或類似物。基板202、低κ層204和介電層206可以具有特性並且可以如上文結合半導體裝置200所描述的那樣被形成。
如圖3B所示,可以形成穿過介電層206和一或多個低κ層204的開口208c。例如,半導體處理工具(例如,上文結合圖1繪示出和描述的一或多個半導體處理工具)形成穿過介電層206和一或多個低κ層204的開口208c。開口208c的形成可以與半導體裝置200中的開口208的形成類似的方式來執行,如上文關於圖2B-2F所描述。即,半導體處理工具可以在介電層206上形成光阻層220、半導體處理工具可以將光阻層220暴露於輻射源以圖案化光阻層220、半導體處理工具可以顯影和去除光阻層220的一部分220e以暴露圖案、半導體處理工具可以蝕刻介電層206和一或多個低κ層204以形成開口208c、並且半導體處理工具可以在蝕刻介電層206和一或多個低κ層204之後(例如,使用化學剝除劑及/或其他技術)去除光阻層220的剩餘部分。在一些實施方式中,開口208c不延伸到基板202中。例如,如圖3B所示,開口208c可以延伸穿過介電層206和一或多個低κ層204,但不延伸到半導體裝置300中的基板202中。在一些實施方式中,開口208c部分地延伸到基板202中。值得注意的是,在形成開口208c之後,一或多個低κ層204的表面暴露在開口208c內。在一些實施方式中,開口208c的尺寸可以沿著開口208c的深度逐漸變細,以促進在開口208c的側壁上沉積覆蓋層210和襯層212,如下文所描述。
如圖3C所示,覆蓋層210可以至少沉積在開口208c的側壁上。例如,覆蓋層210可以沉積在開口208c的側壁上、介電層206的頂表面和開口208c的底表面(例如,基板202的頂表面)上。覆蓋層210可以具有特性並且可以如上文結合半導體裝置200所描述的那樣被形成。如圖3C所示,可以沉積覆蓋層210,使得覆蓋層210至少覆蓋開口208c內的一或多個低κ層204的暴露表面。例如,可以沉積覆蓋層210,使得覆蓋層210覆蓋開口208c中的一或多個低κ層204的暴露表面,以及開口208c中的介電層206的暴露表面。在一些實施方式中,沉積工具104可以執行PECVD製程、HDPCVD製程、SACVD製程及/或類似製程以在開口208c的側壁上沉積覆蓋層210。
如圖3D所示,可以穿過基板202形成開口208d。即,開口208c可以延伸,使得開口208c和開口208d形成穿過基板202的開口208。例如,半導體處理工具(例如,上文結合圖1繪示出和描述的一或多個半導體處理工具)形成穿過基板202的開口208d。開口208c的形成可以與半導體裝置200中的開口208的形成類似的方式來執行,如上文關於圖2B-2F所描述的。即,半導體處理工具可以在覆蓋層210和基板202上形成光阻層220、半導體處理工具可以將光阻層220暴露於輻射源以圖案化光阻層220、半導體處理工具可以顯影和去除光阻層220的一部分220e以暴露圖案、半導體處理工具可以蝕刻覆蓋層210和基板202以形成開口208d、並且半導體處理工具可以在蝕刻基板202之後去除光阻層220的剩餘部分(例如,使用化學剝除劑及/或其他技術)。在一些實施方式中,開口208d的尺寸可以沿著開口208d的深度逐漸變細,以促進襯層212在開口208d的側壁上的沉積,如下文所描述。
如圖3E所示,襯層212可以至少沉積在覆蓋層210上。襯層212可以具有特性並且可以如上文結合半導體裝置200所描述那樣被形成。然而,因為在暴露基板202的表面之前沉積覆蓋層210,所以在半導體裝置300中的基板202的暴露表面上形成襯層212(例如,與在基板202的暴露表面上形成覆蓋層210的半導體裝置200相比)。在一些實施方式中,覆蓋層210防止襯層212沉積在開口208c內的一或多個低κ層204的暴露表面上。如上文所描述,覆蓋層210防止襯層212沉積在開口208c內的一或多個低κ層204的暴露表面上,從而防止一或多個低κ層204在襯層212c的沉積期間氧化。在一些實施方式中,沉積工具104可以執行PECVD製程、HDPCVD製程、SACVD製程、ALD製程、PEALD製程等,以在覆蓋層210上沉積襯層212。
如圖3F所示,結構214可以形成在開口208c和開口208d內的襯層212上。在一些實施方式中,半導體處理工具(例如,沉積工具104)可以以與上文關於圖2I描述的方式類似的方式形成結構214。例如,在某些實施方式中,半導體處理工具在襯層212上沉積阻障層213並在阻障層213上沉積晶種層,然後執行電鍍製程以在開口208中提供結構214的導電材料,如上文所描述。在一些實施方式中,結構214可以是TSV,如半導體裝置300中所示。或者,在一些實施方式中,結構214可以是DTC,或者至少部分地延伸穿過半導體裝置300的基板202的其他類型的結構。
如圖3G所示,結構214、襯層212和覆蓋層210的部分可以從介電層206的頂表面移除(例如,使得介電層206的頂表面被暴露)。在一些實施方式中,可以使用平坦化技術(例如,CMP技術)從介電層206的頂表面去除結構214、襯裡層212和覆蓋層210的部分,去除這些部分並且修平半導體裝置200的頂表面。在一些實施方式中,環境100的一或多個工具或環境100中未示出的工具可執行平坦化技術,以從介電層206的頂表面去除結構214、襯層212和覆蓋層210的部分。
作為結合圖3A-3G描述的製程的結果,半導體裝置300包含基板202上的一或多個低κ層204、一或多個低κ層204上的介電層206、和穿過基板202、一或多個低κ層204、和介電層206的結構214。如進一步所示,半導體裝置300包含襯層212,在結構214和基板202之間、在結構214和一或多個低κ層204之間以及在結構214和介電層206之間。如圖所示,半導體裝置300還包含覆蓋層210,在襯層212和介電層206之間以及在襯層212和一或多個低κ層204之間。值得注意的是,在半導體裝置300中,覆蓋層210不在襯層212和基板202之間。
在一些實施方式中,覆蓋層210的厚度及/或襯層212的厚度可以沿著半導體裝置300中的開口208的深度變化。圖3H繪示了半導體裝置300中的覆蓋層210和襯層212的厚度的這種變化。參考圖3H,覆蓋層210的厚度d1(例如,在介電層206的頂表面附近的覆蓋層210的厚度)可以是半導體裝置300中的覆蓋層210的厚度d2的大約30%至大約100%(例如,在低κ層204a的底表面附近的覆蓋層210的厚度)。類似地,襯層212的厚度b1(例如,在介電層206的頂表面附近的襯層212的厚度)可以是半導體裝置300中的襯層212的厚度b2的大約30%至大約100%(例如,在低κ層204a的底表面附近的襯層212的厚度)。
如上文所描述,提供圖3A-3H作為示例。其他示例可能與關於圖3A-3H所描述的不同。
圖4是裝置400的示例組件的圖,其可以對應於預清潔工具102、沉積工具104、退火工具106、光阻工具108、曝光工具109、蝕刻工具110、平坦化工具111、晶圓/晶粒運輸裝置112及/或顯影工具113。在一些實施方式中,預清潔工具102、沉積工具104、退火工具106、光阻工具108、曝光工具109、蝕刻工具110、平坦化工具111、晶圓/晶粒運輸裝置112及/或顯影工具113可以包含一或多個裝置400及/或裝置400的一或多個組件。如圖4所示,裝置400可以包含匯流排410、處理器420、記憶體430、儲存組件440、輸入組件450、輸出組件460和通信組件470。
匯流排410包含實現裝置400的組件之間通信的組件。處理器420包含中央處理器(CPU)、圖形處理器(GPU)、微處理器、控制器、微控制器、數位信號處理器(DSP)、現場可程式邏輯閘陣列(FPGA)、特殊應用積體電路(ASIC)及/或其他類型的處理組件。處理器420以硬體、韌體或硬體和軟體的組合來實現。在一些實施方式中,處理器420包含一或多個能夠被編程以執行功能的處理器。記憶體430包含隨機存取記憶體(RAM)、唯讀記憶體(ROM)及/或其他類型的記憶體(例如,快閃記憶體、磁性記憶體及/或光學記憶體)。
儲存組件440儲存與裝置400的操作有關的信息及/或軟體。例如,儲存組件440可能包含硬碟機、磁碟機、光碟機、固態磁碟機、光碟、數位多功能光碟及/或其他類型的非暫時性電腦可讀取媒體。輸入組件450使裝置400能夠接收輸入,例如使用者輸入及/或感測式輸入。例如,輸入組件450可以包含觸控螢幕、鍵盤、小鍵盤、滑鼠、按鈕、麥克風、開關、感測器、全球定位系統組件、加速度計、陀螺儀、致動器及/或類似者。輸出組件460使裝置400能夠提供輸出,例如藉由顯示器、揚聲器及/或一或多個發光二極體。通信組件470可以包含接收器、傳輸器、收發器、數據機、網路介面卡及/或天線。
裝置400可以執行本文所描述的一或多個處理程序。例如,非暫時性電腦可讀取媒體(例如,記憶體430及/或儲存組件440)可以儲存一組指令(例如,一或多個指令、代碼、軟體代碼及/或程式代碼)以供處理器420執行。處理器420可以執行指令集以執行本文所描述的一或多個處理程序。在一些實施方式中,由一或多個處理器420執行的指令集使一或多個處理器420及/或裝置400執行本文所描述的一或多個處理程序。在一些實施方式中,可以代替或與指令結合使用固線式電路來執行本文所描述的一或多個處理程序。因此,本文描述的實施方式不限於硬體電路和軟體的任何特定組合。
圖4所示組件的數量和設置作為示例提供。與圖4所示的裝置相比,裝置400可以包含額外的組件、更少的組件、不同的組件或不同設置的組件。另外地或可替代地,裝置400的一組組件(例如,一或多個組件)可以執行被描述為由裝置400的其他組組件執行的一或多個功能。
圖5是與沒有對低κ層204造成損壞的結構214的形成相關的示例處理程序500的流程圖,如本文所描述。在一些實施方式中,圖5的一或多個處理區塊可由裝置(例如,圖1中所描繪的半導體處理工具中的一或多個)執行。在一些實現方式中,圖5的一或多個處理區塊可以由與圖1中所描繪的一或多個工具分離或包含圖1中描繪的一或多個工具的其他裝置或一組裝置來執行。
如圖5所示,處理程序500可以包含在基板上沉積一或多個低κ層(處理區塊510)。例如,裝置(例如,使用處理器420、記憶體430、儲存組件440、輸入組件450、輸出組件460、通信組件470等)可以在基板202上沉積一或多個低κ層204,如上文所描述。
如圖5中進一步所示,處理程序500可包含在一或多個低κ層上方沉積介電層(處理區塊520)。例如,該裝置(例如,使用處理器420、記憶體430、儲存組件440、輸入組件450、輸出組件460、通信組件470等)可以將介電層206沉積在一或多個低κ層204,如上文所描述。
如圖5中進一步所示,處理程序500可包括形成開口,其穿過介電層、一或多個低κ層和基板(處理區塊530)。例如,裝置(例如,使用處理器420、記憶體430、儲存組件440、輸入組件450、輸出組件460、通信組件470等)可以形成開口208,其穿過介電層206、一或多個低κ層204和基板202,如上文所描述。
如圖5中進一步所示,處理程序500可包括在開口的側壁上沉積覆蓋層,使得覆蓋層覆蓋開口內的一或多個低κ層的暴露表面(處理區塊540)。例如,裝置(例如,使用處理器420、記憶體430、儲存組件440、輸入組件450、輸出組件460、通信組件470等)可以在開口208的側壁上沉積覆蓋層210,使得覆蓋層210覆蓋開口208內的一或多個低κ層204的暴露表面,如上文所描述。
如圖5進一步所示,處理程序500可以包括在覆蓋層上方沉積襯層,覆蓋層防止襯層沉積在開口內的一或多個低κ層的暴露表面上(處理區塊550)。例如,裝置(例如,使用處理器420、記憶體430、儲存組件440、輸入組件450、輸出組件460、通信組件470等)可以在覆蓋層210上沉積襯層212,覆蓋層210防止襯層212沉積在開口208內的一或多個低κ層204的暴露表面上,如上文所描述。
如圖5中進一步所示,處理程序500可包括在開口內的襯層上形成結構(處理區塊560)。例如,裝置(例如,使用處理器420、記憶體430、儲存組件440、輸入組件450、輸出組件460、通信組件470等)可以在開口208內的襯層212上形成結構214,如上文所描述。
處理程序500可以包含額外的實施方式,諸如以下描述的及/或結合本文中其他地方描述的一或多個其他處理程序的任何單一實施方式,或實施方式的任何組合。
在第一實施方式中,覆蓋層210防止一或多個低κ層204在襯層212的沉積期間氧化。
在第二實施方式中,單獨地或與第一實施方式結合,處理程序500包括去除介電層206的頂表面上方的結構214、襯層212和覆蓋層210的部分。
在第三實施方式中,單獨地或與第一和第二實施方式中的一或多個結合,結構214是TSV或DTC。
在第四實施方式中,單獨地或與第一至第三實施方式中的一或多個結合,覆蓋層210的厚度在從大約50埃到大約1000埃的範圍內。
在第五實施方式中,單獨地或與第一至第四實施方式中的一或多個結合,覆蓋層210的厚度是襯層212的厚度的大約10%至大約100%。
在第六實施方式中,單獨地或與第一至第五實施方式中的一或多個結合,在介電層206的頂表面附近的覆蓋層210的厚度是在一或多個低κ層204中的底部低κ層204的底表面附近的覆蓋層210的厚度的大約30%至大約100%。
在第七實施方式中,單獨地或與第一至第六實施方式中的一或多個結合,覆蓋層210包含氮化矽、碳氮化矽、碳化矽、非晶矽或其組合。
在第八實施方式中,單獨地或與第一至第七實施方式中的一或多個結合,覆蓋層210的氧濃度小於大約5%。
儘管圖5示出處理程序500的示例區塊,但在一些實施方式中,與圖5中所描繪的那些相比,處理程序500可能包含額外的區塊、更少的區塊、不同的區塊或不同地佈置的區塊。另外,或者可替代地,處理程序500的兩個或更多區塊可以並行執行。
圖6是與沒有對低κ層204造成損壞的結構214的形成相關的示例處理程序600的流程圖,如本文所描述。在一些實施方式中,圖6的一或多個處理區塊可由裝置(例如,圖1中所描繪的半導體處理工具中的一或多個)執行。在一些實現方式中,圖6的一或多個處理區塊可以由與圖1中所描繪的一或多個工具分離或包含圖1中描繪的一或多個工具的其他裝置或一組裝置來執行。
如圖6所示,處理程序600可以包括在開口的側壁上沉積覆蓋層,使得覆蓋層至少覆蓋開口內的一或多個低κ層的暴露表面,其中開口至少穿過一或多個低κ層和在該一或多個低κ層上方形成的介電層(處理區塊610)。例如,裝置(例如,使用處理器420、記憶體430、儲存組件440、輸入組件450、輸出組件460、通信組件470等)可以在開口208的側壁上沉積覆蓋層210,使得覆蓋層210至少覆蓋開口208內的一或多個低κ層204的暴露表面,如上文所描述。在一些實施方式中,開口208至少穿過一或多個低κ層204和形成在一或多個低κ層204上的介電層206。
如圖6進一步所示,處理程序600可包括在開口內的覆蓋層上方沉積襯層,其中覆蓋層防止襯層沉積在開口內的一或多個低κ層的暴露表面上,並且其中覆蓋層防止一或多個低κ層在襯層的沉積期間氧化(處理區塊620)。例如,裝置(例如,使用處理器420、記憶體430、儲存組件440、輸入組件450、輸出組件460、通信組件470等)可以在開口208內的覆蓋層210上沉積襯層212,如上文所描述。在一些實施方式中,覆蓋層210防止襯層212沉積在開口208內的一或多個低κ層204的暴露表面上。在一些實施方式中,覆蓋層210防止一或多個低κ層204在襯層212的沉積期間氧化。
處理程序600可以包含額外的實施方式,諸如以下描述的及/或結合本文中其他地方描述的一或多個其他處理程序的任何單一實施方式,或實施方式的任何組合。
在第一實施方式中,開口208穿過基板202,並且該方法進一步包括在開口208內的襯層212上形成結構214。
在第二實施方式中,單獨地或與第一實施方式結合,開口208不穿過基板202,並且該方法進一步包括延伸開口208使得開口208穿過基板202,在沉積覆蓋層210之後和沈積襯層212之前延伸開口208,並在開口208內的襯層212上形成結構214。
在第三實施方式中,單獨地或與第一和第二實施方式中的一或多個結合,結構214是TSV或DTC。
在第四實施方式中,單獨地或與第一至第三實施方式中的一或多個結合,覆蓋層210的厚度在大約50埃到大約1000埃的範圍內。
在第五實施方式中,單獨地或與第一至第四實施方式中的一或多個結合,覆蓋層210的厚度是襯層212的厚度的大約10%至大約100%。
在第六實施方式中,單獨地或與第一至第五實施方式中的一或多個結合,在介電層206的頂表面附近的覆蓋層210的厚度是在一或多個低κ層204中的底部低κ層204的底表面附近的覆蓋層210的厚度的大約30%至大約100%。
在第七實施方式中,單獨地或與第一至第六實施方式中的一或多個結合,覆蓋層210包含氮化矽、碳氮化矽、碳化矽、非晶矽或其組合。
在第八實施方式中,單獨地或與第一至第七實施方式中的一或多個結合,覆蓋層210的氧濃度小於大約5%。
儘管圖6示出處理程序600的示例區塊,但在一些實施方式中,與圖6中所描繪的那些相比,處理程序600可能包含額外的區塊、更少的區塊、不同的區塊或不同地佈置的區塊。另外,或者可替代地,處理程序600的兩個或更多區塊可以並行執行。
這樣,覆蓋層可以防止襯層直接沉積在半導體裝置的低κ層組的暴露表面上,從而防止在襯層沉積過程中對低κ層組造成損壞。藉由防止襯層直接沉積在低κ層組的暴露表面上,覆蓋層防止對低κ層組造成損壞,不然可能會在襯層沉積期間由於氧化而導致該損壞。所以,半導體裝置的性能不會因將襯層直接沉積在低κ層組上導致低κ層損壞而受到影響,這在製造包括諸如TSV、DTC及/或類似結構的半導體裝置時可以顯著提高產量,這些結構延伸穿過半導體裝置的低κ層組。
如上文所更詳細地描述,這裡描述的一些實施方式提供了一種半導體裝置和製造半導體裝置的方法。半導體裝置可以包含位在基板上的一或多個低κ層、位在一或多個低κ層上方的介電層、以及穿過基板、一或多個低κ層和介電層的結構。半導體裝置可以包含襯層,位在結構和基板之間、位在結構和一或多個低κ層之間以及位在結構和介電層之間。半導體裝置可以包含覆蓋層,位在襯層和介電層之間以及位在襯層和一或多個低κ層之間。
一種方法可以包括,在基板上沉積一或多個低κ層,以及在該一或多個低κ層上方沉積介電層。該方法可以包括形成穿過介電層、一或多個低κ層和基板的開口。該方法可以包括在開口的側壁上沉積覆蓋層,使得覆蓋層覆蓋開口內的一或多個低κ層的暴露表面。該方法可以包括在覆蓋層上方沉積襯層。覆蓋層可以防止襯層沉積在開口內的一或多個低κ層的暴露表面上。該方法可以包括在開口內的襯層上形成結構。
一種方法可以包括,在開口的側壁上沉積覆蓋層,使得覆蓋層至少覆蓋開口內的一或多個低κ層的暴露表面。在這裡,開口可以至少穿過一或多個低κ層和形成在一或多個低κ層上方的介電層。該方法可以包括在開口內的覆蓋層上方沉積襯層。覆蓋層可以防止襯層沉積在開口內的一或多個低κ層的暴露表面上,並且可以防止一或多個低κ層在襯層沉積期間氧化。
上文已概述若干實施例之特徵,使得熟習技術者可較佳理解本揭露之態樣。熟習技術者應瞭解,其可易於將本揭露用作設計或修改其他程序及結構以實施相同於本文中所引入之實施例之目的及/或達成相同於本文中所引入之實施例之優點的一基礎。熟習技術者亦應認識到,此等等效建構不應背離本揭露之精神及範疇,且其可在不背離本揭露之精神及範疇的情況下對本文作出各種改變、替換及變更。
100:示例環境 102:預清潔工具 104:沉積工具 106:退火工具 108:光阻工具 109:曝光工具 110:蝕刻工具 111:平坦化工具 112:晶圓/晶粒運輸裝置 113:顯影工具 114:預清潔腔室 116:氣體源 118:電漿源 120:熱源 200:半導體裝置 202:基板 204a:低κ層 204b:低κ層 206:介電層 220:光阻層 220e:光阻層220的部分 220o:開口 208:開口 208c:開口 208d:開口 210:覆蓋層 212:襯層 213:阻障層 214:結構 300:半導體裝置 400:裝置 410:匯流排 420:處理器 430:記憶體 440:儲存組件 450:輸入組件 460:輸出組件 470:通信組件 500:處理程序 510:步驟區塊 520:步驟區塊 530:步驟區塊 540:步驟區塊 550:步驟區塊 560:步驟區塊 600:處理程序 610:步驟區塊 620:步驟區塊 b1:襯層212的厚度 b2:襯層212的厚度 d1:覆蓋層210的厚度 d2:覆蓋層210的厚度
自結合附圖閱讀之以下詳細描述最佳理解本揭露之態樣。應注意,根據行業標準做法,各種構件未按比例繪製。實際上,為使討論清楚,可任意增大或減小各種構件之尺寸。
圖1是其中可以實現本文所描述的系統及/或方法的示例環境圖。
圖2A-2K是本文所描述用於製造半導體裝置的第一示例序列操作圖,該半導體裝置包含與防止對低介電常數(低κ)層組造成損壞相關的覆蓋層。
圖3A-3H是本文所描述用於製造半導體裝置的第二示例序列操作圖,該半導體裝置包含與防止對低κ層組造成損壞相關的覆蓋層。
圖4是圖1的一或多個工具及/或裝置的示例組件圖。
圖5和圖6是本文所描述的與沒有對低κ層造成損壞的結構的形成相關的示例處理流程圖。
100:示例環境
102:預清潔工具
104:沉積工具
106:退火工具
108:光阻工具
109:曝光工具
110:蝕刻工具
111:平坦化工具
112:晶圓/晶粒運輸裝置
113:顯影工具
114:預清潔腔室
116:氣體源
118:電漿源
120:熱源

Claims (10)

  1. 一種半導體裝置,包含:一或多個低介電常數層,位在一基板上;一介電層,位在該一或多個低介電常數層上方;一結構,穿過該基板、該一或多個低介電常數層和該介電層;一襯層,位在該結構和該基板之間、位在該結構和該一或多個低介電常數層之間、以及位在該結構和該介電層之間;及一覆蓋層,位在該襯層和該介電層之間以及位在該襯層和該一或多個低介電常數層之間,其中該襯層與該基板直接接觸。
  2. 如請求項1之半導體裝置,其中該覆蓋層的氧濃度小於5%。
  3. 如請求項1之半導體裝置,其中該結構為一矽穿通孔或一深溝槽電容器。
  4. 如請求項1之半導體裝置,其中該覆蓋層的厚度在從大約50埃(Å)到大約1000埃的範圍內。
  5. 一種形成半導體裝置結構之方法,包含:在一基板上沉積一或多個低介電常數層;在該一或多個低介電常數層上方沉積一介電層; 形成穿過該介電層、該一或多個低介電常數層和該基板的一開口;在該開口的側壁上沉積一覆蓋層,使得該覆蓋層覆蓋該開口內的該一或多個低介電常數層的暴露表面;在該覆蓋層上方沉積一襯層,該覆蓋層防止該襯層沉積在該開口內的該一或多個低介電常數層的該暴露表面上;及在該開口內的該襯層上形成一結構,其中該襯層與該基板直接接觸。
  6. 根據請求項5之方法,其中該覆蓋層防止該一或多個低介電常數層在該襯層的沉積期間氧化。
  7. 根據請求項5之方法,進一步包含去除該介電層的頂表面上方的該結構、該襯層和該覆蓋層的部分。
  8. 一種形成半導體裝置結構之方法,包含:在一開口的側壁上沉積一覆蓋層,使得該覆蓋層至少覆蓋該開口內的一或多個低介電常數層的暴露表面,其中該開口至少穿過該一或多個低介電常數層以及形成在該一或多個低介電常數層上方的一介電層;及在該開口內的該覆蓋層上沉積一襯層,其中該覆蓋層防止該襯層沉積在該開口內的該一或多個低介電常數層的該暴露表面上,及其中該覆蓋層防止該一或多個低介電常數層在該襯層的沉積期間氧 化,其中該襯層與該基板直接接觸。
  9. 如請求項8之方法,其中該開口穿過一基板,且該方法進一步包含在該開口內的該襯層上形成一結構。
  10. 如請求項8之方法,其中該開口不穿過該基板,且該方法進一步包含:延伸該開口使得該開口穿過該基板,該開口在該覆蓋層沉積之後和該襯層沉積之前延伸;及在該開口內的該襯層上形成一結構。
TW110135883A 2021-07-29 2021-09-27 半導體裝置中的結構形成 TWI829012B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/444,026 2021-07-29
US17/444,026 US20230036572A1 (en) 2021-07-29 2021-07-29 Structure formation in a semiconductor device

Publications (2)

Publication Number Publication Date
TW202305938A TW202305938A (zh) 2023-02-01
TWI829012B true TWI829012B (zh) 2024-01-11

Family

ID=84157576

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110135883A TWI829012B (zh) 2021-07-29 2021-09-27 半導體裝置中的結構形成

Country Status (3)

Country Link
US (1) US20230036572A1 (zh)
CN (1) CN115410987A (zh)
TW (1) TWI829012B (zh)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8816491B2 (en) * 2009-01-13 2014-08-26 Taiwan Semiconductor Manufacturing Company, Ltd. Stacked integrated chips and methods of fabrication thereof

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8907457B2 (en) * 2010-02-08 2014-12-09 Micron Technology, Inc. Microelectronic devices with through-substrate interconnects and associated methods of manufacturing
KR102151177B1 (ko) * 2013-07-25 2020-09-02 삼성전자 주식회사 Tsv 구조를 구비한 집적회로 소자 및 그 제조 방법
KR102379165B1 (ko) * 2015-08-17 2022-03-25 삼성전자주식회사 Tsv 구조를 구비한 집적회로 소자 및 그 제조 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8816491B2 (en) * 2009-01-13 2014-08-26 Taiwan Semiconductor Manufacturing Company, Ltd. Stacked integrated chips and methods of fabrication thereof

Also Published As

Publication number Publication date
TW202305938A (zh) 2023-02-01
US20230036572A1 (en) 2023-02-02
CN115410987A (zh) 2022-11-29

Similar Documents

Publication Publication Date Title
US20190096752A1 (en) Via Patterning Using Multiple Photo Multiple Etch
TW202027142A (zh) 閘極結構的形成方法
US9305831B2 (en) Integrated metal spacer and air gap interconnect
US9305839B2 (en) Curing photo resist for improving etching selectivity
CN110024106A (zh) 带有转化的衬里的自对准硬掩模
US20240087960A1 (en) Gap patterning for metal-to-source/drain plugs in a semiconductor device
US20230361040A1 (en) Ruthenium oxide film and ruthenium liner for low-resistance copper interconnects in a device
US20230402427A1 (en) Heterogenous bonding layers for direct semiconductor bonding
US20170194264A1 (en) Semiconductor device with graphene encapsulated metal and method therefor
US7282436B2 (en) Plasma treatment for silicon-based dielectrics
TWI829012B (zh) 半導體裝置中的結構形成
US20230197550A1 (en) Passivation layer for a semiconductor device and method for manufacturing the same
JP2022511650A (ja) 超伝導体配線製造のためのプレクリーンおよび誘電体堆積方法
JP2005005697A (ja) 半導体装置の製造方法
CN111029298A (zh) 一种铜互连层的制造方法
US20240096930A1 (en) Trench capacitor structure and methods of manufacturing
US20240030134A1 (en) Semiconductor device and methods of formation
TWI791285B (zh) 用於連接兩個半導體裝置的原子層沉積接合層
US20230038744A1 (en) Chemical vapor deposition for uniform tungsten growth
TWI835167B (zh) 積體電路裝置的形成方法及半導體裝置
US20230343637A1 (en) Semiconductor device and methods of formation
US20230008239A1 (en) Barrier layer for an interconnect structure
US20220375759A1 (en) Cyclic Plasma Etching Of Carbon-Containing Materials
US20220367260A1 (en) Metal nitride diffusion barrier and methods of formation
TW202242992A (zh) 半導體結構的形成方法