TWI771113B - 多電腦切換器及路由裝置的操作方法 - Google Patents

多電腦切換器及路由裝置的操作方法 Download PDF

Info

Publication number
TWI771113B
TWI771113B TW110126868A TW110126868A TWI771113B TW I771113 B TWI771113 B TW I771113B TW 110126868 A TW110126868 A TW 110126868A TW 110126868 A TW110126868 A TW 110126868A TW I771113 B TWI771113 B TW I771113B
Authority
TW
Taiwan
Prior art keywords
resistor
coupled
selection
switch
circuit
Prior art date
Application number
TW110126868A
Other languages
English (en)
Other versions
TW202306363A (zh
Inventor
陳信宏
林承翰
張喻旋
Original Assignee
宏正自動科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 宏正自動科技股份有限公司 filed Critical 宏正自動科技股份有限公司
Priority to TW110126868A priority Critical patent/TWI771113B/zh
Priority to CN202210706939.4A priority patent/CN115686242A/zh
Application granted granted Critical
Publication of TWI771113B publication Critical patent/TWI771113B/zh
Publication of TW202306363A publication Critical patent/TW202306363A/zh

Links

Images

Landscapes

  • Input From Keyboards Or The Like (AREA)
  • Electronic Switches (AREA)

Abstract

一種多電腦切換器及路由裝置的操作方法。多電腦切換器包括控制器以及路由裝置。路由裝置包括多個通道電路與一個多工器。這些通道電路的第一端耦接至路由裝置的多個選擇埠。多工器的這些選擇端耦接至這些通道電路的第二端。多工器的共同端耦接至路由裝置的共同埠。多工器從這些通道電路中選擇一個通道電路,以將被選擇通道電路的第二端耦接至共同埠。所述被選擇通道電路選擇性地提供第一衰減程度。這些通道電路中的未被選擇通道電路選擇性地提供高於第一衰減程度的第二衰減程度。

Description

多電腦切換器及路由裝置的操作方法
本發明是有關於一種路由裝置,且特別是有關於一種多電腦切換器及路由裝置的操作方法。
鍵盤/螢幕/滑鼠(Keyboard/Video/Mouse,KVM)切換器,又稱多電腦切換器,是指可以將同一組週邊裝置分享於多台主機的設備。其中,所述週邊裝置可以包括鍵盤、螢幕、滑鼠、喇叭等裝置中的一者或多者。一般而言,KVM切換器中具有多工器(例如雙四通道類比多工器,例如74HC4052),來切換多台主機與週邊裝置之間的連線。然而,因為種種原因,多工器的不同選擇端之間可能發生串音(crosstalk)問題。例如,多工器的當前選擇端所傳輸的信號(例如聲音、影像、文字資料等)會被洩漏至多工器的其他選擇端(非當前選擇端)的傳輸通道之中,而成為返回路徑雜訊(return path noise)。
有鑑於此,本發明提出一種多電腦切換器及路由裝置的操作方法,以有效衰減返回路徑雜訊。
在本發明的一實施例中,所述多電腦切換器包括控制器與路由裝置。控制器用以發出多個控制信號與一個選擇信號。路由裝置耦接至控制器。路由裝置包括多個選擇埠、多個通道電路、共同埠與多工器。每一個通道電路的第一端分別耦接至這些選擇埠的其中之一。基於這些控制信號,這些通道電路的一個被選擇通道電路選擇性地提供第一衰減程度。這些通道電路中的一個未被選擇通道電路選擇性地提供高於第一衰減程度的第二衰減程度。多工器具有多個選擇端與一個共同端。多工器的每一個選擇端分別耦接至這些通道電路的其中之一的第二端。共同端耦接至共同埠。多工器基於選擇信號從這些通道電路中選擇被選擇通道電路以將被選擇通道電路的第二端耦接至共同埠。
在本發明的一實施例中,所述路由裝置的操作方法包括:由多工器從路由裝置的多個通道電路中選擇一個被選擇通道電路,以將被選擇通道電路耦接至路由裝置的共同埠,其中每一個通道電路的第一端分別耦接至路由裝置的多個選擇埠的其中之一,以及多工器的每一多個選擇端分別耦接至這些通道電路的其中之一的第二端;由被選擇通道電路選擇性地提供第一衰減程度;以及由這些通道電路中的一個未被選擇通道電路選擇性地提供高於第一衰減程度的第二衰減程度。
基於上述,本發明諸實施例所述的路由裝置的通道電路可以依據是否被選擇來選擇性地對通過通道的信號提供不同的衰減程度。例如,未被選擇的通道電路可以選擇性地提供較高的衰減程度(第二衰減程度)以有效減少雜訊/串音。被選擇的通道電路可以選擇性地提供較低的衰減程度(第一衰減程度)。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
在本案說明書全文(包括申請專利範圍)中所使用的「耦接(或連接)」一詞可指任何直接或間接的連接手段。舉例而言,若文中描述第一裝置耦接(或連接)於第二裝置,則應該被解釋成該第一裝置可以直接連接於該第二裝置,或者該第一裝置可以透過其他裝置或某種連接手段而間接地連接至該第二裝置。本案說明書全文(包括申請專利範圍)中提及的「第一」、「第二」等用語是用以命名元件的名稱,或區別不同實施例或範圍,而並非用來限制元件數量的上限或下限,亦非用來限制元件的次序。另外,凡可能之處,在圖式及實施方式中使用相同標號的元件/構件/步驟代表相同或類似部分。不同實施例中使用相同標號或使用相同用語的元件/構件/步驟可以相互參照相關說明。
因為種種原因,多工器的不同選擇端之間可能發生串音(crosstalk)問題。例如,多工器的當前選擇端所傳輸的信號會被洩漏至多工器的其他選擇端(非當前選擇端)的傳輸通道之中,而成為返回路徑雜訊。為了減少返回路徑雜訊,在一些實施例中,在多工器的每一個選擇端所連接的傳輸通道中皆設置分壓電阻。亦即,在這些傳輸通道提供衰減程度來減少返回路徑雜訊。然而,分壓電阻的阻值相依於返回路徑雜訊對不同主機所造成的影響程度,因此設計困難。再者,被配置在傳輸通道中的分壓電阻會降低當前傳輸信號的幅值,因此需要在多工器的共同端所連接的信號路徑中配置額外的功率放大器,進而增加電腦切換器(又稱KVM切換器)的成本。此外,所述額外的功率放大器會將背景雜訊放大,而降低訊雜比。
圖1是依照本發明一實施例的一種多電腦切換器100的電路方塊示意圖,其所示多電腦切換器100包括路由裝置101與控制器102。控制器102可以發出多個控制信號(如控制信號S1~Sn)與選擇信號(如選擇信號SM)給路由裝置101。在一些實施例,多電腦切換器100可以透過操作介面(未繪示)讓使用者輸入指令,而控制器102可依據使用者所輸入的指令而對應發出控制信號S1~Sn與選擇信號SM。其中控制信號S1~Sn以及選擇信號SM的數量可以依照設計需求來決定,本實施例並不設限。
依照不同設計需求,控制器102的實現方式可為硬體、韌體、軟體(即程式)或是前述三者中的多者組合形式。以硬體形式而言,控制器102可實現於積體電路上的邏輯電路。控制器102的相關功能可以利用硬體描述語言(例如Verilog HDL或VHDL)或其他合適的編程語言來實現為硬體。舉例來說,控制器102的相關功能可被實現於一或多個微控制器、微處理器、特殊應用積體電路(ASIC)、數位信號處理器(DSP)、場可程式邏輯閘陣列(FPGA)及/或其他處理單元中的各種邏輯區塊、模組和電路。以軟體形式及/或韌體形式而言,控制器102的相關功能可被實現為編程碼,如利用一般的編程語言(例如C、C++或組合語言)或其他合適的編程語言來實現。所述編程碼可以被記錄/存放在「非臨時的電腦可讀取媒體」中,例如包括唯讀記憶體、帶、碟、卡、半導體記憶體、可程式設計的邏輯電路及/或存儲裝置。電腦、中央處理器、微控制器或微處理器可從所述非臨時的電腦可讀取媒體中讀取並執行所述編程碼,從而達成相關功能。
於圖1所示實施例中,路由裝置101可以耦接至控制器102以接收控制信號S1~Sn與選擇信號SM。路由裝置101包括多個選擇埠(如選擇埠P1~Pn)、多個通道電路(如通道電路110_1~110_n)、多工器120以及共同埠COM。選擇埠P1~Pn及通道電路110_1~110_n的數量n可以依照設計需求來決定,本實施例並不設限。依照實際應用,選擇埠P1~Pn可以耦接至多個主機,例如可以是伺服器、工作站、個人電腦、筆記型電腦或是其他主機。依照設計需求,在一些實施例中,路由裝置101的通道電路110_1~110_n的佈局位置可以較為靠近選擇埠P1~Pn。
在本實施例中,通道電路110_1~110_n的每一個具有第一端與第二端。這些通道電路110_1~110_n的每一個的第一端耦接至路由裝置101的選擇埠P1~Pn中的一個對應選擇埠。例如,通道電路110_1的第一端耦接至選擇埠P1,而通道電路110_n的第一端耦接至選擇埠Pn。多工器120具有多個選擇端(例如選擇端C1~Cn)與一個共同端(例如共同端CM)。選擇端C1~Cn的每一個分別耦接至通道電路110_1~110_n中的一個對應通道電路的第二端。例如,多工器120的選擇端C1耦接至通道電路110_1的第二端,而多工器120的選擇端Cn耦接至通道電路110_n的第二端。多工器120的共同端CM耦接至路由裝置101的共同埠COM。依照實際應用,共同埠COM可以耦接至週邊裝置,例如可以包括鍵盤、螢幕、滑鼠、喇叭或其他裝置。
在本實施例中,多工器120可以基於控制器102所發出的選擇信號SM從這些通道電路110_1~110_n中選擇一個通道電路,以將被選擇通道電路的第二端耦接至共同埠COM。通道電路110_1~110_n可以分別基於控制器102所發出的控制信號S1~Sn來選擇性地對通過通道電路110_1~110_n的信號提供不同的衰減程度。例如,多工器120可以基於控制信號S1而選擇通道電路110_1,而被選擇通道電路110_1可以基於控制信號S1去選擇性地提供較低的衰減程度(第一衰減程度)。此外,其他通道電路(未被選擇通道電路,例如通道電路110_n)亦可以基於控制信號(例如Sn)去選擇性地提供高於第一衰減程度的第二衰減程度。如此一來,當被選擇通道電路110_1上所通過的信號串音到其他通道電路110_n時,通道電路110_n可以提供較高的衰減程度(第二衰減程度),使得串音所產生的返回路徑雜訊可以被較大程度地衰減,以解決串音的問題。關於通道電路110_1~110_n的實施細節,可以參照後述的多個實施例。
圖2是依照本發明的一實施例的一種路由裝置的操作方法的流程示意圖。請參照圖1與圖2。在步驟S210中,路由裝置101中的多工器120可以根據選擇信號SM從路由裝置101中的通道電路110_1~110_n選擇一個通道電路,及將被選擇通道電路的第二端耦接至路由裝置101的共同埠COM。在步驟S220中,通道電路110~110_n中的被選擇通道電路可以選擇性地提供第一衰減程度,以及通道電路110~110_n中的一個(或多個)未被選擇通道電路可以選擇性地提供高於第一衰減程度的第二衰減程度。
圖3是依照本發明一實施例的通道電路300的電路方塊示意圖。圖3所示通道電路300可以作為圖1中的通道電路110_1~110_n中的任一通道電路的實施範例。圖3所示通道電路300可以參照圖1所示通道電路110_1~110_n的任一個的相關說明,圖3所示選擇埠P2可以參照圖1所示選擇埠P1~Pn的任一個的相關說明,圖3所示多工器120可以參照圖1所示多工器120的相關說明,以及(或是)圖3所示選擇端C2可以參照圖1所示選擇端C1~Cn的任一個的相關說明。圖1所示通道電路110_1~110_n中的任一個可以參照圖3所示通道電路300的相關說明。
在圖3所示實施例中,通道電路300可以耦接在路由裝置101的對應選擇埠(例如選擇埠P2)以及多工器120的選擇端C1~Cn中的一個對應選擇端(例如選擇端C2)之間。在圖3所示實施例中,通道電路300可以包括電阻R1與可控電流路徑電路310。電阻R1的第一端耦接至選擇埠P2,而電阻R1的第二端耦接至多工器120的選擇端C2。依照實際設計,在圖3所示實施例中,可控電流路徑電路310可以耦接至電阻R1的第一端。可控電流路徑電路310可以受控於控制信號S1~Sn中的一個對應控制信號(例如控制信號S2)。依據控制器102所發出的控制信號S2,可控電流路徑電路310可以改變通道電路300的信號衰減程度。舉例來說,當控制器102與多工器120選擇了通道電路300,可控電流路徑電路310可以不汲取電流(此時通道電路300具有第一衰減程度)。當控制器102與多工器120沒有選擇通道電路300,可控電流路徑電路310可以對電阻R1的第一端汲取電流,例如可控電流路徑電路310的分壓電阻(容後詳述)可以拉低電阻R1的第一端的電壓(此時通道電路300具有較高的第二衰減程度)。基於可控電流路徑電路310與電阻R1的分壓操作,從對應選擇端C2至選擇埠P2的返回路徑雜訊可以被盡可能地衰減。
圖4是依照本發明一實施例說明圖3所示可控電流路徑電路310的電路方塊示意圖。於圖4所示實施例中,可控電流路徑電路310可以包括電阻R2(分壓電阻)與開關SW。開關SW的第一端可以耦接至電阻R1的第一端。電阻R2的第一端耦接至開關SW的第二端。電阻R2的第二端可以耦接至參考電壓VSS(例如接地電壓或是其他固定電壓)。在本實施例中,開關SW可以受控於控制器102的控制信號S2,以改變通道電路300的衰減程度。例如,當控制信號S2指示通道電路300為被選擇通道電路時,開關SW為斷路(turn off)。此時,通道電路300以第一衰減程度去衰減通過電阻R1的信號。相對地,當控制信號S2指示通道電路300為未被選擇通道電路時,開關SW為導通(turn on)。此時,通道電路300以第二衰減程度(高於所述第一衰減程度)去衰減通過電阻R1的信號。因此,從對應選擇端C2至選擇埠P2的返回路徑雜訊的信號幅度可以被盡可能地降低。在另一些實施例中,電阻R2與開關SW的位置可以互換,而不限於圖4所示耦接方式。
圖5是依照本發明另一實施例的通道電路600的電路方塊示意圖。圖5所示通道電路600可以作為圖1中的通道電路110_1~110_n中的任一通道電路的實施範例。圖5所示通道電路600可以參照圖1所示通道電路110_1~110_n的任一個的相關說明,圖5所示選擇埠P2可以參照圖1所示選擇埠P1~Pn的任一個的相關說明,圖5所示多工器120可以參照圖1所示多工器120的相關說明,以及(或是)圖5所示選擇端C2可以參照圖1所示選擇端C1~Cn的任一個的相關說明。圖1所示通道電路110_1~110_n中的任一個可以參照圖5所示通道電路600的相關說明。
在本實施例中,通道電路600可耦接在路由裝置101的對應選擇埠(例如選擇埠P2)以及多工器120的對應選擇端(例如選擇端C2)之間。依照設計需求,通道電路600可以包括電阻R1與可控電流路徑電路610。電阻R1的第一端耦接至選擇埠P2,而電阻R1的第二端耦接至多工器120的選擇端C2。圖6所示通道電路600、電阻R1與可控電流路徑電路610可以參照圖3所示通道電路300、電阻R1與可控電流路徑電路310的相關說明加以類推。不同於圖3所示實施例之處在於,圖5所示可控電流路徑電路610可以耦接至電阻R1的第二端。依據控制器102所發出的控制信號S2,可控電流路徑電路610可改變通道電路600的信號衰減程度。舉例來說,當控制器102與多工器120選擇通道電路600,可控電流路徑電路610可以不汲取電流(此時通道電路600具有第一衰減程度)。當控制器102與多工器120沒有選擇通道電路600,可控電流路徑電路610可以對電阻R1的第二端汲取電流,例如可控電流路徑電路610的分壓電阻(容後詳述)可以拉低電阻R1的第二端的電壓(此時通道電路600具有較高的第二衰減程度)。基於可控電流路徑電路610與電阻R1的分壓操作,從選擇埠P2至對應選擇端C2的雜訊可以被盡可能地衰減。
圖6是依照本發明一實施例說明圖5所示可控電流路徑電路610的電路方塊示意圖。於圖6所示實施例中,可控電流路徑電路610可以包括電阻R2與開關SW。開關SW的第一端可以耦接至電阻R1的第二端。電阻R2的第一端耦接至開關SW的第二端。電阻R2的第二端可以耦接至參考電壓VSS(例如接地電壓或是其他固定電壓)。開關SW可以受控於控制器102的控制信號S2,以改變通道電路600的衰減程度。例如,當控制信號S2指示通道電路600為被選擇通道電路時,開關SW為斷路。此時,通道電路600以第一衰減程度去衰減通過電阻R1的信號。相對地,當控制信號S2指示通道電路600為未被選擇通道電路時,開關SW為導通。此時,通道電路600以第二衰減程度(高於所述第一衰減程度)去衰減通過電阻R1的信號。因此,從選擇埠P2至對應選擇端C2的雜訊的信號幅度可以被盡可能地降低。在另一些實施例中,電阻R2與開關SW的位置可以互換,而不限於圖6所示耦接方式。
圖7是依照本發明另一實施例的通道電路900的電路方塊示意圖。圖7所示通道電路900可以作為圖1中的通道電路110_1~110_n中的任一通道電路的實施範例。圖7所示通道電路900可以參照圖1所示通道電路110_1~110_n的任一個的相關說明,圖7所示選擇埠P3可以參照圖1所示選擇埠P1~Pn的任一個的相關說明,圖7所示多工器120可以參照圖1所示多工器120的相關說明,以及(或是)圖7所示選擇端C3可以參照圖1所示選擇端C1~Cn的任一個的相關說明。圖1所示通道電路110_1~110_n中的任一個可以參照圖7所示通道電路900的相關說明。
在本實施例中,通道電路900可以耦接在路由裝置101的對應選擇埠(例如選擇埠P3)以及多工器120的對應選擇端(例如選擇端C3)之間。在圖7所示實施例中,通道電路900可以包括電阻R1、電阻R2與可控電流路徑電路910。電阻R1的第一端耦接至選擇埠P3。電阻R2的第一端耦接至電阻R1的第二端。電阻R2的第二端耦接至多工器120的選擇端C3。可控電流路徑電路910可以耦接至電阻R1的第二端以及電阻R2的第一端。可控電流路徑電路910可以受控於控制信號S1~Sn中的一個對應控制信號(例如控制信號S3)。依據控制器102所發出的控制信號S3,可控電流路徑電路910可以改變通道電路900的信號衰減程度。
舉例來說,當控制器102與多工器120選擇了通道電路900時,可控電流路徑電路910可以不汲取電流(此時通道電路900具有第一衰減程度)。當控制器102與多工器120沒有選擇通道電路900時,可控電流路徑電路910可以對電阻R1的第二端以及電阻R2的第一端汲取電流,例如可控電流路徑電路910的分壓電阻(容後詳述)可以拉低電阻R1的第二端的電壓(此時通道電路900具有較高的第二衰減程度)。基於可控電流路徑電路910的分壓操作,從對應選擇端C3至選擇埠P3的返回路徑雜訊可以被衰減,而從選擇埠P3至對應選擇端C3的雜訊亦可以被衰減。
圖8是依照本發明又一實施例的通道電路1000的電路方塊示意圖。圖8所示通道電路1000可作為圖1中的通道電路110_1~110_n中的任一通道電路的實施範例。圖8所示通道電路1000可參照圖1所示通道電路110_1~110_n的任一個的相關說明,圖8所示選擇埠P4可參照圖1所示選擇埠P1~Pn的任一個的相關說明,圖8所示多工器120可參照圖1所示多工器120的相關說明,以及(或是)圖8所示選擇端C4可以參照圖1所示選擇端C1~Cn的任一個的相關說明。圖1所示通道電路110_1~110_n中的任一個可以參照圖8所示通道電路1000的相關說明。
在圖8所示實施例,通道電路1000可耦接在路由裝置101的選擇埠P1~Pn中的對應選擇埠(例如選擇埠P4)及多工器120的選擇端C1~Cn中的一個對應選擇端(例如選擇端C4)之間。通道電路1000可以包括開關SW1、開關SW2與分壓電路1010。開關SW1的共同端耦接至選擇埠P4。開關SW2的共同端耦接至多工器120的選擇端C4。分壓電路1010耦接在開關SW1的第一選擇端與開關SW2的第一選擇端之間。開關SW2的第二選擇端耦接至開關SW1的第二選擇端。依照設計需求,開關SW1、SW2可以受控於控制信號S1~Sn中的對應控制信號(例如均受控於控制信號S4)。開關SW1、SW2可以依據控制器102所發出的控制信號S4來改變通道電路1000提供的信號衰減程度。例如,當控制信號S4指示通道電路1000為被選擇通道電路時,開關SW1與開關SW2可以繞過(bypass)分壓電路1010而將選擇埠P4電性連接至多工器120的選擇端C4。此時,通道電路1000的信號衰減程度為第一衰減程度。
相對地,當控制信號S4指示通道電路1000為未被選擇通道電路時,開關SW1可以將選擇埠P4耦接至分壓電路1010,以及開關SW2可以將多工器120的選擇端C4耦接至分壓電路1010。此時,通道電路1000的信號衰減程度為第二衰減程度(大於第一衰減程度)。通道電路1000以較高的第二衰減程度去衰減通過通道電路1000的信號。因此,從對應選擇端C4至選擇埠P4的返回路徑雜訊的信號幅度可以被降低,以及(或是)從選擇埠P4至對應選擇端C4的雜訊的信號幅度可以被降低。
圖9是依照本發明一實施例說明圖8所示分壓電路1010的電路方塊示意圖。於圖9所示實施例中,分壓電路1010可以包括電阻R101與電阻R102。電阻R101的第一端耦接至開關SW1的第一選擇端。電阻R101的第二端耦接至開關SW2的第一選擇端。電阻R102的第一端可以耦接至電阻R101的第一端。電阻R102的第二端耦接至參考電壓VSS(例如接地電壓或是其他固定電壓)。當控制信號S4指示通道電路1000為未被選擇通道電路時,信號會流經分壓電路1010。此時,從對應選擇端C4至選擇埠P4的返回路徑雜訊的信號幅度可以被分壓而降低。
圖10是依照本發明另一實施例說明圖8所示分壓電路1010的電路方塊示意圖。此實施例中,分壓電路1010可包括電阻R101與電阻R102。圖10所示分壓電路1010、電阻R101與電阻R102可參照圖9所示分壓電路1010、電阻R101與電阻R102去類推。不同於圖9之處在於,圖10所示電阻R102的第一端可以耦接至電阻R101的第二端。當控制信號S4指示通道電路1000為未被選擇通道電路時,信號會流經分壓電路1010。此時,從選擇埠P4至對應選擇端C4的雜訊的信號幅度可以被分壓而降低。
圖11是依照本發明另一實施例說明圖8所示分壓電路1010的電路方塊示意圖。如圖11,分壓電路1010可包括電阻R103、電阻R104以及電阻R105。電阻R103的第一端耦接開關SW1的第一選擇端。電阻R104的第一端耦接電阻R103的第二端。電阻R104的第二端耦接至開關SW2的第一選擇端。電阻R105的第一端耦接電阻R103的第二端與電阻R104的第一端。電阻R105的第二端耦接至參考電壓VSS。當控制器102與多工器120沒有選擇通道電路1000,信號會流經分壓電路1010。基於分壓電路1010的分壓操作,從對應選擇端C4至選擇埠P4的返回路徑雜訊可被衰減,從選擇埠P4至對應選擇端C4的雜訊亦可被衰減。
綜上所述,本發明諸實施例所述通道電路可以依據是否被選擇來選擇性地對經過通道的信號提供不同的衰減程度。例如,未被選擇的通道電路可以選擇性地提供較高的第二衰減程度以有效減少雜訊/串音。被選擇的通道電路可以選擇性地提供較低的第一衰減程度。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100:多電腦切換器 101:路由裝置 102:控制器 110_1、110_n、300、600、900、1000:通道電路 120:多工器 310、610、910:可控電流路徑電路 1010:分壓電路 C1、C2、C3、C4、Cn:選擇端 CM:共同端 COM:共同埠 P1、P2、P3、P4、Pn:選擇埠 R1、R2、R101、R102、R103、R104、R105:電阻 S1、S2、S3、S4、Sn:控制信號 S210、S220:步驟 SM:選擇信號 SW、SW1、SW2:開關 VSS:參考電壓
圖1是依照本發明一實施例的一種多電腦切換器的電路方塊示意圖。 圖2是依照本發明一實施例的一種路由裝置的操作方法的流程示意圖。 圖3是依照本發明一實施例的通道電路的電路方塊示意圖。 圖4是依照本發明一實施例說明圖3所示可控電流路徑電路的電路方塊示意圖 圖5是依照本發明另一實施例的通道電路的電路方塊示意圖。 圖6是依照本發明一實施例說明圖5所示可控電流路徑電路的電路方塊示意圖 圖7是依照本發明再一實施例的通道電路的電路方塊示意圖。 圖8是依照本發明又一實施例的通道電路的電路方塊示意圖。 圖9是依照本發明一實施例說明圖8所示分壓電路的電路方塊示意圖。 圖10是依照本發明另一實施例說明圖8所示分壓電路的電路方塊示意圖。 圖11是依照本發明另一實施例說明圖8所示分壓電路的電路方塊示意圖。
100:多電腦切換器
101:路由裝置
102:控制器
110_1、110_n:通道電路
120:多工器
C1、Cn:選擇端
CM:共同端
COM:共同埠
P1、Pn:選擇埠
S1、Sn:控制信號
SM:選擇信號

Claims (10)

  1. 一種多電腦切換器,包括: 一控制器,用以發出多個控制信號與一選擇信號;以及 一路由裝置,耦接至該控制器,其中該路由裝置包括: 多個選擇埠; 多個通道電路,其中每一該些通道電路具有一第一端及一第二端,每一該些通道電路的該第一端分別耦接至該些選擇埠的其中之一,以及基於該些控制信號,該些通道電路的一個被選擇通道電路選擇性地提供一第一衰減程度,而該些通道電路中的一個未被選擇通道電路選擇性地提供高於該第一衰減程度的一第二衰減程度; 一共同埠;以及 一多工器,具有多個選擇端與一共同端,其中該多工器的每一該些選擇端分別耦接至該些通道電路的其中之一的該第二端,該共同端耦接至該共同埠,以及該多工器基於該選擇信號從該些通道電路中選擇該被選擇通道電路以將該被選擇通道電路的該第二端耦接至該共同埠。
  2. 如請求項1所述的多電腦切換器,其中該些通道電路的任一個包括: 一第一電阻,具有一第一端耦接至該些選擇埠的其中之一,其中該第一電阻的一第二端耦接至該多工器的該些選擇端的其中之一;以及 一可控電流路徑電路,耦接至該第一電阻的該第一端或該第二端,其中該可控電流路徑電路受控於該些控制信號中的一個對應控制信號。
  3. 如請求項2所述的多電腦切換器,其中該可控電流路徑電路包括: 一開關,其一第一端耦接至該第一電阻的該第一端或該第二端,其中該開關受控於該對應控制信號;以及 一第二電阻,其第一端耦接至該開關的一第二端,其中該第二電阻的一第二端耦接至一參考電壓。
  4. 如請求項2所述的多電腦切換器,其中該可控電流路徑電路包括: 一第二電阻,其一第一端耦接至該第一電阻的該第一端或該第二端;以及 一開關,其第一端耦接至該第二電阻的一第二端,其中該開關的一第二端耦接至一參考電壓,以及該開關受控於該對應控制信號。
  5. 如請求項1所述的多電腦切換器,其中該些通道電路的任一個包括: 一第一電阻,具有一第一端耦接至該些選擇埠的其中之一; 一第二電阻,具有一第一端耦接至該第一電阻的一第二端,其中該第二電阻的一第二端耦接至該多工器的該些選擇端的其中之一;以及 一可控電流路徑電路,耦接至該第一電阻的該第二端以及該第二電阻的該第一端,其中該可控電流路徑電路受控於該些控制信號中的一個對應控制信號。
  6. 如請求項5所述的多電腦切換器,其中該可控電流路徑電路包括: 一開關,其一第一端耦接至該第一電阻的該第二端以及該第二電阻的該第一端,其中該開關受控於該對應控制信號;以及 一第三電阻,其第一端耦接至該開關的一第二端,其中該第三電阻的一第二端耦接至一參考電壓。
  7. 如請求項1所述的多電腦切換器,其中該些通道電路的任一個包括: 一第一開關,具有一第一選擇端、一第二選擇端與一第一共同端,其中該第一開關的該第一共同端耦接至該些選擇埠的其中之一,以及該第一開關受控於該些控制信號中的一個對應控制信號; 一第二開關,具有一第三選擇端、一第四選擇端與一第二共同端,其中該第二開關的該第二共同端耦接至該多工器的該些選擇端的其中之一,該第二開關的該第四選擇端耦接至該第一開關的該第二選擇端,以及該第二開關受控於該對應控制信號;以及 一分壓電路,耦接在該第一開關的該第一選擇端與該第二開關的該第三選擇端之間。
  8. 如請求項7所述的多電腦切換器,其中該分壓電路包括: 一第一電阻,其一第一端與一第二端分別耦接至該第一開關的該第一選擇端以及該第二開關的該第三選擇端;以及 一第二電阻,其一第一端耦接至該第一電阻的該第一端或該第二端,其中該第二電阻的一第二端耦接至一參考電壓。
  9. 如請求項7所述的多電腦切換器,其中該分壓電路包括: 一第一電阻,具有一第一端耦接至該第一開關的該第一選擇端; 一第二電阻,具有一第一端耦接至該第一電阻的一第二端,其中該第二電阻的一第二端耦接至該第二開關的該第三選擇端;以及 一第三電阻,具有一第一端耦接在該第一電阻的該第二端與該第二電阻的該第一端,其中該第三電阻的一第二端耦接至一參考電壓。
  10. 一種路由裝置的操作方法,包括: 由一多工器從該路由裝置的多個通道電路中選擇一個被選擇通道電路,以將該被選擇通道電路耦接至該路由裝置的一共同埠,其中每一該些通道電路的一第一端分別耦接至該路由裝置的多個選擇埠的其中之一,以及該多工器的每一多個選擇端分別耦接至該些通道電路的其中之一的一第二端; 由該被選擇通道電路選擇性地提供一第一衰減程度;以及 由該些通道電路中的一個未被選擇通道電路選擇性地提供高於該第一衰減程度的一第二衰減程度。
TW110126868A 2021-07-21 2021-07-21 多電腦切換器及路由裝置的操作方法 TWI771113B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110126868A TWI771113B (zh) 2021-07-21 2021-07-21 多電腦切換器及路由裝置的操作方法
CN202210706939.4A CN115686242A (zh) 2021-07-21 2022-06-21 多计算机切换器及路由装置的操作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110126868A TWI771113B (zh) 2021-07-21 2021-07-21 多電腦切換器及路由裝置的操作方法

Publications (2)

Publication Number Publication Date
TWI771113B true TWI771113B (zh) 2022-07-11
TW202306363A TW202306363A (zh) 2023-02-01

Family

ID=83439455

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110126868A TWI771113B (zh) 2021-07-21 2021-07-21 多電腦切換器及路由裝置的操作方法

Country Status (2)

Country Link
CN (1) CN115686242A (zh)
TW (1) TWI771113B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWM608896U (zh) * 2020-10-07 2021-03-11 宏正自動科技股份有限公司 多媒體中繼裝置
US20210165550A1 (en) * 2018-06-06 2021-06-03 Cambridge Touch Technologies Ltd. Pressure sensing apparatus and method

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20210165550A1 (en) * 2018-06-06 2021-06-03 Cambridge Touch Technologies Ltd. Pressure sensing apparatus and method
TWM608896U (zh) * 2020-10-07 2021-03-11 宏正自動科技股份有限公司 多媒體中繼裝置

Also Published As

Publication number Publication date
TW202306363A (zh) 2023-02-01
CN115686242A (zh) 2023-02-03

Similar Documents

Publication Publication Date Title
US10565153B2 (en) Auto detection and adaptive configuration of HDMI ports
US7640383B2 (en) Method and related apparatus for configuring lanes to access ports
US20100306425A1 (en) Switching Device Configured to Couple a First Computer to a First Peripheral Device and One or More Second Peripheral Devices and Method of Manufacturing Same
US7490176B2 (en) Serial attached SCSI backplane and detection system thereof
US20080313658A1 (en) Intelligent Dynamic Multi-Zone Single Expander Connecting Dual Ported Drives
KR20230002257A (ko) 적응형 인터페이스 고 가용성 스토리지 장치
TWI771113B (zh) 多電腦切換器及路由裝置的操作方法
US20110058694A1 (en) Audio Signal Switching Apparatus
US6438624B1 (en) Configurable I/O expander addressing for I/O drawers in a multi-drawer rack server system
US10997944B2 (en) Video switching device and system and method for switching video signal
US6204684B1 (en) Method for topology dependent slew rate control
TW201203225A (en) High speed storage system for hard disk
US7307456B2 (en) Automatic status assignment logic circuit apparatus for bay devices
EP1696313B9 (en) An audio signal switching apparatus
US7467252B2 (en) Configurable I/O bus architecture
US7405592B2 (en) Integrated circuit capable of minimizing switch transitions
US11429549B2 (en) Input/output port configurations using multiplexers
TWI828310B (zh) 錯誤保護訊號分路器設備
KR101592591B1 (ko) Usb 호스트 및 usb 디바이스 간의 전환이 가능한 멀티미디어 시스템
US20210397573A1 (en) Motherboard and switching signal source method
US7994814B1 (en) Programmable transmitter
CN112788271B (zh) 图像处理芯片
US20220244859A1 (en) Data transmission method
US7032050B2 (en) Method for control of codecs in PC riser card architectures
JP3082367B2 (ja) スモール・コンピュータ・システム・インターフェースの伝送系の終端抵抗回路