TWI765423B - 畫素驅動裝置及其驅動方法 - Google Patents

畫素驅動裝置及其驅動方法 Download PDF

Info

Publication number
TWI765423B
TWI765423B TW109140877A TW109140877A TWI765423B TW I765423 B TWI765423 B TW I765423B TW 109140877 A TW109140877 A TW 109140877A TW 109140877 A TW109140877 A TW 109140877A TW I765423 B TWI765423 B TW I765423B
Authority
TW
Taiwan
Prior art keywords
transistor
signal
terminal
stage
pulse width
Prior art date
Application number
TW109140877A
Other languages
English (en)
Other versions
TW202221687A (zh
Inventor
賴柏君
吳韋霆
唐鳴遠
張瑋軒
陳勇志
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW109140877A priority Critical patent/TWI765423B/zh
Priority to CN202110400095.6A priority patent/CN113096585B/zh
Application granted granted Critical
Publication of TWI765423B publication Critical patent/TWI765423B/zh
Publication of TW202221687A publication Critical patent/TW202221687A/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

一種畫素驅動裝置包含電流源及脈衝寬度調變電路。電流源用以產生電流。脈衝寬度調變電路用以於第一階段根據重置訊號或前級第一掃描訊號進行重置。脈衝寬度調變電路用以於第二階段根據第一掃描訊號及選擇訊號產生脈衝寬度調變訊號,並根據脈衝寬度調變訊號驅動電流源,使得電流源提供電流至發光元件。選擇訊號根據複數個灰階其中一者於第二階段產生脈衝訊號。脈衝訊號於第二階段產生的時間點決定脈衝寬度調變訊號之工作週期。

Description

畫素驅動裝置及其驅動方法
本案涉及一種顯示裝置及方法。詳細而言,本案涉及一種畫素驅動裝置及畫素驅動方法。
現有顯示器的結構中,資料驅動積體電路(integrated circuit, IC)透過覆晶封裝(chip on film, COF)技術封裝在液晶顯示器的玻璃基板與印刷電路板之間,如此,資料可由採用COF技術之資料驅動積體電路提供至顯示面板。然而,採用COF技術之資料驅動積體電路於整體顯示器中佔有一定的體積,並增加了顯示器的生產成本。由此可知,採用COF技術之資料驅動積體電路尚存諸多缺陷,而有待本領域從業人員研發出其餘適合的資料提供方式。
本案的一面向涉及一種畫素驅動裝置。畫素驅動裝置包含電流源及脈衝寬度調變電路。電流源用以產生電流。脈衝寬度調變電路用以於第一階段根據重置訊號或前級第一掃描訊號進行重置。脈衝寬度調變電路用以於第二階段根據第一掃描訊號及選擇訊號產生脈衝寬度調變訊號,並根據脈衝寬度調變訊號驅動電流源,使得電流源提供電流至發光元件。選擇訊號根據複數個灰階其中一者於第二階段產生脈衝訊號。脈衝訊號於第二階段產生的時間點決定脈衝寬度調變訊號之工作週期。
本案的另一面向涉及一種畫素驅動方法。畫素驅動方法包含:於第一階段根據重置訊號或前級第一掃描訊號以重置脈衝寬度調變電路;以及於第二階段根據第一掃描訊號及選擇訊號產生脈衝寬度調變訊號,並根據脈衝寬度調變訊號驅動電流源,使得電流源提供電流至發光元件。選擇訊號根據複數個灰階其中一者於第二階段產生脈衝訊號。脈衝訊號於第二階段產生的時間點決定脈衝寬度調變訊號之工作週期。
以下將以圖式及詳細敘述清楚說明本案之精神,任何所屬技術領域中具有通常知識者在瞭解本案之實施例後,當可由本案所教示之技術,加以改變及修飾,其並不脫離本案之精神與範圍。
本文之用語只為描述特定實施例,而無意為本案之限制。單數形式如“一”、“這”、“此”、“本”以及“該”,如本文所用,同樣也包含複數形式。
關於本文中所使用之『包含』、『包括』、『具有』、『含有』等等,均為開放性的用語,即意指包含但不限於。
關於本文中所使用之用詞(terms),除有特別註明外,通常具有每個用詞使用在此領域中、在本案之內容中與特殊內容中的平常意義。某些用以描述本案之用詞將於下或在此說明書的別處討論,以提供本領域技術人員在有關本案之描述上額外的引導。
第1圖為根據本案一些實施例繪示的畫素驅動裝置之部分結構示意圖。如第1圖所示,在一些實施例中,畫素驅動裝置100包含脈衝寬度調變電路110及電流源120。在一些實施例中,顯示裝置包含複數個畫素。每一個畫素包含至少一畫素驅動裝置100。
在一些實施例中,請參閱第1圖,脈衝寬度調變電路110包含第一電容C1、第一電晶體T1、第二電晶體T2、第三電晶體T3、驅動電晶體DT1及發光元件L。請以圖示中元件的上方及右方起算為第一端,第一電容C1包含第一端及第二端。第一電晶體T1包含第一端、第二端及控制端。第一電晶體T1之第一端及第二端並聯於第一電容C1之第一端及第二端。第一電容C1之第二端及第一電晶體T1之第二端接收電源供應電壓VDD(如系統高電位)。第一電晶體T1之控制端根據訊號ST導通。第一節點N1位於第一電容C1之第一端。
此外,第二電晶體T2包含第一端、第二端及控制端。第二電晶體T2之第一端電連接於第一電容C1之第一端及第一電晶體T1之第一端。第二電晶體T2之控制端根據選擇訊號Se1導通。第三電晶體T3包含第一端、第二端及控制端。第三電晶體T3之第一端串聯於第二電晶體T2之第二端。第三電晶體T3之第二端接受第一參考電壓VREF1。第三電晶體T3之控制端根據掃描訊號S1[N]導通。
另外,驅動電晶體DT1包含第一端、第二端及控制端。驅動電晶體DT1之第一端電連接於電流源120。驅動電晶體DT1之第二端電連接於發光元件L之第一端。驅動電晶體DT1之控制端與第一電容C1電連接於第一節點N1。發光元件L之第二端接收電源供應電壓VSS(如系統低電位)。
在一些實施例中,請參閱第1圖,電流源120包含第四電晶體T4。第四電晶體T4包含第一端、第二端及控制端。第四電晶體T4之第一端接收電源供應電壓VDD(如系統高電位)。第四電晶體T4之第二端電連接於脈衝寬度調變電路110中驅動電晶體DT1之第一端。第四電晶體T4之控制端接收第二參考電壓VREF2。
第2圖為根據本案一些實施例繪示的畫素驅動方法之步驟流程圖。如第2圖所示,在一些實施例中,此畫素驅動方法200可由第1圖所示的畫素驅動裝置100所執行。
此外,為使畫素驅動方法200易於理解,請一併參閱第3圖、第4圖及第5圖,上述第3圖為根據本案一些實施例繪示的畫素驅動方法之訊號時序圖。上述第4圖為根據本案一些實施例繪示的畫素驅動裝置之元件狀態示意圖,係對應於第1圖的畫素驅動裝置100。上述第5圖為根據本案一些實施例繪示的畫素驅動裝置之元件狀態示意圖,係對應於第1圖的畫素驅動裝置100。
於步驟210中,於第一階段根據重置訊號或前級第一掃描訊號以重置脈衝寬度調變電路。
在一些實施例中,請參閱第2圖、第3圖及第4圖,脈衝寬度調變電路110於第一階段I1根據訊號ST以重置脈衝寬度調變電路110。在一些實施例中,訊號ST可為重置訊號R[N]或前級第一掃描訊號S1[N-1]。
舉例而言,第一電晶體T1於第一階段I1根據重置訊號R[N]或前級第一掃描訊號S1[N-1]導通,此時電源供應電壓VDD透過第一電晶體T1重置第一電容C1的第一節點N1電位至高電位。
於步驟220中,於第二階段根據第一掃描訊號及選擇訊號產生脈衝寬度調變訊號,並根據脈衝寬度調變訊號驅動電流源,使得電流源提供電流至發光元件。
在一些實施例中,請參閱第2圖、第3圖及第4圖,脈衝寬度調變電路110於第二階段I2根據第一掃描訊號S1[N]及選擇訊號Sel產生脈衝寬度調變訊號,並根據脈衝寬度調變訊號驅動電流源120,使得電流源120提供電流至發光元件L。
在一些實施例中,請參閱第3圖,選擇訊號Sel1至Sel5根據複數個灰階其中一者於第二階段I2產生脈衝訊號。脈衝訊號於第二階段I2產生的時間點決定脈衝寬度調變訊號之工作週期。
進一步地說,請參閱第3圖,選擇訊號Se11至Se15為根據灰階大小由上排列至下。如第3圖所示,選擇訊號Se11為對應高灰階,選擇訊號Se12為對應中高灰階,選擇訊號Se13為對應中低灰階,選擇訊號Sel4為對應低灰階及選擇訊號Se15為對應零灰階。在一些實施例中,根據不同的選擇訊號決定脈衝訊號於第二階段I2產生的時間點,進而決定脈衝寬度調變訊號不同的工作週期。
舉例而言,請參閱第1圖及第3圖,於第二階段I2中,第二電晶體T2根據選擇訊號Sel1於產生脈衝訊號,並根據脈衝訊號產生的時間點P1決定脈衝寬度調變訊號之工作週期Duty 1。在一些實施例中,第二電晶體T2於第二階段I2中可依據不同的選擇訊號,如選擇訊號Sel2、選擇訊號Sel3及選擇訊號Sel4以產生對應脈衝訊號的時間點P2、P3及P4。
舉例而言,請參閱第3圖及第5圖,於第二階段I2中,當第二電晶體T2根據選擇訊號Sel1導通且第三電晶體T3根據第一掃描訊號S1[N]導通以產生脈衝訊號時,脈衝寬度調變電路110之第二電晶體T2根據產生脈衝訊號的時間點P1將第一電容C1的第一節點N1電位改寫,此時,第一參考電壓VREF1透過第二電晶體T2及第三電晶體T3將第一節點N1原本的高電位改寫成低電位。接著,改寫後的第一節點N1維持低電位以導通驅動電晶體DT1。隨後,脈衝寬度調變電路110之驅動電晶體DT1根據脈衝寬度訊號以驅動電流源120,持續使得電流源120提供電流至發光元件L。需說明的是,脈衝寬度調變電路110之第二電晶體T2可採用不同選擇訊號而產生相應的驅動步驟,在本實施例中,係以選擇訊號Sel1作為例子以進行說明。由於第二電晶體T2採用選擇訊號Sel2、Sel3、Sel4及Sel5時之驅動步驟皆相似於採用選擇訊號Sel1之驅動步驟,為求說明書簡潔,於此不做贅述。
第6圖為根據本案一些實施例繪示的畫素驅動裝置之部分結構圖。如第6圖所示,在一些實施例中,畫素驅動裝置600包含脈衝寬度調變電路610及電流源620。
在一些實施例中,請參閱第1圖及第6圖,畫素驅動裝置600係對應於第1圖的畫素驅動裝置100且額外增加電子元件於畫素驅動裝置100中,藉此增加畫素驅動裝置的功能。
在一些實施例中,請參閱第1圖及第6圖,相較於脈衝寬度調變電路110,脈衝寬度調變電路610額外增加一顆第九電晶體T9。第九電晶體T9包含第一端、第二端及控制端。第九電晶體T9之第二端電連接於驅動電晶體DT1的第二端。第九電晶體T9之第一端電連接於第九電晶體T9之控制端,並根據次級第二掃描訊號S2[N+1]導通。脈衝寬度調變電路610之其餘結構同第1圖的脈衝寬度調變電路110,為求說明書簡潔,於此不作贅述。
在一些實施例中,請參閱第1圖及第6圖,相較於電流源120,電流源620額外增加第二電容C2、第五電晶體T5、第六電晶體T6、第七電晶體T7及第八電晶體T8。電流源620之其餘結構同第1圖的電流源120,為求說明書簡潔,於此不作贅述。
請參閱第6圖,第二電容C2包含第一端及第二端。第二電容C2之第一端電連接於第四電晶體T4的控制端。第五電晶體T5包含第一端、第二端及控制端。第五電晶體T5之第一端接收第一參考電壓VREF1,第五電晶體T5之第二端電連接於第二電容C2之第二端,第五電晶體T5之控制端係用以接收脈衝寬度調變電路610之第一節點N1之訊號,並根據第一節點N1之訊號導通。第六電晶體T6包含第一端、第二端及控制端。第六電晶體T6之第一端電連接於第二電容C2之第二端。第六電晶體T6之第二端接收第二參考電壓VREF2。第六電晶體T6之控制端根據第二掃描訊號S2[N]導通。第二節點N2位於第二電容C2之第一端。
再者,第七電晶體T7包含第一端、第二端及控制端。第七電晶體T7之第一端電連接於第二電容C2之第一端。第七電晶體T7之第二端電連接於脈衝寬度調變電路610之第二電晶體T2之第二端及第三電晶體T3之第一端。第七電晶體T7之控制端根據第二掃描訊號S2[N]導通。第八電晶體T8包含第一端、第二端及控制端。第八電晶體T8之第一端電連接於第四電晶體之第二端。第八電晶體T8之第二端電連接於第七電晶體之第二端並電連接於脈衝寬度調變電路610之第二電晶體T2之第二端及第三電晶體T3之第一端。第八電晶體T8之控制端根據第二掃描訊號S2[N]導通。
第7圖為根據本案一些實施例繪示的畫素驅動方法之訊號時序圖。如第7圖所示,在一些實施例中,上述第6圖的畫素驅動裝置600額外增加電子元件以達成補償電路的功能,並請比對於第3圖的訊號時序圖,第7圖的訊號時序圖於第一階段I1中分為複數個子階段I11、I12、I13及I14,並藉由複數個子階段的驅動方法達成補償電路的功能。第8圖至第13圖為根據本案一些實施例繪示的畫素驅動裝置之元件狀態示意圖,係對應於第6圖的畫素驅動裝置600。
在一些實施例中,首先,第8圖為畫素驅動裝置600於第7圖中第一階段I1之第一子階段I11之元件狀態示意圖。接著,第8圖中脈衝寬度調變電路610之第一電晶體T1之控制端根據訊號ST導通,電源供應電壓VDD透過第一電晶體T1重置第一電容C1的第一節點N1電位至高電位。在一些實施例中,上述第8圖中的第一電晶體T1之控制端接收的訊號ST可為不同的掃描訊號,如第7圖中的重置訊號R[N]或前級第一掃描訊號S1[N-1]或前級第二掃描訊號S2[N-2]。
在一些實施例中,請參閱第2圖、第7圖及第8圖,於第一階段I1之第一子階段I11,脈衝寬度調變電路610之第一電晶體T1根據訊號ST導通,電源供應電壓VDD透過第一電晶體T1重置第一電容C1的第一節點N1電位至高電位。在一些實施例中,上述第7圖的訊號ST可為第8圖的重置訊號R[N]或前級第一掃描訊號S1[N-1]或前級第二掃描訊號S2[N-2]。
在一些實施例中,首先,第9圖為畫素驅動裝置600於第7圖中第一階段I1之第二子階段I12之元件狀態示意圖。接著,第9圖中脈衝寬度調變電路610之第三電晶體T3根據第一掃描訊號S1[N]導通,電流源620之第六電晶體T6、第七電晶體T7及第八電晶體T8根據第二掃描訊號S2[N]導通以重置第二電容C2的第二節點N2的電位。
在一些實施例中,首先,第10圖為畫素驅動裝置600於第7圖中第一階段I1之第三子階段I13之元件狀態示意圖。接著,第10圖中電流源620之第六電晶體T6、第七電晶體T7及第八電晶體T8根據第二掃描訊號S2[N]導通並對電流源620之第二電容C2的第二節點N2進行補償,相較於第9圖,於此子階段的脈衝寬度調變電路610之第三電晶體T3不導通。
在一些實施例中,首先,第11圖為畫素驅動裝置600於第7圖中第一階段I1之第四子階段I14之元件狀態示意圖。接著,第11圖中脈衝寬度調變電路610之驅動電晶體DT1根據第一節點N1的電位不導通,脈衝寬度調變電路610之第九電晶體T9根據次級第二掃描訊號S2[N]導通並將發光元件L的電位進行重置。
在一些實施例中,首先,第12圖為畫素驅動裝置600於第7圖中第二階段I2之第一子階段I21之元件狀態示意圖。第12圖中脈衝寬度調變電路610之所有電晶體或電流源620之所有電晶體不導通,使得第一電容C1的第一節點N1、第二電容C2的第二節點N2及發光元件L維持原本重置的電位。
在一些實施例中,首先,第13圖為畫素驅動裝置600於第7圖中第二階段I2之第二子階段I22之元件狀態示意圖。第13圖中脈衝寬度調變電路610之第二電晶體T2根據選擇訊號Sel導通及第三電晶體T3根據第一掃描訊號S1[N]以產生脈衝寬度調變訊號,且此時脈衝寬度調變電路610之驅動電晶體DT1根據脈衝寬度調變訊號驅動電流源620,使得電流源620提供電流至發光元件L。在一些實施例中,上述第13圖中的第二電晶體T2於第二子階段I22中可依據不同的選擇訊號,如第7圖中選擇訊號Sel1、選擇訊號Sel2及選擇訊號Sel3以產生對應脈衝訊號的時間點P1、P2及P3,藉以提供不同工作週期之脈衝寬度調變訊號。
在一些實施例中,請參閱第6圖及第7圖,根據畫素驅動裝置600有不同電路佈局設計,脈衝寬度調變電路610之第一電晶體T1接收的訊號ST可為不同的掃描訊號。舉例而言,若畫素驅動裝置600為中型電路佈局區域並需要中型電流補償,脈衝寬度調變電路610之第一電晶體T1根據重置訊號R[N]導通。此外,若畫素驅動裝置600為小型電路佈局區域並需要大型電流補償,脈衝寬度調變電路610之第一電晶體T1根據前級第一掃描訊號S1[N-1]導通。另外,若畫素驅動裝置600為大型電路佈局區域並需要大型電流補償,脈衝寬度調變電路610之第一電晶體T1根據第二掃描訊號S2[N-2]導通。
在一些實施例中,請參閱第1圖、第3圖,畫素驅動裝置100經過第一階段I1及第二階段I2的訊號操作,即經過一次畫素幀數(Frame time or Frames per second)更新。
在一些實施例中,請參閱第6圖及第7圖,畫素驅動裝置600經過第一階段I1及第二階段I2的訊號操作,即經過一次畫素幀數更新。
在一些實施例中,畫素驅動裝置100或畫素驅動裝置600經過一次畫素幀數更新的電流根據第一參考電壓VREF1及第二參考電壓VREF2所決定。
依據前述實施例,本案提供了一種畫素驅動裝置。採用本案之畫素驅動裝置的顯示器不需額外設置覆晶封裝(chip on film, COF)技術之資料驅動積體電路,因此,採用本案之畫素驅動裝置的顯示器可降低生產成本。
雖然本案以詳細之實施例揭露如上,然而本案並不排除其他可行之實施態樣。因此,本案之保護範圍當視後附之申請專利範圍所界定者為準,而非受於前述實施例之限制。
對本領域技術人員而言,在不脫離本案之精神和範圍內,當可對本案作各種之更動與潤飾。基於前述實施例,所有對本案所作的更動與潤飾,亦涵蓋於本案之保護範圍內。
100:畫素驅動裝置 110:脈衝寬度調變電路 120:電流源 VDD:電源供應電壓(高電位) VSS:電源供應電壓(低電位) VREF1:第一參考電壓 VREF2:第二參考電壓 ST:訊號 S1[N]:第一掃描訊號 Sel:選擇訊號 DT1:驅動電晶體 T1:第一電晶體 T2:第二電晶體 T3:第三電晶體 C1:第一電容 N1:第一節點 L:發光元件 T4:第四電晶體 200:方法 210~220:步驟 R[N]:重置訊號 S1[N-1], S1[N]:第一掃描訊號 Sel1~Sel5:選擇訊號 I1:第一階段 I2:第二階段 Duty1~Duty4:脈衝寬度訊號之工作週期 P1~P4:產生脈衝訊號之時間點 600:畫素驅動裝置 610:脈衝寬度調變電路 620:電流源 VDD:電源供應電壓(高電位) VSS:電源供應電壓(低電位) VREF1:第一參考電壓 VREF2:第二參考電壓 ST:訊號 S1[N]:第一掃描訊號 S2[N], S2[N+1]:第二掃描訊號 Sel:選擇訊號 DT1:驅動電晶體 T1:第一電晶體 T2:第二電晶體 T3:第三電晶體 C1:第一電容 N1:第一節點 L:發光元件 C2:第二電容 N2第二節點 T4:第四電晶體 T5:第五電晶體 T6:第六電晶體 T7:第七電晶體 T8:第八電晶體 T9:第九電晶體 R[N]:重置訊號 S1[N-1],S1[N]:第一掃描訊號 S2[N-2],S2[N-1],S2[N],S2[N+1]:第二掃描訊號 Sel1~Sel4:選擇訊號 I1:第一階段 I11, I12, I13, I14:子階段 I2:第二階段 I21, I22:子階段 Duty1~Duty3:脈衝寬度訊號之工作週期 P1~P3:產生脈衝訊號之時間點
參照後續段落中的實施方式以及下列圖式,當可更佳地理解本案的內容: 第1圖為根據本案一些實施例繪示的畫素驅動裝置之部分結構示意圖; 第2圖為根據本案一些實施例繪示的畫素驅動方法之步驟流程圖; 第3圖為根據本案一些實施例繪示的畫素驅動方法之訊號時序圖; 第4圖為根據本案一些實施例繪示的畫素驅動裝置之元件狀態示意圖; 第5圖為根據本案一些實施例繪示的畫素驅動裝置之元件狀態示意圖; 第6圖為根據本案一些實施例繪示的畫素驅動裝置之部分結構圖; 第7圖為根據本案一些實施例繪示的畫素驅動方法之訊號時序圖; 第8圖為根據本案一些實施例繪示的畫素驅動裝置之元件狀態示意圖; 第9圖為根據本案一些實施例繪示的畫素驅動裝置之元件狀態示意圖; 第10圖為根據本案一些實施例繪示的畫素驅動裝置之元件狀態示意圖; 第11圖為根據本案一些實施例繪示的畫素驅動裝置之元件狀態示意圖; 第12圖為根據本案一些實施例繪示的畫素驅動裝置之元件狀態示意圖;以及 第13圖為根據本案一些實施例繪示的畫素驅動裝置之元件狀態示意圖。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
100:畫素驅動裝置
110:脈衝寬度調變電路
120:電流源
VDD:電源供應電壓(高電位)
VSS:電源供應電壓(低電位)
VREF1:第一參考電壓
VREF2:第二參考電壓
ST:訊號
S1[N]:第一掃描訊號
Se1:選擇訊號
DT1:驅動電晶體
T1:第一電晶體
T2:第二電晶體
T3:第三電晶體
C1:第一電容
N1:第一節點
L:發光元件
T4:第四電晶體

Claims (10)

  1. 一種畫素驅動裝置,包含: 一電流源,用以產生一電流;以及 一脈衝寬度調變電路,用以於一第一階段根據一重置訊號或一前級第一掃描訊號進行重置,其中該脈衝寬度調變電路用以於一第二階段根據一第一掃描訊號及一選擇訊號產生一脈衝寬度調變訊號,並根據該脈衝寬度調變訊號驅動該電流源,使得該電流源提供該電流至一發光元件,其中該選擇訊號根據複數個灰階其中一者於該第二階段產生一脈衝訊號,其中該脈衝訊號於該第二階段產生的一時間點決定該脈衝寬度調變訊號之一工作週期。
  2. 如請求項1所述之畫素驅動裝置,其中該脈衝寬度調變電路包含: 一第一電容,包含一第一端及一第二端; 一第一電晶體,包含一第一端、一第二端及一控制端,其中該第一電晶體之該第一端及該第二端並聯且電連接於該第一電容的該第一端及該第二端,其中該第一電晶體之該控制端用以於該第一階段根據該重置訊號或該前級第一掃描訊號將該第一電容重置至一高電位; 一第二電晶體,包含一第一端、一第二端及一控制端,其中該第二電晶體之該第一端電連接於該第一電容的該第一端,其中該第二電晶體之該控制端用以於該第二階段根據該選擇訊號的該脈衝訊號導通,並於該第二階段的該時間點將該第一電容的該高電位改寫成一低電位以產生該脈衝寬度調變訊號; 一第三電晶體,包含一第一端、一第二端及一控制端,其中該第三電晶體之該第一端串聯且電連接於該第二電晶體的該第二端,其中該第三電晶體之該第二端用以接收一第一參考電壓,其中該第三電晶體之該控制端用以該第二階段根據該第一掃描訊號導通;以及 一驅動電晶體,包含一第一端、一第二端及一控制端,其中該驅動電晶體之該第一端電連接該電流源,其中該驅動電晶體之該第二端電連接該發光元件,其中該驅動電晶體之該控制端電連接於該第一電容的該第一端,並用以根據該脈衝寬度調變訊號驅動該電流源,使得該電流源提供該電流至該發光元件。
  3. 如請求項2所述之畫素驅動裝置,其中該電流源包含: 一第四電晶體,包含一第一端、一第二端及一控制端,其中該第四電晶體之該第二端電連接該脈衝寬度調變電路的該驅動電晶體之該第一端,其中該第四電晶體之該第一端用以接收一電源供應電壓,其中該第四電晶體之該控制端用以接收該第一參考電壓。
  4. 如請求項3所述之畫素驅動裝置,其中該電流源更包含: 一第二電容,包含一第一端及一第二端,其中該第二電容之該第一端電連接於該第四電晶體的該控制端; 一第五電晶體,包含一第一端、一第二端及一控制端,其中該第五電晶體之該第一端用以接收該第一參考電壓,其中該第五電晶體之該第二端電連接於該第二電容的該第二端,其中該第五電晶體之該控制端電連接於該脈衝寬度調變電路的該第一電容,並用以於該第二階段根據該脈衝寬度調變電路的該第一電容的該低電位導通; 一第六電晶體,包含一第一端、一第二端及一控制端,其中該第六電晶體之該第一端電連接於該第二電容的該第二端,其中該第六電晶體之該第二端用以接收一第二參考電壓,其中該第六電晶體之該控制端用以於該第一階段根據一第二掃描訊號導通; 一第七電晶體,包含一第一端、一第二端及一控制端,其中該第七電晶體之該第一端電連接於該脈波寬度調變電路,其中該第七電晶體之該第二端電連接於該第二電容的該第一端,其中該第七電晶體之該控制端用以於該第一階段根據該第二掃描訊號導通;以及 一第八電晶體,包含一第一端、一第二端及一控制端,其中該第八電晶體之該第一端電連接該第一電晶體的該第二端,其中該第八電晶體之該第二端電連接於該第四電晶體之該第一端,並電連於接該脈波寬度調變電路,其中該第八電晶體之該控制端用以於該第一階段根據該第二掃描訊號導通。
  5. 如請求項4所述之畫素驅動裝置,其中該脈衝寬度調變電路更包含: 一第九電晶體,包含一第一端、一第二端及一控制端,其中該第九電晶體之該第二端電連接於該驅動電晶體的該第二端,其中該第九電晶體之該第一端電連接與該第九電晶體該控制端,其中該第九電晶體之該控制端用以於該第一階段根據一次級第二掃描訊號對該發光元件進行重置。
  6. 一種畫素驅動方法,包含: 於一第一階段根據一重置訊號或一前級第一掃描訊號以重置一脈衝寬度調變電路;以及 於一第二階段根據一第一掃描訊號及一選擇訊號產生一脈衝寬度調變訊號,並根據該脈衝寬度調變訊號驅動一電流源,使得該電流源提供一電流至一發光元件,其中該選擇訊號根據複數個灰階其中一者於該第二階段產生一脈衝訊號,其中該脈衝訊號於該第二階段產生的一時間點決定該脈衝寬度調變訊號之一工作週期。
  7. 如請求項6所述之畫素驅動方法,其中於該第一階段根據該重置訊號或該前級第一掃描訊號以重置該脈衝寬度調變電路的步驟包含: 將該脈衝寬度調變電路的一第一電容重置至一高電位。
  8. 如請求項7所述之畫素驅動方法,其中於該第二階段根據該第一掃描訊號及該選擇訊號產生該脈衝寬度調變訊號的步驟包含: 根據該選擇訊號的該脈衝訊號導通該脈衝寬度調變電路,並於該第二階段的該時間點將該脈衝寬度調變電路的該第一電容的該高電位改寫成一低電位以產生該脈衝寬度調變訊號。
  9. 如請求項6所述之畫素驅動方法,更包含: 於該第一階段根據一第二掃描訊號對一電流源的一第二電容進行重置;以及 於該第一階段根據該第二掃描訊號對該電流源進行補償。
  10. 如請求項9所述之畫素驅動方法,更包含: 於該第一階段根據該第二掃描訊號對該發光元件進行重置。
TW109140877A 2020-11-20 2020-11-20 畫素驅動裝置及其驅動方法 TWI765423B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW109140877A TWI765423B (zh) 2020-11-20 2020-11-20 畫素驅動裝置及其驅動方法
CN202110400095.6A CN113096585B (zh) 2020-11-20 2021-04-14 像素驱动装置及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109140877A TWI765423B (zh) 2020-11-20 2020-11-20 畫素驅動裝置及其驅動方法

Publications (2)

Publication Number Publication Date
TWI765423B true TWI765423B (zh) 2022-05-21
TW202221687A TW202221687A (zh) 2022-06-01

Family

ID=76677582

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109140877A TWI765423B (zh) 2020-11-20 2020-11-20 畫素驅動裝置及其驅動方法

Country Status (2)

Country Link
CN (1) CN113096585B (zh)
TW (1) TWI765423B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201228453A (en) * 2010-12-17 2012-07-01 Monolithic Power Systems Inc Full function LED driver for LCD backlighting
TW201818379A (zh) * 2016-11-14 2018-05-16 創王光電股份有限公司 像素電路及包含該像素電路之電致發光顯示器
CN110459174A (zh) * 2018-05-08 2019-11-15 苹果公司 像素中存储器显示器
US20200082768A1 (en) * 2018-09-12 2020-03-12 Lg Display Co., Ltd. Gate driver circuit, display panel, and display device
US20200098314A1 (en) * 2017-08-17 2020-03-26 Apple Inc. Electronic Devices With Low Refresh Rate Display Pixels
CN111369935A (zh) * 2020-04-09 2020-07-03 深圳市华星光电半导体显示技术有限公司 像素驱动电路及其驱动方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007508594A (ja) * 2003-10-16 2007-04-05 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ カラーディスプレイパネル
CN104599637A (zh) * 2015-02-11 2015-05-06 京东方科技集团股份有限公司 一种像素电路的驱动方法及其驱动装置
KR102592306B1 (ko) * 2016-10-19 2023-10-20 엘지전자 주식회사 디스플레이 장치 및 그 구동 방법
CN110556072B (zh) * 2018-05-31 2024-07-02 三星电子株式会社 显示面板以及显示面板的驱动方法
KR102549315B1 (ko) * 2018-05-31 2023-06-30 삼성전자주식회사 디스플레이 패널 및 디스플레이 패널의 구동 방법

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201228453A (en) * 2010-12-17 2012-07-01 Monolithic Power Systems Inc Full function LED driver for LCD backlighting
TW201818379A (zh) * 2016-11-14 2018-05-16 創王光電股份有限公司 像素電路及包含該像素電路之電致發光顯示器
US20200098314A1 (en) * 2017-08-17 2020-03-26 Apple Inc. Electronic Devices With Low Refresh Rate Display Pixels
TW202025123A (zh) * 2017-08-17 2020-07-01 美商蘋果公司 具有低再新率顯示像素的電子裝置
CN110459174A (zh) * 2018-05-08 2019-11-15 苹果公司 像素中存储器显示器
US20200082768A1 (en) * 2018-09-12 2020-03-12 Lg Display Co., Ltd. Gate driver circuit, display panel, and display device
CN111369935A (zh) * 2020-04-09 2020-07-03 深圳市华星光电半导体显示技术有限公司 像素驱动电路及其驱动方法

Also Published As

Publication number Publication date
TW202221687A (zh) 2022-06-01
CN113096585A (zh) 2021-07-09
CN113096585B (zh) 2023-11-03

Similar Documents

Publication Publication Date Title
RU2758462C1 (ru) Панель дисплея и устройство отображения
RU2756896C1 (ru) Панель дисплея, устройство отображения и способ управления
US20080192032A1 (en) Display apparatus and method of driving the same
US20050078076A1 (en) Scan driver, display device having the same, and method of driving display device
CN110176215B (zh) 显示面板和显示装置
CN112309297A (zh) 显示设备
RU2752364C1 (ru) Панель дисплея, устройство отображения и способ управления
KR20100082934A (ko) 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치
US11398178B2 (en) Pixel driving circuit, method, and display apparatus
US7184065B2 (en) Flat panel display with brightness correction
KR20070007591A (ko) 평판 디스플레이 장치의 전압 발생 회로
US20070085792A1 (en) Display device and gray-scale voltage generating device thereof
US20070211005A1 (en) Gamma voltage generator
JP2009181612A (ja) シフトレジスタ回路及び液晶表示装置
TWI765423B (zh) 畫素驅動裝置及其驅動方法
WO2024124902A1 (zh) 像素驱动电路、方法和显示面板
KR102584828B1 (ko) 시프트 레지스터 회로 및 픽셀 구동 디바이스
US20230196955A1 (en) Display Apparatus and Overcurrent Detection Method Thereof
KR100852170B1 (ko) 액정표시패널 구동회로 및 이의 구동 방법
CN113053296B (zh) 像素驱动装置及像素驱动方法
TW201925886A (zh) 液晶顯示板及其顯示面板發光驅動模組
JP2014107001A (ja) シフトレジスタ回路および画像表示装置
TWI726712B (zh) 驅動控制器
CN108269532B (zh) 显示装置
US11847990B2 (en) Display device