TWI750795B - 顯示面板 - Google Patents

顯示面板 Download PDF

Info

Publication number
TWI750795B
TWI750795B TW109130291A TW109130291A TWI750795B TW I750795 B TWI750795 B TW I750795B TW 109130291 A TW109130291 A TW 109130291A TW 109130291 A TW109130291 A TW 109130291A TW I750795 B TWI750795 B TW I750795B
Authority
TW
Taiwan
Prior art keywords
sub
pixel
pixel structures
structures
display panel
Prior art date
Application number
TW109130291A
Other languages
English (en)
Other versions
TW202113796A (zh
Inventor
李珉澤
鄭聖諺
鍾岳宏
徐雅玲
廖烝賢
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to CN202010940439.8A priority Critical patent/CN112542145B/zh
Priority to US17/023,389 priority patent/US11626425B2/en
Publication of TW202113796A publication Critical patent/TW202113796A/zh
Application granted granted Critical
Publication of TWI750795B publication Critical patent/TWI750795B/zh
Priority to US18/173,811 priority patent/US11876103B2/en

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

一種顯示面板包括多個子畫素結構及多個轉接元件。多個子畫素結構包括多個第一子畫素結構,每一第一子畫素結構的資料線鄰設於對應的一個轉接元件,且第一子畫素結構的掃描線電性連接至所述對應的一個轉接元件。多個第一子畫素結構包括多個第一型子畫素結構及多個第二型子畫素結構。顯示面板顯示一灰階畫面時,每一第一型子畫素結構所在處具有第一亮度,每一第二型子畫素結構所在處具有第二亮度,且第一亮度小於第二亮度。顯示面板之多個第一子畫素結構的總數量為A,多個第一子畫素結構之中的多個第一型子畫素結構的數量為a,且50% <(a/A)< 100%。

Description

顯示面板
本發明是有關於一種顯示面板。
隨著顯示科技的發達,人們對顯示面板的需求,不再滿足於高解析度、高對比、廣視角等光學特性,人們還期待顯示面板具有優雅的外觀。舉例而言,人們期待顯示面板的邊框窄,甚至無邊框。
一般而言,顯示面板包括設置於主動示區的畫素陣列、設置於主動區之上側或下側的資料驅動電路以及設置於主動區之左側、右側或左右兩側的閘極驅動電路。為減少顯示面板之邊框的左右兩側的寬度,可將閘極驅動電路與資料驅動電路均設置於主動區的同一側(即上側或下側)。當閘極驅動電路設置於主動區的同一側時,在水平方向上延伸的掃描極線須透過在垂直方向上延伸的轉接元件方能電性連接至閘極驅動電路。然而,由於轉接元件是穿插在畫素陣列之中,因此轉接元件的閘極驅動訊號易影響相鄰之資料線的資料訊號,不利於顯示面板的顯示品質。
本發明提供一種顯示面板,顯示品質佳。
本發明的顯示面板包括多個子畫素結構以及多個轉接元件。每一子畫素結構包括資料線、掃描線、主動元件及畫素電極,資料線及掃描線電性連接至主動元件,且主動元件電性連接至畫素電極。多個轉接元件設置於多個子畫素結構之間,與多個子畫素結構的多條掃描線交錯設置,且電性連接至多個子畫素結構的多條掃描線。多個子畫素結構包括多個第一子畫素結構,每一第一子畫素結構的資料線鄰設於對應的一個轉接元件,且第一子畫素結構的掃描線電性連接至所述一個轉接元件。多個第一子畫素結構包括多個第一型子畫素結構及多個第二型子畫素結構。顯示面板顯示一個灰階畫面時,每一第一型子畫素結構所在處具有第一亮度,每一第二型子畫素結構所在處具有第二亮度,且第一亮度小於第二亮度。顯示面板之多個第一子畫素結構的總數量為A,多個第一子畫素結構之中的多個第一型子畫素結構的數量為a,且50% <(a/A)< 100%。
在本發明的一實施例中,上述的多個轉接元件包括第一轉接元件,多個轉接元件在第一方向上排列,第一轉接元件在垂直於第一方向的第二方向上延伸,第一轉接元件電性連接至多個第一子畫素結構之中的二個第一子畫素結構,所述二個第一子畫素結構在第三方向上排列,第三方向交錯於第一方向及第二方向,且所述二個第一子畫素結構為多個第一型子畫素結構之中的二個第一型子畫素結構。
在本發明的一實施例中,上述的多個轉接元件包括第二轉接元件,多個轉接元件在第一方向上排列,第二轉接元件在垂直於第一方向的第二方向上延伸,第二轉接元件電性連接至多個第一子畫素結構之中的二個第一子畫素結構,所述二個第一子畫素結構在第三方向上排列,第三方向交錯於第一方向及第二方向,所述二個第一子畫素結構的一者為多個第一型子畫素結構之中的一個第一型子畫素結構,且所述二個第一子畫素結構的另一者為多個第二型子畫素結構之中的一個第二型子畫素結構。
在本發明的一實施例中,上述的多個轉接元件包括第三轉接元件,多個轉接元件在第一方向上排列,第三轉接元件在垂直於第一方向的第二方向上延伸,第三轉接元件電性連接至多個第一子畫素結構之中的二個第一子畫素結構,所述二個第一子畫素結構在第一方向上排列,且所述二個第一子畫素結構為多個第一型子畫素結構之中的二個第一型子畫素結構。
在本發明的一實施例中,上述的多個轉接元件包括第四轉接元件,多個轉接元件在第一方向上排列,第四轉接元件在垂直於第一方向的第二方向上延伸,第四轉接元件電性連接至多個第一子畫素結構之中的二個第一子畫素結構,所述二個第一子畫素結構在第一方向上排列,所述二個第一子畫素結構的一者為多個第一型子畫素結構之中的一個第一型子畫素結構,且所述二個第一子畫素結構的另一者為多個第二型子畫素結構之中的一個第二型子畫素結構。
在本發明的一實施例中,上述的灰階畫面為第32灰階畫面、第64灰階畫面、第96灰階畫面、第128階畫面、第160灰階畫面、第192灰階畫面或第224灰階畫面。
在本發明的一實施例中,上述的多個轉接元件在第一方向上排列,每一轉接元件在垂直於第一方向的第二方向上延伸,多個子畫素結構包括多個第一子畫素行及多個第二子畫素行,每一第一子畫素行的多個子畫素結構在第二方向上排列且用以顯示藍色,每一第二子畫素行的多個子畫素結構在第二方向上排列且用以顯示紅色,且每一轉接元件設置於對應的一個第一子畫素行及對應的一個第二子畫素行之間。
現將詳細地參考本發明的示範性實施例,示範性實施例的實例說明於附圖中。只要有可能,相同元件符號在圖式和描述中用來表示相同或相似部分。
應當理解,當諸如層、膜、區域或基板的元件被稱為在另一元件“上”或“連接到”另一元件時,其可以直接在另一元件上或與另一元件連接,或者中間元件可以也存在。相反,當元件被稱為“直接在另一元件上”或“直接連接到”另一元件時,不存在中間元件。如本文所使用的,“連接”可以指物理及/或電性連接。再者,“電性連接”或“耦合”可以是二元件間存在其它元件。
本文使用的“約”、“近似”、或“實質上”包括所述值和在本領域普通技術人員確定的特定值的可接受的偏差範圍內的平均值,考慮到所討論的測量和與測量相關的誤差的特定數量(即,測量系統的限制)。例如,“約”可以表示在所述值的一個或多個標準偏差內,或±30%、±20%、±10%、±5%內。再者,本文使用的“約”、“近似”或“實質上”可依光學性質、蝕刻性質或其它性質,來選擇較可接受的偏差範圍或標準偏差,而可不用一個標準偏差適用全部性質。
除非另有定義,本文使用的所有術語(包括技術和科學術語)具有與本發明所屬領域的普通技術人員通常理解的相同的含義。將進一步理解的是,諸如在通常使用的字典中定義的那些術語應當被解釋為具有與它們在相關技術和本發明的上下文中的含義一致的含義,並且將不被解釋為理想化的或過度正式的意義,除非本文中明確地這樣定義。
圖1為本發明一實施例之顯示面板10的剖面示意圖。
圖2為本發明一實施例之顯示面板10的畫素陣列140的上視示意圖。
請參照圖1及圖2,顯示面板10包括一第一基板110、一第二基板120、一顯示介質130及一畫素陣列140,其中第二基板120設置於第一基板110的對向,顯示介質130設置於第一基板110與第二基板120之間,畫素陣列140設置於第一基板110上且位於顯示介質130與第一基板110之間。
舉例而言,在本實施例中,第一基板110的材質可以是玻璃、石英、有機聚合物、或其它可適用的材料。舉例而言,在本實施例中,第二基板120的材質可以是玻璃、石英、有機聚合物、或是其它可適用的材料。
在本實施例中,顯示介質130例如是液晶層。但本發明不限於此,在其它實施例中,顯示介質130也可以是其它可適用的材料,例如但不限於:有機電致發光層或多個微型發光二極體(μLEDs)。
圖3為本發明一實施例之一子畫素結構SPX的等效電路示意圖。
請參照圖2及圖3,畫素陣列140包括多個子畫素結構SPX。每一子畫素結構SPX包括一資料線DL、一掃描線GL1及一子畫素單元SU,子畫素單元SU包括一主動元件T及一畫素電極PE,資料線DL及掃描線GL1電性連接主動元件T,且主動元件T電性連接至畫素電極PE。
舉例而言,在本實施例中,主動元件T可包括一薄膜電晶體,薄膜電晶體具有一第一端Ta、一第二端Tb及一控制端Tc,薄膜電晶體的第一端Ta電性連接至資料線DL,薄膜電晶體的控制端Tc電性連接至掃描線GL1,且薄膜電晶體的第二端Tb電性連接至畫素電極PE。
請參照圖2,畫素陣列140還包括多個轉接元件GL2。多個轉接元件GL2設置於多個子畫素結構SPX之間。換言之,多個轉接元件GL2穿插在顯示面板10(標示於圖1)的主動區(an active area)中。
多個轉接元件GL2與多個子畫素結構SPX的多條掃描線GL1交錯設置。多個轉接元件GL2在一第一方向d1上排列,多個子畫素結構SPX包括多個子畫素行(例如:多個第一子畫素行B、多個第二子畫素行R及多個第三子畫素行G),每一子畫素行之多個子畫素結構SPX的多條掃描線GL1在第二方向d2上排列,每一轉接元件GL2在第二方向d2上延伸,其中第一方向d1與第二方向d2交錯。舉例而言,在本實施例中,第一方向d1與第二方向d2實質上可垂直,但本發明不以此為限。
舉例而言,在本實施例中,多個子畫素結構SPX包括多個第一子畫素行B、多個第二子畫素行R及多個第三子畫素行G,每一第一子畫素行B的多個子畫素結構SPX在第二方向d2上排列且用以顯示藍色,每一第二子畫素行R的多個子畫素結構SPX在第二方向d2上排列且用以顯示紅色,每一第三子畫素行G的多個子畫素結構SPX在第二方向d2上排列且用以顯示綠色。在本實施例中,每一轉接元件GL2可選擇性地設置於對應的一個第一子畫素行B(即藍色子畫素行)及對應的一個第二子畫素行R(即紅色子畫素行)之間,但本發明不以此為限。
多個轉接元件GL2電性連接至多個子畫素結構SPX的多條掃描線GL1。在本實施例中,同一轉接元件GL2可選擇性地電性連接至相鄰的兩條掃描線GL1,但本發明不以此為限。
舉例而言,在本實施例中,一掃描線GL1可屬於一第一金屬層,一資料線DL1可屬於一第二金屬層,而一轉接元件GL2可包括屬於第一金屬層的一第一導線段(未標示)、屬於第二金屬層的一第二導線段(未標示)或其組合。
請參照圖2,多個子畫素結構SPX包括多個第一子畫素結構SPX1,每一第一子畫素結構SPX1的一資料線DL鄰設於對應的一轉接元件GL2,且所述每一第一子畫素結構SPX1的一掃描線GL1電性連接至所述對應的一轉接元件GL2。每一第一子畫素結構SPX1的資料線DL與對應的一轉接元件GL2之間並沒有設置其它子畫素結構SPX的資料線DL。換言之,每一第一子畫素結構SPX1是指易受到轉接元件GL2之閘極驅動訊號影響其資料線DL1之資料訊號的一個子畫素結構SPX。
請參照圖2,顯示面板10(標示於圖1)具有空間區域(spatial domain)功能。顯示面板10開啟空間區域(spatial domain)功能且顯示一灰階畫面時,顯示面板10被劃分為多個主要區(圖2之未被點狀圖案佔據的區域)及多個次要區(圖2之被點狀圖案佔據的區域),其中每一次要區的亮度小於每一主要區的亮度。
易受轉接元件GL2之閘極驅動訊號影響的多個第一子畫素結構SPX1包括多個第一型子畫素結構SPX1-1及多個第二型子畫素結構SPX1-2,多個第一型子畫素結構SPX1-1位於前述的多個次要區,多個第二型子畫素結構SPX1-2位於前述的多個主要區。也就是說,顯示面板10開啟空間區域功能且顯示一灰階畫面時,每一第一型子畫素結構SPX1-1所在處具有一第一亮度,每一第二型子畫素結構SPX1-2所在處具有一第二亮度,且第一亮度小於第二亮度。
圖4示出本發明一實施例之顯示面板10開啟空間區域(spatial domain)功能時其主要區的伽瑪曲線(Gamma curve)M及其次要區的伽瑪曲線S。
請參照圖1、圖2及圖4,舉例而言,在本實施例中,顯示面板10開啟空間區域(spatial domain)功能且顯示面板10顯示第32灰階畫面、第64灰階畫面、第96灰階畫面、第128階畫面、第160灰階畫面、第192灰階畫面或第224灰階畫面時,每一第一型子畫素結構SPX1-1所在處的第一亮度小於每一第二型子畫素結構SPX1-2所在處的第二亮度,而前述之顯示面板10顯示的灰階畫面可指第32灰階畫面、第64灰階畫面、第96灰階畫面、第128階畫面、第160灰階畫面、第192灰階畫面或第224灰階畫面。
值得注意的是,顯示面板10(標示於圖1)之易受轉接元件GL2之閘極驅動訊號影響的多個第一子畫素結構SPX1的總數量為A,所述多個第一子畫素結構SPX1之中的多個第一型子畫素結構SPX1-1的數量為a,且50% <(a/A)< 100%。換言之,易受轉接元件GL2之閘極驅動訊號影響的多個第一子畫素結構SPX1是儘可能地設置在亮度較低的多個次要區(圖2之被點狀圖案佔據的區域)。藉此,易受轉接元件GL2之閘極驅動訊號影響而產生亮度異常的多個第一子畫素結構SPX1較不易被人眼察覺,進而使顯示面板10具有較佳的顯示品質。
舉例而言,在本實施例中,顯示面板10是一個65吋的顯示面板,顯示面板10之多個第一型子畫素結構SPX1-1的數量與顯示面板10之所有第一子畫素結構SPX1的總數量的比值(a/A)約等於78%,但本發明不以此為限。
需說明的是,圖2是示意性地繪出顯示面板10的一小區域,所述小區域中之多個第一型子畫素結構SPX1-1的數量與多個第一子畫素結構SPX1的數量的比值(例如:8/14≈57%)是用以示意性地代表顯示面板10之多個第一型子畫素結構SPX1-1的數量與顯示面板10之所有第一子畫素結構SPX1的總數量的比值(a/A),所述小區域中之多個第一型子畫素結構SPX1-1的數量與多個第一子畫素結構SPX1的數量的比值不一定會剛好等於顯示面板10之多個第一型子畫素結構SPX1-1的數量與顯示面板10之所有第一子畫素結構SPX1的總數量的比值(a/A)。
在本實施例中,多個轉接元件GL2包括一第一轉接元件GL2-1,多個轉接元件GL2在第一方向d1上排列,第一轉接元件GL2-1在垂直於第一方向d1的第二方向d2上延伸,第一轉接元件GL2-1電性連接至多個第一子畫素結構SPX1之中的二個第一子畫素結構SPX1,所述二個第一子畫素結構SPX1在一第三方向d3上排列,第三方向d3交錯於第一方向d1及第二方向d2,且所述二個第一子畫素結構SPX1為多個第一型子畫素結構SPX1-1之中的二個第一型子畫素結構SPX1-1。
簡言之,在本實施例中,易受一轉接元件GL2之閘極驅動訊號影響且電性連接至所述轉接元件GL2的多個第一子畫素結構SPX1是沿一對角線方向(即第三方向d3)設置,且皆設置在亮度較低的至少一次要區(圖2之被點狀圖案佔據的區域)。
在本實施例中,多個轉接元件GL2包括第四轉接元件GL2-4,多個轉接元件GL2在第一方向d1上排列,第四轉接元件GL2-4在垂直於第一方向d1的第二方向d2上延伸,第四轉接元件GL2-4電性連接至多個第一子畫素結構SPX1之中的二個第一子畫素結構SPX1,所述二個第一子畫素結構SPX1在第一方向d1上排列,所述二個第一子畫素結構SPX1的一者為多個第一型子畫素結構SPX1-1之中的一個第一型子畫素結構SPX1-1,且所述二個第一子畫素結構SPX1的另一者為多個第二型子畫素結構SPX1-2之中的一個第二型子畫素結構SPX1-2。
簡言之,在本實施例中,易受再一轉接元件GL2之閘極驅動訊號影響且電性連接至所述再一轉接元件GL2的多個第一子畫素結構SPX1是沿一水平方向(即第一方向d1)設置,其中一個第一子畫素結構SPX1設置在亮度較高的一主要區(圖2之未被點狀圖案佔據的區域),而另一個第一子畫素結構SPX1設置在亮度較低的一次要區(圖2之被點狀圖案佔據的區域)。
在此必須說明的是,下述實施例沿用前述實施例的元件標號與部分內容,其中採用相同的標號來表示相同或近似的元件,並且省略了相同技術內容的說明。關於省略部分的說明可參考前述實施例,下述實施例不再重述。
圖5為本發明一實施例之畫素陣列140A的上視示意圖。圖5的畫素陣列140A可取代圖1之顯示面板10的畫素陣列140,以構成本實施例的顯示面板(未繪示)。
請參照圖2及圖5,本實施例之顯示面板與前述之顯示面板10類似,兩者的主要差異在於:空間區域功能開啟且顯示一灰階畫面時,兩者之主要區(圖2及圖5之未被點狀圖案佔據的區域)及多個次要區(圖2及圖5之被點狀圖案佔據的區域)的分佈方式不同。
請參照圖2及圖5,多個子畫素結構SPX可組成多個畫素結構PX。每一畫素結構PX可包括三個子畫素結構SPX,位於同一子畫素列C且分別位於相鄰之一第二畫素行R、一第三畫素行B及一第一畫素行G。
在圖2的實施例中,每一主要區(圖2之未被點狀圖案佔據的區域)是一個畫素結構PX所在的區域,每一次要區(圖2之未被點狀圖案佔據的區域)也是一個畫素結構PX所在的區域,且多個主要區(圖2之未被點狀圖案佔據的區域)及多個次要區(圖2之被點狀圖案佔據的區域)在第一方向d1及第二方向d2上交替排列。簡言之,在圖2的實施例中,每一主要區/次要區是一個畫素結構PX所在的區域,且多個主要區及多個次要區呈棋盤格狀。
在圖5的實施例中,每一主要區(圖5之未被點狀圖案佔據的區域)是一個畫素結構PX所在的區域,每一次要區(圖5之未被點狀圖案佔據的區域)也是一個畫素結構PX所在的區域,多個主要區(圖2之未被點狀圖案佔據的區域)及多個次要區(圖2之被點狀圖案佔據的區域)在第二方向d2上交替排列而未在第一方向d1上交替排列。簡言之,在圖5的實施例中,每一主要區/次要區是一個畫素結構PX所在的區域,且多個主要區及多個次要區呈條紋狀。
此外,在圖5的實施例中,多個轉接元件GL2包括第二轉接元件GL2-2,多個轉接元件GL2在第一方向d1上排列,第二轉接元件GL2-2在垂直於第一方向d1的第二方向d2上延伸,第二轉接元件GL2-2電性連接至多個第一子畫素結構SPX1之中的二個第一子畫素結構SPX1,所述二個第一子畫素結構SPX1在第三方向d3上排列,第三方向d3交錯於第一方向d1及第二方向d2,所述二個第一子畫素結構SPX1的一者為多個第一型子畫素結構SPX1-1之中的一個第一型子畫素結構SPX1-1,且所述二個第一子畫素結構SPX1-1的另一者為多個第二型子畫素結構SPX1-2之中的一個第二型子畫素結構SPX1-2。
簡言之,在本實施例中,易受一轉接元件GL2之閘極驅動訊號影響且電性連接至所述轉接元件GL2的多個第一子畫素結構SPX1是沿一對角線方向(即第三方向d3)設置,其中一個第一子畫素結構SPX1設置在亮度較高的一主要區(圖5之未被點狀圖案佔據的區域),而另一個第一子畫素結構SPX1設置在亮度較低的一次要區(圖5之被點狀圖案佔據的區域)。
另外,在圖5的實施例中,多個轉接元件GL2包括第三轉接元件GL2-3,多個轉接元件GL2在第一方向d1上排列,第三轉接元件GL2-3在垂直於第一方向d1的第二方向d2上延伸,第三轉接元件GL2-3電性連接至多個第一子畫素結構SPX1之中的二個第一子畫素結構SPX1,所述二個第一子畫素結構SPX1在第一方向d1上排列,且所述二個第一子畫素結構SPX1為多個第一型子畫素結構SPX1-1之中的二個第一型子畫素結構SPX1-1。
簡言之,在本實施例中,易受一轉接元件GL2之閘極驅動訊號影響且電性連接至所述轉接元件GL2的兩個第一子畫素結構SPX1是沿一水平方向(即第一方向d1)設置,且所述兩個第一子畫素結構SPX1均是設置在亮度較低的次要區(圖5之被點狀圖案佔據的區域)。
圖6為本發明一實施例之畫素陣列140B的上視示意圖。圖6的畫素陣列140B可取代圖1之顯示面板10的畫素陣列140,以構成本實施例的顯示面板(未繪示)。
請參照圖2及圖6,本實施例之顯示面板與前述之顯示面板10類似,兩者的主要差異在於:空間區域功能開啟且顯示一灰階畫面時,兩者之主要區(圖2及圖6之未被點狀圖案佔據的區域)及多個次要區(圖2及圖6之被點狀圖案佔據的區域)的分佈方式不同。
請參照圖2及圖6,多個子畫素結構SPX可組成多個畫素結構PX。每一畫素結構PX可包括三個子畫素結構SPX,位於同一子畫素列C且分別位於相鄰之一第二畫素行R、一第三畫素行B及一第一畫素行G。
在圖2的實施例中,每一主要區(圖2之未被點狀圖案佔據的區域)是一個畫素結構PX所在的區域,每一次要區(圖2之未被點狀圖案佔據的區域)也是一個畫素結構PX所在的區域,且多個主要區(圖2之未被點狀圖案佔據的區域)及多個次要區(圖2之被點狀圖案佔據的區域)在第一方向d1及第二方向d2上交替排列。簡言之,在圖2的實施例中,每一主要區/次要區是一個畫素結構PX所在的區域,且多個主要區及多個次要區呈棋盤格狀。
在圖6的實施例中,每一主要區(圖6之未被點狀圖案佔據的區域)是相鄰之兩個畫素結構PX所在的區域,每一次要區(圖6之未被點狀圖案佔據的區域)也是相鄰之兩個畫素結構PX所在的區域,且多個主要區(圖6之未被點狀圖案佔據的區域)及多個次要區(圖6之被點狀圖案佔據的區域)在第一方向d1及第二方向d2上交替排列。簡言之,在圖6的實施例中,每一主要區/次要區是兩個畫素結構PX所在的區域,且多個主要區及多個次要區呈棋盤格狀。
此外,在圖6的實施例中,多個轉接元件GL2包括第一轉接元件GL2-1,多個轉接元件GL2在第一方向d1上排列,第一轉接元件GL2-1在垂直於第一方向d1的第二方向d2上延伸,第一轉接元件GL2-1電性連接至多個第一子畫素結構SPX1之中的二個第一子畫素結構SPX1,所述二個第一子畫素結構SPX1在一第三方向d3’上排列,第三方向d3’交錯於第一方向d1及第二方向d2,且所述二個第一子畫素結構SPX1為多個第一型子畫素結構SPX1-1之中的二個第一型子畫素結構SPX1-1。
簡言之,在圖6的實施例中,易受一轉接元件GL2之閘極驅動訊號影響且電性連接至所述轉接元件GL2的多個第一子畫素結構SPX1是沿一對角線方向(即第三方向d3’)設置,且皆設置在亮度較低的至少一次要區(圖6之被點狀圖案佔據的區域)。
與圖2之實施例不同的是,在圖2的實施例中,易受第一轉接元件GL2-1之閘極驅動訊號影響且電性連接至第一轉接元件GL2-1的多個第一子畫素結構SPX1是分別設置於右上方及左下方;但在圖6的實施例中,易受第一轉接元件GL2-1之閘極驅動訊號影響且電性連接至第一轉接元件GL2-1的多個第一子畫素結構SPX1是分別設置於左上方及右下方。
圖7為本發明一實施例之畫素陣列140C的上視示意圖。圖7的畫素陣列140C可取代圖1之顯示面板10的畫素陣列140,以構成本實施例的顯示面板(未繪示)。
請參照圖2及圖7,本實施例之顯示面板與前述之顯示面板10類似,兩者的主要差異在於:空間區域功能開啟且顯示一灰階畫面時,兩者之主要區(圖2及圖7之未被點狀圖案佔據的區域)及多個次要區(圖2及圖7之被點狀圖案佔據的區域)的分佈方式不同。
與圖2的實施例不同的是,在圖7的實施例中,圖7的實施例中,每一主要區(圖7之未被點狀圖案佔據的區域)是一個子畫素結構SPX所在的區域,每一次要區(圖7之未被點狀圖案佔據的區域)也是一個子畫素結構SPX所在的區域,且多個主要區(圖7之未被點狀圖案佔據的區域)及多個次要區(圖7之被點狀圖案佔據的區域)在第一方向d1及第二方向d2上交替排列。簡言之,與圖2的實施例不同的是,在圖7的實施例中,多個主要區及多個次要區是呈密度很高的棋盤格狀。
圖8為本發明一實施例之畫素陣列140D的上視示意圖。圖8的畫素陣列140D可取代圖1之顯示面板10的畫素陣列140,以構成本實施例的顯示面板(未繪示)。
請參照圖2及圖8,本實施例之顯示面板與前述之顯示面板10類似,兩者的主要差異在於:空間區域功能開啟且顯示一灰階畫面時,兩者之主要區(圖2及圖8之未被點狀圖案佔據的區域)及多個次要區(圖2及圖8之被點狀圖案佔據的區域)的分佈方式不同。
與圖2之實施例不同的是,在圖8的實施例中,每一主要區(圖8之未被點狀圖案佔據的區域)是兩個子畫素結構SPX所在的區域,每一次要區(圖8之未被點狀圖案佔據的區域)也是兩個子畫素結構SPX所在的區域,且多個主要區(圖8之未被點狀圖案佔據的區域)及多個次要區(圖8之被點狀圖案佔據的區域)在第一方向d1及第二方向d2上交替排列。簡言之,與圖2的實施例不同的是,在圖8的實施例中,多個主要區及多個次要區是呈密度稍高的棋盤格狀。
10:顯示面板 110:第一基板 120:第二基板 130:顯示介質 140、140A、140B、140C:畫素陣列 B:第一子畫素行 C:子畫素列 DL:資料線 d1:第一方向 d2:第二方向 d3、d3’:第三方向 G:第三子畫素行 GL1:掃描線 GL2:轉接元件 GL2-1:第一轉接元件 GL2-2:第二轉接元件 GL2-3:第三轉接元件 GL2-4:第四轉接元件 M:主要區的伽瑪曲線 PX:畫素結構 PE:畫素電極 R:第二子畫素行 S:次要區的伽瑪曲線 SPX:子畫素結構 SPX1:第一子畫素結構 SPX1-1:第一型子畫素結構 SPX1-2:第二型子畫素結構 SU:子畫素單元 T:主動元件 Ta:第一端 Tb:第二端 Tc:控制端
圖1為本發明一實施例之顯示面板10的剖面示意圖。 圖2為本發明一實施例之顯示面板10的畫素陣列140的上視示意圖。 圖3為本發明一實施例之一子畫素結構SPX的等效電路示意圖。 圖4示出本發明一實施例之顯示面板10開啟空間區域功能時其主要區的伽瑪曲線M及其次要區的伽瑪曲線S。 圖5為本發明一實施例之畫素陣列140A的上視示意圖。 圖6為本發明一實施例之畫素陣列140B的上視示意圖。 圖7為本發明一實施例之畫素陣列140C的上視示意圖。 圖8為本發明一實施例之畫素陣列140D的上視示意圖。
140:畫素陣列
B:第一子畫素行
C:畫素列
DL:資料線
d1:第一方向
d2:第二方向
d3:第三方向
G:第三子畫素行
GL1:掃描線
GL2:轉接元件
GL2-1:第一轉接元件
GL2-4:第四轉接元件
PX:畫素結構
R:第二子畫素行
SPX:子畫素結構
SPX1:第一子畫素結構
SPX1-1:第一型子畫素結構
SPX1-2:第二型子畫素結構
SU:子畫素單元

Claims (7)

  1. 一種顯示面板,包括: 多個子畫素結構,其中每一該子畫素結構包括一資料線、一掃描線、一主動元件及一畫素電極,該資料線及該掃描線電性連接至該主動元件,且該主動元件電性連接至該畫素電極;以及 多個轉接元件,設置於該些子畫素結構之間,與該些子畫素結構的多條掃描線交錯設置,且電性連接至該些子畫素結構的該些掃描線; 該些子畫素結構包括多個第一子畫素結構,每一該第一子畫素結構的該資料線鄰設於對應的一該轉接元件,且該第一子畫素結構的該掃描線電性連接至該轉接元件; 該些第一子畫素結構包括多個第一型子畫素結構及多個第二型子畫素結構;該顯示面板顯示一灰階畫面時,每一該第一型子畫素結構所在處具有一第一亮度,每一該第二型子畫素結構所在處具有一第二亮度,且該第一亮度小於該第二亮度; 該顯示面板之該些第一子畫素結構的總數量為A,該些第一子畫素結構之中的該些第一型子畫素結構的數量為a,且50% <(a/A)< 100%。
  2. 如請求項1所述的顯示面板,其中該些轉接元件包括一第一轉接元件,該些轉接元件在一第一方向上排列,該第一轉接元件在垂直於該第一方向的一第二方向上延伸,該第一轉接元件電性連接至該些第一子畫素結構之中的二個第一子畫素結構,該二個第一子畫素結構在一第三方向上排列,該第三方向交錯於該第一方向及該第二方向,且該二個第一子畫素結構為該些第一型子畫素結構之中的二個第一型子畫素結構。
  3. 如請求項1所述的顯示面板,其中該些轉接元件包括一第二轉接元件,該些轉接元件在一第一方向上排列,該第二轉接元件在垂直於該第一方向的一第二方向上延伸,該第二轉接元件電性連接至該些第一子畫素結構之中的二個第一子畫素結構,該二個第一子畫素結構在一第三方向上排列,該第三方向交錯於該第一方向及該第二方向,該二個第一子畫素結構的一者為該些第一型子畫素結構之中的一個第一型子畫素結構,且該二個第一子畫素結構的另一者為該些第二型子畫素結構之中的一個第二型子畫素結構。
  4. 如請求項1所述的顯示面板,其中該些轉接元件包括一第三轉接元件,該些轉接元件在一第一方向上排列,該第三轉接元件在垂直於該第一方向的一第二方向上延伸,該第三轉接元件電性連接至該些第一子畫素結構之中的二個第一子畫素結構,該二個第一子畫素結構在該第一方向上排列,且該二個第一子畫素結構為該些第一型子畫素結構之中的二個第一型子畫素結構。
  5. 如請求項1所述的顯示面板,其中該些轉接元件包括一第四轉接元件,該些轉接元件在一第一方向上排列,該第四轉接元件在垂直於該第一方向的一第二方向上延伸,該第四轉接元件電性連接至該些第一子畫素結構之中的二個第一子畫素結構,該二個第一子畫素結構在該第一方向上排列,該二個第一子畫素結構的一者為該些第一型子畫素結構之中的一個第一型子畫素結構,且該二個第一子畫素結構的另一者為該些第二型子畫素結構之中的一個第二型子畫素結構。
  6. 如請求項1所述的顯示面板,其中該灰階畫面為一第32灰階畫面、一第64灰階畫面、一第96灰階畫面、一第128階畫面、一第160灰階畫面、一第192灰階畫面或一第224灰階畫面。
  7. 如請求項1所述的顯示面板,其中該些轉接元件在一第一方向上排列,每一該轉接元件在垂直於該第一方向的一第二方向上延伸,該些子畫素結構包括多個第一子畫素行及多個第二子畫素行,每一該第一子畫素行的多個子畫素結構在該第二方向上排列且用以顯示藍色,每一該第二子畫素行的多個子畫素結構在該第二方向上排列且用以顯示紅色,且每一該轉接元件設置於對應的一該第一子畫素行及對應的一該第二子畫素行之間。
TW109130291A 2019-09-18 2020-09-03 顯示面板 TWI750795B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010940439.8A CN112542145B (zh) 2019-09-18 2020-09-09 显示面板
US17/023,389 US11626425B2 (en) 2019-09-18 2020-09-17 Display panel
US18/173,811 US11876103B2 (en) 2019-09-18 2023-02-24 Display panel

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201962901837P 2019-09-18 2019-09-18
US62/901,837 2019-09-18

Publications (2)

Publication Number Publication Date
TW202113796A TW202113796A (zh) 2021-04-01
TWI750795B true TWI750795B (zh) 2021-12-21

Family

ID=76036151

Family Applications (2)

Application Number Title Priority Date Filing Date
TW109115067A TWI722890B (zh) 2019-09-18 2020-05-06 畫素陣列基板
TW109130291A TWI750795B (zh) 2019-09-18 2020-09-03 顯示面板

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW109115067A TWI722890B (zh) 2019-09-18 2020-05-06 畫素陣列基板

Country Status (1)

Country Link
TW (2) TWI722890B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI393947B (zh) * 2009-06-12 2013-04-21 Au Optronics Corp 顯示裝置
TW201612610A (en) * 2014-09-19 2016-04-01 Innolux Corp Display device
US20160171919A1 (en) * 2014-12-10 2016-06-16 Shanghai Tianma Micro-electronics Co., Ltd. Display panel device

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11305681A (ja) * 1998-04-17 1999-11-05 Casio Comput Co Ltd 表示装置
TWI393972B (zh) * 2009-03-27 2013-04-21 Chunghwa Picture Tubes Ltd 主動元件陣列基板及液晶顯示面板
TWI397756B (zh) * 2009-05-22 2013-06-01 Au Optronics Corp 主動陣列基板、液晶顯示面板及製造主動陣列基板之方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI393947B (zh) * 2009-06-12 2013-04-21 Au Optronics Corp 顯示裝置
TW201612610A (en) * 2014-09-19 2016-04-01 Innolux Corp Display device
US20160171919A1 (en) * 2014-12-10 2016-06-16 Shanghai Tianma Micro-electronics Co., Ltd. Display panel device

Also Published As

Publication number Publication date
TW202113442A (zh) 2021-04-01
TW202113796A (zh) 2021-04-01
TWI722890B (zh) 2021-03-21

Similar Documents

Publication Publication Date Title
US10854684B2 (en) Pixel arrangement structure and driving method thereof, display substrate and display device
US10535718B2 (en) Pixel arrangement of OLED display panel, and OLED display panel
CN107742501B (zh) 显示器子像素排布及其驱动电路
US9041625B2 (en) Subpixel arrangement structure for a display device and display device
JP4781480B2 (ja) 多原色表示装置
TWI297094B (en) Liquid crystal display device automatically adjusting aperture ratio in each pixel
US9997560B2 (en) Display substrate, method for fabricating the same and display device
US11515362B2 (en) Display panel and display device
WO2016188257A1 (zh) 阵列基板、显示面板和显示装置
JP4804466B2 (ja) 表示装置
TWI420213B (zh) 液晶顯示面板
CN109638035A (zh) 像素排列结构及有机发光二极管显示装置
US10347695B2 (en) Display panel
CN109143708B (zh) 像素结构、阵列基板及显示装置
WO2023246886A1 (zh) 显示面板及显示装置
JP4978786B2 (ja) 液晶表示装置
TWI405014B (zh) 液晶顯示器及其驅動方法
WO2020259407A1 (zh) 显示基板、显示面板和显示装置
US11876103B2 (en) Display panel
CN106054477B (zh) 像素结构及液晶显示装置
TWI750795B (zh) 顯示面板
KR20100054242A (ko) 액정표시장치
JP2005208522A (ja) 表示装置
WO2012077647A1 (ja) 液晶パネル、表示装置、及び、その駆動方法
TWI591408B (zh) 透明液晶顯示面板之畫素結構