TWI728531B - 探針卡裝置 - Google Patents

探針卡裝置 Download PDF

Info

Publication number
TWI728531B
TWI728531B TW108139290A TW108139290A TWI728531B TW I728531 B TWI728531 B TW I728531B TW 108139290 A TW108139290 A TW 108139290A TW 108139290 A TW108139290 A TW 108139290A TW I728531 B TWI728531 B TW I728531B
Authority
TW
Taiwan
Prior art keywords
circuit board
probe card
card device
film substrate
probes
Prior art date
Application number
TW108139290A
Other languages
English (en)
Other versions
TW202117335A (zh
Inventor
邱丕良
Original Assignee
巨擘科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 巨擘科技股份有限公司 filed Critical 巨擘科技股份有限公司
Priority to TW108139290A priority Critical patent/TWI728531B/zh
Priority to EP19219421.5A priority patent/EP3816638A1/en
Priority to US16/726,852 priority patent/US20210132116A1/en
Priority to CN201911391633.9A priority patent/CN112748268A/zh
Priority to JP2020072609A priority patent/JP2021071472A/ja
Priority to KR1020200065346A priority patent/KR102382996B1/ko
Publication of TW202117335A publication Critical patent/TW202117335A/zh
Application granted granted Critical
Publication of TWI728531B publication Critical patent/TWI728531B/zh

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/06Measuring leads; Measuring probes
    • G01R1/067Measuring probes
    • G01R1/073Multiple probes
    • G01R1/07307Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/06Measuring leads; Measuring probes
    • G01R1/067Measuring probes
    • G01R1/073Multiple probes
    • G01R1/07307Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card
    • G01R1/0735Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card arranged on a flexible frame or film
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/06Measuring leads; Measuring probes
    • G01R1/067Measuring probes
    • G01R1/06711Probe needles; Cantilever beams; "Bump" contacts; Replaceable probe pins
    • G01R1/06733Geometry aspects
    • G01R1/06744Microprobes, i.e. having dimensions as IC details
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/06Measuring leads; Measuring probes
    • G01R1/067Measuring probes
    • G01R1/073Multiple probes
    • G01R1/07307Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card
    • G01R1/07314Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card the body of the probe being perpendicular to test object, e.g. bed of nails or probe with bump contacts on a rigid support
    • G01R1/07328Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card the body of the probe being perpendicular to test object, e.g. bed of nails or probe with bump contacts on a rigid support for testing printed circuit boards
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R3/00Apparatus or processes specially adapted for the manufacture or maintenance of measuring instruments, e.g. of probe tips
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/2601Apparatus or methods therefor
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2886Features relating to contacting the IC under test, e.g. probe heads; chucks
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2886Features relating to contacting the IC under test, e.g. probe heads; chucks
    • G01R31/2889Interfaces, e.g. between probe and tester
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/06Measuring leads; Measuring probes
    • G01R1/067Measuring probes
    • G01R1/073Multiple probes
    • G01R1/07307Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card
    • G01R1/07364Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card with provisions for altering position, number or connection of probe tips; Adapting to differences in pitch
    • G01R1/07378Multiple probes with individual probe elements, e.g. needles, cantilever beams or bump contacts, fixed in relation to each other, e.g. bed of nails fixture or probe card with provisions for altering position, number or connection of probe tips; Adapting to differences in pitch using an intermediate adapter, e.g. space transformers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0137Materials
    • H05K2201/0154Polyimide

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Geometry (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Measuring Leads Or Probes (AREA)

Abstract

一種探針卡裝置,包括:一薄膜基板,具有相對的第一表面與第二表面;一第一電路板,設置於該薄膜基板之該第二表面上,電性連結該薄膜基板;以及複數個探針,設置於該薄膜基板之該第一表面上,其中該些探針不具變形能力。

Description

探針卡裝置
本發明係關於測試領域,且特別是關於一種探針卡裝置。
於測試半導體晶片時,由於待測晶片上不同檢測接點間通常存在有高低落差,所以於設計傳統探針時需留意探針本身的順應性(compliance)及其所能承受的最大位移量。因此,傳統探針除了需考慮其具有可於接點施力之接觸能力外,亦需考量其是否具備適應待測晶片上不同檢測接點間的高低落差的彈性,即自身變形能力。
傳統探針卡裝置的製作係採用機械方式或微機電方式製作具自身變形能力的探針之後,接著將探針逐根***或焊接至針座。因此探針卡裝置並無法採用一體成形方式製作,導致其製作成本居高不下。
然而,隨著現今半導體製程的微縮趨勢,待測晶片上的檢測接點越來越多,且檢測接點之間的間距越來越小。基於傳統探針無法一體成形製造,故無法更為降低探針之間的間距,且無法滿足待測晶片上檢測接點之間的間距的微縮。
因此,傳統探針卡裝置已遭遇製作成本過高與應用有限等問題。
有鑑於此,本發明提供了一種探針卡裝置,以解決上述傳統探針卡裝置所遭遇問題。
依據一實施例,本發明提供了一種探針卡裝置,包括:一薄膜基板,具有相對的一第一表面與一第二表面;一第一電路板,設置於該薄膜基板之該第二表面上,電性連結該薄膜基板;以及複數個探針,設置於該薄膜基板之該第一表面上,其中該些探針並不具變形能力。
於一實施例中,該第一電路板與該薄膜基板的該第二表面之間無間隙。
於一實施例中,本發明的探針卡裝置更包括一填充材料層,設置於該薄膜基板的該第二表面與該第一電路板之間。
於一實施例中,本發明的探針卡裝置更包括一剛性材料層,設置於該薄膜基板與該第一電路板之間,其中該剛性材料層與該薄膜基板與該第一電路板電絕緣。
於一實施例中,本發明的探針卡裝置,更包括一第二電路板,電性連結於該第一電路板未電性連結該薄膜基板之一表面。
於一實施例中,該薄膜基板包括聚醯亞胺材料。
於一實施例中,該第一電路板包括陶瓷、矽或玻璃材料。
於一實施例中,本發明的探針卡裝置更包括一第二電路板,電性連結於該第一電路板未電性連結該薄膜基板之一表面。
於一實施例中,本發明的探針卡裝置更包括一第三電路板,電性連結於該第二電路板未電性連結該第一電路板之一表面。
於一實施例中,本發明的探針卡裝置更包括一填充材料層,設置於該第一電路板與該第二電路板之間。
於一實施例中,更包括一填充材料層,設置於該第三電路板與該第二電路板之間。
本發明的探針卡裝置提供了採用一體成形方式製作的探針多個實施方案,所製備探針除了兼具傳統探針針座功能外,探針卡裝置中位於該些探針下方的複數個有機介電材質膜層則提供了各探針於適應待測晶片接點的高低差時所需的順應性(compliance)或緩衝能力,如此可更為減少探針卡裝置的製作成本及減少所使用探針之間的間距,從而可因應製作待測晶片的半導體製程的微縮趨勢而提供具有合適探針針數與探針間距的探針卡裝置。
以下將配合第1-6圖解說依據本發明多個實施例之探針卡裝置的實施情形。
請參照第1圖,顯示了依據本發明第一實施例之探針卡裝置10的剖面示意圖。探針卡裝置10包括一薄膜基板(thin film substrate)202、一第一電路板204、一填充材料層208、及複數個探針2002。該薄膜基板202具有相對的第一表面A與第二表面B。第一電路板204則設置於該薄膜基板202之第二表面B上,並電性連結該薄膜基板202。該些探針2002係按照預設間距而設置於該薄膜基板202之該第一表面A上並部分埋設於該薄膜基板202內。該些探針2002係不具變形能力。
如第1圖所示,該薄膜基板202包括一薄膜本體2032、複數個第一薄膜連接點2020埋設於該薄膜本體2032內並鄰近該薄膜基板的該第一表面A、複數個第二薄膜連接點2022形成於該薄膜本體2032之該第二表面B、以及至少一內部金屬層2024設置於該薄膜本體2032內部。該些第一薄膜連接點2020之至少一者透過該至少一內部金屬層2024電性連接至該些第二薄膜連接點2022之至少一者,兩相鄰第一薄膜連接點2020的間距小於兩相鄰第二薄膜連接點2022之間距。薄膜基板202用於將窄線距的探針2020電性連接至寬線距的電路板204。而該些第二薄膜連接點2022之表面包括無電鍍鎳無電鍍鈀浸金(Electroless Nickel Electroless Palladium and Immersion Gold,ENEPIG)、無電鍍鎳浸金(Electroless Nickel Immersion Gold,ENIG)、或有機保焊層(Organic Solderability Preservative,OSP)。
於一實施例中,該些第二薄膜連接點2022可以為錫球(solder ball)。於另一實施例中,該些第二薄膜連接點2022可以為複合焊接體,更明確地說,該些第二薄膜連接點2022包括一金屬材以及包覆該金屬材料的錫材。
該些探針2002之一端分別用於電性連接該些第一薄膜連接點2020之其中一者,該些探針2002之另一端用於電性接觸一晶片接點(未示出),其為一待測晶片(未示出)之接點。
此外,該第一電路板204包括一電路板本體2046、複數個第一電路板連接點2040形成於該電路板本體2046之一第一表面、以及複數個第二電路板連接點2042形成於該電路板本體2046之一第二表面。該些第二薄膜連接點2022之至少一者電性連接至該些第一電路板連接點2040之至少一者。該些第一電路板連接點2040之至少一者透過至少一內部金屬層2044電性連接至該些第二電路板連接點2042之至少一者。
此外,於第1圖所示的探針卡裝置10中,一填充材料層(underfill)208則形成於薄膜基板202以及電路板204之間,以包覆該些第二薄膜連接點2022及該些第一電路板連接點2040。而薄膜基板202提供佈線功能,電路板204與填充材料層208則提供支撐功能,由於佈線功能及支撐功能分別由不同的元件提供,故可同時加強佈線功能及支撐功能。
請參閱第2圖,顯示了第1圖內探針卡裝置中該薄膜基板與該些探針的設置情形。薄膜基板202包括一薄膜本體2032、該些第一薄膜連接點2020、該些探針2002、至少一內部金屬層2024、以及該些第二薄膜連接點2022該薄膜本體2032包括一第一表面介電層2026、至少一內部介電層2028、以及一第二表面介電層2030。於本實施例中,薄膜基板202包括三層內部金屬層2024及三層內部介電層2028,然而本發明並非限定於此。
該些第一薄膜連接點2020係埋設於該第一表面介電層2026中,而該些探針2002亦部分埋設於該第一表面介電層2026,且分別為該些第一薄膜連接點2020之一所圍繞。該些內部金屬層2024形成於對應的該些內部介電層2028中,該些第二薄膜連接點2022形成於第二表面介電層2030中。該些第一薄膜連接點2020及該些探針2002之至少一者透過至少一內部金屬層2024電性連接至該些第二薄膜連接點2022之至少一者。
該薄膜基板202的層數可以為4層至20層。該第一表面介電層2026、該至少一內部介電層2028、及該第二表面介電層2030的厚度為5微米(micrometer;μm)至20微米,其材料可為有機介電材料,例如聚醯亞胺(polyimide)。該些第一薄膜連接點2020的高度、該至少一內部金屬層2024的厚度、及該些第二薄膜連接點2022的高度為1微米至10微米,至少一內部金屬層2024的線寬為2微米至100微米。要說明的是,至少一內部金屬層2024可以為整面金屬層的形式以作為一電源層或一接地層。至少一內部金屬層2024的導孔(via)尺寸為10微米至50微米。
第1圖之電路板本體2046可以為矽材料、有機材料或陶瓷材料,當電路板本體2046為陶瓷材料製成時,電路板204具有較大之楊氏係數,當探針2002施加外力以接觸晶片接點時,陶瓷材料不易彎折,可以提供更好的支撐功能。電路板204之金屬層的線寬為大於20微米。第一電路板204之金屬層的導孔尺寸為大於20微米。
於第1圖所示之探針卡裝置10中,該些探針2002、該些第一薄膜連接點2020可採用半導體製程製作形成,例如可於形成第一表面介電層2026之後,採用微影方式定出該些探針2002與該些第一薄膜連接點2020的位置後,採用雷射開孔或蝕刻有機介電層方式在該第一表面介電層2026開出適當的開口,直達第一薄膜連接點2020所在之金屬層,再以電鍍或微影加上物理氣相沉積法方式於該薄膜基板202的第一表面介電層之內及之上同時形成複數個探針2002與複數個第一薄膜連接點2020。該些探針2002之間的間距則可透過微影製程的控制而適度調整使該些探針2002之間的間距縮小至30微米以內,因此可於探針卡裝置10上同時形成數萬根探針2002的製作,進而大幅降低探針卡裝置10的製造成本。
如第2圖所示,本發明的探針卡裝置10除了可滿足當今與未來半導體晶片的測試需求,且由於探針2002不具變形能力,則不需顧及其變形能力,故可適度增加其直徑來降低探針2002的阻抗,以滿足未來如高頻、5G通訊晶片等的測試需求。此外,由於探針2002係埋設於有機介電材料組成之薄膜本體2032中,可藉由該些探針底下的該些有機介電層材料,例如聚醯亞胺(polyimide)之彈性提供不同探針2002間的適度的緩衝能力及順應性(compliance),以因應起因於待測晶片接點的高低差的測試問題,更可以適度增加探針底下有機介電質之厚度來增加緩衝能力及順應性(compliance)。
簡言之,由於如第一電路板204的設置,可提供探針卡裝置10良好的平整度與支撐力,並藉由薄膜基板202內位於該些探針2002下方的有機介電材料之彈性提供各個探針2002於適應待測晶片接點的高低差時所需的順應性(compliance)或緩衝能力,從而使得探針2002兼具固定於針座之傳統探針具自變形能力的功能。如此,從巨觀觀之,設置於薄膜基板202上的數以萬計的探針2002可具有等同於電路板的平整度,而從微觀觀之,個別的探針2002亦具備因應待測晶片的接點高低差的順應性(compliance)或緩衝能力。
第3圖為一剖面示意圖,顯示依據本發明第二實施例之探針卡裝置10’。於本實施例中,探針卡裝置10’相似於第1圖所示之探針卡裝置10,除了省略了第1圖內填充材料層208的設置以及調整了薄膜基板202的第二薄膜連接點2022及第一電路板204的第一電路板連接點2040的設置位置外,探針卡裝置10’其餘設置情形皆相同於探針卡裝置10。
如第3圖所示,薄膜基板202的第二薄膜連接點2022係設置於薄膜本體2032內並鄰近薄膜基板202的第二表面B處,而第一電路板204的第一電路板連接點2040則設置於電路板本體2046內並鄰近薄膜基板202的第二薄膜連接點2022。因此,第一電路板204與薄膜基板202的第二表面B之間無間隙,且第一電路板連接點2040實體接觸第二薄膜連接點2022,以形成薄膜基板202與第一電路板204之間的電性連結。
第4圖為一剖面示意圖,顯示第3圖內探針卡裝置10’中薄膜基板與探針的設置情形。如第4圖所示,探針卡裝置10’中薄膜基板與探針的設置情形相似於第2圖中探針卡裝置10中薄膜基板與探針的設置情形,除了第二表面介電層2030此時與其鄰近的第二薄膜連接點2022共平面外,其餘設置情形皆為相同。
第5圖為一剖面示意圖,顯示依據本發明第三實施例之探針卡裝置10’’。於本實施例中,探針卡裝置10’’相似於第3圖所示之探針卡裝置10’,除了更包括一第二電路板210及一第三電路板212外,探針卡裝置10’’其餘設置情形皆相同於探針卡裝置10’。
如第5圖所示,第二電路板210係電性連接第一電路板204,而第二電路板210係電性連接第三電路板212。藉由第二電路板210與第三電路板212的設置,探針卡裝置10”可提供較第3圖所示之探針卡裝置10’更有彈性的晶片測試功能。第3圖所示之第一電路板204之功能,可由第5圖所示之第一電路板204、第二電路板210及第三電路板212來分擔。於本實施例中,相似於第1-2圖所示之第一電路板204,第二電路板210與第三電路板212分別包括以下構件:第二電路板210包括一電路板本體2106、複數個第一電路板連接點2100形成於電路板本體2106之第一表面,以及複數個第二電路板連接點2102形成於電路板本體2106之第二表面、以及至少一內部金屬層2104設置於電路板本體2106內部,其中該些第一電路板連接點2100之至少一者通過第二電路板210之至少一內部金屬層2104電性連接至該些第二電路板連接點2102之至少一者,兩相鄰之第一電路板連接點2100的間距小於兩相鄰之第二電路板連接點2102的間距。而第一電路板連接點2100則分別實體且電性連結第一電路板204的第二電路板連接點2042;以及第三電路板212包括一電路板本體2126、複數個第一電路板連接點2120形成於電路板本體2126之第一表面,其中此些第一電路板連接點2120之則分別實體且電性連結第二電路板210的第二連接點2102。
第5圖之電路板本體2106及2126可以為矽材料、有機材料或陶瓷材料,當電路板本體2106及2126為陶瓷材料製成時。第二電路板210之金屬層的線寬為大於10微米。電路板210之金屬層的導孔尺寸為大於20微米。電路板212之金屬層的線寬為大於20微米。電路板212之金屬層的導孔尺寸為大於40微米。電路板204之金屬層的線寬為大於2微米。相似的,填充材料層(underfill)208亦形成於第一電路板204及第二電路板210之間,以包覆該些第二電路板連接點2042及該些第一電路板連接點2100,以及形成於第二電路板210及第三電路板212之間,以包覆該些第一電路板連接點2100及該些第一電路板連接點2040。 ,一填充材料層(underfill)208則形成於薄膜基板202以及電路板204之間,以包覆該些第二電路板連接點2102及該些第一電路板連接點2120。
第6圖為一剖面示意圖,顯示依據本發明第四實施例之探針卡裝置10’’’。於本實施例中,探針卡裝置10’’’相似於第5圖所示之探針卡裝置10’’,除了更包括一剛性材料層214,設置於薄膜基板202與第一電路板204之間,且剛性材料層214與薄膜基板202及第一電路板204電絕緣。除此之外,探針卡裝置10’’’其餘設置情形皆相同於探針卡裝置10’’。
於本實施例中,剛性材料層214可包括如玻璃、陶瓷、氧化鋁(Al 2O 3)等介電質,以更提供探針卡裝置10’’’中探針2002的支撐作用,而薄膜基板202內的內部金屬層2024及第一電路板204內的內部金屬層2044可經過重新設計而旁繞過剛性材料層214而形成電性連結。
由於如第3、5、6等圖所示之探針卡裝置10’、10’’與10’’’皆包括了相同或相似於第1圖的探針卡裝置10所包括之探針2002、薄膜基板與第一電路板204。因此,第3、5、6等圖所示之探針卡裝置10’、10’’與10’’’亦已具備第1圖的探針卡裝置10所包括優點與技術特徵,在此不再贅述。
雖然本發明已用較佳實施例揭露如上,然其並非用以限定本發明,本發明所屬技術領域中具有通常知識者在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
10、10’、10’’、10’’’           探針卡裝置 2002       探針 202        薄膜基板 204        第一電路板 208        填充材料層 210        第二電路板 212        第三電路板 2020      第一薄膜連接點 2022      第二薄膜連接點 2024、2044、2104     內部金屬層 2026         第一表面介電層 2028          內部介電層 2030          第二表面介電層 2032         薄膜本體 2040、2100、2120       第一電路板連接點 2042、2102                 第二電路板連接點 2046、2106、2126       電路板本體
第1圖為一剖面示意圖,顯示依據本發明第一實施例之探針卡裝置; 第2圖為一剖面示意圖,顯示第1圖內探針卡裝置中薄膜基板與探針的設置情形; 第3圖為一剖面示意圖,顯示依據本發明第二實施例之探針卡裝置; 第4圖為一剖面示意圖,顯示第3圖內探針卡裝置中薄膜基板與探針的設置情形; 第5圖為一剖面示意圖,顯示依據本發明第三實施例之探針卡裝置;以及 第6圖為一剖面示意圖,顯示依據本發明第四實施例之探針卡裝置。
10’             探針卡裝置 202            薄膜基板 204            第一電路板 2002          探針 2020       第一薄膜連接點 2022       第二薄膜連接點 2024、2044    內部金屬層 2032      薄膜本體 2040      第一電路板連接點 2042      第二電路板連接點 2046      電路板本體

Claims (11)

  1. 一種探針卡裝置,包括:一薄膜基板,具有相對的一第一表面與一第二表面;一第一電路板,設置於該薄膜基板之該第二表面上,電性連結該薄膜基板;以及複數個探針,設置於該薄膜基板之該第一表面上,其中該些探針不具變形能力,且該些探針與該薄膜基板係一體成形。
  2. 如申請專利範圍第1項所述之探針卡裝置,其中該第一電路板與該薄膜基板的該第二表面之間無間隙。
  3. 如申請專利範圍第1項所述之探針卡裝置,更包括一填充材料層,設置於該薄膜基板的該第二表面與該第一電路板之間。
  4. 如申請專利範圍第1項所述之探針卡裝置,更包括一剛性材料層,設置於該薄膜基板與該第一電路板之間,其中該剛性材料層與該薄膜基板與該第一電路板電絕緣。
  5. 如申請專利範圍第4項所述之探針卡裝置,更包括一第二電路板,電性連結於該第一電路板未電性連結該薄膜基板之一表面。
  6. 如申請專利範圍第1項所述之探針卡裝置,其中該薄膜基板包括聚醯亞胺材料。
  7. 如申請專利範圍第1項所述之探針卡裝置,其中該第一電路板包括陶瓷、矽或玻璃材料。
  8. 如申請專利範圍第2項所述之探針卡裝置,更包括一第二電路板,電性連結於該第一電路板未電性連結該薄膜基板之一表面。
  9. 如申請專利範圍第8項所述之探針卡裝置,更包括一第三電路板,電性連結於該第二電路板未電性連結該第一電路板之一表面。
  10. 如申請專利範圍第9項所述之探針卡裝置,更包括一填充材料層,設置於該第一電路板與該第二電路板之間。
  11. 申請專利範圍第10項所述之探針卡裝置,更包括一填充材料設置於該第二電路板及該第三電路板之間。
TW108139290A 2019-10-30 2019-10-30 探針卡裝置 TWI728531B (zh)

Priority Applications (6)

Application Number Priority Date Filing Date Title
TW108139290A TWI728531B (zh) 2019-10-30 2019-10-30 探針卡裝置
EP19219421.5A EP3816638A1 (en) 2019-10-30 2019-12-23 Mems probe card device
US16/726,852 US20210132116A1 (en) 2019-10-30 2019-12-25 Probe card device
CN201911391633.9A CN112748268A (zh) 2019-10-30 2019-12-30 探针卡器件
JP2020072609A JP2021071472A (ja) 2019-10-30 2020-04-15 プローブカード装置
KR1020200065346A KR102382996B1 (ko) 2019-10-30 2020-05-29 프로브 카드 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108139290A TWI728531B (zh) 2019-10-30 2019-10-30 探針卡裝置

Publications (2)

Publication Number Publication Date
TW202117335A TW202117335A (zh) 2021-05-01
TWI728531B true TWI728531B (zh) 2021-05-21

Family

ID=69061132

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108139290A TWI728531B (zh) 2019-10-30 2019-10-30 探針卡裝置

Country Status (6)

Country Link
US (1) US20210132116A1 (zh)
EP (1) EP3816638A1 (zh)
JP (1) JP2021071472A (zh)
KR (1) KR102382996B1 (zh)
CN (1) CN112748268A (zh)
TW (1) TWI728531B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI763530B (zh) * 2021-06-09 2022-05-01 欣興電子股份有限公司 探針卡測試裝置
CN114200280B (zh) * 2021-11-29 2022-11-15 强一半导体(苏州)有限公司 一种薄膜探针卡及其探针头
TWI798027B (zh) * 2022-03-14 2023-04-01 巨擘科技股份有限公司 探針卡裝置
TWI839966B (zh) * 2022-11-24 2024-04-21 漢民測試系統股份有限公司 探針卡

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003062841A1 (en) 2002-01-24 2003-07-31 Howard Hsu Vertical probe card and method for using the same
TWM281176U (en) * 2005-04-29 2005-11-21 Wen-Chang Dung Circuit thin film for micro-electro-mechanical system probe
TW201430352A (zh) * 2013-01-28 2014-08-01 Mpi Corp 晶圓測試探針卡
TW201839409A (zh) * 2016-05-31 2018-11-01 巨擘科技股份有限公司 探針卡裝置
US20180364280A1 (en) * 2016-03-03 2018-12-20 Murata Manufacturing Co., Ltd. Multilayer circuit board used for probe card and probe card including multilayer circuit board

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1996038858A2 (en) * 1995-05-26 1996-12-05 Formfactor, Inc. Method and probe card for testing semiconductor devices
JP3246841B2 (ja) * 1994-03-31 2002-01-15 日東電工株式会社 プローブ構造
EP0779987A4 (en) * 1994-09-09 1998-01-07 Micromodule Systems Inc EXPLORATION OF THE CIRCUIT MEMBRANE
JPH11160356A (ja) * 1997-11-25 1999-06-18 Matsushita Electric Ind Co Ltd ウェハ一括型測定検査用プローブカードおよびセラミック多層配線基板ならびにそれらの製造方法
KR20000064001A (ko) * 2000-08-16 2000-11-06 홍영희 프로브 및 프로브 카드
JP2002257856A (ja) * 2001-02-28 2002-09-11 Ibiden Co Ltd プローブカード
JP2003057310A (ja) * 2001-08-17 2003-02-26 Kobe Steel Ltd 電気的接続検査装置
KR100473584B1 (ko) * 2002-12-02 2005-03-10 주식회사 아이씨멤즈 외팔보 형태의 프로브 카드 및 그 제조 방법
JP2005136302A (ja) * 2003-10-31 2005-05-26 Renesas Technology Corp 半導体集積回路装置の製造方法
US7271602B2 (en) * 2005-02-16 2007-09-18 Sv Probe Pte. Ltd. Probe card assembly and method of attaching probes to the probe card assembly
CN2804876Y (zh) * 2005-04-30 2006-08-09 董玟昌 一种微机电探针电路薄膜
JP4972418B2 (ja) * 2007-01-29 2012-07-11 株式会社アドバンテスト 試験装置およびプローブカード
JP5145089B2 (ja) * 2008-03-17 2013-02-13 日本特殊陶業株式会社 電気特性測定用配線基板、及び電気特性測定用配線基板の製造方法
KR20100011117A (ko) * 2008-07-24 2010-02-03 원철호 패턴이 형성된 프로브 카드 테스트용 플레이트
JP5550280B2 (ja) * 2009-07-29 2014-07-16 京セラ株式会社 多層配線基板
JP2011228427A (ja) * 2010-04-19 2011-11-10 Kyocera Corp プローブカードおよびプローブ装置
KR101270591B1 (ko) * 2011-06-02 2013-06-03 (주)기가레인 프로브 카드
DE102011113430A1 (de) * 2011-09-14 2013-03-14 Osram Opto Semiconductors Gmbh Verfahren zur temporären elektrischen Kontaktierung einer Bauelementanordnung und Vorrichtung hierfür
JP5996971B2 (ja) * 2012-08-31 2016-09-21 京セラ株式会社 多層配線基板およびそれを用いたプローブカード
TWI493195B (zh) * 2013-11-04 2015-07-21 Via Tech Inc 探針卡
KR20160133422A (ko) * 2014-01-17 2016-11-22 누보트로닉스, 인크. 웨이퍼 규모 테스트 인터페이스 유닛 및 컨택터
JP6304263B2 (ja) * 2014-01-17 2018-04-04 株式会社村田製作所 積層配線基板およびこれを備える検査装置
JP6691762B2 (ja) * 2015-11-03 2020-05-13 日本特殊陶業株式会社 検査用配線基板
JP6652443B2 (ja) * 2016-05-06 2020-02-26 株式会社日本マイクロニクス 多層配線基板及びこれを用いたプローブカード
KR102623549B1 (ko) * 2016-12-07 2024-01-10 삼성전자주식회사 프로브 카드 및 이를 포함하는 테스트 장치
JP2018200243A (ja) * 2017-05-29 2018-12-20 株式会社ジャパンディスプレイ 検査装置
JP7336176B2 (ja) * 2017-12-18 2023-08-31 株式会社ヨコオ 検査治具
KR102012202B1 (ko) * 2018-09-12 2019-08-20 주식회사 메가프로브 프로브 카드와 그 제조 방법 및 이를 이용한 반도체 소자의 검사 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003062841A1 (en) 2002-01-24 2003-07-31 Howard Hsu Vertical probe card and method for using the same
TWM281176U (en) * 2005-04-29 2005-11-21 Wen-Chang Dung Circuit thin film for micro-electro-mechanical system probe
TW201430352A (zh) * 2013-01-28 2014-08-01 Mpi Corp 晶圓測試探針卡
US20180364280A1 (en) * 2016-03-03 2018-12-20 Murata Manufacturing Co., Ltd. Multilayer circuit board used for probe card and probe card including multilayer circuit board
TW201839409A (zh) * 2016-05-31 2018-11-01 巨擘科技股份有限公司 探針卡裝置

Also Published As

Publication number Publication date
US20210132116A1 (en) 2021-05-06
TW202117335A (zh) 2021-05-01
KR20210053151A (ko) 2021-05-11
JP2021071472A (ja) 2021-05-06
EP3816638A1 (en) 2021-05-05
CN112748268A (zh) 2021-05-04
KR102382996B1 (ko) 2022-04-06

Similar Documents

Publication Publication Date Title
TWI728531B (zh) 探針卡裝置
US6215321B1 (en) Probe card for wafer-level measurement, multilayer ceramic wiring board, and fabricating methods therefor
TW571373B (en) Semiconductor device, circuit substrate, and electronic machine
US7327018B2 (en) Chip package structure, package substrate and manufacturing method thereof
US20120032337A1 (en) Flip Chip Substrate Package Assembly and Process for Making Same
US10515890B2 (en) Semiconductor device
US20020070446A1 (en) Semiconductor device and method for the production thereof
JP2008504559A (ja) パターン化された導電層を有する基板
TW201346269A (zh) 用於探針卡之空間變換器及其製造方法
US10905007B1 (en) Contact pads for electronic substrates and related methods
US20100052711A1 (en) Probe card and manufacturing method of the same
US7911048B2 (en) Wiring substrate
TW201539596A (zh) 中介體及其製造方法
TWI621194B (zh) 測試介面板組件
US20200035629A1 (en) Packaged semiconductor device and method for preparing the same
TWM531651U (zh) 無基板中介層及應用彼之半導體裝置
WO2011021364A1 (ja) 半導体装置およびその製造方法
US10157839B1 (en) Interconnect structure and manufacturing method thereof
TWI798027B (zh) 探針卡裝置
US20070267730A1 (en) Wafer level semiconductor chip packages and methods of making the same
KR101326534B1 (ko) 플립 칩 패키지
TW201814891A (zh) 基板結構及其製作方法
JP3784334B2 (ja) 半導体素子検査装置
JP5702068B2 (ja) 半導体検査用プローブカードおよびその製造方法
JP2002313854A (ja) ウェハ一括型測定検査用プローブカード及びその製造方法