TWI726723B - 電子裝置 - Google Patents

電子裝置 Download PDF

Info

Publication number
TWI726723B
TWI726723B TW109116345A TW109116345A TWI726723B TW I726723 B TWI726723 B TW I726723B TW 109116345 A TW109116345 A TW 109116345A TW 109116345 A TW109116345 A TW 109116345A TW I726723 B TWI726723 B TW I726723B
Authority
TW
Taiwan
Prior art keywords
interlaced
signal lines
section
electronic device
extension
Prior art date
Application number
TW109116345A
Other languages
English (en)
Other versions
TW202145842A (zh
Inventor
張佳祺
陳執群
吳淇銘
王以靚
陳家弘
蔡淑芬
Original Assignee
元太科技工業股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 元太科技工業股份有限公司 filed Critical 元太科技工業股份有限公司
Priority to TW109116345A priority Critical patent/TWI726723B/zh
Priority to US17/200,907 priority patent/US11551597B2/en
Application granted granted Critical
Publication of TWI726723B publication Critical patent/TWI726723B/zh
Publication of TW202145842A publication Critical patent/TW202145842A/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

一種電子裝置包括基板、多條第一訊號線以及多條第二訊號線。第一訊號線配置於基板上。多條第一訊號線的每一者包括第一交錯段以及第一延伸段。第一交錯段具有固定的延伸方向。第一交錯段與第一延伸段相接,且第一交錯段與第一延伸段具有不同延伸方向。第二訊號線配置於基板上。多條第二訊號線的每一者包括第二交錯段。第二交錯段具有固定的延伸方向。多條第二訊號線交錯多條第一訊號線以在多條第一訊號線的每一者上形成多個交錯區,且所有交錯區位於所述第一交錯段上。

Description

電子裝置
本發明是有關於一種裝置,且特別是有關於一種電子裝置。
隨電子裝置的多樣化發展,各類電子裝置的訊號線布局面臨也越益複雜,這可能導致電子裝置的性能受到影響。舉例而言,眾多的訊號線可能須由不同膜層製作而成,而呈現彼此交錯的布局設計。如此一來,訊號線與訊號線之間的耦合勢必會影響訊號線的訊號傳遞效果。在部分的電子裝置中,這樣的耦合作用可能造成訊號線的訊號傳遞效果不一致,而使得電子裝置的性能受到影響。因此,電子裝置的訊號線設計也是不容忽視的議題。
本發明提供一種電子裝置,其利用訊號線布局的規劃設計達成理想的性能。
本發明的電子裝置包括基板、多條第一訊號線以及多條第二訊號線。第一訊號線配置於基板上。多條第一訊號線的每一 者包括第一交錯段以及第一延伸段。第一交錯段具有固定的延伸方向。第一交錯段與第一延伸段相接,且第一交錯段與第一延伸段具有不同延伸方向。第二訊號線配置於基板上。多條第二訊號線交錯多條第一訊號線以在多條第一訊號線的每一者上形成多個交錯區,且所有交錯區位於所述第一交錯段上。
在本發明的一實施例中,上述的多條第一訊號線的每一者包括兩段第一延伸段,且第一交錯段位於兩段第一延伸段之間,而在第一交錯段的兩端形成兩個第一轉角。
在本發明的一實施例中,上述的多個交錯區位於兩個第一轉角之間。
在本發明的一實施例中,上述的多條第二訊號線的每一者還包括兩段第二延伸段,且第二交錯段位於兩段第二延伸段之間,而在第二交錯段的兩端形成兩個第二轉角。
在本發明的一實施例中,上述的多個交錯區位於兩個第二轉角之間。
在本發明的一實施例中,上述的第一交錯段具有固定的線寬。
在本發明的一實施例中,上述的第二交錯段具有固定的線寬。
在本發明的一實施例中,上述的基板具有主動區以及驅動區,且第一訊號線與第二訊號線延伸於主動區與驅動區之間。
在本發明的一實施例中,上述的電子裝置更包括多條掃 描線、多條資料線與多個主動元件。多條掃描線、多條資料線與多個主動元件配置於基板上,且位於主動區中,其中多個主動元件的每一者連接多條掃描線的其中一條以及多條資料線的其中一條。
在本發明的一實施例中,上述的多條掃描線連接多條第一訊號線,而多條資料線連接多條第二訊號線。
在本發明的一實施例中,上述的多條掃描線的數條連接多條第一訊號線的同一條。
在本發明的一實施例中,上述的電子裝置更包括驅動電路。驅動電路配置於基板上且位於驅動區上。
在本發明的一實施例中,上述的驅動電路包括玻璃上晶片(COG)或薄膜上晶片(COF)。
在本發明的一實施例中,上述的主動區為矩形主動區或是非矩形主動區。
在本發明的一實施例中,上述的第一延伸段不與多條第二訊號線交錯或重疊。
在本發明的一實施例中,上述的第二延伸段不與多條第一訊號線交錯或重疊。
在本發明的一實施例中,上述的第一訊號線的每一者包括兩段第一交錯段。第一延伸段連接於兩段第一交錯段之間,兩段第一交錯段具有不同延伸方向,且兩段第一交錯段各自具有固定的延伸方向。
在本發明的一實施例中,上述的第一訊號線的每一者在兩段第一交錯段之外都不與多條第二訊號線交錯。
在本發明的一實施例中,上述的第二訊號線的每一者包括兩段第二交錯段。第二延伸段連接於兩段第二交錯段之間。兩段第二交錯段具有不同延伸方向,且兩段第二交錯段各自具有固定的延伸方向。
在本發明的一實施例中,上述的第二訊號線的每一者在兩段第二交錯段之外都不與多條第一訊號線交錯。
基於上述,本揭露實施例的電子裝置利用訊號線配置的調整使得不同訊號線的交錯區具有大致接近的交錯面積。如此,各訊號線的訊號傳遞品質大致接近,而可以達到均勻的訊號傳輸效果。
100:電子裝置
110:基板
112:主動區
114:驅動區
120、120A~120E、220:第一訊號線
122、222A、222B:第一交錯段
124A、124B、224A、224B:第一延伸段
130、230:第二訊號線
132、232A、232B:第二交錯段
134A、134B、234A、234B:第二延伸段
140、140A、140B、140C:分組訊號線
DL:資料線
GA、GB、GC:掃描線組
IC:驅動電路
OP:交錯區
PC:畫素電容
SL:掃描訊號傳遞件
SL1:選擇線
SL2:分組線
T1A、T1B:第一轉角
T2A、T2B:第二轉角
TFT1、TFT2:切換元件
圖1為本揭露一實施例的電子裝置的示意圖。
圖2為圖1的電子裝置中的第一訊號線與第二訊號線的局部放大示意圖。
圖3為本揭露一實施例的電子裝置的主動區的局部示意圖。
圖4為本揭露另一實施例的電子裝置的線路布局示意圖。
圖1為本揭露一實施例的電子裝置的示意圖。在圖1中,電子裝置100包括基板110、多條第一訊號線120以及多條第二訊號線130。第一訊號線120與第二訊號線130都配置於基板110上。第一訊號線120可以交錯於第二訊線130,且第一訊號線120與第二訊號線130可以由不同膜層的材料製作而成,因此第一訊號線120與第二訊號線130彼此並不直接連接而可以獨立的傳遞不同的訊號。在部分實施例中,第一訊號線120的膜層與第二訊號線130的膜層之間可設置有至少一層絕緣層,及/或其他導電層、半導體層等。
基板110為具有一定支撐性而可允許第一訊號線120、第二訊號線130及/或其他構件設置其上而不變形損壞的板狀物。基板110的材質可包括玻璃、石英、有機聚合物或是金屬等等。用於基板110的有機聚合物例如包括聚醯亞胺(polyimide,PI)、聚對苯二甲酸乙二酯(polyethylene terephthalate,PET)、聚碳酸酯(polycarbonate,PC)等。在部分實施例中,基板110為硬質基板,其不具可撓性。不過,在其他實施例中,基板110可以是可撓性基板。此時,電子裝置100可以為可撓性產品,但不以此為限。
基板110可具有主動區112以及驅動區114。主動區112中可設置有用以提供特定功能的構件。舉例而言,主動區112內可設置有顯示畫素電路、觸控電路、或兩者的組合。在部分實施例中,基板110上可配置有顯示介質(例如液晶層、電泳材料層、 電濕潤材料層、電致發光層等),而主動區112內的顯示畫素電路可用來驅動顯示介質以達成顯示的功能。另外,設置於主動區112內的觸控電路則可用於達成觸控操作的功能。驅動區114中則可設置有驅動電路IC,其用以提供訊號以控制主動區112內的電路構件及/或接收主動區112內的電路構件所提供的訊號。驅動電路IC可包括玻璃上晶片(COG)或薄膜上晶片(COF),但不以此為限。在部分實施例中,驅動電路IC可以整合於基板上而構成驅動器在陣列基板上(driver on array)的設計。在圖1中,主動區112表示成矩形主動區,但在其他實施例中,主動區112可以是非矩形主動區。當主動區112為非矩形主動區時,基板110也可順應的設計成非矩形形狀,且電子裝置100可以是非矩形的裝置,但不以此為限。
第一訊號線120配置於基板110上且連接於主動區112與驅動區114之間。第一訊號線120可以劃分成沿不同方向延伸的多個區段。舉例而言,第一訊號線120可包括第一交錯段122、第一延伸段124A與第一延伸段124B。第一交錯段122與第一延伸段124A相接,且第一交錯段122與第一延伸段124B相接。在本實施例中,第一延伸段124A與第一延伸段124B位於第一交錯段122兩端且直接連接第一交錯段122。
第一交錯段122、第一延伸段124A與第一延伸段124B各自都具有固定的延伸方向。也就是說,第一交錯段122是一個直線線段,而第一延伸段124A與第一延伸段124B也可都是直線 線段。不過,第一交錯段122的延伸方向不同於第一延伸段124A的延伸方向也不同於第一延伸段124B的延伸方向。另外,第一延伸段124A的延伸方向也可選擇的不同於第一延伸段124B的延伸方向。因此,各第一訊號線120中,第一交錯段122與第一延伸段124A連接而形成第一轉角T1A,而第一交錯段122與第一延伸段124B連接而形成第一轉角T1B。
第二訊號線130也配置於基板110上且連接於主動區112與驅動區114之間。第二訊號線130也可以劃分成沿不同方向延伸的多個區段。舉例而言,第二訊號線130可包括第二交錯段132、第二延伸段134A與第二延伸段134B。第二交錯段134A與第二延伸段132相接,且第二交錯段134B與第二延伸段132相接。在本實施例中,第二延伸段134A與第二延伸段134B位於第二交錯段132兩端且直接連接第二交錯段132。
第二交錯段132、第二延伸段134A與第二延伸段134B各自都具有固定的延伸方向。也就是說,第二交錯段132是一個直線線段,而第二延伸段134A與第二延伸段134B也可都是直線線段。不過,第二交錯段132的延伸方向不同於第二延伸段134A的延伸方向也不同於第二延伸段134B的延伸方向。另外,第二延伸段134A的延伸方向也可選擇的不同於第二延伸段134B的延伸方向。因此,各第二訊號線130中,第二交錯段132與第二延伸段134A連接而形成第二轉角T2A,而第二交錯段132與第二延伸段134B連接而形成第二轉角T2B。
圖2為圖1的電子裝置中的第一訊號線與第二訊號線的局部放大示意圖。請同時參照圖1與圖2,這些第二訊號線130交錯第一訊號線120而在同一條第一訊號線120上形成多個交錯區OP,其中這些交錯區OP全都位於這條第一訊號線120的第一交錯段122上。具體而言,各第一訊號線120上的交錯區OP全都是位於第一轉角T1A與第一轉角T1B之間,且各第二訊號線130上的交錯區OP都是位於第二轉角T2A與第二轉角T2B之間。在本實施例中,第一延伸段124A與124B可都不與第二訊號線130交錯或重疊,而第二延伸段134A與134B可都不與第一訊號線120交錯或重疊。因此,第一訊號線120與第二訊號線130彼此相交且重疊的交錯區OP全部都落在直線狀的第一交錯段122與直線段的第二交錯段132上。換言之,各第一訊號線120上的交錯區OP都沿著同一直線排列,而各第二訊號線130上的交錯區OP都沿著同一直線排列。
在本實施例中,每一條第一訊號線120都會與N條第二訊號線130相交,而相同的,每一條第二訊號線130都會於M條第一訊號線120相交,其中N與M為正整數。因此,每一條第一訊號線120上的交錯區OP的數量都相等,且每一條第二訊號線130上的交錯區OP的數量都相等。此外,第一交錯段122與第二交錯段132例如具有固定的寬度,亦即,第一交錯段122與第二交錯段132的寬度大致上不會變化,或是第一交錯段122與第二交錯段132的寬度變化不明顯。如此,各第一訊號線120與不同 第二訊號線130彼此相交重疊的交錯區OP的面積可以大致相同,同樣的,各第二訊號線130與不同第一訊號線120彼此相交重疊的交錯區OP的面積可以大致相同。
在本實施例中,不同第一訊號線120上的交錯區OP的面積與數量都大致相同。因此,不同第一訊號線120因為重疊第二訊號線130所產生的耦合電容大致相同而可受到大致相近的電阻-電容延遲效應(Resistance-Capacitance delay effect)。藉此,不同第一訊號線120可提供接近的訊號傳輸性質。相似的,不同第二訊號線130亦受到相接近的電阻-電容延遲效應(Resistance-Capacitance delay effect)而可具有接近的訊號傳輸性質。如此一來,電子裝置100可避免因為第一訊號線120或第二訊號線130的傳輸性質不均而導致的影響,而具有理想的品質。
圖3為本揭露一實施例的電子裝置的主動區的局部示意圖。圖3所示的構件可應用於圖1的電子裝置100中,以作為電子裝置100的主動區112的一種實施方式的範例。因此,圖3與圖1中相同的元件符號用以表示相同的構件。不過,圖3的構件僅是舉例說明之用,而圖1的主動區112的構件設計不以此為限。在圖3中,設置於主動區112中的構件包括多個掃描訊號傳遞件SL、多條資料線DL以及多個畫素結構PX。各掃描訊號傳遞件SL包括成對的選擇線SL1與分組線SL2。資料線DL相交於選擇線SL1與分組線SL2,多個畫素結構PX排列成陣列,且各畫素結構PX連接至其中一條選擇線SL1、其中一條分組線SL2與其中一條 資料線DL。在一些實施例中,畫素結構PX可包括兩個切換元件(例如電晶體)TFT1、TFT2與畫素電容PC。切換元件TFT1的第一端連接至選擇線SL1,第二端連接至另一切換元件TFT2而第三端連接至畫素電容PC。切換元件TFT2的第一端連接至分組線SL2,第二端連接至其中一條資料線DL,且第三端連接至切換元件TFT1的第二端。
另外,電子裝置在主動區112周邊還包括多條第一訊號線120與多條分組訊號線140。在本實施例中,每一條選擇線SL1可連接至其中一條第一訊號線120,而每一條分組線SL2可連接到其中一條分組訊號線140。此外,連續排列的N個掃描訊號傳遞件SL的分組線SL2可連接到同一條分組訊號線140,而將掃描訊號傳遞件SL劃分成多個掃描線組GA、GB、GC等。在同一掃描線組GA、GB或GC中,連續排列的N個掃描訊號傳遞件SL的選擇線SL1依序連接至不同條的第一訊號線120。
圖3以N為5為例進行說明,但在其他實施例中,N可以為8、16等其他正整數。舉例而言,在掃描線組GA中,連續排列的5個掃描訊號傳遞件SL的分組線SL2都連接到同一條分組訊號線140A;在掃描線組GB中,連續排列的5個掃描訊號傳遞件SL的分組線SL2都連接到同一條分組訊號線140B;而在掃描線組GC中,連續排列的5個掃描訊號傳遞件SL的分組線SL2都連接到同一條分組訊號線140C。另外,在掃描線組GA中,連續排列的5個掃描訊號傳遞件SL的選擇線SL1依序連接至第一訊號 線120A、120B、120C、120D與120E。掃描線組GB與掃描線組GC中的選擇線SL1也可依序連接至第一訊號線120A、120B、120C、120D與120E。如此一來,第一訊號線120A、120B、120C、120D與120E雖各自連接至多條選擇線SL1,但僅有在對應的分組訊號線140提供開啟訊號時,才可以開啟對應的畫素結構PX。換言之,在分組訊號線140的分組之下,數條選擇線SL1可以共享同一條第一訊號線120而有助於簡化第一訊號線120的數量而有助於縮減邊框。
在圖3中,第一訊號線120向外延伸即為圖1的第一訊號線120,而連接至圖1的驅動電路IC。並且,資料線DL向主動區112外延伸後即為圖1的第二訊號線130。換言之,以圖3所示的結構來實現主動區112的設計時,資料線DL與第二訊號線130為連續的同一條導電線路,但不以此為限。
分組訊號線140可決定掃描線組GA、GB與GC中其中一組的畫素結構PX可與資料線DL電性連接。舉例而言,分組訊號線140可以進行選擇操作以將其中一個掃描線組GA、GB或GC中的切換元件TFT2開啟,而其他的掃描線組GA、GB或GC的切換元件TFT2都關閉。因此,只有被開啟的切換元件TFT2所對應的畫素結構PX可以接收到資料線DL的訊號。在顯示期間,第一訊號線120A~120E可依序地傳遞選擇訊號,而分組訊號線140A~140C可依序地傳遞分組訊號,其中分組訊號線140A~140C上所傳遞的分組訊號可持續足夠時間以允許第一訊號線 120A~120E依序被掃描。例如,在分組訊號線140A傳遞分組訊號而開啟掃描線組GA中的切換元件TFT2的期間,第一訊號線120A~120E可依序傳遞選擇訊號給掃描線組GA中的選擇線SL1。此時,掃描線組GA中的切換元件TFT1與切換元件TFT2都被開啟而可使對應的畫素結構PX接收到資料線DL上的訊號。不過,掃描線組GB與掃描線組GC中的切換元件TFT2都未被開啟,使得掃描線組GB與掃描線組GC中的畫素結構PX不會接收到資料線DL上所傳遞的訊號。
相似的,在分組訊號線140B傳遞分組訊號而開啟掃描線組GB中的切換元件TFT2的期間,第一訊號線120A~120E可依序傳遞選擇訊號給對應的選擇線SL1。此時,掃描線組GB中的切換元件TFT1與切換元件TFT2都被開啟而可使對應的畫素結構PX接收到資料線DL上的訊號。不過,掃描線組GA與掃描線組GC中的切換元件TFT2都未被開啟,使得掃描線組GA與掃描線組GC中的畫素結構PX不會接收到資料線DL上所傳遞的訊號。藉由這樣的多工(multiplexing)驅動設計,第一訊號線120的數量可少於掃描訊號傳遞件SL或選擇線SL1或分組線SL2的數量,而有助於減少周邊線路的數量與配置面積。
圖4為本揭露另一實施例的電子裝置的線路布局示意圖。圖4中的第一訊號線220與第二訊號線230可應用於圖1的電子裝置100以取代第一訊號線120與第二訊號線130而連接於主動區112與驅動區114之間。在圖4中,第一訊號線220的每 一者包括兩段第一交錯段222A、222B與多段第一延伸段224A、224B。在此,第一延伸段224A連接於兩段第一交錯段222A與222B之間,但不以此為限。另外,第二訊號線230的每一者包括兩段第二交錯段232A、232B與多個第二延伸段234A、234B等。第二延伸段234A連接於兩段第二交錯段232A與232B之間,但不以此為限。
在圖4中,兩段第一交錯段222A與222B各具有不同延伸方向,且兩段第一交錯段222A與222B各自具有固定的延伸方向。同時,兩段第二交錯段232A與232B各具有不同延伸方向,且兩段第二交錯段232A與232B各自具有固定的延伸方向。也就是說,第一交錯段222A與222B各自都是直線線段,且第二交錯段232A與232B各自都是直線線段。第一交錯段222A交錯第二交錯段232A,而第一交錯段222B交錯第二交錯段232B。另外,第一延伸段224A與第一延伸段224B都不交錯第二訊號線230的任何線段,且第二延伸段234A與第二延伸段234B都不交錯第一訊號線220的任何線段。具體而言,第一訊號線220的每一者在兩段第一交錯段222A與222B之外都不與多條第二訊號線230交錯。相似的,第二訊號線230的每一者在兩段第二交錯段232A與232B之外都不與多條第一訊號線220交錯。
在本實施例中,不同第一交錯段222A交錯於第二訊號線230的交錯區的數量相同,且不同第一交錯段222B交錯於第二訊號線230的交錯區的數量相同。並且,第一交錯段222A、第一父 錯段222B、第二交錯段232A與第二交錯段232B都各自具有固定的或是大致不變的線寬。因此,不同第一訊號線220因為重疊第二訊號線230所受到的電阻-電容延遲效應大致相同,而可提供一致的訊號傳輸效果。相似的,不同第二訊號線230業可提供大致相同的訊號傳輸效果。如此一來,圖4的線路布局應用於圖1的電子裝置100中有助於品質的提升。
綜上所述,本揭露實施例的電子裝置中,設置於主動區與驅動區之間的各訊號線可劃分成交錯段與延伸段,其中延伸方向不同的訊號線僅在交錯段彼此相交。此外,以傳遞同一類型的訊號的訊號線(例如實施例中所述的第一訊號線或第二訊號線)而言,不同訊號線上的交錯區的數量彼此相同,從而受到近似的電阻-電容延遲效應,以具有近似的訊號傳輸品質。因此,電子裝置可具有理想的品質。
120:第一訊號線
122:第一交錯段
124A、124B:第一延伸段
130:第二訊號線
132:第二交錯段
134A、134B:第二延伸段
OP:交錯區

Claims (18)

  1. 一種電子裝置,包括:基板;多條第一訊號線,配置於所述基板上,所述多條第一訊號線的每一者包括第一交錯段以及第一延伸段,所述第一交錯段具有固定的延伸方向,所述第一交錯段與所述第一延伸段相接,且所述第一交錯段與所述第一延伸段具有不同延伸方向;以及多條第二訊號線,配置於所述基板上,其中所述多條第二訊號線交錯所述多條第一訊號線以在所述多條第一訊號線的所述每一者上形成多個交錯區,且所有交錯區都位在所述第一交錯段上,所述多條第一訊號線的所述每一者包括兩段第一延伸段,且所述第一交錯段位於所述兩段第一延伸段之間,而在所述第一交錯段的兩端形成兩個第一轉角。
  2. 如請求項1所述的電子裝置,其中所述多個交錯區位於所述兩個第一轉角之間。
  3. 如請求項1所述的電子裝置,其中所述多條第二訊號線的所述每一者包括第二交錯段以及兩段第二延伸段,且所述第二交錯段位於所述兩段第二延伸段之間,而在所述第二交錯段的兩端形成兩個第二轉角。
  4. 如請求項3所述的電子裝置,其中所述多個交錯區位於所述兩個第二轉角之間。
  5. 如請求項3所述的電子裝置,其中所述第二交錯段具有固定的線寬。
  6. 如請求項1所述的電子裝置,其中所述第一交錯段具有固定的線寬。
  7. 如請求項1所述的電子裝置,其中所述基板具有主動區以及驅動區,且所述多條第一訊號線與所述多條第二訊號線延伸於所述主動區與所述驅動區之間。
  8. 如請求項7所述的電子裝置,更包括多條掃描線、多條資料線與多個主動元件,所述多條掃描線、所述多條資料線與所述多個主動元件配置於所述基板上,且位於所述主動區中,其中所述多個主動元件的每一者連接所述多條掃描線的其中一條以及所述多條資料線的其中一條。
  9. 如請求項8所述的電子裝置,其中所述多條掃描線連接所述多條第一訊號線,而所述多條資料線連接所述多條第二訊號線。
  10. 如請求項9所述的電子裝置,其中所述多條掃描線的數條連接所述多條第一訊號線的同一條。
  11. 如請求項7所述的電子裝置,更包括驅動電路,所述驅動電路配置於所述基板上且位於所述驅動區上。
  12. 如請求項11所述的電子裝置,其中所述驅動電路包括玻璃上晶片(COG)或薄膜上晶片(COF)。
  13. 如請求項1所述的電子裝置,其中所述第一延伸段不與所述多條第二訊號線交錯或重疊。
  14. 如請求項1所述的電子裝置,其中所述第二延伸段不與所述多條第一訊號線交錯或重疊。
  15. 如請求項1所述的電子裝置,其中所述多條第一訊號線的所述每一者包括兩段第一交錯段,所述第一延伸段連接於所述兩段第一交錯段之間,所述兩段第一交錯段具有不同延伸方向,且所述兩段第一交錯段各自具有固定的延伸方向。
  16. 如請求項15所述的電子裝置,其中所述多條第一訊號線的所述每一者在所述兩段第一交錯段之外都不與所述多條第二訊號線交錯。
  17. 如請求項15所述的電子裝置,其中所述多條第二訊號線的所述每一者包括兩段第二交錯段以及第二延伸段,所述第二延伸段連接於所述兩段第二交錯段之間,所述兩段第二交錯段具有不同延伸方向,且所述兩段第二交錯段各自具有固定的延伸方向。
  18. 如請求項17所述的電子裝置,其中所述多條第二訊號線的所述每一者在所述兩段第二交錯段之外都不與所述多條第一訊號線交錯。
TW109116345A 2020-05-18 2020-05-18 電子裝置 TWI726723B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW109116345A TWI726723B (zh) 2020-05-18 2020-05-18 電子裝置
US17/200,907 US11551597B2 (en) 2020-05-18 2021-03-15 Electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109116345A TWI726723B (zh) 2020-05-18 2020-05-18 電子裝置

Publications (2)

Publication Number Publication Date
TWI726723B true TWI726723B (zh) 2021-05-01
TW202145842A TW202145842A (zh) 2021-12-01

Family

ID=77036498

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109116345A TWI726723B (zh) 2020-05-18 2020-05-18 電子裝置

Country Status (2)

Country Link
US (1) US11551597B2 (zh)
TW (1) TWI726723B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108401357A (zh) * 2018-01-23 2018-08-14 晶晨半导体(上海)股份有限公司 一种印制电路板的布线结构
TWI680331B (zh) * 2018-12-21 2019-12-21 友達光電股份有限公司 電子裝置
TWI681527B (zh) * 2019-03-21 2020-01-01 創意電子股份有限公司 線路結構及晶片封裝件
US20200098816A1 (en) * 2018-09-21 2020-03-26 Canon Kabushiki Kaisha Transmission circuit and electronic device

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100831235B1 (ko) 2002-06-07 2008-05-22 삼성전자주식회사 박막 트랜지스터 기판
TWI283073B (en) 2005-12-14 2007-06-21 Au Optronics Corp LCD device and fabricating method thereof
US9013384B2 (en) 2012-06-08 2015-04-21 Apple Inc. Systems and methods for reducing or eliminating mura artifact using contrast enhanced imagery
US8988471B2 (en) 2012-06-08 2015-03-24 Apple Inc. Systems and methods for dynamic dwelling time for tuning display to reduce or eliminate mura artifact
US9519164B2 (en) 2012-06-08 2016-12-13 Apple Inc. Systems and methods for mura calibration preparation
US9064464B2 (en) 2012-06-25 2015-06-23 Apple Inc. Systems and methods for calibrating a display to reduce or eliminate mura artifacts
CN103000152B (zh) 2012-11-29 2015-04-22 北京京东方光电科技有限公司 控制栅极线信号值方法和设备、栅极驱动电路、显示装置
KR102232435B1 (ko) * 2014-02-12 2021-03-29 삼성디스플레이 주식회사 구동 칩 및 이를 포함하는 표시 장치
CN104679376B (zh) * 2015-03-24 2017-07-28 京东方科技集团股份有限公司 一种内嵌式电容触摸显示屏、显示面板和显示装置
CN104880871B (zh) 2015-06-23 2018-05-11 合肥鑫晟光电科技有限公司 显示面板和显示装置
KR20170092726A (ko) 2016-02-03 2017-08-14 삼성디스플레이 주식회사 표시장치
TWI634467B (zh) * 2017-02-22 2018-09-01 敦泰電子有限公司 觸控顯示整合驅動電路以及使用其之觸控顯示裝置
CN109031773A (zh) 2017-06-09 2018-12-18 群创光电股份有限公司 显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108401357A (zh) * 2018-01-23 2018-08-14 晶晨半导体(上海)股份有限公司 一种印制电路板的布线结构
US20200098816A1 (en) * 2018-09-21 2020-03-26 Canon Kabushiki Kaisha Transmission circuit and electronic device
TWI680331B (zh) * 2018-12-21 2019-12-21 友達光電股份有限公司 電子裝置
TWI681527B (zh) * 2019-03-21 2020-01-01 創意電子股份有限公司 線路結構及晶片封裝件

Also Published As

Publication number Publication date
US11551597B2 (en) 2023-01-10
TW202145842A (zh) 2021-12-01
US20210358371A1 (en) 2021-11-18

Similar Documents

Publication Publication Date Title
US6919591B2 (en) Thin film transistor array panel for a liquid crystal display
JP5976195B2 (ja) 表示装置
WO2018119783A1 (zh) 一种显示面板及装置
US20070296659A1 (en) Display substrate and display device having the same
WO2014013945A1 (ja) 表示装置
US20100225624A1 (en) Flat display panel
US10991726B2 (en) Pixel array substrate
KR20070002278A (ko) 표시 기판 및 이를 구비한 표시 장치
KR20140012271A (ko) 표시 장치
WO2023005235A1 (zh) 阵列基板、显示模组及显示装置
KR20200031738A (ko) 표시 장치
US11069320B2 (en) Chip-on-film and display device
KR20160043571A (ko) 표시 장치
CN106896592B (zh) 液晶显示面板及显示装置
JP5686948B2 (ja) 回路基板を含む表示装置
WO2023098265A1 (zh) 显示基板和显示装置
WO2021243789A1 (zh) 显示面板及显示装置
JP5431993B2 (ja) 表示装置
TW202109476A (zh) 畫素陣列基板
WO2021227112A1 (zh) 阵列基板、具有该阵列基板的显示面板及显示装置
JP2017083486A (ja) 液晶表示装置
TWI726723B (zh) 電子裝置
CN113688594B (zh) 电子装置
USRE48706E1 (en) Driving circuit of a liquid crystal display panel
KR20110038318A (ko) 어레이기판 및 이를 포함하는 액정표시장치