TWI705438B - 包含具有用於差分位元操作之降低切換能量障壁之磁性隨機存取記憶體結構的積體電路及其製造方法 - Google Patents

包含具有用於差分位元操作之降低切換能量障壁之磁性隨機存取記憶體結構的積體電路及其製造方法 Download PDF

Info

Publication number
TWI705438B
TWI705438B TW108101824A TW108101824A TWI705438B TW I705438 B TWI705438 B TW I705438B TW 108101824 A TW108101824 A TW 108101824A TW 108101824 A TW108101824 A TW 108101824A TW I705438 B TWI705438 B TW I705438B
Authority
TW
Taiwan
Prior art keywords
layer
mtj stack
free layer
integrated circuit
overlying
Prior art date
Application number
TW108101824A
Other languages
English (en)
Other versions
TW201935476A (zh
Inventor
阿喬伊 布凡努姆帝 雅各布
加史瓦 阿希爾斯
Original Assignee
美商格芯(美國)集成電路科技有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商格芯(美國)集成電路科技有限公司 filed Critical 美商格芯(美國)集成電路科技有限公司
Publication of TW201935476A publication Critical patent/TW201935476A/zh
Application granted granted Critical
Publication of TWI705438B publication Critical patent/TWI705438B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1697Power supply circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5607Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using magnetic storage elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/20Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
    • H10B61/22Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors of the field-effect transistor [FET] type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1673Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1675Writing or programming circuits or methods
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details
    • H10N50/85Magnetic active materials

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)

Abstract

本文中提供積體電路以及用於製造積體電路之方法。該積體電路包括複數個MRAM結構。該積體電路更包括第一下MTJ堆疊,該第一下MTJ堆疊包括第一下自由層。該積體電路更包括上覆於該第一下MTJ堆疊之自旋軌道轉矩耦接層。該積體電路更包括上覆於該自旋軌道轉矩耦接層及該第一下MTJ堆疊之第一上MTJ堆疊,該第一上MTJ堆疊包括第一上自由層。在有電壓通過各該MTJ堆疊之情況下,該第一下自由層及該第一上自由層各者之該切換能量障壁得以降低。該第一下自由層及該第一上自由層是組配成具有互補磁化。

Description

包含具有用於差分位元操作之降低切換能量障壁之 磁性隨機存取記憶體結構的積體電路及其製造方法
本技術領域大體上是關於積體電路,並且更尤指具有磁性隨機存取記憶體(magnetic random access memory;MRAM)結構之積體電路。
磁性隨機存取記憶體(MRAM)是基於磁阻之非揮發性電腦記憶體技術。MRAM與揮發性隨機存取記憶體(RAM)在幾個方面有所不同。因為MRAM屬於非揮發性,因此當未向記憶體裝置供電時,MRAM可維持記憶體內容。雖然非揮發性RAM典型上比揮發性RAM慢,但MRAM具有與揮發性RAM相當之讀取及寫入回應時間。與將資料儲存為電荷之典型RAM技術不同,MRAM資料是藉由磁阻元件來儲存。大體上,磁阻元件是由兩個磁性層所製成,各該磁性層保持磁化。這兩個磁性層藉由絕緣阻障層、或諸如Cu之傳導非磁性層彼此分開。當兩個磁性層由是為絕緣體之非磁性層分開時,所得磁阻裝置是稱為「磁穿隧接面」 (「MTJ」)。該等磁性層(例如:「釘紮層」或「固定層」)其中一者之磁化固定在其磁性取向上,並且用於對另一層(例如:「自由層」)之磁化進行切換之切換能量障壁可藉由跨該自由層施加電壓來減小,使得介面異向性可透過壓控磁異向性(voltage controlled magnetic anisotropy;VCMA)現象回應於電壓來調制。
為了尋找MTJ之替代且更有能效之切換機制,認為自旋軌道轉矩(spin orbit torque;SOT)現象是實現MTJ高能效且切換更快之有前途方式。SOT切換涉及使電流穿過呈現高自旋軌道耦接之材料(例如:重金屬,如Pt、Ta等)。通過重金屬之電流由於自旋軌道耦接而切分成兩個自旋極化電流,稱為上自旋電流及下自旋電流。重金屬頂部形成之MTJ由於此類自旋極化電流而經歷電流誘發式轉矩,其可切換MTJ之狀態。SOT機制之能效導因於SOT機制呈現高自旋極化效率。因此,VCMA效應可用於獨立地或結合自旋極化電流對自由層之磁性取向進行切換。因此,VCMA效應連同自旋極化電流(SOT)效應可造成兩個磁性層之磁性取向平行而跨該等層件給予更低電阻(邏輯0)、或造成反平行而跨該等層件給予更高電阻(邏輯1)。
然而,與二端STT MRAM裝置截然不同,此類SOT MRAM裝置是三端或四端結構。三端或四端裝置結構需要將多個電晶體開關用於使各位元格適當隔離,藉此導致面積代價高並因此導致記憶體密度低。所以,這也增加了總能量消耗以及製造成本,因為單一矽晶圓上可圖型化之胞元更少。
因此,希望提供積體電路、以及用於製造具有MRAM結 構之積體電路的方法,該等MRAM結構藉由SOT與VCMA現象之組合來呈現低切換能量,同時減少每個位元格所需之電晶體數量,導致高記憶體密度以及能效切換。再者,搭配附圖及前述技術領域與先前技術,經由下文的實施方式及隨附申請專利範圍,本揭露之其它理想特徵及特性將變為顯而易見。
本文中提供一種積體電路。在一具體實施例中,該積體電路包括複數個磁性隨機存取記憶體(MRAM)結構及半導體基板。該積體電路更包括上覆於該半導體基板之第一下磁穿隧接面堆疊(MTJ堆疊),該第一下MTJ堆疊包括第一下自由層。該積體電路更包括上覆於該第一下MTJ堆疊之自旋軌道轉矩耦接層。該積體電路更包括上覆於該自旋軌道轉矩耦接層及該第一下MTJ堆疊之第一上MTJ堆疊,該第一上MTJ堆疊包括第一上自由層。該第一下自由層及該第一上自由層各具有用於在平行磁化與反平行磁化之間切換之切換能量障壁。在有電壓跨各該MTJ堆疊之情況下,該第一下自由層及該第一上自由層各者之該切換能量障壁得以降低。該第一下自由層及該第一上自由層是組配成具有互補磁化。
在另一具體實施例中,本文中提供一種用於製造積體電路之方法,該積體電路包括複數個磁性隨機存取記憶體(MRAM)結構。該方法包括形成上覆於半導體基板之第一下磁穿隧接面堆疊(MTJ堆疊),該第一下MTJ堆疊包含第一下自由層。該方法更包括形成上覆於該第一下MTJ堆疊之自旋軌道轉矩耦接層。該方法更包括上覆於該自旋軌道轉 矩耦接層及該第一下MTJ堆疊之第一上MTJ堆疊。該方法更包括上覆於該自旋軌道轉矩耦接層及該第二下MTJ堆疊之第二上MTJ堆疊,該第一上MTJ堆疊包含第一上自由層。該第一下自由層及該第一上自由層各具有用於在平行磁化與反平行磁化之間切換之切換能量障壁。在有電壓跨各該MTJ堆疊之情況下,該第一下自由層及該第一上自由層各者之該切換能量障壁得以降低。該第一下自由層及該第一上自由層是組配成具有反向磁化。
10‧‧‧積體電路
12‧‧‧底端電極層
14‧‧‧底端介電層
16‧‧‧傳導貫孔結構
18‧‧‧凹穴
20‧‧‧上表面
22‧‧‧材料層、固定層、層件
24‧‧‧材料層、穿隧阻障層、層件、介電層
26‧‧‧材料層、自由層、層件
28‧‧‧下磁穿隧接面堆疊、下MTJ堆疊
30‧‧‧介電層
32‧‧‧自旋軌道轉矩耦接層
34‧‧‧上MTJ堆疊、MTJ堆疊
36‧‧‧材料層、自由層、層件
38‧‧‧材料層、穿隧阻障層、層件、介電層
40‧‧‧材料層、固定層、層件
42‧‧‧介電層
44‧‧‧接觸部
46‧‧‧頂端介電層
48‧‧‧頂端電極層
50‧‧‧電壓
52、54、58、60‧‧‧接端
56‧‧‧電流
62‧‧‧向上極化電流、極化電流
64‧‧‧向下極化電流、極化電流
66、68‧‧‧尖銳直角線
70、72、74、76‧‧‧電線
78‧‧‧第一下MTJ推疊、MTJ堆疊
80‧‧‧第二下MTJ堆疊、MTJ堆疊
82‧‧‧介電層
84‧‧‧自旋軌道轉矩耦接層
86‧‧‧第一上MTJ堆疊、MTJ堆疊
88‧‧‧第二上MTJ堆疊、MTJ堆疊
90‧‧‧底端電極層
92‧‧‧頂端電極層
94‧‧‧傳導貫孔結構
96‧‧‧接觸部
200、202、204、206、208、210、212、214、216、218、220、222、224、226、228、230、232、234、236、238、240、242、244、246、248、250、252、254、256、258、260、262、264、266、268、270‧‧‧層件
500‧‧‧記憶體陣列
502、504‧‧‧MRAM結構
506‧‧‧MTJ堆疊、第一下MTJ堆疊
508‧‧‧MTJ堆疊、第一上MTJ堆疊
510‧‧‧自旋軌道轉矩耦接層
512‧‧‧通道閘電晶體
514‧‧‧二極體
516‧‧‧字元線、第一字元線
518‧‧‧位元線
520、522‧‧‧陣列
524、525、526、527‧‧‧電壓
528‧‧‧感測電路
700‧‧‧記憶體陣列
702、704‧‧‧MRAM結構
706‧‧‧MTJ堆疊、第一下MTJ堆疊
708‧‧‧MTJ堆疊、第二上MTJ堆疊
710‧‧‧自旋軌道轉矩耦接層
712‧‧‧第一通道閘電晶體
714‧‧‧第二通道閘電晶體
716‧‧‧字元線、第一字元線
718‧‧‧位元線
720、722‧‧‧陣列
724、725、726、727‧‧‧電壓
T1、T2、T3、T4‧‧‧電晶體
本揭露將在下文中搭配以下圖式來說明,其中相似的元件符號表示相似的元件,並且其中:第1至7圖根據本揭露之例示性具體實施例,在截面中繪示具有MRAM結構之積體電路及用於製造具有MRAM結構之積體電路的方法:第1A圖繪示具有MRAM結構之積體電路的實施例之剖面圖;第1B圖繪示具有MRAM結構之積體電路的實施例之剖面圖;第1C圖繪示具有MRAM結構之積體電路的實施例之剖面圖;第1D圖繪示具有MRAM結構之積體電路的實施例之剖面圖;第1E圖繪示具有MRAM結構之積體電路的實施例之剖面圖;第1F圖繪示具有MRAM結構之積體電路的實施例之剖面圖;第1G圖繪示具有MRAM結構之積體電路的實施例之剖面圖;第1H圖繪示具有MRAM結構之積體電路的實施例之剖面圖;第1I圖繪示具有MRAM結構之積體電路的實施例之剖面圖;第1J圖繪示具有MRAM結構之積體電路的實施例之剖面圖;第2A圖繪示複數個層件的實施例之剖面示意圖;第2B圖繪示複數個層件的實施例之剖面示意圖;第3圖繪示下MTJ堆疊及上MTJ堆疊的實施例之剖面示意圖;第4圖繪示複數個MRAM結構的實施例之剖面示意圖;第5圖繪示MRAM結構的實施例之剖面示意圖;第6圖繪示MRAM結構的實施例之剖面示意圖; 第7圖繪示MRAM結構的實施例之剖面示意圖。
以下詳細描述本質僅屬於說明性且未意圖限制專利標的之具體實施例或此類具體實施例之應用及用途。再者,用意不在於受到前述技術領域、先前技術、發明內容或以下實施方式中所示任何明顯或隱含理論所約束。
本揭露之具體實施例大體上是針對具有磁性隨機存取記憶體結構之積體電路、以及用於製造具有磁性隨機存取記憶體結構之積體電路的方法。為了簡潔起見,可能不會在本文中詳述與習知裝置製造有關之習知技巧。此外,可將本文中所述的各項工作及過程併入更全面性的程序或過程,其具有未在本文中詳述的附加功能。特別的是,半導體製造過程之各種技巧屬於眾所周知,所以,為了簡便起見,許多習知技巧在本文中將只作簡述或將遭到全部省略,而不提供眾所周知的過程細節。再者,注意到的是,積體電路包括不同數量之組件,而且圖中所示的單一組件可代表多個組件。特別的是,半導體基礎記憶體結構製造的各個步驟屬於眾所周知,所以,為了簡便起見,許多習知步驟在本文中將只作簡述或將遭到全部省略,而不提供眾所周知的過程細節。
圖式為半示意性且未按照比例,尤其是,有一些尺寸是為了澄清而呈現,並且在圖式中是以誇大方式來展示。類似的是,雖然圖式中的視圖為了易於說明,大體上展示類似的取向,圖式是以任意方式來繪示。大體上,積體電路可順著任何取向來操作。於本文中使用時,將了解的是,當第一元件或層件稱為位在第二元件或層件「上方」、「底下」、或「上覆於」、「下伏於」該第二元件或層件時,該第一元件或層件可直接位在該第二元件或層件上,或者可穿過呈上覆關係之特徵且在該等特徵之間繪製直線處可存在中介元件或層件。當第一元件或層件稱為位在第二元件或層件「上」時,第一元件或層件直接位在第二元件或層件上並與其接觸。再者,諸如「上」、「上方」、「下」、「底下」等空間相對用語及類似用語可為了易於說明而在本文中用於如圖中所示說明一個元件或特徵與另一(些)元件或特徵的關係。將了解的是,空間相對用語意味著含括圖中所示取向以外,裝置在使用或操作時另外的不同取向。舉例而言,圖中的裝置若翻轉,描述為處於其它元件或特徵「底下」的元件將接著會取 向成處於該其它元件或特徵的「上面」。因此,例示性用語「底下」可含括上面或下面任一者之取向。裝置可按另一種方式取向(轉動90度或採其它取向),並且本文中使用之空間相對描述符從而可照樣加以詮釋。
「實質」一詞於本文中使用時,是指動作、特性、性質、狀態、結構、項目或結果之完整、或接近完整之範圍或程度。舉一任意實施例來說,受「實質」圍蔽之物體意為物體受完全圍蔽或幾乎完全圍蔽,以便如物體受完全圍蔽一般,具有相同之整體結果。
第1A至1J圖根據本揭露之例示性具體實施例,在截面中繪示包括複數個MRAM結構之積體電路10、以及用於製造包括複數個MRAM結構之積體電路10的方法。要領會的是,本文中敍述為單數之任何元件說明若與MRAM結構有關,亦可視為複數,反之亦然。請參照第1A圖,截面圖繪示上覆於半導體基板(圖未示)之底端電極層12。雖然為簡單起見而未在圖中繪示,仍可上覆於積體電路10之半導體基板形成部分之主動區,並且包括各種微電子元件(圖未示),來形成底端電極層12。
在具體實施例中,底端電極層12是由傳導金屬材料所構成,諸如由銅、經摻雜銅合金(Cu Mx)或以上之組合。可上覆於底端電極層12來形成底端介電層14。在具體實施例中,底端介電層14是由一或多種低k介電材料所構成,諸如氧化矽(SiO)、二氧化矽(SiO2)、多孔氧化物/多孔經摻雜氧化物、未經摻雜矽酸鹽玻璃(USG)、氮化矽、氮氧化矽、或其它常用材料。低k介電材料之介電常數(k值)可小於約3.9,舉例而言,小於約2.8。
請參照第1B及1C圖,傳導貫孔結構16可布置在底端電極層12上並且延伸穿透底端介電層14。傳導貫孔結構16可藉由穿過底端介電層14將凹穴18蝕刻來形成,並且使底端電極層12之上表面20之一部分曝露,然後以傳導材料來填充凹穴18。就此而言,已知光微影圖型化及蝕刻程序是用於穿過底端介電層14形成凹穴18。也就是說,可上覆於底端介電層14沉積光阻層(未單獨說明),然後使該光阻層曝露以形成影像圖型,後面跟著塗敷顯影溶液以在光阻層內形成圖型開口。憑藉從而圖型化之光阻層,可將底端介電層14蝕刻以形成凹穴18,然後用傳導材料填充凹穴18以形成傳導貫孔結構16。在具體實施例中,傳導材料可以是含銅材料、含鋁材料、含鎢材料或以上之組合。在某些具體實施例中,傳導材料是含銅材料。如圖所示,化學機械研磨可用於移除過剩傳導材料,使得傳導貫孔結構16之上表面與底端介電層14之上表面實質共面。
現請參閱第1D圖,在具體實施例中,MRAM結構之一連串材料層22、24及26是一個上覆一個形成。如圖所示,固定層22是上覆於傳導貫孔結構16形成,穿隧阻障層24是上覆於固定層22形成,而自由層26是上覆於穿隧阻障層24形成。層件22、24及26形成待形成各該MRAM結構之下磁穿隧接面堆疊(MTJ堆疊)28之基礎。底端電極層12是電連接至待由傳導貫孔結構16形成之對應MRAM結構之下MTJ堆疊28之固定層22。各該層件22、24及26之厚度將取決於待形成對應MRAM結構之總體尺寸、以及待形成對應MRAM結構之操作參數,如所屬技術領域所熟知者。用於形成此類層件之過程相對所選特定材料屬於習 知。
在一項具體實施例中,固定層22包括反鐵磁材料及/或由該反鐵磁材料所形成。舉例而言,固定層22可包括金屬合金,諸如鉑錳(PtMn)、銥錳(IrMn)、鎳錳(NiMn)、或鐵錳(FeMn)、或以上之組合。將會領會的是,固定層22可包括多個層件,諸如合成反鐵磁(synthetic anti-ferromagnetic;SAF)層,用以確保固定層22之磁性固定。在一具體實施例中,還可增添用以改善耦接之其它微調層。穿隧阻障層24包括絕緣穿隧阻障材料,及/或由該絕緣穿隧阻障材料所形成,諸如氧化鎂、非晶氧化鋁、或二氧化矽、或以上之組合。在某些具體實施例中,穿隧阻障層24包括氧化鎂。在某些具體實施例中,穿隧阻障層24具有相鄰自由層26之第一表面(圖未示)及相鄰固定層22之第二表面(圖未示),第一表面與第二表面之間界定穿隧阻障層厚度(圖未示),總量為至少約1奈米(nm)、或者至少約1.2nm、或者至少約1.4nm。自由層26包括鐵磁材料及/或由鐵磁材料所形成。舉例而言,自由層26可包括金屬合金,諸如鈷鐵硼(CoFeB)。在某些具體實施例中,自由層26具有與對立之固定層22相鄰之第一表面(圖未示)及相鄰穿隧阻障層24之第二表面(圖未示),第一表面與第二表面之間界定自由層厚度(圖未示),總量為不大於約1.4nm、或者不大於約1.2nm、或者不大於約0.9nm。
現請參閱第1E圖,在具體實施例中,如圖所示,移除固定層22之一部分、穿隧阻障層24之一部分、以及自由層26之一部分。層件22、24及26之部分之移除可使用任何習知圖型化及蝕刻程序來完成。舉例而言,將光阻層(未單獨顯示)沉積在自由層26上方,然後曝 露至影像圖型並利用顯影溶液處理,以在光阻層內形成圖型開口。憑藉從而圖型化之光阻層,於留在中心區域中之層件22、24及26之側向區域中,將層件22、24及26蝕刻掉。固定層22、穿隧阻障層24、及自由層26各在寬度方向(「寬度方向」一詞在本文中是相對與積體電路10之半導體基板之上表面實質平行之方向予以使用,如第1A至1J圖所示)具有相對各該層件22、24及26實質相同之寬度。也就是說,固定層寬度、穿隧阻障層寬度、及自由層寬度在寬度方向全都彼此實質相等。第1E圖亦展示可就蝕刻程序原位形成介電層30,舉例而言,藉由習知保形沉積程序來形成。介電層30包括介電材料,諸如氮化矽材料。
如第1F圖所示,可上覆於下MTJ堆疊28之自由層26、及各待形成MRAM結構之介電層30形成自旋軌道轉矩耦接層32。在具體實施例中,自旋軌道轉矩耦接層32包括重金屬、硫屬化物材料、磁性材料介電材料、或以上之組合,及/或由以上所形成。在某些具體實施例中,自旋軌道轉矩耦接層32包括金屬、及/或由金屬所形成,諸如鉭(Ta)、銅(Cu)、鉑(Pt)、錫(Sn)、鋅(Zn)、鎳(Ni)、或以上之組合。自旋軌道轉矩耦接層32可當作硬罩用於蝕刻上MTJ堆疊34,下文將有詳述,還可當作層間傳導溝道連至MRAM結構之胞元之位元線。自旋軌道轉矩耦接層32之厚度足以防止MRAM結構與胞元(圖未示)之上覆位元線之間出現電氣短路。再者,自旋軌道轉矩耦接層32亦可用於將下MTJ堆疊28與上MTJ堆疊34隔離。
現請參閱第1G圖,在具體實施例中,MRAM結構12之一連串材料層36、38及40是一個上覆一個形成。如圖所示,自由層36 是上覆於自旋軌道轉矩耦接層32形成,穿隧阻障層38是上覆於自由層36形成,而固定層40是上覆於穿隧阻障層38形成。層件36、38及40形成待形成各該MRAM結構之上MTJ堆疊34之基礎。自旋軌道轉矩耦接層32是電連接至對應MRAM結構之上MTJ堆疊之自由層36。各該層件36、38及40之厚度將取決於待形成對應MRAM結構之總體尺寸、以及待形成對應MRAM結構之操作參數,如所屬技術領域所熟知者。用於形成此類層件之過程相對所選特定材料屬於習知,並且對於固定層26、穿隧阻障層24、及自由層22可如同前述。
現請參閱第1H圖,在具體實施例中,如圖所示,移除自由層36之一部分、穿隧阻障層38之一部分、以及固定層40之一部分。層件36、38及40之部分之移除可使用任何習知圖型化及蝕刻程序來完成。舉例而言,將光阻層(未單獨顯示)沉積在固定層40上方,然後曝露至影像圖型並利用顯影溶液處理,以在光阻層內形成圖型開口。憑藉從而圖型化之光阻層,於留在中心區域中之層件36、38及40之側向區域中,將層件36、38及40蝕刻掉。自由層36、穿隧阻障層38、及固定層40各在寬度方向(「寬度方向」一詞在本文中是相對與積體電路10之半導體基板之上表面實質平行之方向予以使用,如第1A至1J圖所示)具有相對各該層件36、38及40實質相同之寬度。也就是說,固定層寬度、穿隧阻障層寬度、及自由層寬度在寬度方向全都彼此實質相等。第1H圖亦展示可就蝕刻程序原位形成介電層42,舉例而言,藉由習知保形沉積程序來形成。介電層42包括介電材料,諸如氮化矽材料。
請參照第1I圖,接觸部44可布置在上MTJ堆疊34上, 接觸部44與上MTJ堆疊34電連通。頂端介電層46可上覆於上MTJ堆疊34形成,接觸部44延伸穿透頂端介電層46。在具體實施例中,頂端介電層46是由一或多種低k介電材料所形成,諸如氧化矽(SiO)、二氧化矽(SiO2)、多孔氧化物/多孔經摻雜氧化物、未經摻雜矽酸鹽玻璃(USG)、氮化矽、氮氧化矽、或其它常用材料。低k介電材料之介電常數(k值)可小於約3.9,舉例而言,小於約2.8。
接觸部44可藉由穿過頂端介電層46將凹穴(圖未示)蝕刻來形成,並且使上MTJ堆疊34之上表面(圖未示)之一部分曝露,然後以傳導材料來填充凹穴(圖未示)。就此而言,已知光微影圖型化及蝕刻程序是用於穿過頂端介電層46形成凹穴(圖未示)。也就是說,可上覆於頂端介電層46沉積光阻層(圖未示),然後使該光阻層曝露以形成影像圖型,後面跟著塗敷顯影溶液以在光阻層內形成圖型開口。憑藉從而圖型化之光阻層,可將頂端介電層46蝕刻以形成凹穴(圖未示),然後用傳導材料填充該凹穴以形成接觸部44。在具體實施例中,傳導材料可以是含銅材料、含鋁材料、含鎢材料、或以上之組合。在某些具體實施例中,傳導材料是含銅材料。如圖所示,化學機械研磨可用於移除過剩傳導材料,使得接觸部44之上表面與頂端介電層46之上表面實質共面。請參照第1J圖,頂端電極層48是上覆於頂端介電層46及接觸部44形成。頂端電極層48是由傳導金屬材料所形成,諸如由銅、經摻雜銅合金(Cu Mx)、或以上之組合。
第2A及2B圖在截面中示意性繪示複數個層件,該等層件是用於形成包括下MTJ堆疊28與上MTJ堆疊34之MRAM結構,且自 旋軌道轉矩耦接層32是布置於下MTJ堆疊28與上MTJ堆疊34之間。特別的是,第2A圖繪示MRAM結構之面內堆疊組態,而第2B圖繪示MRAM結構之垂直堆疊組態。
請特別參閱第2A圖,下MTJ堆疊28可包括固定層22,其包括含鉭(Ta)之層件200、含釕(Ru)之層件202、含鉑及錳(Pt/Mn)之層件204、以及含鈷鐵硼(CoFe(B))之層件206。下MTJ堆疊28可包括介電層24,其包括含氧化鎂(MgO)之層件208。下MTJ堆疊28可包括自由層26,其包括含鈷鐵硼(CoFe(B))之層件210。自旋軌道轉矩耦接層32可包括含錳(Mn)、鉑(Pt)、及鉭(Ta)或鉍(Bi)及硒(Se)之層件212。上MTJ堆疊34可包括自由層36,其包括含鈷鐵硼(CoFe(B))之層件214。上MTJ堆疊34可包括介電層38,其包括含氧化鎂(MgO)之層件216。上MTJ堆疊34可包括固定層40,其包括含鈷鐵硼(CoFe(B))之層件218、含鉑及錳(Pt/Mn)之層件220、含釕(Ru)之層件222、以及含鉭(Ta)之層224。
請特別參閱第2B圖,下MTJ堆疊28可包括固定層22,其包括含鉭(Ta)之層件226、含釕(Ru)之層件228,含鈷及鉑([Co(0.5)Pt(0.3)]10)之層件230、含鈷(Co)之層件232、含釕(Ru)之層件234、含鈷及鉑([Co(0.5)Pt(0.3)]10)之層件236、含鈷(Co)之層件238、含鉭(Ta)之層件240、以及含鈷鐵硼(CoFe(B))之層件242。下MTJ堆疊28可包括介電層24,其包括含氧化鎂(MgO)之層件244。下MTJ堆疊28可包括自由層26,其包括含鈷鐵硼(CoFeB)之層件246。自旋軌道轉矩耦接層32可包括含錳(Mn)、鉑(Pt)、及鉭(Ta)或鉍(Bi)及硒(Se)之層件248。上MTJ堆疊34可包括自由層36,其包括含鈷鐵硼(CoFeB)之層件 250。上MTJ堆疊34可包括介電層38,其包括含氧化鎂(MgO)之層件252。上MTJ堆疊34可包括固定層40,其包括含鈷鐵硼(CoFeB)之層件254、含鉭(Ta)之層件256、含鈷(Co)之層件258、含鈷及鉑([Co(0.5)Pt(0.3)]10)之層件260、含釕(Ru)之層件262、含鈷(Co)之層件264、含鈷及鉑([Co(0.5)Pt(0.3)]10)之層件266、含釕(Ru)之層件268、以及含鉭(Ta)之層件270。
第3圖在截面中示意性繪示下MTJ堆疊28與上MTJ堆疊34,自旋軌道轉矩耦接層32是布置於這兩者之間。如上述,MTJ堆疊28、34各可包括相鄰自旋軌道轉矩耦接層32之自由層26、36。穿隧阻障層24、38可相鄰自由層26、36,並且與自旋軌道轉矩耦接層32相隔。固定層22、40可相鄰穿隧阻障層24、38,並且與自由層26、36相隔。可在有電壓50跨各MTJ堆疊28、34通過之情況下,將各MTJ堆疊28、34之自由層26、36組配成用來相對於各MTJ堆疊28、34之固定層22、40在平行磁化與反平行磁化之間切換。各MTJ堆疊28、34之自由層26、36具有用於相對於各MTJ堆疊28、34之固定層22、40在平行磁化與反平行磁化之間進行切換之切換能量障壁。在某些具體實施例中,在有電壓50跨各MTJ堆疊28、34之情況下,降低各自由層26、36之切換能量障壁。在各項具體實施例中,用於在自由層26、36之平行磁化與反平行磁化之間切換之切換能量障壁因壓控磁異向性(voltage controlled magnet anistropy;VCMA)效應而減小。舉例而言,當跨接端52至60與接端54至60施加電壓50時,可使用於自由層26及36之切換能量障壁減小。要領會的是,當跨接端52至60與接端54至60施加電壓50為正 電壓(即+ve電壓)時,可將用於自由層26及36之切換能量障壁減小。然而,當跨接端52至60與接端54至60施加電壓50為負電壓(即-ve電壓)時,可將用於自由層26及36之切換能量障壁增大。
請繼續參照第3圖,可將自旋軌道轉矩耦接層32組配成用來例如從接端58或60接收電流56。可跨自旋軌道轉矩耦接層32從接端58至60或從接端60至58施加電流56。自旋軌道轉矩耦接層32可回應於電流56而產生向上極化電流62及向下極化電流64。在某些具體實施例中,由於自旋霍爾效應誘發之自旋軌道轉矩(spin orbit torque;SOT)效應,導致回應於電流56產生向上極化電流62及向下極化電流64。向下極化電流64可組配成用來在下MTJ堆疊28之自由層26上誘發轉矩。向上極化電流62可組配成用來在上MTJ堆疊34之自由層36上誘發轉矩。由於電流流經自旋軌道轉矩耦接層32,向上極化電流62及向下極化電流64是藉由相應尖銳直角線66及68來描繪。由於極化電流62及64之方向性,當跨接端58至接端60施加電流56時,上自由層36可搭配電流56切換,而下自由層26則可順著相對於電流56之相反方向切換。相比之下(圖未示),當跨接端60至接端58施加電流56時,上自由層36可順著相對於電流56之相反方向切換,而下自由層26則可搭配電流56切換。藉由在MTJ堆疊28、34之自由層26、36上誘發轉矩,可藉由VCMA效應來減小之切換能量障壁可克服切換能量障壁,藉此切換自由層26、36之磁化。值得注意的是,在沒有SOT效應之情況下,MTJ堆疊28、34之自由層26、36之切換能量障壁即使藉由VCMA效應減小,仍可不允許單獨切換自由層26、36之磁化。該切換是藉由跨自旋軌道轉 矩耦接層32施加電流56以誘發轉矩並搭配跨MTJ堆疊28、34施加電壓50以減小切換能量障壁來完成,藉此藉由電流56來克服切換能量障壁。要領會的是,可同時或快速接續施加電流56及電壓50,使得首先施加電壓50,然後施加電流56。
在具體實施例中,MTJ堆疊28、34與一或多個電晶體電連通。在這種情境下,接端52(例如:BEOL互連件)及接端54分別與胞元之電晶體T2及電晶體T3之汲極電連通。電晶體T2及T3從而控制穿過MTJ堆疊28、34之電壓施加。自旋軌道轉矩耦接層32之接端58及60分別與胞元之電晶體T1及電晶體T4之汲極電連通,該胞元控制流經自旋軌道轉矩耦接層32之電流。
MRAM結構可組配成用來在差動位元讀取/寫入操作中操作。在例示性具體實施例中,電晶體T1至T4之配線組態如電線70、72、74及76所示。在這種組態中,跨接端58與60之電流56、以及跨接端52至接端60、及跨接端54至接端60之電壓50可導致下MTJ堆疊28及上MTJ堆疊34之磁化順著相反方向切換(差動位元寫入操作)。跨接端52及54之電壓50可導致確定下MTJ堆疊28相對於上MTJ堆疊34、或上MTJ堆疊34相對於下MTJ堆疊28之電阻率(差動位元讀取操作)。
在某些具體實施例中,複數個MRAM結構之間共用自旋軌道轉矩耦接層32,使得可共用電晶體T1及T4,藉此減小面積/組件代價。再者,電晶體T2及T3可與字元線(或位元線)電連通,用於根據陣列組態使電晶體閘極互連。可根據本文中之例示性具體實施例將各種其 它組態用於實現單及多位元/胞元裝置執行。
第4圖根據一例示性具體實施例,在截面中示意性繪示組配成陣列之複數個MRAM結構。積體電路10之陣列包括上覆於半導體基板之第一下MTJ堆疊78、及與第一下MTJ堆疊78相隔並上覆於半導體基板之第二下MTJ堆疊80。在某些具體實施例中,第一下MTJ堆疊78及第二下MTJ堆疊80是彼此採垂直且對稱方式置放。該陣列更包括布置於第一下MTJ堆疊78與第二下MTJ堆疊80之間的介電層82,介電層82上覆於半導體基板。該陣列更包括上覆於第一下MTJ堆疊78、介電層82、及第二下MTJ堆疊80之自旋軌道轉矩耦接層84。換句話說,多個MRAM結構之間共用自旋軌道轉矩耦接層84。該陣列更包括上覆於自旋軌道轉矩耦接層84及第一下MTJ堆疊78之第一上MTJ堆疊86、以及上覆於自旋軌道轉矩耦接層84及第二下MTJ堆疊80之第二上MTJ堆疊88。該陣列更包括複數個底端電極層90、複數個頂端電極層92、複數個傳導貫孔結構94、以及複數個接觸部96。在某些具體實施例中,積體電路10包括形成於半導體基板(圖未示)上之複數個整合型電晶體電路(圖未示),該等整合型電晶體電路是組配成向各該MTJ堆疊提供電流。
請繼續參照第4圖,在具體實施例中,自旋軌道轉矩耦接層84作用為寫入輔助線,用於向各MRAM結構提供電流。在某些具體實施例中,各MTJ堆疊78、80、86、88儲存一位元,從而實現差動位元操作。本文中可預見的是,在某些具體實施例中,第一MTJ堆疊78、86及第二MTJ堆疊80、88形成/佔據單一胞元,同時罩覆兩個位元。如 此,第4圖所示之陣列包括至少兩個相鄰組配之堆疊MRAM結構,用以形成/佔據具有多個位元之至少兩個胞元。在另一具體實施例中,由於相應MTJ堆疊相鄰連接,該陣列可在空間方面形成/佔據更少胞元。在又一具體實施例中,該陣列可形成/佔據具有不同功能之胞元,亦即,以向上極化電流操作之胞元對比於以向下極化電流操作之另一胞元。
第5至7圖根據例示性具體實施例,在截面中示意性繪示組配成用來在差動位元讀取/寫入操作中操作之各種MRAM結構。在第5圖中,記憶體陣列500是組配有多個堆疊MRAM結構(例如:502及504)。如前述,該等MRAM結構包括用於儲存相應位元之下MTJ堆疊及上MTJ堆疊(例如:MTJ堆疊506及508)。自旋軌道轉矩耦接層(例如:510)是由所有MRAM結構共用,用於使電流溝流至各裝置。在某些具體實施例中,通道閘電晶體512與第一下MTJ堆疊506電連通,並且二極體514與第一上MTJ堆疊508電連通,其可充當用於從而啟動上或下MTJ堆疊之控制組件。要領會的是,由於VCMA效應之單極本質,可使用二極體514,而不是另一電晶體。二極體典型為相對於電晶體尺寸更小,因此可縮減總體裝置之尺寸。
如圖所示,電晶體是進一步連接至字元線(例如:516)或位元線(例如:518),用於使多陣列形貌內的多個陣列520及522彼此互連。在某些具體實施例中,第一字元線516與通道閘電晶體512及二極體514電連通。字元線是建構為閘極接觸線-金屬或多晶矽(或以上之組合)條體,其跨電路延伸,為特定陣列元件連接所有電晶體之閘極。因此,當啟動或止動字元線時,即增大/減小字元線上或出自字元線之電 壓,所有連接之電晶體都將斷開或對應地閉合。為求說明本文,陣列500內的互連記憶體結構之諸列是藉由字元線來啟動,而諸行則是組配給位元線。根據這種組態,可將該等裝置操作為差動位元陣列,其中兩個MTJ堆疊儲存給定位元-胞元之資料及資料補碼。舉例而言,當啟動字元線516時,僅跨相應的下與上MTJ堆疊施加電壓524及525或526及527(例如:VCMA效應)。值得注意的是,各別陣列520及522共用自旋軌道轉矩耦接層510使每個位元胞元所需之電晶體數量減少。舉例來說,可將單一電晶體連接至自旋軌道轉矩耦接層510作為控制組件,而不是每個記憶體裝置都需要一個或兩個附加電晶體。因此,這使記憶體陣列500之密度增大,但不使功率消耗增加,也不會對陣列製造程序有負面影響。
在第6圖中,第5圖之陣列組態是展示成包括與自旋軌道轉矩耦接層510電連通之感測電路528。感測電路528是組配成用來在有讀取電流之情況下,確定第一下MTJ堆疊506與第一上MTJ堆疊508之電阻差異。因此,能夠有感測能力用於確定MRAM結構內的給定位元之讀取或寫入狀態。感測裕度(即參考位元與觀察位元之間的磁阻(TMR)差異)越可靠,陣列500內之讀取操作越好。在本具體實施例中,參考位元與觀察位彼此互補。舉例而言,可相對相同MRAM結構之第一上MTJ堆疊508(互補位元)確定第一下MTJ堆疊506(觀察位元)之感測裕度。感測電路528一經操作,如果第一下MTJ堆疊506處於平行(P)電阻狀態,則第一上MTJ堆疊508便將處於反平行(AP)電阻狀態。因此,要注意的是,本方法有別於傳統裕度感測方法,因為不需要運用單獨或附加參考胞元。又再者,由於已知參考胞元是所儲存資料之補碼,因此裕度靈敏 度有效加倍。
在第7圖中,記憶體陣列700是組配有多個堆疊MRAM結構(例如:702及704)。如前述,該等MRAM結構包括用於儲存相應位元之下MTJ堆疊及上MTJ堆疊(例如:MTJ堆疊706及708)。自旋軌道轉矩耦接層(例如:710)是由所有MRAM結構共用,用於使電流溝流至各裝置。在某些具體實施例中,第一通道閘電晶體712與第一下MTJ堆疊706電連通,並且第二通道閘電晶體714與第一上MTJ堆疊708電連通,其可充當用於從而啟動上或下MTJ堆疊之控制組件。
如圖所示,電晶體是進一步連接至字元線(例如:716)或位元線(例如:718),用於使多陣列形貌內的多個陣列720及722彼此互連。在某些具體實施例中,第一字元線716與第一通道閘電晶體712及第二通道閘電晶體714電連通。字元線是建構為閘極接觸線-金屬或多晶矽(或以上之組合)條體,其跨電路延伸,為特定陣列元件連接所有電晶體之閘極。因此,當啟動或止動字元線時,即增大/減小字元線上或出自字元線之電壓,所有連接之電晶體都將斷開或對應地閉合。為求說明本文,陣列700內的互連記憶體結構之諸列是藉由字元線來啟動,而諸行則是組配給位元線。根據這種組態,可將該等裝置操作為差動位元陣列,其中兩個MTJ堆疊儲存給定位元-胞元之資料及資料補碼。舉例而言,當啟動字元線716時,僅跨相應的下與上MTJ堆疊施加電壓724及725或726及727(例如:VCMA效應)。值得注意的是,各別陣列720及722共用自旋軌道轉矩耦接層710使每個位元胞元所需之電晶體數量減少。舉例來說,可將單一電晶體連接至自旋軌道轉矩耦接層710作為控制組件, 而不是每個記憶體裝置都需要一個或兩個附加電晶體。因此,這使記憶體陣列700之密度增大,但不使功率消耗增加,也不會對陣列製造程序有負面影響。
根據本揭露之具體實施例所形成的裝置符合各種產業應用的利用性要求,例如微處理器、智慧型手機、行動電話、蜂巢式手機、機上盒、DVD錄影機與播放器、汽車導航、印表機與週邊裝置、網路連結與電信設備、遊戲系統、數位相機、人工、以及神經網路。本文中所述之裝置可適合作為SRAM快取記憶體之取代物。
本揭露可體現成其它特性形式而不會脫離其精神或主要特性。因此,前述具體實施例在所有層面都要視為說明性,而不是限制。專利標的之範疇從而是由隨附申請專利範圍所指出,而不是由前述說明所指出,而且均等於申請專利範圍之意義及範圍內的所有變更全都意欲囊括於其中。
儘管已在前述詳細描述中介紹至少一例示性具體實施例,仍應領會存在大量變例。亦應領會的是,這項例示性具體實施例或多項例示性具體實施例僅為實施例,且非意味著限制如採用任何方式主張之範疇、適用性、或組態。反而,前述詳細描述將提供所屬技術領域中具有通常知識者用於實施這項例示性具體實施例或多項例示性具體實施例之便利手段。應了解的是,可在元件之功能及配置方面進行各種改變而不脫離如隨附申請專利範圍及其法律均等內容所提之本文中之範疇。
10‧‧‧積體電路
12‧‧‧底端電極層
14‧‧‧底端介電層
16‧‧‧傳導貫孔結構
22‧‧‧材料層、固定層、層件
24‧‧‧材料層、穿隧阻障層、層件、介電層
26‧‧‧材料層、自由層、層件
30‧‧‧介電層
32‧‧‧自旋軌道轉矩耦接層
34‧‧‧上MTJ堆疊、MTJ堆疊
36‧‧‧材料層、自由層、層件
38‧‧‧材料層、穿隧阻障層、層件、介電層
40‧‧‧材料層、固定層、層件
42‧‧‧介電層
44‧‧‧接觸部
46‧‧‧頂端介電層
48‧‧‧頂端電極層

Claims (20)

  1. 一種包含複數個磁性隨機存取記憶體(MRAM)結構之積體電路,該積體電路包含:半導體基板;第一下磁穿隧接面堆疊(MTJ堆疊),上覆於該半導體基板,且該第一下MTJ堆疊包含第一下自由層;自旋軌道轉矩耦接層,上覆於該第一下MTJ堆疊;第一上MTJ堆疊,上覆於該自旋軌道轉矩耦接層及該第一下MTJ堆疊,且該第一上MTJ堆疊包含第一上自由層;其中,該第一下自由層及該第一上自由層各具有用於在平行磁化與反平行磁化之間切換之切換能量障壁;其中,在有電壓跨各該MTJ堆疊之情況下,該第一下自由層及該第一上自由層各者之該切換能量障壁得以降低;以及其中,該第一下自由層及該第一上自由層是組配成具有互補磁化。
  2. 如申請專利範圍第1項所述之積體電路,其中,各該MTJ堆疊之該自由層是相鄰該自旋軌道轉矩耦接層,並且其中,各該MTJ堆疊更包含:穿隧阻障層,相鄰該自由層並與該自旋軌道轉矩耦接層相隔;以及固定層,相鄰該穿隧阻障層並與該自由層相隔。
  3. 如申請專利範圍第2項所述之積體電路,其中,各該MTJ堆疊之該自由層之該平行磁化及該反平行磁化是相對於各該MTJ堆疊之該固定層。
  4. 如申請專利範圍第2項所述之積體電路,其中:該自旋軌道轉矩耦接層是組配成用來接收電流,並且回應於該電流而產生向上極化電流及向下極化電流;以及該向下極化電流是組配成用來在該第一下MTJ堆疊之該自由層上誘發轉矩,並且該向上極化電流是組配成用來在該第一上MTJ堆疊之該自由層上誘發轉矩。
  5. 如申請專利範圍第2項所述之積體電路,其中,該穿隧阻障層包含氧化鎂。
  6. 如申請專利範圍第2項所述之積體電路,其中,該穿隧阻障層具有相鄰該自由層之第一表面及相鄰該固定層之第二表面,且該第一表面與該第二表面之間界定總量至少約為1奈米之穿隧阻障層厚度。
  7. 如申請專利範圍第1項所述之積體電路,更包含:第一通道閘電晶體,與該第一下MTJ堆疊電連通;第二通道閘電晶體或二極體,與該第一上MTJ堆疊電連通;以及第一字元線,與該第一通道閘電晶體及該第二通道閘電晶體或該二極體電連通。
  8. 如申請專利範圍第5項所述之積體電路,更包含與該自旋軌道轉矩耦接層電連通之感測電路,其中,該感測電路是組配成用來在有讀電流之情況下確定該第一下MTJ堆疊與該第一上MTJ堆疊之電阻差異。
  9. 如申請專利範圍第1項所述之積體電路,更包含上覆於該半導體基板之底端電極層,且該第一下MTJ堆疊上覆於該底端電極層。
  10. 如申請專利範圍第9項所述之積體電路,更包含布置在該底端電極層上並與該第一下MTJ堆疊電連通之傳導貫孔結構。
  11. 如申請專利範圍第10項所述之積體電路,更包含上覆於該底端電極層之底端介電層,且該傳導貫孔結構延伸穿透該底端介電層。
  12. 如申請專利範圍第1項所述之積體電路,更包含與該第一上MTJ堆疊電連通之接觸部。
  13. 如申請專利範圍第12項所述之積體電路,更包含上覆於該第一上MTJ堆疊之頂端介電層,且該接觸部延伸穿透該頂端介電層。
  14. 如申請專利範圍第13項所述之積體電路,更包含上覆於該接觸部並與該接觸部電連通且上覆於該頂端介電層之頂端電極層。
  15. 如申請專利範圍第1項所述之積體電路,更包含:第二下MTJ堆疊,與該第一下MTJ堆疊相隔並且上覆於該半導體基板;介電層,布置於該第一下MTJ堆疊與該第二下MTJ堆疊之間,該介電層上覆於該半導體基板,並且該自旋軌道轉矩耦接層上覆於該第一下MTJ堆疊、該介電層及該第二下MTJ堆疊;以及第二上MTJ堆疊,上覆於該自旋軌道轉矩耦接層及該第二下MTJ堆疊。
  16. 一種用於製造包含複數個磁性隨機存取記憶體(MRAM)結構之積體電路之方法,該方法包含:形成上覆於半導體基板之第一下磁穿隧接面堆疊(MTJ堆疊),且該第一下MTJ堆疊包含第一下自由層; 形成上覆於該第一下MTJ堆疊之自旋軌道轉矩耦接層;以及上覆於該自旋軌道轉矩耦接層及該第一下MTJ堆疊之第一上MTJ堆疊,且該第一上MTJ堆疊包含第一上自由層;其中,該第一下自由層及該第一上自由層各具有用於在平行磁化與反平行磁化之間切換之切換能量障壁;其中,在有電壓通過各該MTJ堆疊之情況下,該第一下自由層及該第一上自由層各者之該切換能量障壁得以降低;以及其中,該第一下自由層及該第一上自由層是組配成具有互補磁化。
  17. 如申請專利範圍第16項所述之方法,更包含:形成與該第一下MTJ堆疊電連通之第一通道閘電晶體;形成與該第一上MTJ堆疊電連通之第二通道閘電晶體;以及形成與該第一通道閘電晶體及該第二通道閘電晶體電連通之第一字元線。
  18. 如申請專利範圍第16項所述之方法,其中,各該MTJ堆疊更包含穿隧阻障層,該穿隧阻障層係相鄰各該MTJ堆疊之該自由層,其中,該穿隧阻障層包含氧化鎂。
  19. 如申請專利範圍第16項所述之方法,其中,各該MTJ堆疊更包含:穿隧阻障層,該穿隧阻障層係相鄰各該MTJ堆疊之該自由層,以及固定層,該固定層係相鄰該穿隧阻障層,其中,該穿隧阻障層具有相鄰該自由層之第一表面及相鄰該固定層之第二表面,且該第一表面與該第二表面之間界定總量至少約為1奈米之穿隧阻障層厚度。
  20. 如申請專利範圍第16項所述之方法,更包含形成與該自旋軌道轉矩耦接層電連通之感測電路。
TW108101824A 2018-02-17 2019-01-17 包含具有用於差分位元操作之降低切換能量障壁之磁性隨機存取記憶體結構的積體電路及其製造方法 TWI705438B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/898,562 US10468456B2 (en) 2018-02-17 2018-02-17 Integrated circuits including magnetic random access memory structures having reduced switching energy barriers for differential bit operation and methods for fabricating the same
US15/898,562 2018-02-17

Publications (2)

Publication Number Publication Date
TW201935476A TW201935476A (zh) 2019-09-01
TWI705438B true TWI705438B (zh) 2020-09-21

Family

ID=67618181

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108101824A TWI705438B (zh) 2018-02-17 2019-01-17 包含具有用於差分位元操作之降低切換能量障壁之磁性隨機存取記憶體結構的積體電路及其製造方法

Country Status (2)

Country Link
US (1) US10468456B2 (zh)
TW (1) TWI705438B (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10734052B2 (en) * 2017-10-24 2020-08-04 Purdue Research Foundation Buffered spin-torque sensing device for global interconnect circuits
EP3815085A1 (en) * 2018-06-28 2021-05-05 Everspin Technologies, Inc. Stacked magnetoresistive structures and methods therefor
JP2020035975A (ja) * 2018-08-31 2020-03-05 キオクシア株式会社 磁気記憶装置
US10971680B2 (en) * 2018-10-01 2021-04-06 Spin Memory, Inc. Multi terminal device stack formation methods
US11621293B2 (en) * 2018-10-01 2023-04-04 Integrated Silicon Solution, (Cayman) Inc. Multi terminal device stack systems and methods
US10991406B2 (en) * 2018-11-26 2021-04-27 Arm Limited Method, system and device for magnetic memory
KR102650546B1 (ko) * 2019-01-28 2024-03-27 삼성전자주식회사 자기 기억 소자
US10943950B2 (en) * 2019-03-27 2021-03-09 Intel Corporation Magnetic memory devices with enhanced tunnel magnetoresistance ratio (TMR) and methods of fabrication
US11737368B2 (en) 2019-03-27 2023-08-22 Intel Corporation Magnetic memory devices and methods of fabrication
JP2021044429A (ja) * 2019-09-12 2021-03-18 キオクシア株式会社 磁気記憶装置
CN113096702B (zh) * 2020-01-09 2024-05-14 中芯国际集成电路制造(上海)有限公司 存储电路及其读取方法和恢复方法
CN113362871B (zh) * 2020-03-05 2024-03-22 中芯国际集成电路制造(上海)有限公司 非易失性存储电路及其存储方法和读取方法
CN111354850B (zh) * 2020-03-09 2022-06-24 清华大学 自旋轨道耦合磁性器件、电子装置及其操作和制造方法
US11778921B2 (en) 2020-12-21 2023-10-03 International Business Machines Corporation Double magnetic tunnel junction device
CN114695650A (zh) * 2020-12-31 2022-07-01 华为技术有限公司 存储器件及制备方法、读写方法、存储芯片、电子设备
US11462682B2 (en) * 2021-02-19 2022-10-04 Regents Of The University Of Minnesota Work function structure for voltage-controlled magnetic anisotropy
US11729996B2 (en) 2021-07-30 2023-08-15 International Business Machines Corporation High retention eMRAM using VCMA-assisted writing
US12020736B2 (en) 2021-08-13 2024-06-25 International Business Machines Corporation Spin-orbit-torque magnetoresistive random-access memory array
US11915734B2 (en) * 2021-08-13 2024-02-27 International Business Machines Corporation Spin-orbit-torque magnetoresistive random-access memory with integrated diode
CN118072779A (zh) * 2024-04-18 2024-05-24 山东云海国创云计算装备产业创新中心有限公司 存算单元结构及其控制方法、阵列电路及装置、电子设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140124882A1 (en) * 2012-11-06 2014-05-08 Inston, Inc. Systems and methods for implementing magnetoelectric junctions having improved read-write characteristics
US20150213869A1 (en) * 2014-01-28 2015-07-30 Qualcomm Incorporated Single-phase gshe-mtj non-volatile flip-flop
US9230626B2 (en) * 2012-08-06 2016-01-05 Cornell University Electrically gated three-terminal circuits and devices based on spin hall torque effects in magnetic nanostructures apparatus, methods and applications
US20160329087A1 (en) * 2007-07-27 2016-11-10 Headway Technologies, Inc. Spin Transfer MRAM Device with Reduced Coefficient of MTJ Resistance Variation
US9858975B1 (en) * 2016-08-24 2018-01-02 Samsung Electronics Co., Ltd. Zero transistor transverse current bi-directional bitcell

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6639830B1 (en) 2002-10-22 2003-10-28 Btg International Ltd. Magnetic memory device
US6992359B2 (en) * 2004-02-26 2006-01-31 Grandis, Inc. Spin transfer magnetic element with free layers having high perpendicular anisotropy and in-plane equilibrium magnetization
US8609262B2 (en) 2009-07-17 2013-12-17 Magic Technologies, Inc. Structure and method to fabricate high performance MTJ devices for spin-transfer torque (STT)-RAM application
JP2012203944A (ja) * 2011-03-24 2012-10-22 Toshiba Corp 抵抗変化型メモリ
KR20120114611A (ko) * 2011-04-07 2012-10-17 에스케이하이닉스 주식회사 자화성 저장 소자를 구비한 반도체 메모리 장치 및 그 구동방법
US8889433B2 (en) 2013-03-15 2014-11-18 International Business Machines Corporation Spin hall effect assisted spin transfer torque magnetic random access memory
US9373383B2 (en) 2014-09-12 2016-06-21 International Business Machines Corporation STT-MRAM sensing technique
US9858575B2 (en) * 2014-12-16 2018-01-02 At&T Mobility Ii Llc Fraud detection via mobile device location tracking

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160329087A1 (en) * 2007-07-27 2016-11-10 Headway Technologies, Inc. Spin Transfer MRAM Device with Reduced Coefficient of MTJ Resistance Variation
US9230626B2 (en) * 2012-08-06 2016-01-05 Cornell University Electrically gated three-terminal circuits and devices based on spin hall torque effects in magnetic nanostructures apparatus, methods and applications
US20140124882A1 (en) * 2012-11-06 2014-05-08 Inston, Inc. Systems and methods for implementing magnetoelectric junctions having improved read-write characteristics
US20150213869A1 (en) * 2014-01-28 2015-07-30 Qualcomm Incorporated Single-phase gshe-mtj non-volatile flip-flop
US9858975B1 (en) * 2016-08-24 2018-01-02 Samsung Electronics Co., Ltd. Zero transistor transverse current bi-directional bitcell

Also Published As

Publication number Publication date
US10468456B2 (en) 2019-11-05
US20190259810A1 (en) 2019-08-22
TW201935476A (zh) 2019-09-01

Similar Documents

Publication Publication Date Title
TWI705438B (zh) 包含具有用於差分位元操作之降低切換能量障壁之磁性隨機存取記憶體結構的積體電路及其製造方法
US10411069B1 (en) Integrated circuits including magnetic random access memory structures and methods for fabricating the same
CN110875352B (zh) 集成电路、mram单元和用于制造存储器件的方法
US10381406B1 (en) Integrated circuits including magnetic random access memory structures having reduced switching energy barriers for dual bit operation and methods for fabricating the same
US11699474B2 (en) SOT-MRAM with shared selector
CN113129955B (zh) 磁存储器器件和磁存储器及其制造方法
CN112054115B (zh) 磁性存储器装置及其制作方法
CN112750856B (zh) 半导体器件及其形成方法
US8482953B2 (en) Composite resistance variable element and method for manufacturing the same
US20100109085A1 (en) Memory device design
CN113299821A (zh) 磁存储器件
US12020736B2 (en) Spin-orbit-torque magnetoresistive random-access memory array
CN117500281B (zh) 磁存储器及其制备方法、电子设备
US20240215262A1 (en) Methods of writing and forming memory device
CN114665008A (zh) 存储器装置
CN108376690B (zh) 一种用于制造高密度mram的自对准互联方法
TWI818402B (zh) 記憶體元件及其製造方法
US20230263074A1 (en) Memory Device Including Bottom Electrode Bridges and Method of Manufacture
US20240016066A1 (en) Memory device and method of fabricating the same
US12016251B2 (en) Spin-orbit torque and spin-transfer torque magnetoresistive random-access memory stack
US20230371400A1 (en) Memory cell, memory device and manufacturing method thereof
US11456411B2 (en) Method for fabricating magnetic tunneling junction element with a composite capping layer
CN112750855A (zh) 磁性存储器件、磁性存储器及其形成方法