TWI696291B - 處理三維元件的方法、處理鰭狀場效電晶體元件的方法及形成鰭狀場效電晶體元件的方法 - Google Patents

處理三維元件的方法、處理鰭狀場效電晶體元件的方法及形成鰭狀場效電晶體元件的方法 Download PDF

Info

Publication number
TWI696291B
TWI696291B TW105118660A TW105118660A TWI696291B TW I696291 B TWI696291 B TW I696291B TW 105118660 A TW105118660 A TW 105118660A TW 105118660 A TW105118660 A TW 105118660A TW I696291 B TWI696291 B TW I696291B
Authority
TW
Taiwan
Prior art keywords
coating
ion
etch
fin
sidewall
Prior art date
Application number
TW105118660A
Other languages
English (en)
Other versions
TW201701480A (zh
Inventor
賽門 羅芙爾
Original Assignee
美商瓦里安半導體設備公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商瓦里安半導體設備公司 filed Critical 美商瓦里安半導體設備公司
Publication of TW201701480A publication Critical patent/TW201701480A/zh
Application granted granted Critical
Publication of TWI696291B publication Critical patent/TWI696291B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26586Bombardment with radiation with high-energy radiation producing ion implantation characterised by the angle between the ion beam and the crystal planes or the main crystal surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • H01L21/3081Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their composition, e.g. multilayer masks, materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • H01L21/3083Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/3086Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means
    • H01L21/31116Etching inorganic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/3115Doping the insulating layers
    • H01L21/31155Doping the insulating layers by ion implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1054Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a variation of the composition, e.g. channel with strained layer for increasing the mobility
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • H01L29/165Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66553Unipolar field-effect transistors with an insulated gate, i.e. MISFET using inside spacers, permanent or not
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6656Unipolar field-effect transistors with an insulated gate, i.e. MISFET using multiple spacer layers, e.g. multiple sidewall spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/66803Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET with a step of doping the vertical sidewall, e.g. using tilted or multi-angled implants

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

一種方法包括:提供自基板的基板平面延伸的圖案化特 徵,圖案化特徵包括半導體部分及處於未硬化狀態的塗層,塗層沿頂部區及沿半導體部分的側壁區延伸;將第一離子植入至塗層中,第一離子具有沿基板平面的垂線的第一軌跡,其中第一離子形成沿頂部區安置的蝕刻硬化部分,蝕刻硬化部分包括硬化狀態;以及在塗層處使用第二離子引導反應性蝕刻,第二離子具有相對於垂線形成非零角度的第二軌跡,其中反應性蝕刻以第一蝕刻速率移除蝕刻硬化部分,其中第一蝕刻速率小於當第二離子在反應性蝕刻中被引導至處於未硬化狀態的頂部部分時的第二蝕刻速率。

Description

處理三維元件的方法、處理鰭狀場效電晶體元 件的方法及形成鰭狀場效電晶體元件的方法
本發明實施例涉及電晶體處理技術,且更具體而言,涉及用於形成三維元件的處理。
如今研究了許多方法來提高半導體元件的性能,所述方法包括進行尺寸縮放(dimensional scaling)以減小整體元件尺寸。此外,可藉由使用例如以下額外材料來對包括平面元件或三維元件的矽系電晶體進行改性:矽:鍺合金(SiGe)或化合物半導體,例如InAs或其他3:5化合物半導體。為提高元件性能所作的其他嘗試包括將應變引入至電晶體通道中以提高載流子遷移率。
在N型金屬氧化物半導體場效電晶體(NMOS)的情形中,尚未實現在電晶體通道中引入顯著的應變的直接製程。一種用於在N型金屬氧化物半導體場效電晶體中製造應變電晶體通道的可能途徑是使用SiGe應變弛豫緩衝(strain relaxed buffer,SRB)層。此應變弛豫緩衝層是由經過弛 豫的SiGe材料形成的層。然後矽可外延生長於所述應變弛豫緩衝層上。由於矽與SiGe之間的晶格失配,因此應變被引入至生長於應變弛豫緩衝層上的矽中。舉例而言,此方法可用於三維電晶體(例如鰭狀場效電晶體(finFET))中。若隨後在此應變Si層中製作鰭狀場效電晶體元件,則元件可因形成鰭狀場效電晶體元件的一部分的電晶體通道被賦予增大的電子遷移率而具有提高的性能。
為了獲得此類鰭狀場效電晶體元件中的元件性能的潛在提高,謹慎行事可有利於確保對形成於鰭狀場效電晶體的鰭片結構上的側壁或形成於閘極結構上的側壁進行恰當處置。舉例而言,在根據已知製程流程對鰭狀場效電晶體元件進行處理的間隙壁蝕刻操作期間,矽鰭片將保持完好無損,因此矽鰭片中的應變在通道區中未被解除。此外,在用於在鰭片結構上形成側壁的蝕刻製程期間,沉積於閘極結構上的側壁材料也被蝕刻。形成於閘極結構上的側壁的下拉將保持於可接受的水準或得以避免以在處理期間減少閘極損失。
針對這些及其他考慮而提供了本發明。
提供本發明內容是為了以簡化形式介紹下文在具體實施方式中所進一步闡述的一系列概念。本發明內容並非旨在辨識所請求保護的標的物的關鍵特徵或必不可少的特徵,也並非旨在幫助確定所請求保護的標的物的範圍。
在一個實施例中,一種處理三維元件的方法可包括:提供自基板的基板平面延伸的圖案化特徵,所述圖案化特徵包括半導體部分及處於未硬化狀態的塗層,所述塗層沿頂部區及沿所述半導體部分的側壁區延伸;將第一離子植入至所述塗層中,所述第一離子具有沿著所述基板平面的垂線的第一軌跡,其中所述第一離子形成沿著所述頂部區安置的所述塗層的蝕刻硬化部分,所述蝕刻硬化部分包括硬化狀態;以及在所述塗層處使用第二離子引導反應性蝕刻,所述第二離子具有相對於所述垂線形成非零角度的第二軌跡,其中所述反應性蝕刻以第一蝕刻速率移除所述蝕刻硬化部分,其中所述第一蝕刻速率小於當所述第二離子在所述反應性蝕刻中被引導至處於所述未硬化狀態的所述塗層的頂部部分時的第二蝕刻速率。
在另一實施例中,一種處理鰭狀場效電晶體元件的方法可包括:提供經塗布元件結構,所述經塗布元件結構包括自基板的基板平面延伸的鰭片結構、覆蓋所述鰭片結構的第一部分的閘極結構、以及塗層,所述塗層覆蓋所述閘極結構並覆蓋所述鰭片結構的未被所述閘極結構覆蓋的第二部分;將第一離子植入至所述塗層中,所述第一離子具有沿著所述基板平面的垂線的第一軌跡,其中所述第一離子形成沿著所述鰭片結構的第一頂表面安置的所述塗層的第一蝕刻硬化部分及沿著所述閘極結構的第二頂表面安置的所述塗層的第二蝕刻硬化部分;以及使用第二離子在所述塗層處引導反應性蝕刻,所述第二離子具有相對於所述垂線形成非零角度的第二軌跡,其中所述第二離子移除所述第一蝕刻硬化部分、所述第二蝕刻硬化部分、及安置於所述鰭片結構的鰭片側壁上的塗層的側壁部分,而所述鰭 片結構的半導體部分則不被蝕刻。
在又一實施例中,一種形成鰭狀場效電晶體元件的方法可包括:提供自基板的基板平面延伸的鰭片結構,所述鰭片結構包括鰭片及塗層,所述鰭片由具有初始應變狀態的應變矽製成,所述塗層沿著所述鰭片的頂部區及側壁區延伸;將第一離子植入至所述塗層中,所述第一離子具有沿著所述基板平面的垂線的第一軌跡,其中所述第一離子形成所述塗層的蝕刻硬化部分,所述蝕刻硬化部分沿著所述頂部區安置且形成為硬化狀態;以及在所述鰭片結構處引導包括第二離子的反應性蝕刻,所述第二離子具有相對於所述垂線形成非零角度的第二軌跡,其中所述反應性蝕刻移除所述塗層的所述蝕刻硬化部分及所述側壁部分而不蝕刻所述鰭片,其中形成暴露的鰭片,所述暴露的鰭片具有與所述初始應變狀態相等的最終應變狀態。
100:元件
102:基底
104:鰭片結構
106:鰭片
108:塗層
110:頂部區
112:側壁區
114:第一離子
116:蝕刻硬化部分
118:側壁部分
119:反應性物質
120:第二離子
130:基板平面
132:垂線
150:元件
152:閘極結構
154:閘極
156:側壁
158:第二蝕刻硬化部分
302:組成曲線
600:流程圖
602、604、606:方塊
h:高度
h2:高度
T:頂部
X、Y、Z:方向軸
θ:角度
圖1A至圖1F繪示在根據本發明實施例的各種處理階段期間,三維元件的橫截面的側視圖。
圖2提供示出氮化矽層的蝕刻速率的實驗性蝕刻速率資料。
圖3繪示根據本發明的實施例對示例性元件進行的處理。
圖4說明根據本發明的實施例,示出將氮化矽層植入以氧離子的結果的組成曲線。
圖5A至圖5D繪示在根據本發明實施例的處理期間,圖3所示元件的端視圖。
圖6繪示示例性流程圖。
以下,將參照其中示出某些實施例的附圖來更充分地闡述本發明實施例。本發明的標的物可實施為許多不同形式且不應被視為僅限於本文中所述的實施例。提供這些實施例是為了使本發明將透徹及完整,並將向所屬領域的技術人員充分傳達標的物的範圍。在所有附圖中,相同的編號指代相同的元件。
本文中闡述的實施例提供新穎的技術來處理三維元件。各種實施例提供用於改良三維元件結構及性能的技術。特定實施例涉及用於在鰭狀場效電晶體(finFET)中保留半導體鰭片的技術。如以下將詳細闡述,各種實施例包括使用多種離子處置操作來處置三維元件。
圖1A至圖1F繪示在根據本發明實施例的各種處理階段期間,被示出為元件100的三維元件的側視圖。元件100可代表其中可在多個側上對電晶體通道進行閘控的鰭狀場效電晶體或類似元件的一部分。元件100包括基底102,其中基底102可為如下所述的半導體材料。元件100可由位於所示笛卡爾坐標系的X-Y平面中的基板平面130界定。元件100可包括自基板平面130延伸的至少一個圖案化特徵。在圖1A所示的實例中,所述圖案化特徵是安置於基底102上的鰭片結構104。鰭片結構104包括鰭片 106及塗層108。塗層108可沿鰭片106的頂部區110及側壁區112安置。
如圖1A所示的元件100代表處於在形成用於形成電晶體通道的鰭片之後的處理階段的三維元件,例如鰭狀場效電晶體。如下所述,塗層108可在鰭狀場效電晶體的多個部分中用作側壁間隙壁的間隙壁材料。在對鰭狀場效電晶體進行處理期間,鰭片106可經受離子植入以及在鰭片106上生長半導體材料,以形成源極/漏極(S/D)區。在已知方法中,為製備用於此種處理操作的鰭片(例如,鰭片結構104),首先移除塗層,例如塗層108。作為背景技術,在傳統製程中,可藉由如圖所示沿Z軸引導離子來移除塗層108,其中離子相對於鰭片106選擇性地蝕刻塗層108。由於在此種已知的方法中,離子被沿Z軸引導,因此對塗層108的蝕刻直至離子在基底102處垂直於鰭片結構104的底部蝕刻所述塗層才會完成。舉例而言,此蝕刻可使得沿Z軸移除鰭片結構104的高度的10%、25%或大於25%。此外,如以下將論述,在鰭狀場效電晶體元件中,閘極間隙壁可不期望地沿閘極結構的閘極側壁被垂直地向下蝕刻。
在圖1A至圖1F所示的實施例中,公開一組新穎的處理操作以避免在塗層108的移除期間損失鰭片106的某些部分。現在返回參照圖1A,圖1A示出涉及到將第一離子114植入塗層108中的操作。第一離子114可被引導至元件100以使得第一離子114的軌跡沿基板平面130的垂線132(即,沿如圖所示的Z軸)定位。第一離子114可由例如以下適當的處理裝置提供:束線離子植入機、電漿沉積工具(plasma deposition tool,PLAD)或其他處理裝置。在各種實施例中,第一離子114可被選擇成使塗層108 的一部分發生變化,以改變塗層108的所述部分的蝕刻特性。在各種實施例中,可將第一離子114的物質、第一離子114的軌跡、第一離子114的離子能量以及第一離子114的離子劑量的組合選擇成產生沿著鰭片106的頂部區110安置的塗層108的蝕刻硬化部分。可結合塗層108的厚度及組成來選擇第一離子114的這些參數,以生成所述蝕刻硬化部分。本文中所用的用語「蝕刻硬化部分」指代蝕刻硬化材料,其意指蝕刻硬化部分在經受給定的蝕刻劑時蝕刻速度會低於塗層108的處於未硬化狀態的其他部分。
由於第一離子114可沿Z軸被引導,因此第一離子114可不撞擊於側壁區112上。因此,如圖1B所示,藉由對離子能量及離子劑量進行恰當選擇,塗層108的蝕刻硬化部分116可形成於塗層108的沿鰭片106的頂部區110安置的部分中。
現在轉向參照圖1C至圖1E,圖1C至圖1E中示出涉及到將第二離子120引導至塗層108的後續操作。圖1C、圖1D及圖1E中所示的不同情景可代表僅在一個操作期間的不同情形。第二離子120被相對於垂線132成非零角度(被示出為角度θ)進行引導。根據某些實施例,圖1C中繪示的操作可在兩個操作中進行,其中第一操作涉及將第二離子120引導至位於圖1C中所示鰭片106左側的側壁區112。第二操作然後可涉及將第二離子120引導至位於圖1C中所示鰭片106右側的側壁區112。
如圖1C中所示,側壁區112可在X-Z平面內延伸,而第二離子120可具有位於Y-Z平面內的軌跡,使得第二離子位於與側壁區112的平面垂直的平面內。此使得側壁區112能夠被第二離子120沿X軸均勻地衝擊。 此外,角度θ可被調整成避免被例如相鄰鰭片結構(圖中未示出)等任意結構遮蔽。
在其他實施例中,鰭片106左側及右側的側壁區112可同時暴露至第二離子120。舉例而言,已知的處理裝置可藉由經由如圖所示具有一對用於沿不同方向引導第二離子120的孔隙的提取板提取離子束而自電漿室同時提供兩個離子束。具體而言,自一個孔隙提取的離子可如圖所示被引導至鰭片106的左側,而自另一個孔隙提取的離子可如圖所示被引導至鰭片106的右側。如此一來,如在以下圖1C、圖1D及圖1E中所繪示,側壁區112可在一個操作中得到處置。
在某些實施例中,引導至鰭片106的右側的第二離子120的軌跡、離子能量、離子物質及離子劑量可相同於引導至鰭片106的左側的第二離子120的軌跡、離子能量、離子物質及離子劑量。第二離子120可形成反應性蝕刻的一部分,其中反應性蝕刻以第二離子120及反應性物質119形式而被引導至鰭片106。在某些實例中,第二離子120可包括能夠相對於鰭片106及基底102選擇性地蝕刻塗層108的至少一種離子物質。如在圖1C所示的實施例中所說明,被示出為黑色圓圈的反應性物質119可與第二離子120一起被提供作為反應性蝕刻的一部分,以進行對塗層108的選擇性蝕刻。在某些實例中,反應性物質119可包括中子、自由基、反應性離子及其他反應性物質。
在某些實施例中,鰭片106可為單晶矽或另一單晶半導體。塗層108可為氮化矽材料或氮氧化矽或氮氧碳化矽材料。實施例並非受限於此上 下文。在特定實施例中,第二離子120可包括能夠相對於矽、及相對於氧化矽、矽:鍺、及其他材料選擇性地蝕刻氮化矽或氮氧化矽的已知物質。在某些實施例中,反應性物質119及第二離子120可構成用於相對於矽或其他材料選擇性地蝕刻給定塗層(例如,氮化矽)的已知反應性離子蝕刻混合物。因此,在圖1C至圖1E中所示的操作期間,塗層108可相對於鰭片106及基底102被選擇性地蝕刻。
如圖所示,在此階段中,塗層108包括蝕刻硬化部分116、以及沿側壁區112安置的側壁部分118。側壁部分118可處於未硬化狀態。在各種實施例中,蝕刻硬化部分116可被設計成使得在保留鰭片106的同時可移除塗層108。舉例而言,蝕刻硬化部分116可經設計,因此第二離子120及反應性物質119的一組具體條件會使得自頂部區110及側壁區112移除塗層108、而鰭片106的高度h仍保持相同。第二離子120及反應性物質119可以第一蝕刻速率對側壁部分118進行蝕刻,而第二離子120及反應性物質119可以第二蝕刻速率對蝕刻硬化部分116進行蝕刻。具體而言,第二蝕刻速率可小於當蝕刻硬化部分116的位置上處於未硬化狀態的塗層108的頂部區被第二離子蝕刻時所得到的第三蝕刻速率。其中可由離子來蝕刻塗層108的未經植入的塗層的已知處理技術來得到此第三蝕刻速率。
在各種實施例中,相較於相同位置上的未硬化狀態的塗層108,由蝕刻硬化部分116提供的相對較低的蝕刻速率使得側壁部分118能夠在蝕刻硬化部分116被移除之前被移除。因此,在對側壁部分118的移除完成時,圖1C至圖1E中所繪示的操作可停止。藉由仔細地調整例如第二離 子120的離子物質、第二離子120相對於垂線132的入射角度等蝕刻參數、以及塗層108及第一離子114的上述特性,對蝕刻硬化部分116的移除的完成可與對側壁部分118的移除的完成同時發生。由於圖1C至圖1E所示的操作可在此時停止,因此鰭片106可保持完好無損而無高度h的損失,如圖1F所示。
如上所述,在某些實施例中,蝕刻硬化部分116的蝕刻速率可被調節成使得對蝕刻硬化部分116的移除的完成與對側壁部分118的移除的完成發生於同一時間(同時發生)。根據各種實施例,可根據植入於塗層108中的離子劑量或離子物質來調節蝕刻硬化部分116的蝕刻速率。在某些實例中,塗層108可為由已知技術形成的氮化矽。安置於側壁部分118上的氮化矽材料的蝕刻速率可為已知的或根據用於將第二離子120提供至元件100的一組給定條件來進行計算或測量。本實施例可利用將離子相對於垂線132成非零入射角度(在圖1C中示出為角度θ)引導至側壁區112的能力。在某些實施例中,角度θ相對於垂線132介於10度與60度之間。此使得側壁部分118能夠被蝕刻至使第二離子120不被相鄰鰭片結構(圖中未示出)遮蔽的程度。在某些情形中,相鄰鰭片結構之間沿y軸的間距可小於鰭片結構104的高度h2。在這些情形中,由角度θ所定義的入射角度可小於45度,且在某些實例中可為10度至20度。舉例而言,藉由使用為15度的入射角度,側壁部分118的蝕刻速率可被確定成決定完全移除側壁部分118所需的蝕刻持續時間。蝕刻硬化部分116的蝕刻速率可相應地進行調節。
在某些實施例中,對於給定厚度的塗層108,第一離子114的離子劑量可被調節成產生蝕刻硬化部分116的目標蝕刻速率。蝕刻硬化部分116的目標蝕刻速率可基於側壁部分118的蝕刻速率,如上所述。蝕刻硬化部分116的目標蝕刻速率可為其中在側壁部分118被完全移除之前蝕刻硬化部分116不會被完全移除的蝕刻速率。所述目標蝕刻速率可為其中對側壁部分118的移除的完成與對蝕刻硬化部分116的移除的完成同時發生的蝕刻速率。在其他實施例中,所述目標蝕刻速率可為其中對側壁部分118的移除的完成發生於對蝕刻硬化部分116的移除的完成之前的蝕刻速率。蝕刻硬化部分116的剩餘部分然後可藉由任何方便的蝕刻製程而被移除,從而選擇性地移除蝕刻硬化部分116以使鰭片106保持不被蝕刻。
圖2提供示出氮化矽層的蝕刻速率的實驗性蝕刻速率資料,其中氮化矽層可被用作塗層108。所述蝕刻速率資料說明在圖1A所示的操作中氮化矽層在不同條件下暴露於第一離子114時的蝕刻速率。圖2所示的資料是基於使用用於相對於例如矽或氧化矽等其他材料選擇性地蝕刻氮化矽材料的已知蝕刻方案而對氮化矽層進行的蝕刻。具體而言,所述蝕刻資料來自氮化矽的CH3F系反應性蝕刻製程。在此種蝕刻製程中形成的反應性物質可包括例如C、F、H、CHx、CFx的中子或離子。
所述蝕刻速率資料實際上被示出為在給定蝕刻時間內移除的氮化矽的總厚度,所述總厚度在除以蝕刻時間時等效於蝕刻速率。給定的資料與其他資料基於同一蝕刻時間,因此在不同樣本之間移除的材料的相對厚度與所述不同樣本的蝕刻速率的差異成正比。「未經處理」的資料表示在 蝕刻未硬化的氮化矽層時所移除的氮化矽的厚度。換言之,相對於圖1A至圖1F,「未經處理」中的資料代表在塗層108先前未暴露於第一離子114時使用離子(例如第二離子120)對塗層108進行蝕刻的蝕刻速率。
對於欄位1、欄位2及欄位3所示的資料,氮化矽層在蝕刻之前暴露於氧離子植入。因此,欄位1至欄位3所示的資料代表其中蝕刻硬化部分116是植入有第一離子114的氮化矽的實例,其中第一離子114是氧離子。如針對欄位1所說明,當劑量為1E 15/cm2的氧離子被植入於氮化矽層中時,在後續蝕刻期間被移除的所得氮化矽的厚度略微增加至21nm。在劑量為5E 15/cm2(欄位2)時,所移除的氮化矽層的厚度也略高於未經植入的氮化矽的厚度(為18nm)。在劑量為1E 16/cm2時,所移除的氮化矽的厚度小得多,僅為7nm。在劑量為5E 16/cm2時,所移除的氮化矽的厚度進一步減小為僅為2nm。
上述結果顯示,使用氧離子或矽離子對氮化矽層進行離子植入可根據已知的反應性蝕刻條件而在寬廣的蝕刻速率範圍內(例如,近似為10倍的範圍內)調整氮化矽層的蝕刻速率。因此,蝕刻硬化部分116的蝕刻速率可被調整至使得對蝕刻硬化部分116的移除的完成能夠與對側壁部分118的移除的完成重合的目標速率。
以上述方式,藉由提供相對於垂線132形成非零入射角度的傾斜離子,並藉由提供蝕刻硬化部分116,塗層108可自鰭片結構104被移除而不損壞例如鰭片106等下伏半導體材料。保留鰭片結構104的能力在其中鰭片106由應變矽構成的實施例中可尤其有用。舉例而言,鰭片106可形 成為應變狀態從而構成應變矽鰭片。應變狀態可增加鰭片106中所將形成的電晶體通道中的載流子遷移率。在一個實例中,鰭片106可用以形成N型鰭狀場效電晶體。形成具有應變通道的N型鰭狀場效電晶體的一種方式是在弛豫矽鍺(SRB)層上生長單晶矽層。所述弛豫矽鍺層因具有大於矽的晶格參數而可向生長於弛豫矽鍺層上的矽層(例如,鰭片106)賦予應變。因此,在一個實施例中,基底102可為向鰭片106賦予目標程度的應變的弛豫矽鍺層。當隨後形成完整電晶體時,可在鰭片106的一部分內形成通道區。為保留通道區中的應變,保留鰭片106的高度可為有用的。舉例而言,本發明者已觀察到其中自原始值h降低鰭片106的高度的情況會降低矽鰭片中的應變程度。此可在鰭片106的其他區中造成應變的弛豫。在本實施例中,保留鰭片106的高度h可使得在整個鰭片106中(包括在將形成電晶體通道的區中)保留應變。此使得例如在N型元件中保留通道的較高遷移率。
圖3繪示示例性元件,所述示例性元件被示出為元件150,其包括如上所述的基底102、鰭片106及塗層108。元件150還包括環繞鰭片結構104的一部分的閘極結構152(在此種情形中,位於閘極結構152的三個側上),如在已知鰭狀場效電晶體元件中一樣。閘極結構152包括閘極154及側壁156。根據各種實施例,先前闡述的第一離子114可被引導至元件150,從而形成蝕刻硬化部分116以及稍後將論述的第二蝕刻硬化部分158。當第二離子120被引導至元件150時,第二離子120可在保留鰭片106的高度h的同時如以上參照圖1A至圖1F所論述而移除環繞鰭片106的塗層 108。當基底102為應變弛豫緩衝層時,鰭片106可如以上所述產生應變。藉由保留鰭片106的高度h,應變保持在由其中可形成通道的閘極結構152覆蓋的鰭片106的區中。此使得能夠在此通道區中保留高的遷移率,從而提供一種用於形成例如高遷移率N型鰭狀場效電晶體的技術。
圖2所示的上述實驗性實例僅為示例性的,且離子劑量及膜厚度以及膜組成的其他組合也可產生類似的結果。具體而言,可根據將被植入的塗層108的厚度來調整離子劑量以及離子能量,以產生針對蝕刻硬化部分116的目標蝕刻速率。具體而言而非限定,對於給定的蝕刻方案,經植入塗層(例如,經植入氮化矽層)的蝕刻速率可取決於經植入層中所植入的物質的總體比例。舉例而言,植入有氧的氮化矽層的蝕刻速率可取決於氧在經植入的氮化矽層中的原子百分比。在某些實例中,可藉由植入氧以在氮化矽層中產生5%至60%的氧原子比例來降低蝕刻速率。在一個實例中,植入氧以在氮化矽層中產生25%至35%的氧原子比例可使經植入層的蝕刻速率相對於未經植入的氮化矽降低二分之一以上。因此,可根據氮化矽層的厚度來調整離子劑量以及離子能量以產生例如30%的氧原子比例。應注意,所植入的氧無需在氮化矽層中根據深度而均勻地分佈來降低蝕刻速率。
在其中塗層108包括厚度介於2nm至20nm範圍內的氮化矽或氮氧化矽的具體實施例中,可以介於250eV與1000eV之間的離子能量及介於5E 14/cm2與5 E 16/cm2之間的離子劑量植入氧離子。在其中塗層108包括厚度介於2nm至20nm範圍內的氮化矽或氮氧化矽的其他實施例中, 可以介於250eV與1000eV之間的離子能量及介於2E 15/cm2與2 E 16/cm2之間的離子劑量植入矽離子。實施例不受此上下文的限制。
在某些實施例中,可根據塗層108的厚度來調節例如第二離子120等植入離子的植入能量,以保護例如鰭片106等下伏結構。舉例而言,第二離子120可作為氧離子或矽離子被植入至植入深度,其中植入深度代表塗層108的外表面之下的距離,其中99%的所植入物質位於所述外表面與所述植入深度之間。根據各種實施例的植入深度可被配置成使得植入深度對塗層108的塗層厚度的比率是0.1至1.0,且在特定實例中介於0.3與0.6之間。此可確保植入離子不損壞位於塗層108的內表面處的下伏鰭片。圖4說明根據本發明的實施例,示出將氧離子植入氮化矽層中的結果的組成曲線302。在此實例中,以500eV的氧離子能量及5E 15/cm2的氧離子劑量對氮化矽層植入氧離子。如圖所示,氧原子比例在氮化矽層的外表面(位於零nm深度處)之下1.6nm至2.6nm的範圍中達到為0.3(30%)的峰值。在6.2nm深度處,氧原子比例下降至零,此表示在此深度之下未植入有氧。在此實例中的植入深度可被視為5.6nm,其中近似99%的氧植入於5.6nm處或低於5.6nm。產生組成曲線302的上述離子植入條件可適合於10nm的氮化矽厚度,例如以確保氧離子不會損壞下伏鰭片。對於更大的膜厚度而言,更大的離子能量、更大的離子劑量或所述兩者的組合可為對於產生硬化膜而言可接受的。在其他實施例中,蝕刻硬化部分可包括5%至60%的峰值原子氧濃度。
圖5A至圖5D繪示在根據本發明實施例的處理期間,元件150 (在X-Z平面中)的端視圖。元件150可根據以上參照圖1A至圖1D所公開的技術進行處理。在圖5A所示的情形中,塗層108的第二蝕刻硬化部分158已形成於閘極結構152的頂部部分上,例如對應於圖1B中所繪示的情形。在圖5B至圖5D中,示出了在暴露於第二離子120期間的一系列情形。如圖所示,第二離子120可沿平行於Y-Z平面的軌跡被引導。以此方式,第二離子120可平行於閘極側壁前進,且可不碰撞側壁156,從而僅蝕刻第二蝕刻硬化部分158。由於第二蝕刻硬化部分158以比塗層108的未硬化部分的蝕刻速率小的蝕刻速率進行蝕刻,因此可避免側壁自閘極結構152下拉,其中下拉代表將側壁蝕刻至低於閘極154的頂部T。
圖6繪示示例性流程圖600。方塊602包括:提供自基板的基板平面延伸的圖案化特徵。所述圖案化特徵可包括半導體部分及處於未硬化狀態的塗層,其中所述塗層沿頂部區延伸且包括沿著所述半導體部分的側壁區的側壁部分。在方塊604處,將第一離子植入至所述塗層中,所述第一離子具有沿著所述基板平面的垂線的第一軌跡,其中所述第一離子形成沿著所述頂部區安置的所述塗層的蝕刻硬化部分,所述蝕刻硬化部分包括硬化狀態。在方塊606處,在所述塗層處使用第二離子引導反應性蝕刻,其中所述第二離子具有相對於所述垂線形成非零角度的第二軌跡。所述反應性蝕刻可以第一蝕刻速率移除所述蝕刻硬化部分,其中所述第一蝕刻速率小於當所述第二離子在所述反應性蝕刻中被引導至處於所述未硬化狀態的所述塗層的所述頂部區時的第二蝕刻速率。
本發明實施例提供的優點包括:能夠在不蝕刻鰭片、並相應地保 留鰭片高度的同時自三維元件的鰭片移除間隙壁材料層。另一優點在於:能夠藉由最小化對鰭片的蝕刻的消除而在此種鰭片結構中保留應變。另一優點在於能夠在三維元件的閘極結構上保留側壁間隙壁材料。
本發明的範圍將不受本文中闡述的具體實施例限制。事實上,藉由上述說明及附圖,除本文中所述的這些實施例以外的本發明其他各種實施例及對本發明的修改也將對所屬領域的一般技術人員顯而易見。因此,此類其他實施例及修改旨在落於本發明的範圍內。此外,本文中已在特定環境中在特定實施方式的上下文中出於特定目的闡述了本發明,但所屬領域的一般技術人員將認識到,本發明的適用性並非僅限於此,且本發明可在任意數目的環境中出於任意數目的目的而被有利地實施。因此,下文所述的發明申請專利範圍將考慮到本文中所述的本發明的整個廣度及範圍進行解釋。
100:元件
102:基底
106:鰭片
108:塗層
112:側壁區
116:蝕刻硬化部分
118:側壁部分
119:反應性物質
120:第二離子
130:基板平面
132:垂線
h:高度
h2:高度
θ:角度

Claims (15)

  1. 一種處理三維元件的方法,包括:提供自基板的基板平面延伸的圖案化特徵,所述圖案化特徵包括半導體部分及處於未硬化狀態的塗層,所述塗層沿頂部區延伸且包括沿著所述半導體部分的側壁區的側壁部分;將第一離子植入至所述塗層中,所述第一離子具有沿著所述基板平面的垂線的第一軌跡,其中所述第一離子形成沿著所述頂部區安置的所述塗層的蝕刻硬化部分,所述蝕刻硬化部分包括硬化狀態;以及在所述塗層處使用第二離子引導反應性蝕刻,所述第二離子具有相對於所述垂線形成非零角度的第二軌跡,其中所述反應性蝕刻以第一蝕刻速率移除所述蝕刻硬化部分,其中所述第一蝕刻速率小於當所述第二離子在所述反應性蝕刻中被引導至處於所述未硬化狀態的所述塗層的所述頂部區時的第二蝕刻速率。
  2. 如申請專利範圍第1項所述的處理三維元件的方法,其中所述反應性蝕刻以第三蝕刻速率移除所述側壁部分,且其中引導所述反應性蝕刻包括移除所述塗層的所述側壁部分。
  3. 如申請專利範圍第2項所述的處理三維元件的方法,其中所述反應性蝕刻包括所述第二離子及反應性物質,其中引導所述反應性蝕刻包括在不蝕刻所述半導體部分的同時移除所述蝕刻硬化部分。
  4. 如申請專利範圍第2項所述的處理三維元件的方法,其中引導所述反應性蝕刻包括移除所述蝕刻硬化部分的一部分且留下所述蝕刻硬化部分的其餘部分,所述處理三維元件的方法還包括在引導所述反應性蝕刻之後,在所述蝕刻硬化部分處引導第三離子,所述第三離子具有沿著所述基板平面的垂線的第一軌跡,其中所述第三離子移除所述蝕刻硬化部分的所述其餘部分。
  5. 如申請專利範圍第1項所述的處理三維元件的方法,其中所述塗層包括具有處於2nm至20nm範圍的厚度的氮化矽、氮氧化矽、或氮氧碳化矽,且其中植入所述第一離子包括以介於250eV與1000eV之間的離子能量及介於5E 14/cm2與5E 16/cm2之間的離子劑量植入氧離子或矽離子。
  6. 如申請專利範圍第1項所述的處理三維元件的方法,其中所述塗層包含氮化矽或氮氧化矽,且其中植入所述第一離子包括植入氧離子,其中所述蝕刻硬化部分包括為5%至60%的峰值原子氧濃度。
  7. 如申請專利範圍第1項所述的處理三維元件的方法,其中所述塗層包含氮化矽或氮氧化矽,且其中植入所述第一離子包括將氧離子或矽離子植入至植入深度,其中所述塗層包括塗層厚度,且其中所述植入深度對所述塗層厚度的比率為0.1至1.0。
  8. 如申請專利範圍第1項所述的處理三維元件的方法,其中所述非零角度相對於所述垂線介於10度與60度之間。
  9. 如申請專利範圍第1項所述的處理三維元件的方法,其中所述第二離子具有位於第一平面內的軌跡,其中所述側壁區位於第二平面中,所述第二平面垂直於所述第一平面。
  10. 如申請專利範圍第1項所述的處理三維元件的方法,其中所述圖案化特徵包括鰭狀場效電晶體元件的應變矽鰭片,所述鰭狀場效電晶體元件具有覆蓋所述應變矽鰭片的一部分的閘極結構,其中所述塗層覆蓋所述閘極結構,其中所述蝕刻硬化部分包括第一蝕刻硬化部分,且其中將所述第一離子植入至所述塗層包括形成所述塗層的第二蝕刻硬化部分,所述第二蝕刻硬化部分沿著所述閘極結構的頂部部分安置。
  11. 一種處理鰭狀場效電晶體元件的方法,包括:提供經塗布元件結構,所述經塗布元件結構包括自基板的基板平面延伸的鰭片結構、覆蓋所述鰭片結構的第一部分的閘極結構、以及塗層,所述塗層覆蓋所述閘極結構並覆蓋所述鰭片結構的未被所述閘極結構覆蓋的第二部分;將第一離子植入至所述塗層中,所述第一離子具有沿著所述基板平面的垂線的第一軌跡,其中所述第一離子形成沿著所述鰭片結構的第一頂表面安置的所述塗層的第一蝕刻硬化部分及沿著所述閘極結構的第二頂表面安置的所述塗層的第二蝕刻硬化部分;以及 使用第二離子在所述塗層處引導反應性蝕刻,所述第二離子具有相對於所述垂線形成非零角度的第二軌跡,其中所述第二離子移除所述第一蝕刻硬化部分、所述第二蝕刻硬化部分、及安置於所述鰭片結構的鰭片側壁上的所述塗層的側壁部分,而所述鰭片結構的半導體部分則不被蝕刻。
  12. 如申請專利範圍第11項所述的處理鰭狀場效電晶體元件的方法,其中所述側壁部分包括第一側壁部分,其中所述閘極結構包括閘極側壁,其中所述第二軌跡平行於所述閘極側壁,且其中所述第二蝕刻硬化部分被移除而不存在沿著所述閘極側壁安置的所述塗層的第二側壁部分的下拉。
  13. 如申請專利範圍第11項所述的處理鰭狀場效電晶體元件的方法,其中安置於所述鰭片側壁上的所述塗層的所述側壁部分的移除的完成與所述第一蝕刻硬化部分的移除的完成同時發生。
  14. 一種形成鰭狀場效電晶體元件的方法,其特徵在於,包括:提供自基板的基板平面延伸的鰭片結構,所述鰭片結構包括鰭片及塗層,所述鰭片由具有初始應變狀態的應變矽製成,所述塗層沿著頂部區延伸且包括沿著所述鰭片的側壁區的側壁部分;將第一離子植入至所述塗層中,所述第一離子具有沿著所述基板平面的垂線的第一軌跡,其中所述第一離子形成所述塗層的蝕刻硬化部分,所述蝕刻硬化部分沿著所述頂部區安置且形成為硬化狀態;以及 在所述鰭片結構處引導包括第二離子的反應性蝕刻,所述第二離子具有相對於所述垂線形成非零角度的第二軌跡,其中所述反應性蝕刻移除所述塗層的所述蝕刻硬化部分及所述側壁部分而不蝕刻所述鰭片,其中形成暴露的鰭片,所述暴露的鰭片具有與所述初始應變狀態相等的最終應變狀態。
  15. 如申請專利範圍第14項所述的形成鰭狀場效電晶體元件的方法,其中所述應變矽安置於SiGe應變弛豫緩衝層上。
TW105118660A 2015-06-24 2016-06-15 處理三維元件的方法、處理鰭狀場效電晶體元件的方法及形成鰭狀場效電晶體元件的方法 TWI696291B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/749,020 US9589811B2 (en) 2015-06-24 2015-06-24 FinFET spacer etch with no fin recess and no gate-spacer pull-down
US14/749,020 2015-06-24

Publications (2)

Publication Number Publication Date
TW201701480A TW201701480A (zh) 2017-01-01
TWI696291B true TWI696291B (zh) 2020-06-11

Family

ID=57586227

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105118660A TWI696291B (zh) 2015-06-24 2016-06-15 處理三維元件的方法、處理鰭狀場效電晶體元件的方法及形成鰭狀場效電晶體元件的方法

Country Status (6)

Country Link
US (2) US9589811B2 (zh)
JP (1) JP6813511B2 (zh)
KR (1) KR102590843B1 (zh)
CN (1) CN107787521A (zh)
TW (1) TWI696291B (zh)
WO (1) WO2016209579A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9589811B2 (en) * 2015-06-24 2017-03-07 Varian Semiconductor Equipment Associates, Inc. FinFET spacer etch with no fin recess and no gate-spacer pull-down
US10008384B2 (en) * 2015-06-25 2018-06-26 Varian Semiconductor Equipment Associates, Inc. Techniques to engineer nanoscale patterned features using ions
US9620644B2 (en) 2015-09-02 2017-04-11 International Business Machines Corporation Composite spacer enabling uniform doping in recessed fin devices
US10565341B2 (en) 2017-05-15 2020-02-18 Taiwan Semiconductor Manufacturing Co., Ltd. Constrained cell placement
US11127593B2 (en) 2018-05-18 2021-09-21 Varian Semiconductor Equipment Associates, Inc. Techniques and apparatus for elongation patterning using angled ion beams
US11640909B2 (en) 2018-12-14 2023-05-02 Applied Materials, Inc. Techniques and apparatus for unidirectional hole elongation using angled ion beams
US11164876B2 (en) * 2019-02-07 2021-11-02 Micron Technology, Inc. Atom implantation for passivation of pillar material
US11205593B2 (en) * 2020-05-20 2021-12-21 Applied Materials, Inc. Asymmetric fin trimming for fins of FinFET device
US11640987B2 (en) * 2021-02-04 2023-05-02 Applied Materials, Inc. Implant to form vertical FETs with self-aligned drain spacer and junction

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140080276A1 (en) * 2012-09-14 2014-03-20 Varian Semiconductor Equipment Associates, Inc. Technique For Forming A FinFET Device

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3065829B2 (ja) * 1992-12-25 2000-07-17 新日本製鐵株式会社 半導体装置
US6979632B1 (en) * 1995-07-13 2005-12-27 Semiconductor Energy Laboratory Co., Ltd. Fabrication method for thin-film semiconductor
JPH09232431A (ja) 1996-02-23 1997-09-05 Sony Corp 半導体装置における接続孔の形成方法
US6716571B2 (en) 2001-03-28 2004-04-06 Advanced Micro Devices, Inc. Selective photoresist hardening to facilitate lateral trimming
US6803631B2 (en) * 2003-01-23 2004-10-12 Advanced Micro Devices, Inc. Strained channel finfet
DE102004044667A1 (de) * 2004-09-15 2006-03-16 Infineon Technologies Ag Halbleiterbauelement sowie zugehöriges Herstellungsverfahren
JP4504214B2 (ja) 2005-02-04 2010-07-14 株式会社東芝 Mos型半導体装置及びその製造方法
US7790621B2 (en) 2006-02-23 2010-09-07 Sophia Wen Ion implantation for increasing etch rate differential between adjacent materials
CN100570837C (zh) * 2007-01-23 2009-12-16 联华电子股份有限公司 半导体元件的制作方法
EP2009679A1 (en) 2007-06-25 2008-12-31 Interuniversitair Microelektronica Centrum (IMEC) Semiconductor device
KR20100035777A (ko) * 2008-09-29 2010-04-07 삼성전자주식회사 반도체 소자 및 그 제조 방법
US8192641B2 (en) * 2009-07-23 2012-06-05 GlobalFoundries, Inc. Methods for fabricating non-planar electronic devices having sidewall spacers formed adjacent selected surfaces
US8709928B2 (en) * 2010-01-19 2014-04-29 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor fin device and method for forming the same using high tilt angle implant
EP2741320B1 (en) 2012-12-05 2020-06-17 IMEC vzw Manufacturing method of a finfet device with dual-strained channels
US10325754B2 (en) 2013-01-11 2019-06-18 Fei Company Ion implantation to alter etch rate
US9934981B2 (en) 2013-09-26 2018-04-03 Varian Semiconductor Equipment Associates, Inc. Techniques for processing substrates using directional reactive ion etching
US9620626B2 (en) * 2014-05-08 2017-04-11 Soitec Method for fabricating a semiconductor device including fin relaxation, and related structures
US9431539B2 (en) * 2014-10-10 2016-08-30 Globalfoundries Inc. Dual-strained nanowire and FinFET devices with dielectric isolation
US9589811B2 (en) * 2015-06-24 2017-03-07 Varian Semiconductor Equipment Associates, Inc. FinFET spacer etch with no fin recess and no gate-spacer pull-down

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140080276A1 (en) * 2012-09-14 2014-03-20 Varian Semiconductor Equipment Associates, Inc. Technique For Forming A FinFET Device

Also Published As

Publication number Publication date
CN107787521A (zh) 2018-03-09
US9589811B2 (en) 2017-03-07
US10109494B2 (en) 2018-10-23
KR20180011854A (ko) 2018-02-02
JP2018518846A (ja) 2018-07-12
US20160379832A1 (en) 2016-12-29
KR102590843B1 (ko) 2023-10-19
JP6813511B2 (ja) 2021-01-13
TW201701480A (zh) 2017-01-01
US20170133491A1 (en) 2017-05-11
WO2016209579A1 (en) 2016-12-29

Similar Documents

Publication Publication Date Title
TWI696291B (zh) 處理三維元件的方法、處理鰭狀場效電晶體元件的方法及形成鰭狀場效電晶體元件的方法
US9799531B2 (en) Utilization of angled trench for effective aspect ratio trapping of defects in strain-relaxed heteroepitaxy of semiconductor films
US8703593B2 (en) Techniques for FinFET doping
US10103245B2 (en) Embedded shape sige for strained channel transistors
US20160300709A1 (en) Method for forming spacers for a transistor gate
US8450194B2 (en) Method to modify the shape of a cavity using angled implantation
US9349862B2 (en) Method of fabricating semiconductor devices
TWI665735B (zh) 針對半導體元件應用之先進3d特徵的製造所用之轉換製程
US10403738B1 (en) Techniques for improved spacer in nanosheet device
JP2018518846A5 (ja) 三次元デバイス及びFinFETデバイスを処理する方法及び形成する方法
CN107437506B (zh) 半导体结构的形成方法
JP6853184B2 (ja) 三次元デバイスの製造方法及びマルチゲート型トランジスタの製造方法
US11205593B2 (en) Asymmetric fin trimming for fins of FinFET device
CN106328706B (zh) 鳍式场效应晶体管的形成方法
US10381465B2 (en) Method for fabricating asymmetrical three dimensional device
US10804156B2 (en) Techniques for forming dual epitaxial source/drain semiconductor device
CN107731689B (zh) 半导体结构的形成方法
US20190259859A1 (en) Structure and method of forming device having improved isolation oxide
CN109841523A (zh) 半导体结构及其形成方法