TWI675292B - 主機板裝置及伺服器 - Google Patents
主機板裝置及伺服器 Download PDFInfo
- Publication number
- TWI675292B TWI675292B TW107131316A TW107131316A TWI675292B TW I675292 B TWI675292 B TW I675292B TW 107131316 A TW107131316 A TW 107131316A TW 107131316 A TW107131316 A TW 107131316A TW I675292 B TWI675292 B TW I675292B
- Authority
- TW
- Taiwan
- Prior art keywords
- code
- voltage
- motherboard
- image file
- unit
- Prior art date
Links
Landscapes
- Stored Programmes (AREA)
Abstract
一種伺服器包含一主機板裝置及一中央處理器,該主機板裝置包括一分壓器及一識別器,該分壓器接收一直流電壓並產生相關的分壓電壓,不同的分壓比例對應不同的分壓電壓,及不同的主機板識別碼,該識別器具有一對照資料庫,該對照資料庫記錄多個對應不同分壓電壓的主機板識別碼及基本輸入輸出系統映像檔,該識別器接收該分壓電壓並將其進行數位轉換以產生一編碼,該編碼對應該等主機板識別碼其中之一,該識別器比對該編碼與該對照資料庫,以得到一對應於該等基本輸入輸出系統映像檔其中之一的目標映像檔,該中央處理器接收並執行該目標映像檔。
Description
本發明是有關於一種伺服器,特別是指一種可辨識主機板的伺服器。
伺服器的中央處理器在選擇用以驅動主機板的基本輸入輸出系統(BIOS:Basic Input Output System)驅動程式執行前,需先得知主機板的種類(每一主機板各自有對應的案子(Project name)與版本(Revision))以選擇對應的基本輸入輸出系統驅動程式。
目前中央處理器辨別主機板種類是先藉由人工調整電連接到主機板的多組並聯的上拉/下拉電阻(Pull-up/Pull-down resistors)各自導通或不導通使其有所區別(即,以數位代碼0、1區分),即,當每組的上/下拉電阻其中之一導通,則其中另一不導通,舉例來說,若有八個不同的主機板,則每一主機板至少需要連接三組並聯的上/下拉電阻(共有23種組合),其中,可調整第
一個主機板的三組上/下拉電阻中的三個下拉電阻導通,代表000,至於第二個主機板則可調整其第一組上/下拉電阻的上拉電阻導通,並調整其餘兩組上/下拉電阻的下拉電阻導通,代表001,其他主機板依此規則調整,之後再由預先儲存多組可代表每一主機板的上/下拉電阻導通變化的數位代碼及每一數位代碼分別對應的基本輸入輸出系統驅動程式的平台路徑控制器(PCH:Platform Controller Hub)偵測該等上拉/下拉電阻接收直流電壓後對應的產生的數位代碼,並與儲存的該等數位代碼比對出對應的基本輸入輸出系統驅動程式,再由中央處理器載入該基本輸入輸出系統驅動程式以驅動該主機板作動。然而,一旦不同的主機板數量增加,就需要對應增加上拉/下拉電阻數量,增加人工調整上/下拉電阻時的複雜度,此外,也浪費電路板的可用空間,因此,現有偵測主機板的裝置有改善的必要。
因此,本發明的一目的,即在提供一種僅需透過一組分壓電阻,即可供中央處理器選擇對應主機板種類的基本輸入輸出系統驅動程式的伺服器。
於是,本發明伺服器包含一主機板裝置,及一中央處理器。
該主機板裝置包括一分壓器,及一識別器。
該分壓器具有一輸入端及一輸出端,其中該輸入端用以接收一直流電壓,該輸出端對應產生一正比於該直流電壓及一分壓比例的分壓電壓,不同的分壓比例對應不同的分壓電壓,不同的分壓電壓對應不同的主機板識別碼。
該識別器電連接該輸出端並具有一對照資料庫,該對照資料庫記錄多個分別對應不同分壓電壓的主機板識別碼,及多個分別對應主機板識別碼的基本輸入輸出系統映像檔,該識別器接收來自該輸出端的該分壓電壓,並將該分壓電壓進行類比至數位轉換,以產生一編碼,該編碼對應該等主機板識別碼其中之一,該識別器比對該編碼與該對照資料庫,以得到一對應該等基本輸入輸出系統映像檔其中之一的目標映像檔。
該中央處理器電連接該識別器,以接收並執行該目標映像檔。
又,本發明的另一目的,即在提供一種僅需透過一組分壓電阻,即可供中央處理器選擇對應主機板種類的基本輸入輸出系統驅動程式的主機板裝置。
於是,本發明主機板裝置適用於一中央處理器,該中央處理器運作於一對應該主機板裝置的工作模式,該主機板裝置包含一分壓器,及一識別器。
該分壓器具有一輸入端及一輸出端,該輸入端接收一直
流電壓,該輸出端產生一正比於該直流電壓及一分壓比例的分壓電壓,其中,不同的分壓比例對應不同的分壓電壓,不同的分壓電壓對應不同的主機板識別碼。
該識別器電連接該輸出端與該中央處理器,並具有一對照資料庫,該對照資料庫記錄多個分別對應不同分壓電壓的主機板識別碼,及多個分別對應主機板識別碼的基本輸入輸出系統映像檔,該識別器接收來自該分壓器的該分壓電壓,並將該分壓電壓進行類比至數位轉換,以產生一編碼,該編碼對應該多個主機板識別碼其中之一,該識別器並根據該編碼與該對照資料庫比對,以得到一所對應該編碼的的基本輸入輸出系統映像檔以作為一目標映像檔,該中央處理器根據該目標映像檔運作於該工作模式。
本發明的功效在於:藉由根據每個主機板的不同而設計對應的分壓比例的分壓器,當接收直流電壓時對應產生不同的分壓電壓,可供識別器根據產生的分壓電壓自動比對出預存的對應於該分壓電壓的基本輸入輸出系統映像檔。
2‧‧‧主機板裝置
21‧‧‧直流電源
22‧‧‧分壓器
221‧‧‧第一電阻
222‧‧‧第二電阻
23‧‧‧識別器
230‧‧‧複雜可程式邏輯裝置
231‧‧‧類比數位轉換單元
232‧‧‧傳輸單元
233‧‧‧基板管理控制單元
234‧‧‧平台路徑控制單元
235‧‧‧記憶體單元
236‧‧‧暫存器
3‧‧‧中央處理器
本發明的其他的特徵及功效,將於參照圖式的實施方式中清楚地呈現,其中:圖1是一方塊圖,說明本發明伺服器的一實施例的一第一具體
應用;圖2是一資料表,輔助說明本發明伺服器的一對照資料表的儲存內容;圖3是一方塊圖,說明本發明伺服器的一實施例的一第二具體應用;圖4是一方塊圖,說明本發明伺服器的一實施例的一第三具體應用;圖5是一方塊圖,說明本發明伺服器的一實施例的一第四具體應用;圖6是一方塊圖,說明本發明伺服器的一實施例的一第五具體應用;圖7是一方塊圖,說明本發明伺服器的一實施例的一第六具體應用;圖8是一方塊圖,說明本發明伺服器的一實施例的一第七具體應用;及圖9是一方塊圖,說明本發明伺服器的一實施例的一第八具體應用。
本發明伺服器的一實施例,包含一主機板裝置2,及一中
央處理器3,該主機板裝置2可由該中央處理器3執行對應的驅動程式而進行加電自檢(POST:Power On Self Test),每一主機板裝置2具有一分壓器22,該分壓器22包括一第一電阻221,及一電連接該第一電阻221的第二電阻222,且該第一電阻221的一第一端接收一由一直流電源21提供電壓值為Vdd的直流電壓,該第二電阻222的一第二端接地,且該第一電阻221的一第二端與該第二電阻222的一第一端串聯而形成具有一提供一分壓電壓的共同端,也就是說該第一電阻221的該第二端與該第二電阻222的該第一端的相連處即為該共同端,且由該共同端輸出該分壓電壓,該第一電阻221與該第二電阻222間的電阻值對應關係形成一分壓比例,而不同分壓比例對應不同的分壓電壓,也就是說使用不同電阻比例藉以調整該分壓比例,即可藉由該分壓比例控制該共同端輸出不同的分壓電壓,其中,假設該第一電阻221的電阻值為R1,該第二電阻222的電阻值為R2,則該分壓比例=R2/(R1+R2),而該分壓電壓=Vdd×R2/(R1+R2),而不同分壓電壓指示不同的主機板裝置2的種類,進而對應不同的基本輸入輸出系統映像檔版本以作為目標映像檔,在此舉一例說明,該主機板裝置2對應於一專案名稱(Project),並依照本身周邊硬體配置的需求而有不同專案版本(Revision),該第一電阻221與該第二電阻222形成的分壓比例是依照主機板裝置2的專案名稱及專案版本而定,二者接收一直流
電壓並將該直流電壓轉換成一分壓電壓,且該分壓電壓介於一特定範圍內,參下表一所列,假設該主機板裝置2對應的專案名稱為AAA,且可藉由該主機板裝置2對應實施R0A~R0H八種不同專案版本,則該分別對應實施八種不同專案版本的主機板裝置可視為八種不同的主機板裝置2,而由分別對應於該等主機板裝置2的專案版本的該第一電阻221與該第二電阻222所對應的電阻比例則可預先設計成可使該直流電壓經該組分壓電阻而於該共同端輸出的分壓電壓分別介於八種不同範圍的電壓值區間的八種電阻比例,須再補充說明的是,前述基本輸入輸出系統映像檔即為基本輸入輸出系統程式(BIOS code:Basic Input Output System code),其為計算機的中央處理器在開機時須先執行的韌體程式,以進行計算機硬體/韌體狀態之確認及配置等開機流程。
另外再說明的是,該第一電阻221與該第二電阻222的設
置態樣主要有三種:第一種是該第一電阻221與該第二電阻222均設置且電連接在該主機板裝置2上,而該第一電阻221與該第二電阻222的電阻值可根據欲實施於該主機板裝置2的專案版本所對應的電阻比例而分別任意搭配不同的電阻值,僅需其電阻比例是依照主機板裝置2的種類不同而有所區別以使該分壓電壓落於該專案版本所對應的電壓值區間即可,第二種是對應相同專案的每一主機板裝置2的該第一電阻221的電阻值固定(即,各主機板裝置2的該第一電阻221的電阻值皆相同)並設置於該主機板裝置2,而該第二電阻222是設置在一裝設該主機板裝置2的機箱內,並與該主機板裝置2電連接的的一背板,且該第二電阻222與該第一電阻221電連接,且該第二電阻222的電阻值是依照主機板裝置2所實施的專案版本所對應的該電阻比例的不同而做調整,第三種是設置在對應相同專案的每一主機板裝置2的該第一電阻221的電阻值固定但設置於與該主機板裝置2電連接的的背板(圖未示),該第二電阻222與該第一電阻221電連接並設置於主機板裝置2,同樣的,該第二電阻222的電阻值是依照主機板裝置2所實施的專案版本所對應的該電阻比例的不同而做調整。
以下更具體地說明本發明伺服器的該實施例的具體應用。
參閱圖1、圖2,本發明伺服器之一第一具體應用包含一
主機板裝置2,及一中央處理器3。
該主機板裝置2包括一分壓器22,及一識別器23。
該分壓器22接收一由一直流電源21提供電壓值為Vdd的直流電壓,並產生一正比於該直流電壓及一分壓比例的分壓電壓,其中,不同的分壓比例對應不同的分壓電壓,不同的分壓電壓對應不同的主機板識別碼,而每一主機板識別碼各自對應一主機板裝置2。
進一步說明,該分壓器22是由一第一電阻221,及一電連接該第一電阻221的第二電阻222所組成,二者分別對應的電阻值依照主機板裝置2的不同而組成不同的電阻比例進而對應不同的分壓比例,該第一電阻221具有一接收該直流電壓的第一端,及一電連接該第二電阻222第二端,該第二電阻222具有一電連接該第一電阻221的該第二端的第一端,及一接地的第二端。
該識別器23電連接該第二電阻222的該第一端並儲存一對照資料庫,該對照資料庫記錄多個分別對應不同分壓電壓的主機板識別碼,及多個分別對應主機板識別碼的基本輸入輸出系統映像檔,即,BIOS code(Basic Input Output System code),該識別器23接收來自該第一電阻221與該第二電阻222共同提供的該分壓電壓,並將該分壓電壓進行類比至數位轉換,以產生一編碼,該識別器23比對該編碼與該對照表,以得到一所對應的基本輸入輸
出系統映像檔作為目標映像檔。
進一步說明,該識別器23包括一類比數位轉換單元231、一傳輸單元232、一基板管理控制單元233、及一平台路徑控制單元234。
該類比數位轉換單元231電連接該第一電阻221的該第二端並接收該分壓電壓,並將該分壓電壓轉換成該編碼。在本實施例中,該類比數位轉換單元231是由伺服器的一複雜可程式邏輯裝置(CPLD:Complex Programmable Logic Device)230其提供的類比數位轉換器所實現。
該傳輸單元232電連接該類比數位轉換單元231並接收該編碼。
該基板管理控制單元233即為BMC(Baseboard Management Controller),電連接該傳輸單元232與該平台路徑控制單元234,用以將該編碼傳送至該平台路徑控制單元234。
該平台路徑控制單元234即為PCH(Platform Controller Hub),其電連接該基板管理控制單元233,並具有可預先儲存該對照資料庫的記憶體單元235,在本實施例中,該記憶體單元235為一非揮發性記憶體(non-volatile memory),例如:快閃記憶體(Flash memory),當該平台路徑控制單元234接收該基板管理控制單元233傳送的該編碼時,即根據該對照資料庫比
對出對應該編碼的該基本輸入輸出系統映像檔以作為目標映像檔。
該中央處理器3即為CPU(Central Processing Unit),電連接該識別器23,以接收並執行該識別器23所比對出的該目標映像檔,當該中央處理器3執行該目標映像檔時,同時驅動該主機板裝置2執行自身相關資訊之檢測。
參閱圖3,本發明伺服器之實施例的一第二具體應用與上述第一具體應用相似,差別在於:當該類比數位轉換單元231接收該分壓電壓、並將該分壓電壓轉換成對應的該編碼後,該傳輸單元232直接將該編碼傳送至該平台路徑控制單元234。
舉例來說,依據上述第一具體應用與第二具體應用的差異,該第一具體應用在實際應用中,作為其目標映像檔的其中一基本輸入輸出系統映像檔的版本所對應的設定為將電腦切換器(KVM switch:Keyboard,Video,Mouse switch)功能參數啟動,而該第二具體應用在實際應用中,作為其目標映像檔的其中另一基本輸入輸出系統映像檔的版本所對應的設定為將電腦切換器功能參數關閉,此外,以下其他具體應用可依作為目標映像檔的其中一基本輸入輸出系統映像檔版本的不同而對其周邊硬體依照實際應用有做不同的設定。
參閱圖4,本發明伺服器之實施例的一第三具體應用與上述第一具體應用相似,差別在於:當每個主機板裝置2的專案名稱
相同、版本不同時,則於一電連接該傳輸單元232的暫存器236預先寫入對應該等主機板裝置2的專案名稱的專案碼,即,對應該等主機板裝置2的主機板識別碼中,代表專案名稱的部分,該類比數位轉換單元231將分壓電壓轉換成一對應出對應於主機板識別碼中代表版本部分的版本碼,接著再由該傳輸單元232將預先寫入暫存器236的專案碼與該類比數位轉換單元231轉換出的該版本碼結合成一主機板合成碼,並經由該基板管理控制單元233傳送至該平台路徑控制單元234,該平台路徑控制單元234根據該主機板合成碼比對出對應的主機板識別碼作為目標識別碼,並將該主機板識別碼對應的基本輸入輸出系統映像檔作為目標映像檔,並傳送至該中央處理器3。再者,類似該類比數位轉換單元231,該暫存器236由該複雜可程式邏輯裝置230提供。
如圖5所示,本發明伺服器之實施例的一第四具體應用與上述第一具體應用相似,差別在於:預存該等分別對應不同分壓電壓的主機板識別碼,及分別對應該等主機板識別碼的基本輸入輸出系統映像檔的記憶體單元235是以外掛的態樣電連接該平台路徑控制單元234,當該平台路徑控制單元234接收來自該基板管理控制器傳送的該主機板識別碼後,讀取該記憶體單元235預先儲存的相關資料執行比對。
如圖6所示,本發明伺服器之實施例的一第五具體應用與
上述第四具體應用相似,差別在於:該類比數位轉換單元231接收該分壓電壓,並將該分壓電壓轉換成對應該主機板裝置2的主機板識別碼後,該傳輸單元232直接將該主機板識別碼傳送至該平台路徑控制單元234。
如圖7所示,本發明伺服器之實施例的一第六具體應用與上述第五具體應用相似,差別在於:每個主機板裝置2的專案名稱相同、版本不同,該複雜可程式邏輯裝置230的該暫存器236預先寫入對應該等主機板裝置2的專案名稱的專案碼,即,對應該等主機板裝置2的主機板識別碼中代表專案名稱的部分,至於該類比數位轉換單元231僅需將分壓電壓轉換出對應於主機板識別碼中代表版本部分的信號,即,版本碼,接著再由該傳輸單元232再將預先寫入暫存器236的專案碼與類比數位轉換器轉換出的版本碼結合成主機板合成碼,並將該主機板合成碼傳送至該平台路徑控制單元234比對出對應的主機板識別碼及基本輸入輸出系統映像檔。
如圖8所示,本發明伺服器之實施例的一第四具體應用與上述第六具體應用相似,差別在於:預存該等分別對應不同分壓電壓的主機板識別碼,及分別對應該等主機板識別碼的基本輸入輸出系統映像檔的記憶體單元235是內建於該平台路徑控制單元234內部,當該平台路徑控制單元234接收來自該基板管理控制器傳送的該主機板識別碼後,讀取預存的相關資料執行比對。
如圖9所示,本發明伺服器之實施例的一第八具體應用與上述第七具體應用相似,差別在於:該傳輸單元232先將該主機板識別碼傳送至該基板管理控制單元233,該基板管理控制單元233再將該主機板識別碼傳送至該平台路徑控制單元234,且,預存該等分別對應不同分壓電壓的主機板識別碼,及分別對應該等主機板識別碼的基本輸入輸出系統映像檔的記憶體單元235是以外掛的態樣電連接該平台路徑控制單元234,當該平台路徑控制單元234接收來自該基板管理控制單元233傳送的該主機板識別碼後,讀取該記憶體單元235預先儲存的相關資料執行比對。
綜上所述,本發明伺服器主要是由該主機板裝置提供不同的分壓電壓,再配合該識別器的該類比數位轉換單元將該分壓電壓轉換為數位格式的編碼,並由該平台路徑控制單元比對出與該編碼對應的基本輸入輸出裝置映像檔以作為目標映像檔,或在該暫存器236預先寫入對應該等主機板裝置的專案名稱的專案碼,該配合該類比數位轉換單元將分壓電壓轉換為對應於主機板識別碼中代表版本部分的版本碼,再由該傳輸單元將專案碼與版本碼結合成主機板合成碼,並由該平台路徑控制單元比對出對應的基本輸入輸出系統映像檔以作為目標映像檔,供該中央處理器執行並驅動該主機板裝置執行加電自檢,而改善現有以人工方式切換上/下拉電阻以讓中央處理器辨別主機板種類的方式所可能發生的潛在錯誤,且大
幅節省所需採用的電阻設備成本與佔據的空間成本,故確實達成本發明的創作目的。
惟以上所述者,僅為本發明的實施例而已,當不能以此限定本發明實施的範圍,凡是依本發明申請專利範圍及專利說明書內容所作的簡單的等效變化與修飾,皆仍屬本發明專利涵蓋的範圍內。
Claims (9)
- 一種伺服器,包含: 一主機板裝置,包括一分壓器及一識別器,該分壓器具有一輸入端及一輸出端,其中該輸入端用以接收一直流電壓,該輸出端對應產生一正比於該直流電壓及一分壓比例的分壓電壓,不同的分壓比例對應不同的分壓電壓,不同的分壓電壓對應不同的主機板識別碼,該識別器電連接該輸出端並具有一對照資料庫,該對照資料庫記錄多個分別對應不同分壓電壓的主機板識別碼,及多個分別對應主機板識別碼的基本輸入輸出系統映像檔,該識別器接收來自該輸出端的該分壓電壓,並將該分壓電壓進行類比至數位轉換,以產生一編碼,該編碼對應該等主機板識別碼其中之一,該識別器比對該編碼與該對照資料庫,以得到一對應該等基本輸入輸出系統映像檔其中之一的目標映像檔;及 一中央處理器,電連接該識別器,以接收並執行該目標映像檔。
- 如請求項1所述的伺服器,其中,該分壓器包括一第一電阻,及一電連接該第一電阻的第二電阻,該第一電阻具有一接收該直流電壓的第一端作為該輸入端,及一電連接該第二電阻與該識別器的第二端作為該輸出端,該第二電阻具有一電連接該輸出端的第一端,及一接地的第二端。
- 如請求項1所述的伺服器,其中,該識別器包括 一類比數位轉換單元,電連接該輸出端以接收該分壓電壓,並將該分壓電壓轉換成該編碼, 一傳輸單元,電連接該類比數位轉換單元,接收該編碼,及 一平台路徑控制單元,電連接該傳輸單元與該中央處理器並具有該對照資料庫,該平台路徑控制單元接收來自該傳輸單元傳送的該編碼,根據該對照資料庫比對出對應該編碼的該基本輸入輸出系統映像檔以作為該目標映像檔,並將該基本輸入輸出系統映像檔傳送至該中央處理器。
- 如請求項1所述的伺服器,其中,該識別器包括 一暫存單元,儲存一相關於該分壓電壓的專案碼, 一類比數位轉換單元,電連接該輸出端並接收該分壓電壓,並將該分壓電壓轉換成一版本碼, 一傳輸單元,電連接該類比數位轉換單元與該暫存單元,接收該專案碼與該版本碼,並將該專案碼與該版本碼組成一主機板合成碼,及 一平台路徑控制單元,電連接該傳輸單元與該中央處理器並儲存該對照資料庫,該平台路徑控制單元接收來自該傳輸單元傳送的該主機板合成碼,根據該主機板合成碼比對出對應的主機板識別碼以作為一目標識別碼,並將對應於該目標識別碼的基本輸入輸出系統映像檔作為該目標映像檔傳送至該中央處理器。
- 如請求項1所述的伺服器,其中,該識別器包括 一類比數位轉換單元,電連接該輸出端以接收該分壓電壓,並將該分壓電壓轉換成該編碼, 一傳輸單元,電連接該類比數位轉換單元,並接收該編碼, 一基板管理控制單元,電連接該傳輸單元,並接收該傳輸單元傳送的該編碼,及 一平台路徑控制單元,電連接該基板管理控制單元與該中央處理器,並儲存該對照資料庫,該平台路徑控制單元接收來自該基板管理控制單元傳送的該編碼,根據該對照資料庫比對出對應該編碼的其中一基本輸入輸出系統映像檔作為該目標映像檔,並將該目標映像檔傳送至該中央處理器。
- 如請求項1所述的伺服器,其中,該識別器包括 一類比數位轉換單元,電連接該輸出端並接收該分壓電壓,並將該分壓電壓轉換成該編碼, 一傳輸單元,電連接該類比數位轉換單元,並接收該編碼,一記憶體單元,儲存該對照資料庫,及 一平台路徑控制單元,電連接該傳輸單元與該記憶體單元,該平台路徑控制單元接收來自該傳輸單元傳送的該編碼,並根據該編碼與該記憶體單元儲存的該對照資料庫比對出對應該編碼的基本輸入輸出系統映像檔以作為該目標映像檔,並將該目標映像檔傳送至該中央處理器。
- 一種主機板裝置,適用於一中央處理器,該中央處理器運作於一對應該主機板裝置的工作模式,該主機板裝置包含: 一分壓器,具有一輸入端及一輸出端,該輸入端接收一直流電壓,該輸出端產生一正比於該直流電壓及一分壓比例的分壓電壓,其中,不同的分壓比例對應不同的分壓電壓,不同的分壓電壓對應不同的主機板識別碼;及 一識別器,電連接該輸出端與該中央處理器,並具有一對照資料庫,該對照資料庫記錄多個分別對應不同分壓電壓的主機板識別碼,及多個分別對應主機板識別碼的基本輸入輸出系統映像檔,該識別器接收來自該分壓器的該分壓電壓,並將該分壓電壓進行類比至數位轉換,以產生一編碼,該編碼對應該多個主機板識別碼其中之一,該識別器並根據該編碼與該對照資料庫比對,以得到一所對應該編碼的的基本輸入輸出系統映像檔以作為一目標映像檔,該中央處理器根據該目標映像檔運作於該工作模式。
- 如請求項7所述的主機板裝置,其中,該分壓器包括一第一電阻,及一電連接該第一電阻的第二電阻,該第一電阻具有一接收該直流電壓的第一端作為該輸入端,及一電連接該第二電阻與該識別器的第二端作為該輸出端,該第二電阻具有一電連接該輸出端的第一端,及一接地的第二端。
- 如請求項7所述的主機板裝置,其中,該識別器包括 一類比數位轉換單元,電連接該輸出端以接收該分壓電壓,並根據該分壓電壓取得該編碼, 一傳輸單元,電連接該類比數位轉換單元,接收該編碼,及 一平台路徑控制單元,電連接該傳輸單元與該中央處理器並具有該對照資料庫,該平台路徑控制單元接收來自該傳輸單元傳送的該編碼,根據該對照資料庫比對出對應該編碼的該基本輸入輸出系統映像檔以作為該目標映像檔,並將該目標映像檔傳送至該中央處理器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW107131316A TWI675292B (zh) | 2018-09-06 | 2018-09-06 | 主機板裝置及伺服器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW107131316A TWI675292B (zh) | 2018-09-06 | 2018-09-06 | 主機板裝置及伺服器 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI675292B true TWI675292B (zh) | 2019-10-21 |
TW202011190A TW202011190A (zh) | 2020-03-16 |
Family
ID=69023979
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW107131316A TWI675292B (zh) | 2018-09-06 | 2018-09-06 | 主機板裝置及伺服器 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI675292B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI740272B (zh) * | 2019-11-14 | 2021-09-21 | 和碩聯合科技股份有限公司 | 寫入映像檔至記憶體之裝置、方法及其非暫態電腦可讀取媒體 |
TWI764648B (zh) * | 2021-03-25 | 2022-05-11 | 微星科技股份有限公司 | 主機板、主機板的外接裝置以及主機板的開機方法 |
TWI831190B (zh) * | 2022-04-15 | 2024-02-01 | 新加坡商鴻運科股份有限公司 | 資料中心安全控制模組及其控制方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200937208A (en) * | 2008-02-29 | 2009-09-01 | Inventec Corp | Apparatus for automatically regulating system ID of motherboard of server and server thereof |
TW201424317A (zh) * | 2012-12-06 | 2014-06-16 | Ibm | 辨識伺服器位置的方法 |
TW201610850A (zh) * | 2014-09-08 | 2016-03-16 | 廣達電腦股份有限公司 | 用於管理電腦系統中之基本輸入輸出系統組態之方法、管理裝置、及電腦可讀取媒體 |
TW201734762A (zh) * | 2016-03-25 | 2017-10-01 | 神雲科技股份有限公司 | 資料載入方法及主機板 |
TW201734779A (zh) * | 2016-03-18 | 2017-10-01 | 神雲科技股份有限公司 | 通知開機階段的方法及伺服器系統 |
-
2018
- 2018-09-06 TW TW107131316A patent/TWI675292B/zh active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200937208A (en) * | 2008-02-29 | 2009-09-01 | Inventec Corp | Apparatus for automatically regulating system ID of motherboard of server and server thereof |
TW201424317A (zh) * | 2012-12-06 | 2014-06-16 | Ibm | 辨識伺服器位置的方法 |
TW201610850A (zh) * | 2014-09-08 | 2016-03-16 | 廣達電腦股份有限公司 | 用於管理電腦系統中之基本輸入輸出系統組態之方法、管理裝置、及電腦可讀取媒體 |
TW201734779A (zh) * | 2016-03-18 | 2017-10-01 | 神雲科技股份有限公司 | 通知開機階段的方法及伺服器系統 |
TW201734762A (zh) * | 2016-03-25 | 2017-10-01 | 神雲科技股份有限公司 | 資料載入方法及主機板 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI740272B (zh) * | 2019-11-14 | 2021-09-21 | 和碩聯合科技股份有限公司 | 寫入映像檔至記憶體之裝置、方法及其非暫態電腦可讀取媒體 |
US11829329B2 (en) | 2019-11-14 | 2023-11-28 | Pegatron Corporation | Device, method and non-transitory computer readable medium for writing image files into memories |
TWI764648B (zh) * | 2021-03-25 | 2022-05-11 | 微星科技股份有限公司 | 主機板、主機板的外接裝置以及主機板的開機方法 |
TWI831190B (zh) * | 2022-04-15 | 2024-02-01 | 新加坡商鴻運科股份有限公司 | 資料中心安全控制模組及其控制方法 |
Also Published As
Publication number | Publication date |
---|---|
TW202011190A (zh) | 2020-03-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI675292B (zh) | 主機板裝置及伺服器 | |
US8275599B2 (en) | Embedded bus emulation | |
US7610483B2 (en) | System and method to accelerate identification of hardware platform classes | |
US7584305B2 (en) | Serial peripheral interface circuit | |
US7490176B2 (en) | Serial attached SCSI backplane and detection system thereof | |
US20140164672A1 (en) | Methods and systems for providing user selection of associations between information handling resources and information handling systems in an integrated chassis | |
US20070300055A1 (en) | Booting apparatus and method therefor | |
US11157625B2 (en) | Verifying basic input/output system (BIOS) boot block code | |
US9946552B2 (en) | System and method for detecting redundant array of independent disks (RAID) controller state from baseboard management controller (BMC) | |
US8225023B2 (en) | Indicator control apparatus | |
US20210165661A1 (en) | Automated bios platform configuration system | |
US20080222365A1 (en) | Managed Memory System | |
US11467780B1 (en) | System and method for automatic identification and bios configuration of drives in a backplane | |
CN113468028B (zh) | 用于计算设备的设备管理方法、计算设备、装置和介质 | |
US20180113833A1 (en) | Board management controller peripheral card, host system with the same, and method for managing host peripheral member by the same | |
US20180261293A1 (en) | Power supply management device and memory system | |
WO2020018094A1 (en) | Selectively enabling power lines to usb ports | |
EP3848807A1 (en) | Data processing system and method for configuring and operating a data processing system | |
EP3182295A1 (en) | Communication system with serial ports for automatically identifying device types and communication protocols and method thereof | |
CN110955456A (zh) | 主板装置及服务器 | |
Intel | Intel® Desktop Board DH57DD Technical Product Specification | |
US10817075B2 (en) | Keyboard control system and computer input system allowing a single pin to correspond to a single key when pressed on the keyboard key | |
TWI684872B (zh) | 系統管理匯流排裝置管理系統及其方法 | |
TWI685745B (zh) | 冗餘束磁碟 | |
CN110633227B (zh) | 内存重置电路及应用所述内存重置电路的主板 |