TWI570683B - 顯示裝置 - Google Patents

顯示裝置 Download PDF

Info

Publication number
TWI570683B
TWI570683B TW104105517A TW104105517A TWI570683B TW I570683 B TWI570683 B TW I570683B TW 104105517 A TW104105517 A TW 104105517A TW 104105517 A TW104105517 A TW 104105517A TW I570683 B TWI570683 B TW I570683B
Authority
TW
Taiwan
Prior art keywords
pixels
parallel
heptagon
circuit
adjacent
Prior art date
Application number
TW104105517A
Other languages
English (en)
Other versions
TW201619941A (zh
Inventor
黃聖峰
施建豐
哥本喬翰 赫克斯特拉
Original Assignee
群創光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 群創光電股份有限公司 filed Critical 群創光電股份有限公司
Priority to US14/943,430 priority Critical patent/US9818330B2/en
Publication of TW201619941A publication Critical patent/TW201619941A/zh
Application granted granted Critical
Publication of TWI570683B publication Critical patent/TWI570683B/zh

Links

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

顯示裝置
本發明係關於顯示裝置,更特別關於其週邊區域之電路區的形狀設計。
一般的顯示裝置為矩形,主要分為顯示區與外圍的週邊區域。週邊區域含有多個矩形的電路區,用以驅動顯示區中的畫素。然而在其他形狀的顯示裝置中,矩形電路區與週邊區域的基板邊緣之間的空間過大而無法妥善利用。一般而言,電路區的面積越大,在電路設計上具有越大的彈性。為了減少電路區與基板邊緣之間的空間,現有的電路區設計往往呈不規則型,且隨著位置不同而有不同形狀,造成某一電路區的電路設計無法適用於其他電路區。
綜上所述,目前亟需新的電路區形狀以減少電路區與基板邊緣之間的空間,且此電路區形狀應適用於週邊區域的任何位置。
本發明一實施例提供之顯示裝置,包括:顯示區,具有位於基板上的多個畫素;以及週邊區域位於顯示區外側,週邊區域包括位於基板上的多個第一電路區與多個第二電路區,第一電路區依第一方向驅動畫素,且第二電路區依第二方向驅動畫 素;其中第一電路區與第二電路區中至少一者係五邊形,具有依序相連的第一邊、第二邊、第三邊、第四邊、與第五邊,其中第一邊與第二方向平行,其中第二邊與第一方向平行,其中第三邊與畫素之一者的對角線平行,其中第四邊與五邊形對應之基板邊緣實質上平行,且第四邊的長度大於畫素之側邊中至少一者的長度,以及其中第五邊與第三邊平行。
本發明一實施例提供之顯示裝置,包括:顯示區,具有位於基板上的多個畫素;以及週邊區域位於顯示區外側,週邊區域包括位於基板上的多個第一電路區與多個第二電路區,第一電路區依第一方向驅動畫素,第二電路區依第二方向驅動畫素;其中第一電路區與第二電路區中至少一者係七邊形,具有依序相連的第一邊、第二邊、第三邊、第四邊、第五邊、第六邊、與第七邊,其中第一邊與第二方向平行,其中第二邊與第一方向平行,其中第四邊與七邊形對應之基板邊緣實質上平行,且第四邊的長度大於畫素之側邊中至少一者的長度,其中第六邊與第一邊平行,以及其中第七邊與第二邊平行。
CLR、CLG、CLB‧‧‧時序信號線
D‧‧‧資料線
Mn1、Mn2、Mn3、Mn4、Mn10、Mn11、Mn12、Mn13、Mn14‧‧‧電晶體
P‧‧‧側邊
S‧‧‧掃描線
VH、VL‧‧‧電源供給線
V-1、VI-1、VII-1‧‧‧第一邊
V-2、VI-2、VII-2‧‧‧第二邊
V-3、VI-3、VII-3‧‧‧第三邊
V-4、VI-4、VII-4‧‧‧第四邊
V-5、VI-5、VII-5‧‧‧第五邊
VI-6、VII-6‧‧‧第六邊
VII-7‧‧‧第七邊
10‧‧‧基板
11‧‧‧顯示區
11A‧‧‧第一方向
11B‧‧‧第二方向
11C‧‧‧對角線
13‧‧‧週邊區域
13E‧‧‧基板邊緣
15‧‧‧接線
100‧‧‧顯示裝置
110‧‧‧畫素
131‧‧‧第一電路區
133‧‧‧第二電路區
第1圖係本發明一實施例中,顯示裝置的示意圖。
第2與3圖係本發明實施例中,第一電路區與第二電路區之分佈圖。
第4至9圖係本發明實施例中,第一電路區與第二電路區之形狀。
第10A至10D圖係本發明實施例中,第一電路區與第二電路區 之佈局圖。
第11圖係本發明一實施例中,移位寄存器的電路圖。
第12圖係本發明一實施例中,多工控制器的電路圖。
第1圖係本發明一顯示裝置的示意圖。顯示裝置100具有圓形的基板邊緣,主要分為顯示區11與週邊區域13。顯示區11具有位於基板10上的畫素110。在第1圖之實施例中,畫素110為方形,且第一方向11A垂直於第二方向11B。在其他實施例中,畫素可為六角形,且第一方向11A與第二方向11B的夾角為60度。
第1圖之週邊區域13具有位於基板10上多個第一電路區131與第二電路區133。第一電路區131依第一方向11A驅動畫素110,且第二電路區133依第二方向11B驅動畫素110。舉例來說,第一電路區131可為移位寄存器(SR),且單一的第一電路區131只驅動單列的畫素110(並連接其掃描線S)。第二電路區133可為多工控制器的開關(MUX switch),且單一的第二電路區133驅動至少一行的畫素110(並連接其資料線D)。
第1圖之週邊區域13所含的第一電路區131與第二電路區133可如第2圖或第3圖所示。在第2圖中,有部份的週邊區域13皆設置第一電路區131與第二電路133區。在第3圖中,有部份的週邊區域13僅設置第一電路區131與有部份的週邊區域13僅設置第二電路區133。
第4圖為第1圖之區域200的放大圖,用以說明第3圖之設計中第一電路區131與第二電路區133之形狀。可以理解的是,雖然第3圖之左下角為第二電路區133,但第二電路區133之形 狀設計亦可應用於右下角之第一電路區131。
如第4圖所示,每一畫素110具有三個次畫素(R、G、與B)。可以理解的是,畫素110可具有更多次畫素而不限於常見之三個次畫素之設計,且三個次畫素的排列方式與面積大小亦可依需要調整。在第4圖中,第二電路區133為五邊形。以中間的第二電路區133為例,五邊形具有依序相連的第一邊V-1、第二邊V-2、第三邊V-3、第四邊V-4、與第五邊V-5。第一邊V-1與第二方向11B平行,第二邊V-2與第一方向11A平行,且第三邊V-3與畫素110的對角線11C平行。第四邊V-4與五邊形對應之週邊區域13的基板邊緣13E實質上平行,且第四邊V-4大於畫素110之側邊P中至少一者。舉例來說,第四邊V-4大於畫素110之右側邊、左側邊、上側邊、或下側邊。第五邊V-5與第三邊V-3平行。在本發明一實施例中,第二電路區133與基板邊緣13E之間可夾有接線15,以連接不同的第二電路區133至外部電路。如第4圖所示之實施例,第一邊V-1與顯示區11中最外側的畫素110之一者的側邊(如第二電路區133右方之畫素110的左側)相鄰,且第二邊V-2與該顯示區11中最外側的畫素110之另一者的側邊(如第二電路區133上方之畫素110的下側)相鄰。
在第4圖中,第三邊V-3與第五邊V-5的長度相同。但在其他實施例中,第三邊V-3與第五邊V-5的長度可不相同,使第四邊V-4與不同位置的基板邊緣13E實質上平行,如第5圖所示。同樣地,第一邊V-1與第二邊V-2的長度也不一定相同,端視其對應的畫素數目而定。不論如何,第四邊V-4均與基板邊緣13E實質上平行。在這必須說明的是,雖然巨觀上基板邊緣13E為圓形, 但在微觀如畫素尺寸時,對應第二電路區133的基板邊緣13E可視作直線。
第6圖為第1圖之區域200的放大圖,用以說明第2圖之設計中部份的週邊區域13皆設置第一電路區131與第二電路區133(下半部)之形狀。至於第2圖中部份的週邊區域13僅設置第一電路區131(上半部),可採用前述五邊形的設計。可以理解的是,雖然第6圖的設計對應左下角中部份的週邊區域13皆設置第一電路區131與第二電路區133,但亦可應用於右下角中部份的週邊區域13皆設置第一電路區131與第二電路區133。在其他實施例中,部份的週邊區域13皆設置第一電路區131與第二電路區133可位於週邊區域13之下半部以外的其他區域,但都適用第6圖之設計。
在第6圖中,第二電路區133位於第一電路區131與顯示區11之間。五邊形的第一電路區131具有依序相連的第一邊V-1、第二邊V-2、第三邊V-3、第四邊V-4、與第五邊V-5。第一邊V-1與第二方向11B平行,第二邊V-2與第一方向11A平行,且第三邊V-3與畫素110的對角線11C平行。第四邊V-4與五邊形對應之週邊區域13的基板邊緣13E實質上平行,且第四邊V-4大於畫素110之側邊P中至少一者。舉例來說,第四邊V-4大於畫素110之右側邊、左側邊、上側邊、或下側邊。第五邊V-5與第三邊V-3平行。在本發明一實施例中,第一電路區131與基板邊緣13E之間可夾有接線15,以連接不同的第一電路區131至外部電路。
如第6圖所示,六邊形的第二電路區133具有依序相連的第一邊VI-1、第二邊VI-2、第三邊VI-3、第四邊VI-4、第五邊VI-5、與第六邊VI-6。第一邊VI-1與第二方向11B平行,並與顯 示區11中最外側的畫素110之一者的側邊(如第二電路區133右方之畫素110之左側)相鄰。第二邊VI-2與第一方向11A平行,並與顯示區11中最外側的畫素之另一者的側邊(如第二電路區133上方之畫素110的下側)相鄰。第三邊VI-3與畫素110之一者的對角線11C平行。第四邊VI-4與第一邊VI-1平行,並與其左側之五邊形的第一電路區131之第一邊V-1相鄰。第五邊VI-5與第二邊VI-2平行,並與其下側之五邊形的第一電路區131之第二邊V-2相鄰。第六邊VI-6與第三邊VI-3平行。
第7圖為第1圖之區域200的放大圖,用以說明第3圖之設計中第一電路區131與第二電路區133之形狀。可以理解的是,雖然第7圖之左下角為第二電路區133,但第二電路區133之形狀設計亦可應用於右下角之第一電路區131。
如第7圖所示,第二電路區133為七邊形,具有依序相連的第一邊VII-1、第二邊VII-2、第三邊VII-3、第四邊VII-4、第五邊VII-5、第六邊VII-6、與第七邊VII-7。第一邊VII-1與第二方向11B平行,並與顯示區11中最外側的畫素110之第一者的第一側邊(如第7圖中中間的畫素110之左側)相鄰。第二邊VII-2與第一方向11A平行,並與顯示區11中最外側的畫素110之第二者的側邊(如第7圖中上方的畫素110之下側)相鄰。第四邊VII-4與七邊形對應之週邊區域13的基板邊緣13E實質上平行,且第四邊VII-4大於畫素110之側邊P中至少一者。舉例來說,第四邊VII-4的長度大於畫素110之上側邊、下側邊、左側邊、或右側邊。第六邊VII-6與第一邊VII-1平行,並與顯示區11中最外側的畫素110之第三者的側邊(如第7圖中下方的畫素之左側)相鄰。第七邊VII-7與第二邊 VII-2平行,並與顯示區11中最外側的畫素110之第一者的第二側邊(如第7圖中中間的畫素110之下側)相鄰。在本發明一實施例中,第二電路區133與基板邊緣13E之間可夾有接線15,以連接不同的第二電路區133至外部電路。
在第7圖中,可調整第三邊VII-3與第五邊VII-5的長度,使第四邊VII-4與不同位置的基板邊緣13E實質上平行,如第8圖所示。同樣地,第一邊VII-1、第二邊VII-2、第六邊VII-6、與第七邊VII-7的長度也不一定相同,端視其對應的畫素數目而定。不論如何,第四邊VII-4均與基板邊緣13E實質上平行。在這必須說明的是,雖然巨觀上基板邊緣13E為圓形,但在微觀如畫素尺寸時,對應第二電路區133的基板邊緣13E可視作直線。
第9圖為第1圖之區域200的放大圖,用以說明第2圖之設計中部份的週邊區域13皆設置第一電路區131與第二電路區133(下半部)之形狀。至於第9圖中部份的週邊區域13僅設置第一電路區(上半部),可採用前述五邊形的設計。可以理解的是,雖然第9圖的設計對應左下角中部份的週邊區域13皆設置第一電路區131與第二電路區133,但亦可應用於右下角中部份的週邊區域13皆設置第一電路區131與第二電路區133。在其他實施例中,部份的週邊區域13皆設置第一電路區131與第二電路區133可位於週邊區域13之下半部以外的其他區域,但都適用第9圖之設計。
在第9圖中,第二電路區133位於第一電路區131與顯示區11之間。七邊形的第一電路區131具有依序相連的第一邊VII-1、第二邊VII-2、第三邊VII-3、第四邊VII-4、第五邊VII-5、第六邊VII-6、與第七邊VII-7。第一邊VII-1與第二方向11B平行。 第二邊VII-2與第一方向11A平行。第四邊VII-4與七邊形對應之週邊區域13的基板邊緣13E實質上平行,且第四邊VII-4大於畫素110之側邊P中至少一者。舉例來說,第四邊VII-4的長度大於畫素110之上側邊、下側邊、左側邊、或右側邊。第六邊VII-6與第一邊VII-1平行。第七邊VII-7與第二邊VII-2平行。在本發明一實施例中,第一電路區131與基板邊緣13E之間可夾有接線15,以連接不同的第一電路區131至外部電路。
如第9圖所示,六邊形的第二電路區133具有依序相連的第一邊VI-1、第二邊VI-2、第三邊VI-3、第四邊VI-4、第五邊VI-5、與第六邊VI-6。第一邊VI-1與第二方向11B平行,並與顯示區11中最外側的畫素110之一者的側邊(如第二電路區133右方之畫素110之左側)相鄰。第二邊VI-2與第一方向11A平行,並與顯示區11中最外側的畫素之另一者的側邊(如第二電路區133上方之畫素110的下側)相鄰。第三邊VI-3與畫素110之一者的對角線11C平行。第四邊VI-4與第一邊VI-1平行,並與七邊形的第一電路區131之第一邊VII-1相鄰。第五邊VI-5與第二邊VI-2平行,並與七邊形的第一電路區131之第七邊VII-7相鄰。第六邊VI-6與第三邊VI-3平行。
在本發明一實施例中,五邊形的第一電路區131(如第4或5圖之設計)其佈局圖如第10A圖所示,其為對應驅動多條掃描線S的多個移位暫存器,移位暫存器之一包括電源供給線VH與VL,該電源供給線VH與VL與五邊形的第四邊V-4相鄰,且與五邊形對應之基板邊緣13E實質上平行。上述移位寄存器之電路圖如第11圖所示。一般而言,移位寄存器具有四個電晶體Mn1、Mn2、 Mn3、與Mn4,以驅動單列的畫素110中的閘極。
在本發明一實施例中,五邊形的第二電路區133(如第4或5圖之設計)其佈局圖如第10B圖所示,其為對應驅動多條資料線的多個多工控制器。多工控制器之一包括的時序信號線CLR、CLG、與CLB與五邊形的第四邊V-4相鄰,且與五邊形對應之基板邊緣13E實質上平行。上述多工控制器之電路圖如第12圖所示。一般而言,多工控制器之三個電晶體Mn10、Mn11、Mn12於不同時相可分別開關單行的畫素110中RGB次畫素的資料線。若畫素110具有更多次畫素(比如RGBY),則電晶體的數目更多(比如4個)。另一方面,多工控制器的電晶體Mn13與Mn14係靜電放電的防護電路。
在本發明一實施例中,第一電路區131為五邊形,而第二電路區133為六邊形,且第二電路區133夾設於第一電路區131與畫素110之間(如第6圖之設計)。第一電路區131為移位寄存器,其佈局圖可參考第10A圖。第二電路區133為對應驅動多條資料線的多個多工控制器,其佈局圖如第10C圖所示。多工控制器之一包括電源供給線VL,且電源供給線VL與六邊形的第五邊VI-5相鄰。上述多工控制器之電路圖如第12圖所示。
在本發明一實施例中,七邊形的第一電路區131(如第7或8圖之設計)為對應驅動多條掃描線的多個移位暫存器,其佈局圖如第10D圖所示。移位暫存器之一包括的電源供給線VL與七邊形的第四邊VII-4相鄰,且與七邊形對應之基板邊緣13E實質上平行。上述移位寄存器之電路圖如第11圖所示。
在本發明一實施例中,七邊形的第一電路區131(如 第7或8圖之設計)為對應驅動多條掃描線的多個移位暫存器,其佈局圖如第10D圖所示。移位暫存器之一包括的電源供給線VL與七邊形的第五邊VII-5相鄰。上述移位寄存器之電路圖如第11圖所示。
在本發明一實施例中,七邊形的第一電路區131(如第7或8圖之設計)為對應驅動多條掃描線的多個移位暫存器,其佈局圖如第10D圖所示。移位暫存器之一包括的電源供給線VH與七邊形的第一邊VII-1及第七邊VII-7相鄰。上述移位寄存器之電路圖如第11圖所示。
在本發明一實施例中,第一電路區131為七邊形,而第二電路區133為六邊形,且第二電路區133夾設於第一電路區131與畫素110之間(如第9圖之設計)。第一電路區131為移位寄存器,其佈局圖可參考第10D圖。第二電路區133為對應驅動多條資料線的多個多工控制器,多工控制器之一包括的電源供給線VL與六邊形的第五邊VI-5相鄰。上述多工控制器之電路圖如第12圖所示。值得注意的是,第10A至10D之佈局圖與第11與12圖所示之電路圖僅用以舉例而非侷限本發明。只要是能夠驅動畫素之移位寄存器或多工控制器的佈局或電路,均可作為本申請案之第一電路區131或第二電路區133之佈局或電路。
綜上所述,本申請案已提供新穎的電路區形狀設計。上述電路區形狀可減少電路區與基板邊緣之間的空間,並可應用於週邊區域的任何位置。
雖然本發明已以數個實施例揭露如上,然其並非用以限定本發明,任何本技術領域中具有通常知識者,在不脫離本 發明之精神和範圍內,當可作任意之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
P‧‧‧側邊
V-1‧‧‧第一邊
V-2‧‧‧第二邊
V-3‧‧‧第三邊
V-4‧‧‧第四邊
V-5‧‧‧第五邊
11A‧‧‧第一方向
11B‧‧‧第二方向
11C‧‧‧對角線
13E‧‧‧基板邊緣
15‧‧‧接線
110‧‧‧畫素
133‧‧‧第二電路區

Claims (17)

  1. 一種顯示裝置,包括:一顯示區,具有位於一基板上的多個畫素;以及一週邊區域位於該顯示區外側,該週邊區域具有位於該基板上的多個第一電路區與多個第二電路區,該些第一電路區依一第一方向驅動該些畫素,且該些第二電路區依一第二方向驅動該些畫素;其中該些第一電路區之一與該些第二電路區之一中至少一者係一五邊形,該五邊形具有依序相連的第一邊、第二邊、第三邊、第四邊、與第五邊,其中該五邊形的第一邊與該第二方向平行,其中該五邊形的第二邊與該第一方向平行,其中該五邊形的第三邊與該些畫素之一者的對角線平行,其中該五邊形的第四邊與該五邊形對應之該基板邊緣實質上平行,且該五邊形的第四邊的長度大於該些畫素之側邊中至少一者的長度,以及其中該五邊形的第五邊與該五邊形的第三邊平行。
  2. 如申請專利範圍第1項所述之顯示裝置,其中該五邊形的第一邊與該顯示區中最外側的畫素之一者的側邊相鄰,且該五邊形的第二邊與該顯示區中最外側的畫素之另一者的側邊相鄰。
  3. 如申請專利範圍第1項所述之顯示裝置,其中該些畫素係矩形,該第一方向垂直於該第二方向,每一該些第一電 路區驅動單列的畫素,且每一該些第二電路區驅動至少一行的畫素。
  4. 如申請專利範圍第1項所述之顯示裝置,其中該顯示區實質上呈圓形。
  5. 如申請專利範圍第1項所述之顯示裝置,其中該些第一電路區為對應驅動多條掃描線的多個移位暫存器,該些移位暫存器之一包括一電源供給線,該電源供給線與該五邊形的第四邊相鄰,且與該五邊形對應之該基板邊緣實質上平行。
  6. 如申請專利範圍第1項所述之顯示裝置,其中該些第二電路區為對應驅動多條資料線的多個多工控制器,該些多工控制器之一包括一時序信號線,該時序信號線與該五邊形的第四邊相鄰,且與該五邊形對應之該基板邊緣實質上平行。
  7. 如申請專利範圍第1項所述之顯示裝置,其中該些第一電路區之一與該些第二電路區之一中的另一者係一六邊形,且夾設於該五邊形與該顯示區之間,其中該六邊形具有依序相連的第一邊、第二邊、第三邊、第四邊、第五邊、與第六邊,其中該六邊形的第一邊與該第二方向平行,並與該顯示區中最外側的畫素之一者的側邊相鄰,其中該六邊形的第二邊與該第一方向平行,並與顯示區中最外側的畫素之另一者的側邊相鄰,其中該六邊形的第三邊與該些畫素之一者的對角線平行,其中該六邊形的第四邊與該六邊形的第一邊平行,並與 該五邊形的第一邊平行,其中該六邊形的第五邊與該六邊形的第二邊平行,並與該五邊形的第二邊平行,其中該六邊形的第六邊與該六邊形的第三邊平行。
  8. 如申請專利範圍第7項所述之顯示裝置,其中該些第二電路區為對應驅動多條資料線的多個多工控制器,該些多工控制器之一包括一電源供給線,該電源供給線與該六邊形的第五邊相鄰。
  9. 一種顯示裝置,包括:一顯示區,具有位於一基板上的多個畫素;以及一週邊區域位於該顯示區外側,該週邊區域包括位於該基板上的多個第一電路區與多個第二電路區,該些第一電路區依一第一方向驅動該些畫素,該些第二電路區依一第二方向驅動該些畫素;其中該些第一電路區之一與該些第二電路區之一中至少一者係一七邊形,該七邊形具有依序相連的第一邊、第二邊、第三邊、第四邊、第五邊、第六邊、與第七邊,其中該七邊形的第一邊與該第二方向平行,其中該七邊形的第二邊與該第一方向平行,其中該七邊形的第四邊與該七邊形對應之該基板邊緣實質上平行,且該七邊形的第四邊的長度大於該些畫素之側邊中至少一者的長度,其中該七邊形的第六邊與該七邊形的第一邊平行,以及其中該七邊形的第七邊與該七邊形的第二邊平行。
  10. 如申請專利範圍第9項所述之顯示裝置,其中該七邊形的第一邊與該顯示區中最外側的畫素之第一者的第一側邊相鄰,該七邊形的第二邊與該顯示區中最外側的畫素之第二者的側邊相鄰,且該七邊形的第六邊與該顯示區中最外側的畫素之第三者的側邊相鄰,且該七邊形的第七邊與該顯示區中最外側的畫素之第一者的第二側邊相鄰。
  11. 如申請專利範圍第9項所述之顯示裝置,其中該些畫素係矩形,該第一方向垂直於該第二方向,每一該些第一電路區驅動單列的畫素,且每一該些第二電路區驅動至少一行的畫素。
  12. 如申請專利範圍第9項所述之顯示裝置,其中該顯示區實質上呈圓形。
  13. 如申請專利範圍第9項所述之顯示裝置,其中該些第一電路區為對應驅動多條掃描線的多個移位暫存器,該些移位暫存器之一包括一電源供給線,該電源供給線與該七邊形的第四邊相鄰,且與該七邊形對應之該基板邊緣實質上平行。
  14. 如申請專利範圍第9項所述之顯示裝置,其中該些第一電路區為對應驅動多條掃描線的多個移位暫存器,該些移位暫存器之一包括一電源供給線,該電源供給線與該七邊形的第五邊相鄰。
  15. 如申請專利範圍第9項所述之顯示裝置,其中該些第一電路區為對應驅動多條掃描線的多個移位暫存器,該些移位暫存器之一包括一電源供給線,該電源供給線與該七邊形的第一邊相鄰,且與該七邊形的第七邊相鄰。
  16. 如申請專利範圍第9項所述之顯示裝置,其中該些第一電路區之一與該些第二電路區之一中的另一者係一六邊形,且夾設於該七邊形與該顯示區之間,其中該六邊形具有依序相連的第一邊、第二邊、第三邊、第四邊、第五邊、與第六邊,其中該六邊形的第一邊與該第二方向平行,並與該顯示區中最外側的畫素之一者的側邊相鄰,其中該六邊形的第二邊與該第一方向平行,並與顯示區中最外側的畫素之另一者的側邊相鄰,其中該六邊形的第三邊與該些畫素之一者的對角線平行,其中該六邊形的第四邊與該六邊形的第一邊平行,並與該七邊形的第一邊或該七邊形的第六邊相鄰,其中該六邊形的第五邊與該六邊形的第二邊平行,並與該七邊形的第二邊或該七邊形的第七邊相鄰,其中該六邊形的第六邊與該六邊形的第三邊平行。
  17. 如申請專利範圍第16項所述之顯示裝置,其中該些第二電路區為對應驅動多條資料線的多個多工控制器,該些多工控制器之一包括一電源供給線,該電源供給線與該六邊形的第五邊相鄰。
TW104105517A 2014-11-21 2015-02-17 顯示裝置 TWI570683B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US14/943,430 US9818330B2 (en) 2014-11-21 2015-11-17 Display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US201462082672P 2014-11-21 2014-11-21

Publications (2)

Publication Number Publication Date
TW201619941A TW201619941A (zh) 2016-06-01
TWI570683B true TWI570683B (zh) 2017-02-11

Family

ID=56755043

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104105517A TWI570683B (zh) 2014-11-21 2015-02-17 顯示裝置

Country Status (2)

Country Link
CN (1) CN105989788B (zh)
TW (1) TWI570683B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1580881A (zh) * 2003-08-11 2005-02-16 精工爱普生株式会社 像素结构、电光装置和电子设备
US20060077191A1 (en) * 2004-10-08 2006-04-13 Industrial Technology Research Institute Non-rectangle display
JP2009092981A (ja) * 2007-10-10 2009-04-30 Epson Imaging Devices Corp 表示パネル
CN101577071A (zh) * 2008-05-11 2009-11-11 Nec液晶技术株式会社 非矩形的像素阵列及具有该阵列的显示装置
CN101738771A (zh) * 2006-03-06 2010-06-16 日本电气株式会社 显示装置、使用该显示装置的近眼设备和便携终端
CN104332132A (zh) * 2014-10-27 2015-02-04 友达光电股份有限公司 显示面板以及显示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100865398B1 (ko) * 2007-04-19 2008-10-24 삼성에스디아이 주식회사 키 패드용 표시장치 및 이를 구비한 전자 기기
JP5112961B2 (ja) * 2008-06-11 2013-01-09 三菱電機株式会社 表示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1580881A (zh) * 2003-08-11 2005-02-16 精工爱普生株式会社 像素结构、电光装置和电子设备
US20060077191A1 (en) * 2004-10-08 2006-04-13 Industrial Technology Research Institute Non-rectangle display
CN101738771A (zh) * 2006-03-06 2010-06-16 日本电气株式会社 显示装置、使用该显示装置的近眼设备和便携终端
JP2009092981A (ja) * 2007-10-10 2009-04-30 Epson Imaging Devices Corp 表示パネル
CN101577071A (zh) * 2008-05-11 2009-11-11 Nec液晶技术株式会社 非矩形的像素阵列及具有该阵列的显示装置
CN104332132A (zh) * 2014-10-27 2015-02-04 友达光电股份有限公司 显示面板以及显示装置

Also Published As

Publication number Publication date
CN105989788B (zh) 2019-04-30
TW201619941A (zh) 2016-06-01
CN105989788A (zh) 2016-10-05

Similar Documents

Publication Publication Date Title
JP6958986B2 (ja) 表示パネル構造
US10971105B2 (en) Pixel driving circuit, driving method and display device
US10170522B2 (en) High pixel density array architecture
CN103926730B (zh) 显示装置
US20160240157A1 (en) Display device
EP3382683A1 (en) Display
WO2018054137A1 (zh) 像素阵列、显示面板、显示装置
US9940860B2 (en) Display device
CN105096747B (zh) 显示面板结构
JP2020030422A (ja) ディスプレイパネル
US9501961B2 (en) Display panel and display device
TWI456547B (zh) 於顯示裝置中晶片載置器間的分割像素
JP2017083760A5 (zh)
JP2016075868A5 (zh)
WO2018035935A1 (zh) 液晶显示器及其阵列基板
TWI384308B (zh) 顯示裝置及顯示驅動方法
TWI518426B (zh) 顯示面板
JP2017067830A5 (zh)
TWI456326B (zh) 電泳顯示裝置
TW201322227A (zh) 顯示面板及其源極驅動架構
TW201541169A (zh) 畫素陣列
KR20150133934A (ko) 표시 장치
TW201933309A (zh) 顯示面板
TWI570683B (zh) 顯示裝置
KR20150014247A (ko) 표시 장치