TWI534985B - 發光元件及發光裝置 - Google Patents

發光元件及發光裝置 Download PDF

Info

Publication number
TWI534985B
TWI534985B TW103123541A TW103123541A TWI534985B TW I534985 B TWI534985 B TW I534985B TW 103123541 A TW103123541 A TW 103123541A TW 103123541 A TW103123541 A TW 103123541A TW I534985 B TWI534985 B TW I534985B
Authority
TW
Taiwan
Prior art keywords
value
light
led die
bearing surface
led
Prior art date
Application number
TW103123541A
Other languages
English (en)
Other versions
TW201503320A (zh
Inventor
吳維庭
Original Assignee
億光電子工業股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 億光電子工業股份有限公司 filed Critical 億光電子工業股份有限公司
Priority to TW103123541A priority Critical patent/TWI534985B/zh
Publication of TW201503320A publication Critical patent/TW201503320A/zh
Application granted granted Critical
Publication of TWI534985B publication Critical patent/TWI534985B/zh

Links

Classifications

    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F21LIGHTING
    • F21KNON-ELECTRIC LIGHT SOURCES USING LUMINESCENCE; LIGHT SOURCES USING ELECTROCHEMILUMINESCENCE; LIGHT SOURCES USING CHARGES OF COMBUSTIBLE MATERIAL; LIGHT SOURCES USING SEMICONDUCTOR DEVICES AS LIGHT-GENERATING ELEMENTS; LIGHT SOURCES NOT OTHERWISE PROVIDED FOR
    • F21K9/00Light sources using semiconductor devices as light-generating elements, e.g. using light-emitting diodes [LED] or lasers
    • F21K9/20Light sources comprising attachment means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48237Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a die pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • General Engineering & Computer Science (AREA)
  • Planar Illumination Modules (AREA)
  • Electroluminescent Light Sources (AREA)
  • Non-Portable Lighting Devices Or Systems Thereof (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

發光元件及發光裝置 【0001】
本發明有關一種發光元件及發光裝置,特別一種關於包含LED晶粒的發光元件及發光裝置。

【0002】
習知的發光元件中,越來越多是以LED晶粒作為其光源。舉例而言,第1A圖所示的發光元件9即使用了三個不同顏色的LED晶粒91,使得發光元件9可發出三種顏色之光線。
【0003】
如第1B圖所示,多個該種發光元件9排列後可構成一發光裝置(例如電子看板、顯示器等)。在該發光裝置的特性中,解析度係為一重要者;當發光裝置的解析度越佳時,發光裝置所顯示的畫面或影像將越細緻,使得觀賞者有較佳的視覺感受。
【0004】
發光裝置的解析度越佳,表示像素與像素之間的間距(pixel pitch)較小,也就是單位長度內有較多的像素。然而,習知的發光裝置的像素間距係僅能大於或等於該發光元件9的尺寸(長度或寬度),難以小於該發光元件9的尺寸;此舉是因為一個發光元件9僅能構成單一像素P。
【0005】
有鑑於此,提供一種可改善至少一種上述缺失的發光元件或發光裝置,乃為此業界待解決的問題。

【0006】
本發明之其一目的在於提供一種發光元件,其可應用於發光裝置中,並可使發光裝置有較佳的解析度。
【0007】
本發明之另一目的在於提供一種發光裝置,其可有較佳的解析度。
【0008】
為達上述目的,本發明所揭露的發光元件包含:一承載座,具有一承載面,該承載面在一第一方向上具有兩末端,該承載面在垂直於該第一方向的一第二方向上具有另兩末端,該承載面的該四末端共同地定義出一假想矩形區域;以及一LED晶粒組,設置於該承載面上,且至少具有一第一LED晶粒、一第二LED晶粒、一第三LED晶粒及一第四LED晶粒,該第一LED晶粒、該第二LED晶粒、該第三LED晶粒及該第四LED晶粒排列成一矩陣;其中,在該第一方向上,該第一LED晶粒與該第二LED晶粒之間的距離為一第一數值(X1 ),該第一LED晶粒與該假想矩形區域的一邊緣之間的最小距離為一第二數值(Y11 ),該第二LED晶粒與該假想矩形區域的該邊緣之間的最小距離為一第三數值(Y12 );其中,該第一數值(X1 )大於該第二數值(Y11 )加上該第三數值(Y12 )。
【0009】
為達上述目的,本發明所揭露的發光元件包含:一承載座,具有一承載面,該承載面在一第一方向上具有兩末端,該承載面在垂直於該第一方向的一第二方向上具有另兩末端,該承載面的該四末端共同地定義出一假想矩形區域;以及一LED晶粒組,設置於該承載面上,且至少具有六個LED晶粒,該等LED晶粒排列成一矩陣;其中,在該第一方向上,該等LED晶粒之任意相鄰兩個之間的距離為一第一數值(X1 ),該等LED晶粒之位於兩側者與該假想矩形區域的一邊緣之間的最小距離分別為一第二數值(Y11 )及一第三數值(Y12 );其中,該第一數值(X1 )大於該第二數值(Y11 )加上該第三數值(Y12 )。
【0010】
為達上述目的,本發明所揭露的發光裝置包含多數個前述的發光元件,該等發光元件排列成一矩陣,該等發光元件的該等邊緣之間的間距在該第一方向上為一第四數值(Z1 );該第二數值(Y11 )、該第三數值(Y12 )及該第四數值(Z1 )之總和,係不小於0.9倍之該第一數值(X1 )、且不大於1.1倍之該第一數值(X1 )。
【0011】
為讓上述目的、技術特徵及優點能更明顯易懂,下文係以較佳之實施例配合所附圖式進行詳細說明。

【0061】
1、2‧‧‧發光裝置
10、20、30、9‧‧‧發光元件
11、21、31‧‧‧承載座
111、211、311‧‧‧承載面
111A~111D‧‧‧邊長
111E‧‧‧四分點
112、212、312‧‧‧電極
113、213‧‧‧假想矩形區域
1131、2131‧‧‧邊緣
12、22、32‧‧‧LED晶粒組
121‧‧‧第一LED晶粒
122‧‧‧第二LED晶粒
123‧‧‧第三LED晶粒
124‧‧‧第四LED晶粒
121~124、221、321、91‧‧‧LED晶粒
13A、13B‧‧‧穿孔
33A‧‧‧第一穿孔
33B‧‧‧第二穿孔
15、35‧‧‧共用電極
221A、221B‧‧‧第一方向上位於兩側的LED晶粒
221C、221D‧‧‧第二方向上位於兩側的LED晶粒
D1‧‧‧第一方向
D2‧‧‧第二方向
X1‧‧‧第一數值
Y11‧‧‧第二數值
Y12‧‧‧第三數值
Z1‧‧‧第四數值
X2‧‧‧第五數值
Y21‧‧‧第六數值
Y22‧‧‧第七數值
Z2‧‧‧第八數值
P、P1、P2、P3‧‧‧像素
【0012】

第1A圖係習知發光元件的一示意圖。
第1B圖係習知發光裝置的一示意圖。
第2A圖為依據本發明的第一較佳實施例的發光元件的一上視圖。
第2B圖為依據本發明的第一較佳實施例的發光元件的另一上視圖。
第3A圖為依據本發明的其他較佳實施例的發光元件的一上視圖(電極未示)。
第3B圖為依據本發明的其他較佳實施例的發光元件及發光裝置的一上視圖。
第4圖為依據本發明的第二較佳實施例的發光裝置的一上視圖。
第5A圖為依據本發明的其他較佳實施例的發光裝置的一上視圖。
第5B圖為依據本發明的其他較佳實施例的發光裝置的一上視圖。
第6圖為依據本發明的第三較佳實施例的發光元件的一上視圖。
第7圖為依據本發明的第四較佳實施例的發光裝置的一上視圖。
第8A圖為依據本發明的第五較佳實施例的發光元件的一立體圖。
第8B圖為依據本發明的第五較佳實施例的發光元件的一俯視圖。

【0013】
請參閱第2A圖所示,為依據本發明的第一較佳實施例的發光元件的上視圖。於本發明的第一實施例中,一發光元件10被提出,該發光元件10可包含一承載座11及一LED晶粒組12。
【0014】
承載座11可具有一承載面111,且該承載面111可具有多個相分隔的電極112(或稱為上電極)。承載面111的形狀可為矩形(例如長方形或正方形)、圓形、橢圓形、多邊形或不規則形狀等,而本實施例中,承載面111係為矩形,且還為一正方形;換言之,承載面111之四邊長為等長。
【0015】
無論該承載面111的形狀為何,承載面111皆會有一法線方向(圖未示),而與法線方向相垂直的兩方向分別定義為一第一方向D1及一第二方向D2;第一方向D1及第二方向D2也相垂直。在本實施例中,第一方向D1可為一水平方向,而第二方向D2可為一垂直方向。
【0016】
無論承載面111的形狀為何,承載面111在第一方向D1上具有兩末端(即距離承載面111之形心之最遠處),而在第二方向D2上,承載面111具有另兩末端。由於承載面111為矩形,承載面111在第一方向D1上的兩末端分別為承載面111的兩邊長111A及111B上的任一點,而承載面111在第二方向D2上的兩末端分別為承載面111的另兩邊長111C及111D上的任一點。於其他實施例中,若承載面111為圓形(例如第3A圖所示者),其四末端即為圓形的四分點(Quadrant)111E。
【0017】
請復參閱第2A圖。承載面111的四末端可共同地定義出一假想矩形區域113,而假想矩形區域113具有一邊緣1131。該邊緣1131係由假想矩形區域113的四邊長所構成者,換言之,假想矩形區域113具有四邊長,而該四邊長構成假想矩形區域113的邊緣1131。
【0018】
由於承載面111為矩形,假想矩形區域113的四邊長即等同於承載面111的四邊長111A~111D,而假想矩形區域113的邊緣1131即等同於承載面111的邊緣。於其他實施例中,若承載面111為圓形(例如第3A圖所示者),其四末端所定義出的假想矩形區域113的內接圓即為承載面111。
【0019】
請復參閱第2A圖。LED晶粒組12係設置於承載座11的承載面111上,並且還與承載面111的上電極112電性連接。該些上電極112更藉由多個穿孔(via holes)13A及多個下電極(圖未示)而電連接至一外部電源,該些穿孔13A分別配置於承載座11的四個角落處,而該些下電極設置於一相對該承載面111的表面上。此外,一共用電極15亦藉由多個穿孔13B及多個下電極(圖未示)而電連接至外部電源。通過所述配置,發光元件10可方便地表面安裝(surface-mounted)至任何承載結構。
【0020】
LED晶粒組12至少具有一第一LED晶粒121、一第二LED晶粒122、一第三LED晶粒123及一第四LED晶粒124,而第一LED晶粒121、第二LED晶粒122、第三LED晶粒123及第四LED晶粒124可排列成一矩陣;換言之,第一LED晶粒121至第四LED晶粒124不會排列成一直線、橫線或斜線。
【0021】
第一LED晶粒121至第四LED晶粒124可為各種顏色之LED晶粒,而較佳地第一LED晶粒121、第二LED晶粒122、第三LED晶粒123及第四LED晶粒124可選自以下群組:一或二個紅光LED晶粒、一或二個綠光LED晶粒、一或二個藍光LED晶粒及其組合;換言之,第一LED晶粒121至第四LED晶粒124可為兩個同色之LED晶粒及兩個不同色之LED晶粒。
【0022】
於本實施例中,第一LED晶粒121及第四LED晶粒124皆為紅光LED晶粒,第二LED晶粒122為綠光LED晶粒,而第三LED晶粒123為藍光LED晶粒。
【0023】
除了有特定的顏色外,第一LED晶粒121至第四LED晶粒124在第一方向D1上還有特定配置關係,以下將配合第2B圖說明之。第2B圖為依據本發明的第一較佳實施例的發光元件的另一上視圖,其所示的發光元件與第2A圖所示者相同,但第2B圖另顯示發光元件的若干尺寸符號。
【0024】
在第一方向D1上,第一LED晶粒121與第二LED晶粒122之間的距離為一第一數值(X1 ),第一LED晶粒121與假想矩形區域113的邊緣1131之間的最小距離為一第二數值(Y11 ),而第二LED晶粒122與假想矩形區域113的邊緣1131之間的最小距離為一第三數值(Y12 )。上述第一LED晶粒121(或第二LED晶粒122)與假想矩形區域113的邊緣1131之間的最小距離,可指「第一LED晶粒121的中心」與「假想矩形區域113的其中一邊長」之間的距離,而該邊長係特定為在第一方向D1與第一LED晶粒121最靠近者(即假想矩形區域113的左邊)。
【0025】
第一數值(X1 )大於第二數值(Y11 )加上第三數值(Y12 ),也就是X1 >(Y11 +Y12 );換言之,在第一方向D1上,第一LED晶粒121與第二LED晶粒122之間的距離係大於各LED晶粒121、122與邊緣1131之間的距離。
【0026】
由於第一LED晶粒121至第四LED晶粒124係排列成矩陣,第一LED晶粒121、第二LED晶粒122及假想矩形區域113的邊緣1131之間在第一方向D1上的特定配置也會體現在第三LED晶粒123、第四LED晶粒124及假想矩形區域113的邊緣1131之間的配置上。
【0027】
藉此,第一LED晶粒121至第四LED晶粒124發光時可定義出一像素P1(如第4圖所示),而在第一方向D1上,第二LED晶粒122及第四LED晶粒124還可與另一發光元件的LED晶粒(例如後述的第4圖所示者)共同地定義出另一像素P2(如第4圖所示);第一LED晶粒121及第三LED晶粒123也可與又一發光元件的LED晶粒在第一方向D1上,共同地定義出又一像素P2。換言之,發光元件10可在第一方向D1上定義出一個以上的像素,各像素之間的間距可小於承載面111的尺寸(長度或寬度);在第一方向D1上,各像素之間的間距還可為0.9倍至1.1倍的第一數值(X1 ),後述第二實施例中將進一步說明之。
【0028】
第一LED晶粒121至第四LED晶粒124在第二方向D2上也可有相似的特定配置關係。在第二方向D2上,第一LED晶粒121與第三LED晶粒123之間的距離為一第五數值(X2 ),第一LED晶粒121與假想矩形區域113的邊緣1131之間的最小距離為一第六數值(Y21 ),而第三LED晶粒123與假想矩形區域113的邊緣1131之間的最小距離為一第七數值(Y22 )。
【0029】
第五數值(X2 )大於第六數值(Y21 )加上第七數值(Y22 ),也就是X2 >(Y21 +Y22 )。換言之,在第二方向D2上,第一LED晶粒121與第三LED晶粒122之間的距離係大於各LED晶粒121、123與邊緣1131之間的距離。
【0030】
如此,在第二方向D2上,第一LED晶粒121及第二LED晶粒122可與另一發光元件的LED晶粒共同地定義出一像素P2(如第4圖所示);第三LED晶粒123及第四LED晶粒124也可與又一發光元件的LED晶粒在第二方向D2上,共同地定義出又一像素P2(如第4圖所示)。換言之,發光元件10可在第二方向D2上定義出一個以上的像素,各像素之間的間距可小於承載面111的尺寸(長度或寬度);在第二方向D2上,各像素之間的間距還可為0.9倍至1.1倍的第五數值(X2 ),後述第二實施例中將進一步說明之。
【0031】
另一方面,若是第一LED晶粒121至第四LED晶粒124在第一方向D1及第二方向D2上皆有上述的特定配置時,第一LED晶粒121至第四LED晶粒124的任一個,還可與另外三個發光元件的一LED晶粒,共同定義出又一像素P3(如第4圖所示);換言之,四個相鄰的發光元件10可共同定義出一像素P3。
【0032】
上述的各數值中,第一數值(X1 )與第五數值(X2 )可為相同。如此,第一LED晶粒121至第四LED晶粒124將會排列成矩陣中的一方陣。第二數值(Y11 )與第三數值(Y12 )可為相同,而第六數值(Y21 )與第七數值(Y22 )也可為相同;於其他實施例中,第二數值(Y11 )與第三數值(Y12 )可為相異(如第3B圖所示者),而第六數值(Y21 )與第七數值(Y22 )亦可為相異(圖未示)。
【0033】
較佳地,第一數值(X1 )或第五數值(X2 )不大於1公釐;更較佳地,第一數值(X1 )或第五數值(X2 )不大於0.8公釐。藉此,發光元件10所定義出的各像素之間的間距較佳地不大於1.1公釐(即1.1倍之X1 或X2 ),更較佳地不大於0.88公釐(即1.1倍之X1 或X2 )。
【0034】
請參閱第4圖所示,為依據本發明的第二較佳實施例的發光裝置的上視圖。於本發明的第二實施例中,一發光裝置1被提出,該發光裝置1可包含多數個發光元件10。
【0035】
該等發光元件10可為第一實施例所述者(包括前述的第3A圖及第3B圖所示的其他實施例),因此該等發光元件10的技術內容可參考前述實施例。該等發光元件10可排列成一矩陣,而本實施例中,發光元件10的數目以九個為例,故該等發光元件10排列成一個三乘三之矩陣。
【0036】
如第一實施例中所述,在第一方向D1或第二方向D2上,每個發光元件10本身可定義出一像素P1(以粗虛線圓圈示意),且還可與相鄰的發光元件10一起定義出另一像素P2(以細虛線圓圈示意)。藉此,在第一方向D1或第二方向D2上,發光裝置1可在單位尺寸內提供更多的畫素,且各像素之間的間距小(例如不大於1.1公釐),故發光裝置1可有較佳的解析度。
【0037】
為了使觀賞者觀賞發光裝置1時,不會感覺該等發光元件10所共同定義出的像素P2係為模糊、扭曲或斷裂,該等發光元件10之間的間距較佳地可依據以下方式來設置。
【0038】
具體而言,該等發光元件10的假想矩形區域113的邊緣1131之間的最小間距在第一方向D1上為一第四數值(Z1 ),也就是,其中一個發光元件10的承載面111的邊緣1131與另一承載座11的承載面111的假想矩形區域113的邊緣1131之間的最小距離在第一方向D1上為第四數值(Z1 )。第二數值(Y11 )、第三數值(Y12 )及第四數值(Z1 )之總和,係不小於0.9倍之第一數值(X1 )、且不大於1.1倍之第一數值(X1 ),也就是,0.9X1 ≦(Y11 +Y12 +Z1 )≦1.1X1
【0039】
於本實施例中,第二數值(Y11 )、第三數值(Y12 )及第四數值(Z1 )之總和較佳地係等於該第一數值(X1 ),也就是,X1 =(Y11 +Y12 +Z1 )。於其他實施例中,例如第5A圖及第5B圖所示者,第二數值(Y11 )、第三數值(Y12 )及第四數值(Z1 )之總和係等於1.1倍之第一數值(X1 ),或等於0.9倍之第一數值(X1 );第5A圖及第5B圖僅顯示發光裝置1的部分發光元件10。
【0040】
在第二方向D2上,該等發光元件10的假想矩形區域113的邊緣1131之間的最小間距為一第八數值(Z2 ),也就是,其中一個發光元件10的承載面111的邊緣1131與另一承載座11的承載面111的假想矩形區域113的邊緣1131之間的最小距離在第二方向D2上為第八數值(Z2 )。第六數值(Y21 )、第七數值(Y22 )及第八數值(Z2 )之總和,係不小於0.9倍之該第五數值(X2 )、且不大於1.1倍之該第五數值(X2 ),也就是,0.9X2 ≦(Y21 +Y22 +Z2 )≦1.1X2
【0041】
於本實施例中,第六數值(Y21 )、第七數值(Y22 )及第八數值(Z2 )之總和較佳地係等於第五數值(X2 ),也就是,X2 =(Y21 +Y22 +Z2 );於其他實施例中(圖未示),第二數值(Y11 )、第三數值(Y12 )及第四數值(Z1 )之總和可等於0.9倍之第一數值(X1 ),或等於1.1倍之第一數值(X1 )。
【0042】
藉此,在第一方向D1或第二方向D2上,各發光元件10所共同定義出的像素P2,與各發光元件10單獨定義出的像素P1,兩者給予觀賞者的視覺感受可相當。
【0043】
另說明的是,前述的第一數值(X1 )至第四數值(Z1 )的關係亦可為:第一數值(X1 )係第二數值(Y11 )加上第三數值(Y12 )後,再加上0.9倍至1.1倍之第四數值(Z1 ),也就是X1 =Y11 +Y21 +(0.9~1.1)‧Z1 ;而第五數值(X2 )至第八數值(Z2 )的關係亦可為:第五數值(X2 )係第六數值(Y21 )加上第七數值(Y22 )後,再加上0.9倍至1.1倍之第八數值(Z2 ),也就是X2 =Y21 +Y22 +(0.9~1.1)‧Z2 。該等關係亦可讓各發光元件10所共同定義出的像素P2有良好的視覺感受。
【0044】
請參閱第6圖所示,為依據本發明的第三較佳實施例的發光元件的上視圖。於本發明的第三實施例中,另一發光元件20被提出。該發光元件20與前述實施例的發光元件10係相似,故發光元件20的若干技術內容可參照發光元件10的技術內容而省略或簡化描述。
【0045】
發光元件20包含一承載座21及一LED晶粒組22。承載座21具有一承載面211及多個電極212,而承載面211在第一方向D1上具有兩末端,在第二方向D2上具有另兩末端。該四末端共同地定義出一假想矩形區域213,該假想矩形區域213具有一邊緣2131。該LED晶粒組22設置於承載面211上,且至少具有六個LED晶粒221,該等LED晶粒221排列成一矩陣。本實施例中,該等LED晶粒221共為十六個,排列成一四乘四的矩陣。
【0046】
依據在矩陣中的位置,該等LED晶粒221可進一步區分為「位於兩側者」及「非位於兩側者」。
【0047】
具體而言,在第一方向D1上的「位於兩側者」係定義成:沿著第一方向D1上,構成矩陣的第一排的LED晶粒221A及構成最後一排的LED晶粒221B(即圖中的最左側的四個LED晶粒221A及最右側的四個LED晶粒221B);在第二方向D2上的「位於兩側者」係定義成:沿著第二方向D2上,構成矩陣的第一排的LED晶粒221C及構成最後一排的LED晶粒221D(即圖中的最上側的四個LED晶粒221C及最下側的四個LED晶粒221D)。
【0048】
其他不屬於「位於兩側者」的LED晶粒221即定義為「非位於兩側者」。
【0049】
該等LED晶粒221在第一方向D1上,還有一特定配置關係。具體而言,在第一方向D1上,該等LED晶粒221之任意相鄰兩個之間的距離為一第一數值(X1 ),而該等LED晶粒221之位於兩側者221A及221B與假想矩形區域213的邊緣2131之間的最小距離分別為一第二數值(Y11 )及一第三數值(Y12 ),且第一數值(X1 )大於第二數值(Y11 )加上第三數值(Y12 )。
【0050】
該等LED晶粒221在第二方向D2上,亦可有一特定配置關係。具體而言,在第二方向D2上,該等LED晶粒221之任意相鄰兩個之間的距離為一第五數值(X2 ),而該等LED晶粒221之位於兩側者221C及221D與假想矩形區域213的邊緣2131之間的最小距離分別為一第六數值(Y21 )及一第七數值(Y22 ),且第五數值(X2 )大於第六數值(Y21 )加上第七數值(Y22 )。
【0051】
藉此,如第7圖所示,當發光元件20有多個且排列成一矩形來構成一發光裝置2時,在第一方向D1上或第二方向D2上,每個發光元件20的任意四個相鄰的LED晶粒221可定義出一像素P1(以粗虛線圓圈示意),而該等LED晶粒221之位於兩側者221C及221D(221A及221B)還可與相鄰的發光元件20的LED晶粒221共同地定義出另一像素P2(以細虛線圓圈示意)。
【0052】
另一方面,任意兩個相鄰的發光元件20的假想矩形區域213的邊緣2131之間的距離在第一方向D1上為一第四數值(Z1 ),而在第二方向D2上為一第八數值(Z2 )。第二數值(Y11 )、第三數值(Y12 )及第四數值(Z1 )之總和,係不小於0.9倍之第一數值(X1 )、且不大於1.1倍之第一數值(X1 ),也就是,0.9X1 ≦(Y11 +Y12 +Z1 )≦1.1X1 ;第六數值(Y21 )、第七數值(Y22 )及第八數值(Z2 )之總和,係不小於0.9倍之該第五數值(X2 )、且不大於1.1倍之該第五數值(X2 ),也就是,0.9X2 ≦(Y21 +Y22 +Z2 )≦1.1X2
【0053】
藉此,在第一方向D1或第二方向D2上,各發光元件20所共同定義出的像素P2可帶給觀賞者良好的視覺感受。
【0054】
發光裝置2的其他技術內容可參照發光裝置1的技術內容,故在此將不重複描述。
【0055】
請參閱第8A圖及第8B圖所示,為依據本發明的第五較佳實施例的發光元件的立體圖及俯視圖。於本發明的第五實施例中,又一發光元件30被提出。該發光元件30與前述實施例的發光元件10相似,故發光元件30的若干技術內容可參照發光元件10的技術內容而省略或簡化描述。
【0056】
類似發光元件10般,發光元件30亦包含一承載座31及一LED晶粒組32,而承載座31具有一承載面311、多個間隔配置的電極312及一共用電極35,LED晶粒組32具有多個LED晶粒321,該些LED晶粒321分別設置於該些電極312上。
【0057】
不同於發光元件10,發光元件30更包含多個第一穿孔33A及一第二穿孔33B,而第一穿孔33A是直接地設置於電極312及LED晶粒321之下方、而不是設置於承載座31的角落處;第二穿孔33B亦是直接地設置於共用電極35之下方。藉此,LED晶粒321可直接通過下方的第一穿孔33A而電性連接至下電極或外部電源(圖未示)。
【0058】
藉由上述的配置,第一穿孔33A不需設置於承載座31的角落處,即承載座31不需要較多的角落面積來容置第一穿孔33A,故承載座31的尺寸可進一步減少。當承載座31的尺寸減少時,發光元件30的整體尺寸亦可因應地減少。於本實施例中,承載座31的長度及寬度可不大於「0.8 mm乘上0.8mm(豪米)」,而較佳地,可為「0.3mm乘上0.3mm」至「0.6mm乘上0.6mm」。
【0059】
綜合上述,依據本發明各實施例的發光元件及發光裝置可具有較小的像素間距,使得發光裝置有較佳的解析度,以讓觀賞者有良好的視覺感受。
【0060】
上述之實施例僅用來例舉本發明之實施態樣,以及闡釋本發明之技術特徵,並非用來限制本發明之保護範疇。任何熟悉此技術者可輕易完成之改變或均等性之安排均屬於本發明所主張之範圍,本發明之權利保護範圍應以申請專利範圍為準。
1‧‧‧發光裝置
10‧‧‧發光元件
D1‧‧‧第一方向
D2‧‧‧第二方向
X1‧‧‧第一數值
Z1‧‧‧第四數值
X2‧‧‧第五數值
Z2‧‧‧第八數值
P1、P2、P3‧‧‧像素

Claims (20)

  1. 【第1項】
    一種發光元件,包含:
      一承載座,具有一承載面,該承載面在一第一方向上具有兩末端,該承載面在垂直於該第一方向的一第二方向上具有另兩末端,該承載面的該四末端共同地定義出一假想矩形區域;以及
      一LED晶粒組,設置於該承載面上,且至少具有一第一LED晶粒、一第二LED晶粒、一第三LED晶粒及一第四LED晶粒,該第一LED晶粒、該第二LED晶粒、該第三LED晶粒及該第四LED晶粒排列成一矩陣;
      其中,在該第一方向上,該第一LED晶粒與該第二LED晶粒之間的距離為一第一數值(X1),該第一LED晶粒與該假想矩形區域的一邊緣之間的最小距離為一第二數值(Y11),該第二LED晶粒與該假想矩形區域的該邊緣之間的最小距離為一第三數值(Y12);
      其中,該第一數值(X1)大於該第二數值(Y11)加上該第三數值(Y12)。
  2. 【第2項】
    如請求項1所述的發光元件,其中,該承載面的該假想矩形區域的該邊緣與另一發光元件的一承載面的一假想矩形區域的一邊緣之間的最小距離在該第一方向上為一第四數值(Z1);
      該第二數值(Y11)、該第三數值(Y12)及該第四數值(Z1)之總和,係不小於0.9倍之該第一數值(X1)、且不大於1.1倍之該第一數值(X1)。
  3. 【第3項】
    如請求項2所述的發光元件,其中,該第二數值(Y11)、該第三數值(Y12)及該第四數值(Z1)之總和係等於該第一數值(X1)。
  4. 【第4項】
    如請求項1所述的發光元件,其中,在該第二方向上,該第一LED晶粒與該第三LED晶粒之間的距離為一第五數值(X2),該第一LED晶粒與該假想矩形區域的該邊緣之間的最小距離為一第六數值(Y21),該第三LED晶粒與該假想矩形區域的該邊緣之間的最小距離為一第七數值(Y22);該第五數值(X2)大於該第六數值(Y21)加上該第七數值(Y22)。
  5. 【第5項】
    如請求項4所述的發光元件,其中,該承載面的該假想矩形區域的該邊緣與另一發光元件的一承載面的一假想矩形區域的一邊緣之間的最小距離在該第二方向上為一第八數值(Z2);
      該第六數值(Y21)、該第七數值(Y22)及該第八數值(Z2)之總和,係不小於0.9倍之該第五數值(X2)、且不大於1.1倍之該第五數值(X2)。
  6. 【第6項】
    如請求項5所述的發光元件,其中,該第六數值(Y21)、該第七數值(Y22)及該第八數值(Z2)之總和係等於該第五數值(X2)。
  7. 【第7項】
    如請求項1至6任一項所述的發光元件,其中該承載面為矩形,因此該假想矩形區域的該邊緣等同於該承載面的一邊緣。
  8. 【第8項】
    如請求項7所述的發光元件,其中,該承載面為正方形。
  9. 【第9項】
    如請求項1至6任一項所述的發光元件,其中,該第一LED晶粒、該第二LED晶粒、該第三LED晶粒及該第四LED晶粒排列成一方陣。
  10. 【第10項】
    如請求項1至6任一項所述的發光元件,其中,該第一LED晶粒、該第二LED晶粒、該第三LED晶粒及該第四LED晶粒係選自以下群組:一或二個紅光LED晶粒、一或二個綠光LED晶粒、一或二個藍光LED晶粒及其組合。
  11. 【第11項】
    如請求項1至3任一項所述的發光元件,其中,該第一數值(X1)不大於1公釐。
  12. 【第12項】
    如請求項4至6任一項所述的發光元件,其中,該第五數值(X2)不大於1公釐。
  13. 【第13項】
    一種發光裝置,包含多個如請求項1所述的發光元件,該等發光元件排列成一矩陣,該等發光元件的該等假想矩形區域的該等邊緣之間的最小間距在該第一方向上為一第四數值(Z1);
      該第二數值(Y11)、該第三數值(Y12)及該第四數值(Z1)之總和,係不小於0.9倍之該第一數值(X1)、且不大於1.1倍之該第一數值(X1)。
  14. 【第14項】
    一種發光裝置,包含多個如請求項4所述的發光元件,該等發光元件排列成一矩陣,該等發光元件的該等假想矩形區域的該等邊緣之間的最小間距在該第二方向上為一第八數值(Z1);
      該第六數值(Y21)、該第七數值(Y22)及該第八數值(Z2)之總和,係不小於0.9倍之該第五數值(X2)、且不大於1.1倍之該第五數值(X2)。
  15. 【第15項】
    一種發光元件,包含:
      一承載座,具有一承載面,該承載面在一第一方向上具有兩末端,該承載面在垂直於該第一方向的一第二方向上具有另兩末端,該承載面的該四末端共同地定義出一假想矩形區域;以及
      一LED晶粒組,設置於該承載面上,且至少具有六個LED晶粒,該等LED晶粒排列成一矩陣;
      其中,在該第一方向上,該等LED晶粒之任意相鄰兩個之間的距離為一第一數值(X1),該等LED晶粒之位於兩側者與該假想矩形區域的一邊緣之間的最小距離分別為一第二數值(Y11)及一第三數值(Y12);
      其中,該第一數值(X1)大於該第二數值(Y11)加上該第三數值(Y12)。
  16. 【第16項】
    如請求項15所述的發光元件,其中,該承載面的該假想矩形區域的該邊緣與另一發光元件的一承載面的一假想矩形區域的一邊緣之間的距離在該第一方向上為一第四數值(Z1);
      該第二數值(Y11)、該第三數值(Y12)及該第四數值(Z1)之總和,係不小於0.9倍之該第一數值(X1)、且不大於1.1倍之該第一數值(X1)。
  17. 【第17項】
    如請求項16所述的發光元件,其中,該第二數值(Y11)、該第三數值(Y12)及該第四數值(Z1)之總和係等於該第一數值(X1)。
  18. 【第18項】
    如請求項15所述的發光元件,其中,在該第二方向上,該等LED晶粒之任意相鄰兩個之間的距離為一第五數值(X2),該等LED晶粒之位於兩側者與該假想矩形區域的一邊緣之間的最小距離分別為一第六數值(Y21)及一第七數值(Y22);該第五數值(X2)大於該第六數值(Y21)加上該第七數值(Y22)。
  19. 【第19項】
    如請求項18所述的發光元件,其中該承載面的該假想矩形區域的該邊緣與另一發光元件的一承載面的一假想矩形區域的一邊緣之間的距離在該第二方向上為一第八數值(Z2);
      該第六數值(Y21)、該第七數值(Y22)及該第八數值(Z2)之總和,係不小於0.9倍之該第五數值(X2)、且不大於1.1倍之該第五數值(X2)。
  20. 【第20項】
    如請求項19所述的發光元件,其中,該第六數值(Y21)、該第七數值(Y22)及該第八數值(Z2)之總和係等於該第五數值(X2)。
TW103123541A 2013-07-11 2014-07-09 發光元件及發光裝置 TWI534985B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW103123541A TWI534985B (zh) 2013-07-11 2014-07-09 發光元件及發光裝置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW102124881 2013-07-11
TW103123541A TWI534985B (zh) 2013-07-11 2014-07-09 發光元件及發光裝置

Publications (2)

Publication Number Publication Date
TW201503320A TW201503320A (zh) 2015-01-16
TWI534985B true TWI534985B (zh) 2016-05-21

Family

ID=51211531

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103123541A TWI534985B (zh) 2013-07-11 2014-07-09 發光元件及發光裝置

Country Status (4)

Country Link
US (1) US20150016104A1 (zh)
EP (1) EP2824707A1 (zh)
CN (2) CN107492546A (zh)
TW (1) TWI534985B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6447524B2 (ja) 2016-01-18 2019-01-09 日亜化学工業株式会社 発光装置および発光装置を備えたバックライト
CN211045429U (zh) * 2016-07-15 2020-07-17 3M创新有限公司 柔性多层构造以及lesd封装
US10422501B2 (en) * 2016-12-14 2019-09-24 Ford Global Technologies, Llc Vehicle lighting assembly
CN107701935A (zh) * 2017-10-19 2018-02-16 常州工学院 一种led柔性导光装置
TWD194647S (zh) * 2018-05-11 2018-12-11 今臺電子股份有限公司 發光二極體封裝

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0817086B2 (ja) * 1989-05-17 1996-02-21 三菱電機株式会社 表示装置
DE19746329A1 (de) * 1997-09-13 1999-03-18 Gia Chuong Dipl Ing Phan Display und Verfahren zur Ansteuerung des Displays
US6314669B1 (en) * 1999-02-09 2001-11-13 Daktronics, Inc. Sectional display system
US7259734B2 (en) * 2003-02-13 2007-08-21 Jae-Jin Lim Multi-scanning control process and LED displaying device
JP3894164B2 (ja) * 2003-06-16 2007-03-14 松下電器産業株式会社 Ledドットマトリクス表示システム
JP4788098B2 (ja) * 2003-08-27 2011-10-05 パナソニック株式会社 表示装置の表示方法
US8130175B1 (en) * 2007-04-12 2012-03-06 Daktronics, Inc. Pixel interleaving configurations for use in high definition electronic sign displays
JP5303834B2 (ja) * 2006-12-19 2013-10-02 日亜化学工業株式会社 発光装置
JP2010135747A (ja) * 2008-11-07 2010-06-17 Toshiba Lighting & Technology Corp 発光モジュールおよび照明装置
US8896505B2 (en) * 2009-06-12 2014-11-25 Global Oled Technology Llc Display with pixel arrangement
US8502758B2 (en) * 2009-12-10 2013-08-06 Young Electric Sign Company Apparatus and method for mapping virtual pixels to physical light elements of a display
KR101047778B1 (ko) * 2010-04-01 2011-07-07 엘지이노텍 주식회사 발광 소자 패키지 및 이를 구비한 라이트 유닛
US9006759B2 (en) * 2010-04-15 2015-04-14 Citizen Electronics Co., Ltd. Light-emitting device
US8696159B2 (en) * 2010-09-20 2014-04-15 Cree, Inc. Multi-chip LED devices
JP2012099728A (ja) * 2010-11-04 2012-05-24 Nikon Corp 発光素子パッケージ及び表示装置
JP2012173466A (ja) * 2011-02-21 2012-09-10 Mitsubishi Electric Corp 画像表示装置

Also Published As

Publication number Publication date
US20150016104A1 (en) 2015-01-15
CN107492546A (zh) 2017-12-19
TW201503320A (zh) 2015-01-16
CN104282675A (zh) 2015-01-14
EP2824707A1 (en) 2015-01-14
CN104282675B (zh) 2017-09-05

Similar Documents

Publication Publication Date Title
CN215933610U (zh) 显示基板以及显示装置
TWI534985B (zh) 發光元件及發光裝置
US20220109033A1 (en) Pixel arrangement structure and driving method thereof, display substrate and display device
US10274654B2 (en) Pixel arrangement structure, display panel and display device
CN106783937B (zh) 具有曲线形边缘的阵列基板、显示面板及显示装置
WO2016058326A1 (zh) 像素结构、显示基板和显示装置
CN108878489B (zh) 一种显示面板及显示装置
US20190333437A1 (en) Display panel
CN113097277B (zh) 显示面板和显示装置
CN110867481A (zh) 像素排列结构、显示面板及显示装置
US20200035150A1 (en) Pixel array and display having the same and electronic device
US20160057396A1 (en) Image device with improved chrominance quality
CN109713016B (zh) 一种显示基板、显示面板及显示装置
US20210375182A1 (en) Display panel and display device
CN111029389B (zh) 一种显示面板及显示装置
US20200402444A1 (en) Display device with novel sub-pixel configuration
CN114512521A (zh) 像素排布结构、显示面板及显示装置
CN113078191B (zh) 一种显示面板及显示装置
CN110047875B (zh) 显示面板以及显示装置
CN109637420B (zh) 像素排列结构、显示面板和显示装置
JP3665783B2 (ja) Ledユニット
KR20150007961A (ko) 발광 소자 및 발광 장치
US20240206272A1 (en) Array substrate and display device
EP4210105A1 (en) Inorganic light-emitting diode display
CN113097273A (zh) 一种显示面板和显示装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees