TWI501073B - 電腦裝置及通用連接埠模組的供電方法 - Google Patents

電腦裝置及通用連接埠模組的供電方法 Download PDF

Info

Publication number
TWI501073B
TWI501073B TW101139974A TW101139974A TWI501073B TW I501073 B TWI501073 B TW I501073B TW 101139974 A TW101139974 A TW 101139974A TW 101139974 A TW101139974 A TW 101139974A TW I501073 B TWI501073 B TW I501073B
Authority
TW
Taiwan
Prior art keywords
computer device
connection
unit
universal port
power
Prior art date
Application number
TW101139974A
Other languages
English (en)
Other versions
TW201416843A (zh
Inventor
I Chan Wu
Chih Ming Chen
Wen Tai Liu
Chian Ting Chen
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to TW101139974A priority Critical patent/TWI501073B/zh
Publication of TW201416843A publication Critical patent/TW201416843A/zh
Application granted granted Critical
Publication of TWI501073B publication Critical patent/TWI501073B/zh

Links

Landscapes

  • Power Sources (AREA)

Description

電腦裝置及通用連接埠模組的供電方法
本發明是有關於一種電腦應用技術,且特別是有關於一種偵測通用連接埠模組的連接情況以決定是否供電的電腦裝置。
當具備通用序列匯流排(USB)連接埠的電腦系統(如,桌上型電腦、筆記型電腦、一體成型電腦)在進入關機或休眠狀態的時候,電腦系統中的晶片組(例如,南橋晶片)仍然會對這些USB連接埠提供電源(例如,提供5V電壓),以感測周邊設備所發出的輸入信號,例如滑鼠、鍵盤等外接式人機介面裝置(HID)。也就是說,周邊設備可以透過USB連接埠受到電腦系統的供電支持,無論電腦系統在何種模式之下。例如,電腦系統在關機或休眠狀態時,USB連接埠仍然持續供電給滑鼠、鍵盤等人機介面裝置,使用者可以透過USB鍵盤上的特定按鈕或是觸動USB滑鼠來啟動電腦系統或使其恢復到正常狀態。
然而,上述作法的缺點便是,電腦系統無論是在關機或待命狀態下都必須要在每組USB連接埠上持續提供電源,因此會有耗電問題。舉例而言,當電腦系統在休眠狀態時,每組USB連接埠還是會耗去500uA(低電源裝置)或是2.5mA(高電源裝置)的電流,也就是分別耗去2500uW或12.5mW的電功率。並且,現在每個電腦系統上都有許多 個USB連接埠,使得微小的耗電量積少成多。此外,電腦系統通常不會具備偵測每個USB連接埠是否有連接相對應之人機介面裝置的相關機制,也就是無法了解這些USB連接埠的連結情況,導致南橋晶片僅會對所有的USB連接埠提供電源。因此,電腦系統的USB連接埠仍然會發生耗電情形而不自知。
本發明提供一種電腦裝置及通用連接埠模組的供電方法,此電腦裝置會在正常狀態下偵測並記錄各個通用連接埠模組的連接情況,並當電腦裝置進入關機或待命狀態時停止供電給沒有使用的通用連接埠模組,節省電源消耗。
本發明提出一種電腦裝置,其包括通用連接埠模組、處理單元以及邏輯擴充單元。通用連接埠模組包括偵測單元以及電源開關。偵測單元偵測通用連接埠模組是否與外部周邊設備連接以產生偵測信號。電源開關則接收並依據電源開關信號以提供額定電壓至通用連接埠模組。處理單元與邏輯擴充單元相互耦接,當電腦裝置於正常狀態時,處理單元提供所述電源開關信號,依據所述偵測信號以得知通用連接埠模組與外部周邊設備的連接情況,並控制邏輯擴充單元記錄所述連接情況。當電腦裝置由正常狀態轉換到省電狀態時,邏輯擴充單元依據所述連接情況提供所述電源開關信號,以使所述電源開關停止供電給未被外部 周邊設備連結的通用連接埠模組。其中,邏輯擴充單元在電腦裝置的省電狀態下持續被供電。
於本發明的一實施例中,上述之電腦裝置更包括:微處理器,耦接所述處理單元以及所述邏輯擴充單元。微處理器接收偵測信號並轉而通知處理單元以及邏輯擴充單元有關於通用連接埠模組與外部周邊設備的連接情況。當在電腦裝置的省電狀態,且通用連接埠模組與外部周邊設備的連接情況由連接轉換為未連接時,微處理器調整所述邏輯擴充單元的連接情況,以使電源開關停止供電給未被外部周邊設備連結的通用連接埠模組。其中,所述微處理器在電腦裝置的省電狀態下持續被供電。
於本發明的一實施例中,上述之處理單元以及微處理器通過內積體電路匯流排以溝通及控制邏輯擴充單元。
於本發明的一實施例中,上述之電腦裝置更包括:切換單元,其耦接處理單元以及邏輯擴充單元。切換單元依據電腦裝置位於正常狀態或省電狀態以切換處理單元以及邏輯擴充單元所提供的電源開關信號。
於本發明的一實施例中,上述之邏輯擴充單元是GPIO擴充器,通用連接埠模組符合通用序列匯流排規範,且所述省電狀態是關機狀態或待命狀態。
於另一觀點而言,本發明提出一種電腦裝置,其包括多個通用連接埠模組、處理單元以及邏輯擴充單元。這些通用連接埠模組的每一個包括偵測單元以及電源開關。偵測單元偵測所述通用連接埠模組是否與對應的外部周邊設 備連接以產生對應的偵測信號。電源開關接收並依據對應的電源開關信號以提供額定電壓至所述通用連接埠模組。所述處理單元與所述邏輯擴充單元相互耦接。當電腦裝置於正常狀態時,處理單元提供對應的電源開關信號,並依據對應的偵測信號以得知所述通用連接埠模組與對應的外部周邊設備的連接情況,並控制所述邏輯擴充單元記錄此連接情況。並且,當所述電腦裝置由正常狀態轉換到省電狀態時,邏輯擴充單元依據所述連接情況提供對應的電源開關信號,以使對應的電源開關停止供電給未被對應的外部周邊設備所連結的這些多個通用連接埠模組。其中,所述邏輯擴充單元在電腦裝置的省電狀態下持續被供電。
本電腦裝置之其餘實施細節請參照上述說明,在此不加贅述。
於再一觀點而言,本發明提出一種通用連接埠模組的供電方法,其適用於具有通用連接埠模組的電腦裝置。此供電方法包括下列步驟:當電腦裝置於正常狀態時,提供電源開關信號以提供額定電壓至通用連接埠模組。偵測通用連接埠模組是否與外部周邊設備連接,以得知所述通用連接埠模組與所述外部周邊設備的連接情況。記錄所述連接情況於一邏輯擴充單元。以及,當電腦裝置由正常狀態轉換到省電狀態時,邏輯擴充單元依據所述連接情況提供所述電源開關信號,以使電源開關停止供電給未被外部周邊設備連結的通用連接埠模組。其中,所述邏輯擴充單元在電腦裝置的省電狀態下持續被供電。
本通用連接埠模組的供電方法之其餘實施細節請參照上述說明,在此不加贅述。
基於上述,本發明實施例所述電腦裝置及通用連接埠模組的供電方法會在正常狀態下偵測並記錄各個通用連接埠模組的連接情況,也就是探知各個通用連接埠模組與外部周邊設備是否有相互耦接。當電腦裝置進入關機或待命狀態時,原先控制通用連接埠模組的處理單元(例如,中央處理器或是晶片組)將會停止運作,因此本實施例利用電腦裝置中持續供電的邏輯擴充單元依照所記錄的連接情況來供電給有連接外部周邊設備的通用連接埠模組,並停止供電給沒有使用的通用連接埠模組。由於邏輯擴充單元在電腦裝置的省電模式下所需的電功率消耗遠比單一個通用連接埠模組來的低,因此可節省電源消耗。
為讓本發明之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
為使電腦裝置能夠更為省電,避免多餘的電能消耗,本發明實施例的電腦裝置在省電模式下利用具備較低功耗的邏輯擴充單元,此邏輯擴充單元依據在電腦裝置的正常模式下所偵測之連接埠模組與外部周邊設備兩者之間的連接情況,以控制各個通用連接埠模組的電源,並停止供電給沒有耦接相關設備的連接埠模組,藉以節省電源。以下列舉相關實施例以供應用本實施例者作為參考。
圖1是符合本發明第一實施例說明電腦裝置100的方塊圖。電腦裝置100可以是具有連接埠模組的相關電腦矽統,例如是桌上型電腦、筆記型電腦、一體成型電腦...等。電腦裝置100包括通用連接埠模組110_1~110_3、處理單元120以及邏輯擴充單元130。於本實施例中,電腦裝置100通常具備一個或多個以上的通用連接埠模組,在此以通用序列匯流排(USB)連接埠110_1~110_3作為其實現方式,也就是,通用連接埠模組110_1~110_3符合通用序列匯流排規範。本案圖1僅繪示3個USB匯流排作為通用連接埠模組110_1~110_3的舉例,但通用連接埠模組的數量可隨應用本實施者的需求而相應地調整其數量,並不受限於此。
於本實施例中,每個通用連接埠模組110_1~110_3包括偵測單元140以及電源開關150。偵測單元140可偵測2對應的通用連接埠模組110_1~110_3是否藉由相應的USB公母接頭與外部周邊設備160相互連接,以產生偵測信號DS1~DS3。透過實體接頭來實現偵測單元140的偵測可透過接頭中的特定接腳是否浮接或連接到特定電壓來判定,也可透過其他方式來實現,在此不予贅述。
各個通用連接埠模組110_1~110_3中的電源開關150則分別接收對應的電源開關信號PS1~PS3,並依據電源開關信號PS1~PS3以提供額定電壓(例如,5V)至各個通用連接埠模組110_1~110_3,藉以供電給相互耦接的外部周邊 設備160。本實施例可以透過單個電晶體或相關電路來作為電源開關150的實現方式。
此外,電腦裝置100更包括切換單元170,其耦接處理單元120以及邏輯擴充單元130。切換單元170依據電腦裝置100位於正常狀態或省電狀態,藉以分別將切換處理單元120所提供的第一電源開關信號PSN1~PSN3或是邏輯擴充單元130所提供的第二電源開關信號PSS1~PSS3作為傳送給各個通用連接埠模組110_1~110_3的電源開關信號PS1~PS3。於本實施例中,切換單元170可以用多個或閘(OR gate)來實現。
通常來說,一般的電腦裝置100在正常運作或是關機、待命...等省電模式時,電源開關信號PS1~PS3通常都是致能,以不斷地提供電源給外部周邊設備160,也因此而造成多餘的耗電。有鑑於此,本發明實施例的處理單元120透過具備較低耗電的邏輯擴充單元130,且當在電腦裝置100的省電模式(例如,關機模式或是待命模式)時來自動關閉沒有連接到外部周邊設備160之對應的通用連接埠模組110_1~110_3。
以下詳細介紹本發明實施例中的各個元件及其致動方式。處理單元120與邏輯擴充單元130相互耦接,並且以內積體電路(I2C)匯流排相互溝通及使處理單元120控制邏輯擴充單元130。處理單元120可以是電腦中以X86架構為基礎的中央處理器、晶片組,或是以Advanced RISC Machines(ARM)公司生產、型號為”TERA2321”的ARM中 央處理器。本實施例的邏輯擴充單元130則以GPIO擴充器(expander)為實施例,例如是型號為”PCA9534PW”的GPIO擴充器,其功耗僅為660uW,遠小於維持電功率為2500uW或12.5mW的USB連接埠。
藉此,當電腦裝置100於正常狀態時(也就是,電腦裝置100的處理單元可正常運作時),處理單元120提供電源開關信號PSN1~PSN3,切換單元170並將此電源開關信號PSN1~PSN3作為電源開關信號PS1~PS3以傳送到對應的通用連接埠模組110_1~110_3。處理單元120也會依據偵測單元140所偵測到的偵測信號DS1~DS3以得知通用連接埠模組110_1~110_3與外部周邊設備160的連接情況,並且,處理單元120透過I2C控制邏輯擴充單元130以記錄上述的連接情況。
在此舉例說明本實施例,當電腦裝置100於正常狀態時,外部周邊設備160(例如,USB鍵盤或USB滑鼠)已經耦接到圖1中第1個通用連接埠模組110_1,而通用連接埠模組110_2、110_3則沒有耦接到相應的外部周邊設備。藉此,處理單元120便透過內積體電路匯流排(I2C)以控制邏輯擴充單元130,將連接情況記錄於邏輯擴充單元130中相對應的旗號暫存器中。
當電腦裝置100由正常狀態轉換到省電狀態時,此時因為處於省電模式的緣故,佔耗電比例較高的處理單元120會因為停止供電而停止運作。此時,邏輯擴充單元130便會依據儲存在其內旗號暫存器中的連接情況以提供電源 開關信號PSS1~PSS3,切換單元170並將此電源開關信號PSS1~PSS3作為電源開關信號PS1~PS3以傳送到對應的通用連接埠模組110_1~110_3。藉此,邏輯擴充單元130可使未被外部周邊設備160連結的通用連接埠模組(例如,通用連接埠模組110_2、110_3)當中的電源開關150停止供電,藉以避免無謂地消耗電源。當然,邏輯擴充單元130在電腦裝置130的省電狀態下持續由電腦裝置130提供電源,藉以實現本實施例。
特別提出的是,由於邏輯擴充單元130在電腦裝置100的省電模式下僅需660uW的電功率即可維持運作,而每個通用連接埠模組110_1~110_3(例如,USB連接埠模組)則需要2500uW或12.5mW的電功率,因此採用上述作法除非電腦裝置100上的每個通用連接埠模組110_1~110_3皆插有對應的外部周邊設備160的情況下才會消耗大量電能,否則應可確實降低本案實施例的電功率消耗。
此外,若使用者於電腦裝置100的省電模式下從通用連接埠模組110_1~110_3***外部周邊設備160時,由於現在的電腦裝置100皆無法從省電模式下來判讀外部周邊設備160的種類並加以驅動。因此,就算是電腦裝置100於此時提供電源给相對應的通用連接埠模組110_1~110_3,***的外部周邊設備160還是無法運作,因此本實施例便不在電腦裝置100的省電模式下判斷是否有外部周邊設備160***到通用連接埠模組110_1~110_3。
第一實施例可以在電腦裝置100的正常狀態時監控各個通用連接埠模組110_1~110_3的耦接情況,藉以在電腦裝置100的省電模式下關閉沒有使用的通用連接埠模組110_1~110_3。然而,若使用者在電腦裝置100的省電模式下拔除外部周邊設備的話,由於邏輯擴充單元130中通用連接埠模組110_1~110_3與外部周邊設備160的連接情形無法在省電模式下調整,因此相應的通用連接埠模組110_1~110_3在第一實施例中無法立即停止供電,從而耗去些微電能。藉此,本發明提出第二實施例以解決上述問題。
圖2是符合本發明第二實施例說明電腦裝置200的方塊圖。本發明第二實施例與第一實施例相類似,兩者的不同處在於電腦裝置200更包括微處理器290以及第二切換單元280。基於電腦裝置200的硬體架構,通常偵測通用連接埠模組110_1~110_3是否連接到外部周邊設備160與否是由獨立的微處理器290或是相關的嵌入式晶片來實現。也就是,微處理器290耦接至處理單元120以及邏輯擴充單元130。微處理器290可透過通過內積體電路匯流排(I2C)以與處理單元120相互溝通,並控制邏輯擴充單元130以協助調整邏輯擴充單元130的內部資料。
因此,第二實施例的微處理器290接收偵測信號DS1~DS3並轉而通知處理單元120以及邏輯擴充單元130有關於通用連接埠模組110_1~110_3與外部周邊設備160的連接情況。
於其他實施例中,當處理單元120位在正常模式時也可以自行接收偵測信號DS1~DS3以得知有關於通用連接埠模組110_1~110_3與外部周邊設備160的連接情況。此外,當電腦裝置200由正常狀態轉換為省電狀態時,處理單緣120便如同第一實施例一般地將上述連接情況記錄在羅及擴充單元130的旗號暫存器中。
此外,當在電腦裝置200的省電狀態時,如果微處理器290偵測到通用連接埠模組(例如,110_1)與外部周邊設備160的連接情況由連接轉換為未連接時,也就是,使用者在電腦裝置200的省電狀態下將外部周邊設備160自電腦裝置200拔除時,微處理器290可藉由微控制信號MCS以及第二切換單元280的相互配合,或是利用內積體電路匯流排(I2C),以調整邏輯擴充單元130內部所記錄的連接情況,以使通用連接埠模組110_1中的電源開關150停止供電給未被外部周邊設備160連結的通用連接埠模組110_1。
若是微處理器290利用內積體電路匯流排(I2C)調整邏輯擴充單元130內部的旗號暫存器,則可直接電源開關信號PSS1~PSS3,而不需要透過第二切換單元280的協助來調整信號。另一方面,本發明實施例的微處理器290利用微控制信號MCS以及第二切換單元280中的硬體結構來調整電源開關信號PSS1~PSS3為電壓開關信號PSM1~PSM3,例如可將第二切換單元280以多個及閘(AND gate)來實現。藉此,第一切換單元170於此時則會 將調整後的電壓開關信號PSM1~PSM3作為電壓開關信號PS1~PS3而傳送給對應的通用匯流排連接埠110_1~110_3。因此,第二實施例中的微處理器290將會在電腦裝置200的省電狀態下持續被供電。
上述實施例也可統整為一種通用連接埠模組的供電方法,其適用於第一及第二實施例。圖3為本發明實施例所述之通用連接埠模組的供電方法的流程圖。在此以圖2的硬體架構來進行說明,請參閱圖2及圖3,於步驟S310中,當電腦裝置200於正常狀態時,處理單元120提供電源開關信號PSN1~PSN3以使電源開關150提供額定電壓至對應的通用連接埠模組110_1~110_3。於步驟S320中,處理單元120偵測通用連接埠模組110_1~110_3是否與外部周邊設備160連接,以得知通用連接埠模組110_1~110_3與外部周邊設備160的連接情況。
於步驟S330中,處理單元120記錄通用連接埠模組110_1~110_3與外部周邊設備160的連接情況於邏輯擴充單元130。於步驟S340中,處理單元120判斷電腦裝置200是否要進入省電模式(例如,關機模式或待命模式)中。當步驟S3430為否,則回到步驟S320~S330以持續更新邏輯擴充單元130內的連接情況,或是在電腦裝置200轉換到省電狀態之前的一段時間更新邏輯擴充單元130內的連接情況。
當步驟S3430為是,也就是當電腦裝置200由正常狀態轉換到省電狀態時,則進入步驟S350,邏輯擴充單元 130依據通用連接埠模組110_1~110_3與外部周邊設備160的連接情況以提供電源開關信號PSS1~PSS3,以使相對應的電源開關150停止供電給未被外部周邊設備160連結的通用連接埠模組110_1~110_3。其中,邏輯擴充單元130在電腦裝置的省電狀態下持續被供電。
於步驟S360中,在電腦裝置200的省電狀態下,微處理器290偵測並判斷通用連接埠模組與外部周邊設備160的連接情況是否由連接轉換為未連接。若為否,則回到步驟S350並持續執行步驟S360,除非,電腦裝置200將要回到正常狀態時,則回到步驟S310。
當微處理器290偵測得到某一通用連接埠模組(例如,110_1)與外部周邊設備160的連接情況由連接轉換為未連接時,則由步驟S360進入步驟S370,微處理器290則會調整邏輯擴充單元130內部記錄的連接情況,或是透過第二切換單元280以及微控制信號MCS的協助,以調整電源開關信號PSS1~PSS3為電源開關信號PSM1~PSM3,使對應的電源開關150停止供電給未被外部周邊設備160連結的通用連接埠模組(例,110_1)。其他本實施例中未揭示的相關說明請參照上述第一及第二實施例,在此不再贅述。
綜上所述,本發明實施例所述電腦裝置及通用連接埠模組的供電方法會在正常狀態下偵測並記錄各個通用連接埠模組的連接情況,也就是探知各個通用連接埠模組與外部周邊設備是否有相互耦接。當電腦裝置進入關機或待命 狀態時,原先控制通用連接埠模組的處理單元(例如,中央處理器或是晶片組)將會停止運作,因此本實施例利用電腦裝置中持續供電的邏輯擴充單元依照所記錄的連接情況來供電給有連接外部周邊設備的通用連接埠模組,並停止供電給沒有使用的通用連接埠模組。由於邏輯擴充單元在電腦裝置的省電模式下所需的電功率消耗遠比單一個通用連接埠模組來的低,因此可節省電源消耗。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100、200‧‧‧電腦裝置
110_1~110_3‧‧‧通用連接埠模組
120‧‧‧處理單元
130‧‧‧邏輯擴充單元
140‧‧‧偵測單元
150‧‧‧電源開關
160‧‧‧外部周邊設備
170‧‧‧切換單元
280‧‧‧第二切換單元
290‧‧‧微處理器
DS1~DS3‧‧‧偵測信號
PS1~PS3、PSN1~PSN3、PSS1~PSS3、PSM1~PSM3‧‧‧電源開關信號
MCS‧‧‧微控制信號
S310~S370‧‧‧步驟
圖1是符合本發明第一實施例說明電腦裝置的方塊圖。
圖2是符合本發明第二實施例說明電腦裝置的方塊圖。
圖3為本發明實施例所述之通用連接埠模組的供電方法的流程圖。
200‧‧‧電腦裝置
110_1~110_3‧‧‧通用連接埠模組
120‧‧‧處理單元
130‧‧‧邏輯擴充單元
140‧‧‧偵測單元
150‧‧‧電源開關
160‧‧‧外部周邊設備
170‧‧‧切換單元
280‧‧‧第二切換單元
290‧‧‧微處理器
DS1~DS3‧‧‧偵測信號
PS1~PS3、PSN1~PSN3、PSS1~PSS3、PSM1~PSM3‧‧‧電源開關信號
MCS‧‧‧微控制信號

Claims (6)

  1. 一種電腦裝置,包括:通用連接埠模組,其中該通用連接埠模組包括:偵測單元,偵測該通用連接埠模組是否與外部周邊設備連接以產生偵測信號;以及電源開關,接收並依據電源開關信號以提供額定電壓至該通用連接埠模組;處理單元以及邏輯擴充單元,該處理單元與該邏輯擴充單元相互耦接,當該電腦裝置於正常狀態時,該處理單元提供該電源開關信號,依據該偵測信號以得知該通用連接埠模組與該外部周邊設備的連接情況,控制該邏輯擴充單元記錄該連接情況,微處理器,耦接該處理單元以及該邏輯擴充單元,該微處理器接收該偵測信號並轉而通知該處理單元以及該邏輯擴充單元有關於該通用連接埠模組與該外部周邊設備的該連接情況,其中,當在該電腦裝置的省電狀態,且該通用連接埠模組與該外部周邊設備的連接情況由連接轉換為未連接時,該微處理器調整該邏輯擴充單元的該連接情況,以使該電源開關停止供電給未被該外部周邊設備連結的該通用連接埠模組,其中該微處理器在該電腦裝置的省電狀態下持續被供電,並且,當該電腦裝置由正常狀態轉換到省電狀態時,該邏輯擴充單元依據該連接情況提供該電源開關信號,以 使該電源開關停止供電給未被該外部周邊設備連結的該通用連接埠模組,其中該邏輯擴充單元在該電腦裝置的省電狀態下持續被供電。
  2. 如申請專利範圍第1項所述之電腦裝置,更包括:切換單元,耦接該處理單元以及該邏輯擴充單元,依據該電腦裝置位於正常狀態或省電狀態以切換該處理單元以及該邏輯擴充單元所提供的電源開關信號。
  3. 一種電腦裝置,包括:多個通用連接埠模組,其中該些多個通用連接埠模組的每一個包括:偵測單元,偵測該通用連接埠模組是否與對應的外部周邊設備連接以產生對應的偵測信號;以及電源開關,接收並依據對應的電源開關信號以提供額定電壓至該通用連接埠模組;處理單元以及邏輯擴充單元,該處理單元與該邏輯擴充單元相互耦接,當該電腦裝置於正常狀態時,該處理單元提供對應的該電源開關信號,依據對應的該偵測信號以得知該些多個通用連接埠模組與對應的該外部周邊設備的連接情況,控制該邏輯擴充單元記錄該連接情況,微處理器,耦接該處理單元以及該邏輯擴充單元,該微處理器接收對應的該偵測信號並轉而通知該處理單元以及該邏輯擴充單元有關於該些多個通用連接埠模組與對應的該外部周邊設備的該連接情況, 其中,當在該電腦裝置的省電狀態,且該些多個通用連接埠模組與對應的該外部周邊設備的該連接情況由連接轉換為未連接時,該微處理器調整該邏輯擴充單元的該連接情況,以使對應的該電源開關停止供電給未被對應的該外部周邊設備所連結的該些多個通用連接埠模組,其中該微處理器在該電腦裝置的省電狀態下持續被供電,並且,當該電腦裝置由正常狀態轉換到省電狀態時,該邏輯擴充單元依據該連接情況提供對應的該電源開關信號,以使對應的該電源開關停止供電給未被對應的該外部周邊設備所連結的該些多個通用連接埠模組,其中該邏輯擴充單元在該電腦裝置的省電狀態下持續被供電。
  4. 如申請專利範圍第3項所述之電腦裝置,其中該處理單元以及該微處理器通過內積體電路匯流排以溝通及控制該邏輯擴充單元。
  5. 如申請專利範圍第3項所述之電腦裝置,更包括:切換單元,耦接該處理單元以及該邏輯擴充單元,依據該電腦裝置位於正常狀態或省電狀態以切換該處理單元以及該邏輯擴充單元所提供的電源開關信號。
  6. 如申請專利範圍第3項所述之電腦裝置,其中該邏輯擴充單元是GPIO擴充器,該通用連接埠模組符合通用序列匯流排規範,且該省電狀態是關機狀態或待命狀態。
TW101139974A 2012-10-29 2012-10-29 電腦裝置及通用連接埠模組的供電方法 TWI501073B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW101139974A TWI501073B (zh) 2012-10-29 2012-10-29 電腦裝置及通用連接埠模組的供電方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW101139974A TWI501073B (zh) 2012-10-29 2012-10-29 電腦裝置及通用連接埠模組的供電方法

Publications (2)

Publication Number Publication Date
TW201416843A TW201416843A (zh) 2014-05-01
TWI501073B true TWI501073B (zh) 2015-09-21

Family

ID=51293804

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101139974A TWI501073B (zh) 2012-10-29 2012-10-29 電腦裝置及通用連接埠模組的供電方法

Country Status (1)

Country Link
TW (1) TWI501073B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7085876B2 (en) * 2003-01-28 2006-08-01 Via Technologies, Inc. USB controlling apparatus for data transfer between computers and method for the same
TW200849019A (en) * 2007-06-08 2008-12-16 Ddtic Corp Ltd Two-way connectivity USB control device and operation method therefor
CN101790225A (zh) * 2010-03-16 2010-07-28 华为终端有限公司 上网模块电源管理的方法和装置
CN102141833A (zh) * 2010-02-03 2011-08-03 同星实业股份有限公司 Usb电源管理***及其方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7085876B2 (en) * 2003-01-28 2006-08-01 Via Technologies, Inc. USB controlling apparatus for data transfer between computers and method for the same
TW200849019A (en) * 2007-06-08 2008-12-16 Ddtic Corp Ltd Two-way connectivity USB control device and operation method therefor
CN102141833A (zh) * 2010-02-03 2011-08-03 同星实业股份有限公司 Usb电源管理***及其方法
CN101790225A (zh) * 2010-03-16 2010-07-28 华为终端有限公司 上网模块电源管理的方法和装置

Also Published As

Publication number Publication date
TW201416843A (zh) 2014-05-01

Similar Documents

Publication Publication Date Title
EP2239647B1 (en) Motherboard with electronic device for reducing power consumption during sleep mode of computer motherboard
US9310838B2 (en) Power management method for switching power mode of a computer system based on detection of a human interface device
US9189048B2 (en) Circuit having a low power mode
JP3170264U (ja) マザーボード用節電電子装置及びそのマザーボード
US8375234B2 (en) Wakeup of a non-powered universal serial bus
US8285887B2 (en) Link state detection system for network cable
JP3150567U (ja) コンピューターマザーボードのシャットダウン時の電力消費を減少させる電子装置
US20100306563A1 (en) Computer system for saving power consumption of a stand-by/power-off state and method thereof
US8671236B2 (en) Computer bus with enhanced functionality
CN102147652A (zh) 关机节能***及关机节能方法
US20150253842A1 (en) Semiconductor device, and power control method for usbotg
US20130235902A1 (en) Communication and monitoring of a battery via a single wire
TWI750623B (zh) 電源管理系統以及電源管理方法
US9235246B2 (en) Computing device and power supply method of connection module
TWI726550B (zh) 在待機階段提供電源的方法
CN101526841B (zh) 电脑***和节电方法
TWI501073B (zh) 電腦裝置及通用連接埠模組的供電方法
KR102244643B1 (ko) 전원공급장치 내장형 컴퓨터 시스템의 절전장치 및 방법
US9477300B2 (en) Bridging device and power saving method thereof
CN113467598B (zh) 电源管理***以及电源管理方法
TW201426273A (zh) 主機板及其電源管理方法
CN102955094A (zh) 漏电侦测电路与具有其的主板
TWI638261B (zh) 具有省電功能的電子裝置
AU2013204047B2 (en) Circuit having a low power mode
TW201040708A (en) Peripheral device