TWI459730B - 具過壓保護之接收器 - Google Patents

具過壓保護之接收器 Download PDF

Info

Publication number
TWI459730B
TWI459730B TW101127375A TW101127375A TWI459730B TW I459730 B TWI459730 B TW I459730B TW 101127375 A TW101127375 A TW 101127375A TW 101127375 A TW101127375 A TW 101127375A TW I459730 B TWI459730 B TW I459730B
Authority
TW
Taiwan
Prior art keywords
electrically connected
transistor
input
terminal
operational
Prior art date
Application number
TW101127375A
Other languages
English (en)
Other versions
TW201406079A (zh
Inventor
Chua Chin Wang
Chih Lin Chen
Yi Hu
Original Assignee
Univ Nat Sun Yat Sen
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Univ Nat Sun Yat Sen filed Critical Univ Nat Sun Yat Sen
Priority to TW101127375A priority Critical patent/TWI459730B/zh
Publication of TW201406079A publication Critical patent/TW201406079A/zh
Application granted granted Critical
Publication of TWI459730B publication Critical patent/TWI459730B/zh

Links

Landscapes

  • Amplifiers (AREA)

Description

具過壓保護之接收器
本發明是有關於一種接收器,特別是一種可應用於FlexRay之具過壓保護之接收器。
請參查台灣發明專利申請第099111469號「FlexRay發射器及其接收器」其揭露一種FlexRay接收器,該FlexRay接收器包括一遲滯比較器、一窗口比較器及一充放電幫浦。該充放電幫浦串聯該窗口比較器,以消除其脈波雜訊,由於該FlexRay接收器係為一種車用裝置,因此會遇到高壓問題,但該FlexRay接收器並無過壓保護裝置,因此發生過壓故障時,該FlexRay接收器中的電子元件容易燒毀。
本發明之主要目的是在於解決接收器使用於汽車系統時,可能會遇到高壓而造成接收器燒毀的問題。
本發明之一種具過壓保護之接收器包含一轉導單元、一過壓保護單元、一比較單元及一邏輯閘組,該轉導單元具有一第一運算轉導放大器及一第二運算轉導放大器,該第一運算轉導放大器具有一第一差動訊號接收端及一電性連接該第一差動訊號接收端之輸入端,該第二運算轉導放大 器具有一第二差動訊號接收端及一電性連接該第二差動訊號接收端之輸入端,該過壓保護單元電性連接該第一運算轉導放大器之該輸入端及該第二運算轉導放大器之該輸入端,該比較單元具有一第一比較器、一第二比較器及一第三比較器,該第一比較器電性連接該第一運算轉導放大器及該第二運算轉導放大器,該第二比較器電性連接該第一運算轉導放大器,該第三比較器電性連接該第二比較器及該第二運算轉導放大器,該邏輯閘組具有一第一邏輯閘及一第二邏輯閘,該第一邏輯閘電性連接該第二比較器及該第三比較器,該第二邏輯閘電性連接該第一比較器及該第一邏輯閘,本發明藉由該轉導單元使得該具過壓保護之接收器可接收之輸入電壓範圍可達-10V至+15V,並藉由該過壓保護單元使得該具過壓保護之接收器能抵抗至多±60V之電壓,因此,該具過壓保護之接收器可抵抗車用系統所發生之過壓故障。
請參閱第1圖,其為本發明之一較佳實施例,一種具過壓保護之接收器100,其包含一轉導單元110、一過壓保護單元120、一比較單元130及一邏輯閘組140,該轉導單元110具有一第一運算轉導放大器150、一第二運算轉導放大器 160、兩個第一電阻R1、兩個第二電阻R2、兩個第三電阻R3及兩個第四電阻R4,該過壓保護單元120電性連接該第一運算轉導放大器150之該輸入端152及該第二運算轉導放大160器之該輸入端162,請參閱第1及2圖,該第一運算轉導放大器150具有一第一差動訊號接收端151、一電性連接該第一差動訊號接收端151之輸入端152、一第一差動對153、一第一補償電阻154、一第一補償電容155及一輸出端156,該第一差動訊號接收端151接收一第一差動訊號,並傳送至該第一運算轉導放大器150之該輸入端152,該第一差動對153具有一第一差動電晶體157及一第二差動電晶體158,該第一差動電晶體157之閘極端157a電性連接該第一運算轉導放大器150之該輸入端152,並接收該第一差動訊號,該第一補償電阻154之一端電性連接該第二差動電晶體158之汲極端158a,該第一補償電阻154之另一端電性連接該第一補償電容155之一端,該第一補償電容155之另一端電性連接該輸出端156,該第一補償電阻154及該第一補償電容155係用來補償該第一運算轉導放大器150之相位,請參閱第1及3圖,該第二運算轉導放大器160具有一第二差動訊號接收端161、一電性連接該第二差動訊號接收端161之輸入端162、一第二 差動對163一第二補償電阻164、一第二補償電容165及一輸出端166,該第二差動訊號接收端161接收一第二差動訊號,並傳送至該第二運算轉導放大器160之該輸出端166,該第二差動對163具有一第三差動電晶體167及一第四差動電晶體168,該第三差動電晶體167之閘極端167a電性連接該第二運算轉導放大器160之該輸入端162,並接收該第二差動訊號,該第二補償電阻164之一端電性連接該第四差動電晶體168之汲極端168a,該第二補償電阻164之另一端電性連接該第二補償電容165之一端,該第二補償電容165之另一端電性連接該輸出端166,該第二補償電阻164及該第二補償電容165係用來補償該第二運算轉導放大器160之相位。
請參閱第1圖,該第一電阻R1之兩端分別電性連接該第一差動訊號接收端151及該輸入端152,該第二電阻R2之兩端分別電性連接該輸入端152及該輸出端156,該第三電阻R3之兩端分別接收一電壓VDD及電性連接該第一運算轉導放大器150之另一輸入端152A,該第四電阻R4之兩端分別電性連接該第一運算轉導放大器150之該輸入端152A及接地。相同地,另一第一電阻R1之兩端分別電性連接該第二差動訊號接收端161及該輸入端162,另一第二電阻R2之兩端 分別電性連接該輸入端162及該輸出端166,另一第三電阻R3之兩端分別接收該電壓VDD及電性連接該第二運算轉導放大器160之另一輸入端162A,另一第四電阻R4之兩端分別電性連接該第二運算轉導放大器160之該輸入端162A及接地,因此,該轉導單元110的輸出訊號及輸入訊號的關係式可表達為: 其中,V o1為該第一運算轉導放大器150之該輸出端156的輸出訊號電壓大小,V o2為該第二運算轉導放大器160之該輸出端166的輸出訊號電壓大小,V BP 為該第一差動訊號BP之電壓大小,V BM 為該第二差動訊號BM之電壓大小,V VDD 為該電壓VDD之電壓大小,由上式可知,藉由該第一電阻R1、該第二電阻R2、該第三電阻R3及該第四電阻R4阻值的設定,可使該轉導單元110作為兩個除法器,因此,該第一運算轉導放大器150及該第二運算轉導放大器160降低該第一差動訊號及該第二差動訊號之電壓大小,使得該具過壓保護 之接收器100可接收更大範圍之電壓輸入(-10V至+15V)。
請參閱第1及4圖,該具過壓保護單元120具有一偏壓電路121、一第一電晶體122及一第二電晶體123,該第一電晶體122之閘極端122a及該第二電晶體123之閘極端123a電性連接該偏壓電路121,且該第一電晶體122之源極端122b及該第二電晶體123之源極端123b電性連接該第一運算轉導放大器150之輸入端152及該第二運算轉導放大器160之輸入端162,請參閱第4圖,於本實施例中,該過壓保護單元120之該偏壓電路121具有一第三電晶體124、一第四電晶體125及至少一第五電晶體126,該第一電晶體122之閘極端122a電性連接該第四電晶體125之閘極端125a、該第四電晶體125之汲極端125b、該第五電晶體126之閘極端126a及該第五電晶體126之汲極端126b,該第二電晶體123之閘極端123a電性連接該第三電晶體124之閘極端124a、該第三電晶體124之汲極端124b及該第五電晶體126之源極端126c,請再參閱第1圖,於本實施例中,該具過壓保護之接收器100具有兩組過壓保護單元120、120A,其分別電性連接該第一運算轉導放大器150之輸入端152及該第二運算轉導放大器160之輸入端162,其中,該過壓保護單元120、 120A的電路作動為:電路電源啟動時,該第三電晶體124之該閘極端124a的電壓為該電壓VDD減去該第三電晶體124的門檻電壓,而該第四電晶體125之該閘極端125a的電壓為接地端電壓加上該第四電晶體125的門檻電壓,而兩組之該過壓保護單元120、120A之一電壓輸出端Vout分別經由該第一電阻R1電性連接該第一差動訊號接收端151及該第二差動訊號接收端161,因此,當該電壓輸出端Vout的電壓大於該電壓VDD時,該第一電晶體122截止,該第二電晶體123導通一電流至接地端,此時,該電壓輸出端Vout的電壓大小被拉低至該第二電晶體123之該閘極端123a的電壓加上該第二電晶體123的門檻電壓,且由於該第二電晶體123之該閘極端123a的電壓等於該第三電晶體124之該閘極端124a的電壓(該電壓VDD減去該第三電晶體124的門檻電壓),使得該電壓輸出端Vout的電壓能維持在該電壓VDD之電壓大小。相對地,當該電壓輸出端Vout的電壓小於接地端之電壓時,該第二電晶體123截止,該第一電晶體122導通一個電流至該電壓輸出端Vout,此時,該電壓輸出端Vout的電壓大小被拉高至該第一電晶體122之該閘極端122a的電壓減去該第一電晶體122的門檻電壓,且由於該第一電晶體122之該閘極端122a的電壓 等於該第四電晶體125之該閘極端125a的電壓(接地端電壓加上該第四電晶體125的門檻電壓),使得該電壓輸出端Vout的電壓能維持在接地端之電壓大小。以使輸入至該第一運算轉導放大器150之輸入端152及該第二運算轉導放大器160之輸入端162的電壓大小可維持於操作範圍(接地端電壓及該電壓VDD)內,本發明藉由該些過壓保護電路120、120A,使該具過壓保護之接收器100可抵抗至多±60V之電壓。
請參閱第1圖,該比較單元130具有一第一比較器131、一第二比較器132、一第三比較器133、一第一電阻134及一第二電阻135,該第一比較器131電性連接該第一運算轉導放大器150及該第二運算轉導放大器160,該第二比較器132電性連接該第一運算轉導放大器150,該第三比較器133電性連接該第二比較器132及該第二運算轉導放大器160,於本實施例中,該第一比較器131具有一第一輸入端131a、一第二輸入端131b及一第一輸出端131c,該第二比較器132具有一第三輸入端132a、一第四輸入端132b及一第二輸出端132c,該第三比較器133具有一第五輸入端133a、一第六輸入端133b及一第三輸出端133c,該第一電阻134具有一第一端134a及一第二端134b,該第二電阻135有一第三端135a 及一第四端135b,該第一輸入端131a電性連接該第一運算轉導放大器150之輸出端156,該第二輸入端131b電性連接該第二運算轉導放大器160之輸出端166,該第三輸入端132a電性連接該第一運算轉導放大器150之該輸出端156,該第四輸入端132b電性連接該第五輸入端133a,該第六輸入端133b電性連接該第二運算轉導放大器160之該輸出端166,該第一端134a電性連接該第一輸入端131a及該第三輸入端132a,該第二端134b電性連接該第二電阻135之該第三端135a、該第四輸入端132b及該第五輸入端133a,該第四端135b電性連接該第六輸入端133b。
請再參閱第1圖,該邏輯閘組140具有一第一邏輯閘141及一第二邏輯閘142,該第一邏輯閘141電性連接該第二比較器132及該第三比較器133,並輸出一閒置訊號,該第二邏輯閘142電性連接該第一比較器131及該第一邏輯閘141,並輸出一資料訊號,於本實施例中,該第一邏輯閘141為一反互斥或閘,且該第一邏輯閘141之一輸入端141a電性連接該第二比較器132之該第二輸出端132c,該第一邏輯閘141之另一輸入端141b電性連接該第三比較器133之該第三輸出端133c,該第二邏輯閘142為一或閘,且該第二邏輯閘142之一輸入端142a電性連接該第一比較 器131之該第一輸出端131c,該第二邏輯閘142之另一輸入端142b電性連接該第一邏輯閘141之輸出端141c,該比較單元130及該邏輯閘組140係決定輸出之該資料訊號及該閒置訊號為高電位或低電位。
本發明藉由該轉導單元110,使得該具過壓保護之接收器100可接收之輸入電壓範圍可達-10V至+15V,並藉由該過壓保護單元120,使得該具過壓保護之接收器100能抵抗至多±60V之電壓,因此,該具過壓保護之接收器100可抵抗車用系統中會發生之過壓故障。
本發明之保護範圍當視後附之申請專利範圍所界定者為準,任何熟知此項技藝者,在不脫離本發明之精神和範圍內所作之任何變化與修改,均屬於本發明之保護範圍。
100‧‧‧具過壓保護之接收器
110‧‧‧轉導單元
120‧‧‧過壓保護單元
121‧‧‧偏壓電路
122‧‧‧第一電晶體
122a‧‧‧閘極端
122b‧‧‧源極端
123‧‧‧第二電晶體
123a‧‧‧閘極端
123b‧‧‧源極端
124‧‧‧第三電晶體
124a‧‧‧閘極端
124b‧‧‧汲極端
125‧‧‧第四電晶體
125a‧‧‧閘極端
125b‧‧‧汲極端
126‧‧‧第五電晶體
126a‧‧‧閘極端
126b‧‧‧汲極端
126c‧‧‧源極端
130‧‧‧比較單元
131‧‧‧第一比較器
131a‧‧‧第一輸入端
131b‧‧‧第二輸入端
131c‧‧‧第一輸出端
132‧‧‧第二比較器
132a‧‧‧第三輸入端
132b‧‧‧第四輸入端
132c‧‧‧第二輸出端
133‧‧‧第三比較器
133a‧‧‧第五輸入端
133b‧‧‧第六輸入端
133c‧‧‧第三輸出端
134‧‧‧第一電阻
134a‧‧‧第一端
134b‧‧‧第二端
135‧‧‧第二電阻
135a‧‧‧第三端
135b‧‧‧第四端
140‧‧‧邏輯閘組
141‧‧‧第一邏輯閘
141a‧‧‧輸入端
141b‧‧‧輸入端
141c‧‧‧輸出端
142‧‧‧第二邏輯閘
142a‧‧‧輸入端
142b‧‧‧輸入端
150‧‧‧第一運算轉導放大器
151‧‧‧第一差動訊號接收端
152‧‧‧輸入端
153‧‧‧第一差動對
154‧‧‧第一補償電阻
155‧‧‧第一補償電容
156‧‧‧輸出端
157‧‧‧第一差動電晶體
157a‧‧‧閘極端
158‧‧‧第二差動電晶體
158a‧‧‧汲極端
160‧‧‧第二運算轉導放大器
161‧‧‧第二差動訊號接收端
162‧‧‧輸入端
163‧‧‧第二差動對
164‧‧‧第二補償電阻
165‧‧‧第二補償電容
166‧‧‧輸出端
167‧‧‧第三差動電晶體
167a‧‧‧閘極端
168‧‧‧第四差動電晶體
168a‧‧‧汲極端
BP‧‧‧第一差動訊號
BM‧‧‧第二差動訊號
Data‧‧‧資料訊號
Idle‧‧‧閒置訊號
152A‧‧‧輸入端
162A‧‧‧輸入端
R1‧‧‧第一電阻
R2‧‧‧第二電阻
R3‧‧‧第三電阻
R4‧‧‧第四電阻
Vout‧‧‧電壓輸出端
VDD‧‧‧電壓
第1圖:依據本發明之一實施例,一種具過壓保護之接收器之電路圖。
第2圖:依據本發明之一實施例,一第一運算轉導放大器之電路圖。
第3圖:依據本發明之一實施例,一第二運算轉導放大器之電路圖。
第4圖:依據本發明之一實施例,一過壓保護單元之電路圖。
100‧‧‧具過壓保護之接收器
110‧‧‧轉導單元
120‧‧‧過壓保護單元
120A‧‧‧過壓保護單元
130‧‧‧比較單元
131‧‧‧第一比較器
131a‧‧‧第一輸入端
131b‧‧‧第二輸入端
131c‧‧‧第一輸出端
132‧‧‧第二比較器
132a‧‧‧第三輸入端
132b‧‧‧第四輸入端
132c‧‧‧第二輸出端
133‧‧‧第三比較器
133a‧‧‧第五輸入端
133b‧‧‧第六輸入端
133c‧‧‧第三輸出端
134‧‧‧第一電阻
134a‧‧‧第一端
134b‧‧‧第二端
135‧‧‧第二電阻
135a‧‧‧第三端
135b‧‧‧第四端
140‧‧‧邏輯閘組
141‧‧‧第一邏輯閘
141a‧‧‧輸入端
141b‧‧‧輸入端
141c‧‧‧輸出端
142‧‧‧第二邏輯閘
142a‧‧‧輸入端
142b‧‧‧輸入端
150‧‧‧第一運算轉導放大器
151‧‧‧第一差動訊號接收端
152‧‧‧輸入端
156‧‧‧輸出端
160‧‧‧第二運算轉導放大器
161‧‧‧第二差動訊號接收端
162‧‧‧輸入端
166‧‧‧輸出端
BP‧‧‧第一差動訊號
BM‧‧‧第二差動訊號
Data‧‧‧資料訊號
Idle‧‧‧閒置訊號

Claims (10)

  1. 一種具過壓保護之接收器,其包含:一轉導單元,其具有一第一運算轉導放大器及一第二運算轉導放大器,該第一運算轉導放大器具有一第一差動訊號接收端及一電性連接該第一差動訊號接收端之輸入端,該第二運算轉導放大器具有一第二差動訊號接收端及一電性連接該第二差動訊號接收端之輸入端;一過壓保護單元,其電性連接該第一運算轉導放大器之該輸入端及該第二運算轉導放大器之該輸入端;一比較單元,具有一第一比較器、一第二比較器及一第三比較器,該第一比較器電性連接該第一運算轉導放大器及該第二運算轉導放大器,該第二比較器電性連接該第一運算轉導放大器,該第三比較器電性連接該第二比較器及該第二運算轉導放大器;以及一邏輯閘組,具有一第一邏輯閘及一第二邏輯閘,該第一邏輯閘電性連接該第二比較器及該第三比較器,該第二邏輯閘電性連接該第一比較器及該第一邏輯閘。
  2. 如申請專利範圍第1項所述之具過壓保護之接收器,其中該過壓保護單元具有一偏壓電路、一第一電晶體及一第二電晶體,該第一電晶體 之閘極端及該第二電晶體之閘極端電性連接該偏壓電路,且該第一電晶體之源極端及該第二電晶體之源極端電性連接該第一運算轉導放大器之輸入端及該第二運算轉導放大器之輸入端。
  3. 如申請專利範圍第2項所述之具過壓保護之接收器,其中該過壓保護單元之該偏壓電路具有一第三電晶體、一第四電晶體及至少一第五電晶體,該第一電晶體之閘極端電性連接該第四電晶體之閘極端、該第四電晶體之汲極端、該第五電晶體之閘極端及該第五電晶體之汲極端,該第二電晶體之閘極端電性連接該第三電晶體之閘極端、該第三電晶體之汲極端及該第五電晶體之源極端。
  4. 如申請專利範圍第1項所述之具過壓保護之接收器,其中該第一運算轉導放大器另具有一第一差動對,該第一差動對具有一第一差動電晶體及一第二差動電晶體,該第一差動電晶體之閘極端電性連接該第一運算轉導放大器之該輸入端,該第二運算轉導放大器另具有一第二差動對,該第二差動對具有一第三差動電晶體及一第四差動電晶體,該第三差動電晶體之閘極端電性連接該第二運算轉導放大器之該輸入端。
  5. 如申請專利範圍第4項所述之具過壓保護之接收器,其中該第一運算轉導放大器另具有一第一補償電阻、一第一補償電容及一輸出端,該第一補償電阻之一端電性連接該第二差動電晶體之汲極端,該第一補償電阻之另一端電性連接該第一補償電容之一端,該第一補償電容之另一端電性連接該輸出端,該第二運算轉導放大器另具有一第二補償電阻、一第二補償電容及一輸出端,該第二補償電阻之一端電性連接該第四差動電晶體之汲極端,該第二補償電阻之另一端電性連接該第二補償電容之一端,該第二補償電容之另一端電性連接該輸出端。
  6. 如申請專利範圍第1項所述之具過壓保護之接收器,其中該比較單元之該第一比較器具有一第一輸入端、一第二輸入端及一第一輸出端,該第二比較器具有一第三輸入端、一第四輸入端及一第二輸出端,該第三比較器具有一第五輸入端、一第六輸入端及一第三輸出端,該第一輸入端電性連接該第一運算轉導放大器之一輸出端,該第二輸入端電性連接該第二運算轉導放大器之一輸出端,該第三輸入端電性連接該第一運算轉導放大器之該輸出端,該第四輸入端電性連接該第五輸入端,該第六輸入端電性連接該第二運算轉導放大器之該輸出端。
  7. 如申請專利範圍第6項所述之具過壓保護之接收器,其中該比較單元另具有一第一電阻及一第二電阻,該第一電阻具有一第一端及一第二端,該第二電阻有一第三端及一第四端,該第一端電性連接該第一輸入端及該第三輸入端,該第二端電性連接該第二電阻之該第三端、該第四輸入端及該第五輸入端,該第四端電性連接該第六輸入端。
  8. 如申請專利範圍第6項所述之具過壓保護之接收器,其中該第一邏輯閘之一輸入端電性連接該第二比較器之該第二輸出端,該第一邏輯閘之另一輸入端電性連接該第三比較器之該第三輸出端。
  9. 如申請專利範圍第8項所述之具過壓保護之接收器,其中該第二邏輯閘之一輸入端電性連接該第一比較器之該第一輸出端,該第二邏輯閘之另一輸入端電性連接該第一邏輯閘之輸出端。
  10. 如申請專利範圍第9項所述之具過壓保護之接收器,其中該第一邏輯閘為一反互斥或閘,該第二邏輯閘為一或閘。
TW101127375A 2012-07-30 2012-07-30 具過壓保護之接收器 TWI459730B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW101127375A TWI459730B (zh) 2012-07-30 2012-07-30 具過壓保護之接收器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW101127375A TWI459730B (zh) 2012-07-30 2012-07-30 具過壓保護之接收器

Publications (2)

Publication Number Publication Date
TW201406079A TW201406079A (zh) 2014-02-01
TWI459730B true TWI459730B (zh) 2014-11-01

Family

ID=50550184

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101127375A TWI459730B (zh) 2012-07-30 2012-07-30 具過壓保護之接收器

Country Status (1)

Country Link
TW (1) TWI459730B (zh)

Also Published As

Publication number Publication date
TW201406079A (zh) 2014-02-01

Similar Documents

Publication Publication Date Title
JP4917394B2 (ja) 出力回路
US20050090141A1 (en) Detection circuit
TWI519069B (zh) 脈衝濾除器和利用該脈衝濾除器之橋式驅動器
US9209799B2 (en) Switch and switch circuit using the same
US20140125385A1 (en) Level shifter capable of pulse filtering and bridge driver using the same
JP4075823B2 (ja) コンパレータ回路装置
US7414462B2 (en) Differential receiver circuit
TWI459730B (zh) 具過壓保護之接收器
TWI708366B (zh) 用於啟動電路的靜電放電保護電路
US7868688B2 (en) Leakage independent very low bandwith current filter
KR20170039594A (ko) 반도체 esd 보호 디바이스 및 방법
US9939835B2 (en) Reference potential generation circuit
CN109861675B (zh) 数字信号毛刺消除电路
US10027318B2 (en) Transmission circuit with leakage prevention circuit
CN107395192B (zh) 双向接口电路
JP4443392B2 (ja) 送信切り換え回路および半導体集積回路
KR101833873B1 (ko) 차량용 도어 신호의 입력 회로
JP6665083B2 (ja) 振幅リミッタにおける容量性負荷の誘導性隔離
CN219067861U (zh) 应用于模拟视频信号驱动芯片中的过压保护电路
TWI787034B (zh) 無短時脈衝波的低通濾波電路與使用其的系統電路
JP6852719B2 (ja) 信号出力回路
US10715114B1 (en) Filter and operating method thereof
US8296492B2 (en) Power supply circuit for IEEE 1394 interface
TWI422111B (zh) 過電壓保護電路
CN116990599A (zh) 一种共模噪声检测电路及数字隔离器

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees