TWI267777B - A recognize signal timing technology of analog input for the display monitor - Google Patents

A recognize signal timing technology of analog input for the display monitor Download PDF

Info

Publication number
TWI267777B
TWI267777B TW093141125A TW93141125A TWI267777B TW I267777 B TWI267777 B TW I267777B TW 093141125 A TW093141125 A TW 093141125A TW 93141125 A TW93141125 A TW 93141125A TW I267777 B TWI267777 B TW I267777B
Authority
TW
Taiwan
Prior art keywords
signal
input
value
timing signal
display
Prior art date
Application number
TW093141125A
Other languages
English (en)
Other versions
TW200622856A (en
Inventor
Shih-Hua Tseng
Wen-Chang Yang
Original Assignee
Tatung Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tatung Co filed Critical Tatung Co
Priority to TW093141125A priority Critical patent/TWI267777B/zh
Priority to JP2005039363A priority patent/JP2006189742A/ja
Priority to US11/121,021 priority patent/US7508355B2/en
Publication of TW200622856A publication Critical patent/TW200622856A/zh
Application granted granted Critical
Publication of TWI267777B publication Critical patent/TWI267777B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)

Description

1267777 九、發明說明: 【發明所屬之技術領域】 =係關於一種時序信號分析方法’尤指—種應用 、頌不益之可分辨類比輸入之視訊時序信號之方法。 【先前技術】 傳統顯不產品是依據水平頻率、極性及垂直頻率、 極性來分辨類比輸入之視訊時序,但傳統顯示器之技術仍 有些無法完全分辨出所有輸入的時序信號,因為輸入的時 10 =信號中可能會存在著水平及垂直頻率相同,同時亦有可 月b連極f生也相同,進而造成無法分辨的情形發生。 此外4知顯示器疋透過具有畫面顯示幕目錄(QSD enu)功肖b之產品來顯示出解析度、水平及垂直頻率、以 及極性等資訊,所以在無法分辨的情形下,則會將錯誤的 15資訊顯示出來,實造成使用者使用上之困擾。 發明人緣因於此,本於積極發明創作之精神,亟思一 種可以解決上述問題之「可分辨類比輸入之視訊時序信號 之方法」,幾經研究實驗終至完成此項嘉惠世人之本發明。 20【發明内容】 本發明係一種應用於顯示器之可分辨類比輸入之視 訊時序信號之方法,係透過水平同步信號中斷計數值來判 斷輸入時序信號,其包括步驟:(A)判斷輸入之時序信號是 否改變;(B)檢查該改變之時序信號是否為一預設檢測之 1267777 時序信號;(c)清除該水平同步信號中斷計數值;⑼侦測 垂直同步信號是否為正緣觸發,如該垂直同步信號不為正 緣觸發,則持續债測該垂直同步信號至正緣觸發 斷Γ步信號中斷計數值是否為一起始值,如成立則啟動 計數水平同步信號中斷程式,並重覆執行步驟⑼,反之則 結束水平同步信號中斷次數計數,並取得一水平同步信號 中斷計數值;(F)每當中斷程式被水平同步信號中斷時,宜 雜值加並累計之;(G)判斷該水平同步信㈣斷計數值 疋否大於一預設值,如成立目丨女 ίο 像素值,反之則為一第 咕山β 系值’以及(η)結束水平同步信 =了/欠數之計數。上述顯示器較佳為-液晶顯示器Μ曰 =採用如陰極射線管顯示器、電衆顯示器等具相同顯示 二=二此’藉由本發明可藉由水平同步信號之 15 …入時序信號’而分辨出類比輸入之時 =算輸入時序信號之水平及垂直頻率、及極 I·生白相同,亦可分辨出輸入時序信號之解析度。 本發明係-種應用於顯示器 訊時序信號之方法,其包括㈣比輸入之視 序_!卢查面Ah ()計算特定之視訊時 ^虎旦面參數值,並將該參數值 擇該特定之視訊時序信號書面參數 ;選 視讯時序信號晝面參數值, A /寺疋之 號書面灸Μ插 合,ϋ成立則維持原時序信 -面多數值’反之則由外部裝置輸入一切 換其視訊信號書面灸金 、仏唬,以切 面茶數值,以及⑼輸出該該切換後之視 20 1267777 ,號畫面參數值。上述外部裳置輸入之切換信號較佳為 輸入信號,其亦可透過具相同功能之裝置輸入,如 ^工器上之知鍵等。因此,藉由本發明可讓使用者當發現 信號辨識錯誤時,則輸入一切換訊號來轉換其顯示模式, 5以使顯示器能正常顯示視訊時序信號之解析度。 【實施方式】 有關本發明可分辨類比輸入之視訊時序信號之方 法,請先參照圖1所示之流程圖,並一併參照圖2所示之功 能方塊圖,於本實施例中,可分辨類比輸入之視訊時序信 號之方法是應用於一液晶顯示器100,首先,於步驟§201 中,斜=微處理器10會先判斷外界所輸入之時序信號(垂直及 水平同步信號)是否改變了,通常使用者會透過液晶顯示器 100上的畫面顯示幕電路13(0SD)來顯示時序信號之解析 15度、水平及垂直頻率、以及極性等相關資訊。如經顯示發 現輸入之時序信號已改變,則檢查所改變之時序信號是否 為本發明所預設檢測之時序信號(步驟S2〇2),於本實施例 中,預5又檢測之時序信號為640x350與720x350,以及 640x400與720x400,其中640x400與720x400又各有兩組垂 20直頻率為60及70Hz之時序信號,因為此六組三對的時序其 頻率及極性皆相同,所以傳統之顯示器是無法明確分辨出 來。當微處理器10偵測出改變之時序信號為預設檢測之時 序信號時,由於本發明是依據測量兩個垂直同步訊號正緣 觸發期間内之水平同步信號的中斷值來判斷輸入時序信 1267777 唬貝丨在進行0寸序信號判別前,會先將微處理器丨〇内部的 计數器12之水平同步信號中斷計數值清除(步驟S203),如 圖2所示,水平同步信號除輸入至類比數位轉換器η上,也 接,微處理器10的爪丁接腳上,此ΙΝΤ接腳是用來當作.中斷 功能’使其能計數水祠步信料序用,料垂直同步信 號除輸入至類比數位轉換器Η上,亦連接至微處理器1〇的 Ι/P接二上’其用來當作偵測開始計數及結束計數用。 當微處理器10要開始判斷時序信號時,如圖3所示, ίο 15 因^平同步信號中斷次數是依據兩個垂直同步信號正緣觸 ^間内去計算,_必須先制垂直同步信 续:儿進末(乂驟8204),如果垂直同步信號沒有正 '、s s諕輸入,則必須等至有正緣觸發信號輸入時,再 ==平同步信號中斷次數,當有垂直同步信號正緣 著需判斷計數112iU 同步信號中斷次數,接 叫如為〇二 信號中斷計數值是否為〇(步驟 驟财接腳中次被中斷,則開始啟動微處理器 -次即古十數軍斗06)’每當水平同步信號中斷 二次垂直同^:次(步驟301至303),此計算會終止於第 信號同步信發信號輸人’當第二次垂直同步 斷的次數二::輸入時’則停止水平同步信號中 S207),此時水平同步信號中斷計數值(步驟 了,則微4^1()^之同步信號中斷計數值已經不為0 預設值相比對:於二=之同步信號中斷計數值與- 、本貫施例中,預設值為800,如同步俨 20 1267777 中斷計數值大於_,則表示此輸入之視訊時序為72〇像素 (pixel),反之如同步信號中斷計數值小於8〇〇,則表示此輸 入之視訊時序為640像素,因此,即可將輸入之視訊時序分 辨出來。當輸入視訊時序信號已分辨出來時,則微處理器 5 10會清除INT接腳的中斷功能,使中斷次數計數結束(步驟 S208),此時因類比輸入之視訊時序已被分辨出來,則液晶 顯示器100則可繼續執行正常顯示之功能,並回復原系統二 行之程式(步驟S209)。 此外,如圖4所示,本發明亦可應用於陰極射管顯示 10器4〇〇上,因習知的微處理器40本身已具有偵測垂直同步信 號中斷的功能,所以於本實施例中,則僅需額外將水平同 步仏號輸入至微處理器4〇的NMI接腳(N〇 Interrupt),用來計數同步信號時序的次數,除此之外,其 達成之功效皆與上述實施行相同,在此則不多加贅述。 15 圖5為本發明另一簡易的實施例之流程圖,請一併參 照圖6之液晶顯示器方塊圖,於此實施例中係應用於一液晶 顯示器600,首先,於步驟S5〇i中,須先計算特定之視訊 日守序信號晝面參數值,於本實施例中,特定之視訊時序信 號是選自下列水平及垂直頻率皆相同之類比輸入時序信號 20 其一 :640x350 ' 720x350、640x400、以及720x400,上述 時序信號可分為三組,分別為640x3 5 0與720x3 50(水平頻率 31·5ΚΗζ(正極性),垂直頻率70Hz (負極性))、640x400與 720x400(水平頻率31·5ΚΗζ(正極性)5垂直頻率60Hz (負極 性))、以及640x400與720x400(水平頻率31·5ΚΗζ(正極性), 1267777 垂直頻率70Hz (負極性))。於本實施例中,則採用64〇x350 與720x3 5 0做為描述,其他兩組動作方式與原理皆相同,所 以僅以640x350與720x350(水平頻率31·5ΚΗζ(正極性),垂直 頻率60Hz (負極性))做為代表。當640x350與720x350之視 5訊時序信號參數值,如晝面垂直位置、畫面水平位置、畫 面垂直大小、以及畫面水平大小等參數被計算出來時,則 將此參數值儲存於液晶顯示器600之記憶裝置61内,於本實 施例中,則選擇640χ350,70Ηζ為預設之顯示信號(步驟 S502),並於微處理器6〇設定一旗標6〇1,並將此旗標 10设定為HIGH來代表640χ350,70Ηζ,接著則判斷所輸入之視 訊時序信號是否為64〇χ350,70Ηζ(步驟S5〇3),如輸入之視 訊時序信號為640χ350,70Ηζ,則維持原顯示之時序信號晝 面參數值,反之則可由外部裝置輸入一切換信號,如按鍵 輸入l唬、遙控益之熱鍵信號等,此時旗標6〇丨則會被設定 15為LOW’其代表用來切換視訊信號晝面參數值,即為將原 來64〇x35〇,70Hz置換為720x350,70HZ之視訊時序信號晝面 參數值(步驟S5〇4),並將其切換後之視訊信號畫面參數值 輸出,接著則回到原系統執行程式的部份(步驟S5〇5),上 述實施例亦可應用於陰極射管顯示器、電聚顯示器等具顯 20不功能之裝置,其亦可達成相同功能。 士上所述本發明可應用其水平同步信號^中斷值或用 預設視訊時序信號晝面參數值,來分辨出傳統顯示器所益 法分辨出之視訊時序信號,目的是減少使用者因顯示器無 法分辨而造成錯誤資訊取得之困擾。 1267777 本發明所 而非僅限 上述實施例僅係為了方便說明而 主張之權利範圍自應申請 於上述實_。 圍所述為準 5【圖式簡單說明】 圖1係本發明一較佳實施例之流程圖。 圖2係本發明一 LCD實施例之功能方塊圖。 圖3係本發明—較佳實施例之同步信號時序示 圖4係本發明另一 CRT實施例之功能方塊圖。 10圖5係本發明又一簡易實施例之流程圖。 圖6係本發明又一簡易實施例之功能方塊圖。 【主要元件符號說明】 1 〇〇液晶顯示器 1 〇微處理器 15 13晝面顯示幕電路12微處理器内的計數器 4〇微處理器6〇〇液晶顯示器 60微處理器601旗標 S301〜S303 步驟 11類比數位轉換器 400陰極射管顯示器 61記憶裝置 S201〜S209 步驟 20 S501 〜S504 步驟 11

Claims (1)

1267777 十、申請專利範圍: 1 · 一種應用於顯示器之可分辨類比輸入之視訊時序信 號之方法,係透過水平同步信號中斷計數值來判斷輪入時 序信號,其包括步驟: (A) 判斷輸入之時序信號是否改變; (B) 檢查該改變之時序信號是否為一預設之時序 信號; (C) 清除該水平同步信號中斷計數值; (D) 偵測垂直同步信號是否為正緣觸發,如該垂 直同步h號不為正緣觸發,則持續偵測該垂 直同步信號至正緣觸發; (E) 判斷該同步信號中斷計一敦值是否為一起始 值,如成立則啟動計數水平同步信號中斷程 式,並重覆執行步驟(D),反之則結束水平同 步信號中斷次數計數,並取得一水平同步信 號中斷計數值; ° (F) 每當中斷程式被水平同步信號中斷時,其計 數值加並累計之; 八° 20
⑹判斷該纟平同步信號中斷計數值是否大於 預設值,如成立則該輸入之時序信號為 一像素值,反之則為一第二像素值;以及 (Η)結束水平同步信號中斷次數之計數。 2·如申請專利範圍第1項所述之可分辨類比輸入之; 说時序信號之方法,其中,於步驟⑻中,該預設之時序1 12 1267777 640x400,720x350,以及 號係選自下列其一 :640x350 720x400 。 5 10 3_如申請專利範圍第】項所述之可分辨類比輸入之* 訊時序信號之方法,其巾,於步驟⑻巾,該起始值係〇。 4卜如/請專利範圍第1所述之可分辨類比輸入之潜 〇凡日守序j吕號之方法,其中,於齐 ^ T於步驟(G)中,該預設值係80〇 该弟一像素值係720、以及該第二像素值係64〇。 訊時ϋ巾請專圍第1項所敎可分龍比輸入之揭
^曰4之方法’其中’該顯示器係至少下列其中之-: 液,器、液晶電視、電樂電視、陰極射線管顯示器。 之-種應用於顯示器之可分辨類比輸入之視訊時序 "虎之方法,其包括步驟·· (Α)計算特定之視訊時序信號畫面參數值,並將 該參數值儲存於該顯示器; w選擇該特定之視訊時序信號晝面參數值之一 為視訊時序信號之預設值;
(c)判斷輸入之視訊時序信號是否和該特定之視 訊時序信號晝面參數值相符合,如成立則維 持原時序信號畫面參數值,反之則由外部裝 ,輸入-切換信號,以切換其視訊信號書面 參數值;以及 ⑴)輸出該切換後之視訊信號晝面參數值。 訊時項所述之可分辨類比輸入之; 方法,其中,於步驟⑷中,該特定之視訊^ 13 !267777
序k號係選自下列水平及垂直頻率皆相同之類比輸入時序 仏號其一 :640x350、720x350、640x400、以及 720x400。 8·如申請專利範圍第7項所述之可分辨類比輸入之視 訊時序信號之方法’其中,於步驟(c)中,該外部裝置輸入 之該切換信號係一按鍵輸入信號。 9.如申請專利範圍第7項所述夕π、 勺# t $之可分辨類比輸入之頑 4序信號之方法,其中,該顯示哭 汸曰w 〇〇係至少下列复中之〆 液日日顯示器、液晶電視、電槳電視、 “ τ
、陰極射線管顯示器。 10
14
TW093141125A 2004-12-29 2004-12-29 A recognize signal timing technology of analog input for the display monitor TWI267777B (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW093141125A TWI267777B (en) 2004-12-29 2004-12-29 A recognize signal timing technology of analog input for the display monitor
JP2005039363A JP2006189742A (ja) 2004-12-29 2005-02-16 ディスプレイのアナログ入力ビデオ信号タイミング認識方法
US11/121,021 US7508355B2 (en) 2004-12-29 2005-05-04 Method for recognizing video signal timing of analog input

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW093141125A TWI267777B (en) 2004-12-29 2004-12-29 A recognize signal timing technology of analog input for the display monitor

Publications (2)

Publication Number Publication Date
TW200622856A TW200622856A (en) 2006-07-01
TWI267777B true TWI267777B (en) 2006-12-01

Family

ID=36610888

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093141125A TWI267777B (en) 2004-12-29 2004-12-29 A recognize signal timing technology of analog input for the display monitor

Country Status (3)

Country Link
US (1) US7508355B2 (zh)
JP (1) JP2006189742A (zh)
TW (1) TWI267777B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4612536B2 (ja) 2005-12-14 2011-01-12 Necディスプレイソリューションズ株式会社 映像機器および映像処理方法
US20090073101A1 (en) * 2007-09-19 2009-03-19 Herz William S Software driven display restore mechanism
US9001016B2 (en) * 2007-09-19 2015-04-07 Nvidia Corporation Hardware driven display restore mechanism
US9110624B2 (en) * 2007-09-21 2015-08-18 Nvdia Corporation Output restoration with input selection
US20090079687A1 (en) * 2007-09-21 2009-03-26 Herz Williams S Load sensing forced mode lock
WO2021092827A1 (zh) * 2019-11-14 2021-05-20 深圳爱特天翔科技有限公司 视频信号无黑屏切换处理方法和装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6791623B1 (en) * 1994-10-24 2004-09-14 Hitachi, Ltd. Image display system
JP3700335B2 (ja) * 1997-07-31 2005-09-28 ソニー株式会社 映像表示装置および映像表示方法
US6927767B1 (en) * 1999-01-29 2005-08-09 Canon Kabushiki Kaisha Picture display apparatus
JP3754635B2 (ja) * 2001-07-17 2006-03-15 Necディスプレイソリューションズ株式会社 ディスプレイモニタ用入力チャンネル切替制御装置およびディスプレイモニタの入力チャンネル切替制御方法

Also Published As

Publication number Publication date
TW200622856A (en) 2006-07-01
US20060139345A1 (en) 2006-06-29
JP2006189742A (ja) 2006-07-20
US7508355B2 (en) 2009-03-24

Similar Documents

Publication Publication Date Title
US11335297B2 (en) Method for displaying projection picture and method for rotating projection picture
KR100398423B1 (ko) 영상표시장치 및 그의 표시방법
TWI267777B (en) A recognize signal timing technology of analog input for the display monitor
CN106020690A (zh) 一种视频画面截取方法、装置及一种移动终端
TWI413932B (zh) 筆記型電腦中偵測外接式顯示裝置的電路與偵測方法
JP4017335B2 (ja) 映像信号の有効期間検出回路
US9740319B2 (en) Touch display device and driving method thereof
TWI428014B (zh) 視訊模式檢測電路
JP2002189465A (ja) 映像表示装置
TWI462574B (zh) 垂直同步信號分離裝置及其方法
CN105245933A (zh) 一种屏幕显示方法和装置
JP2009010849A (ja) 電子機器の制御装置
KR100738664B1 (ko) 외부입력모드 자동 절환 방법
JP2000132137A (ja) 垂直同期信号検出回路
KR100415998B1 (ko) 디스플레이장치 및 그 제어방법
KR100385995B1 (ko) 디스플레이 모드 판단 장치 및 방법
US20140015844A1 (en) Image processing method and electronic device
JP2003005731A (ja) 映像信号判別装置
JPH08149396A (ja) 画像表示位置設定回路
KR100683141B1 (ko) 티브이 입력 신호 자동 선택 액정 표시장치
JP2000333090A (ja) 車載用テレビジョン映像処理装置
JP6099165B2 (ja) 映像信号判定装置、映像表示装置、映像信号判定方法および映像表示方法
KR19990012462A (ko) 비디오 모드 판별 장치
JP3629651B2 (ja) フィールド判別回路
JP2012191304A (ja) 同期信号処理装置及び同期信号処理方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees