TWI234230B - Manufacturing method of via - Google Patents

Manufacturing method of via Download PDF

Info

Publication number
TWI234230B
TWI234230B TW87105989A TW87105989A TWI234230B TW I234230 B TWI234230 B TW I234230B TW 87105989 A TW87105989 A TW 87105989A TW 87105989 A TW87105989 A TW 87105989A TW I234230 B TWI234230 B TW I234230B
Authority
TW
Taiwan
Prior art keywords
layer
manufacturing
item
scope
patent application
Prior art date
Application number
TW87105989A
Other languages
English (en)
Inventor
Ji-Jin Luo
You-Luen Du
Original Assignee
Taiwan Semiconductor Mfg
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Taiwan Semiconductor Mfg filed Critical Taiwan Semiconductor Mfg
Priority to TW87105989A priority Critical patent/TWI234230B/zh
Application granted granted Critical
Publication of TWI234230B publication Critical patent/TWI234230B/zh

Links

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

1234230 0272()t\vfl.doc/006 修正日期 92.9.4 玖、發明說明: 本發明是有關於一種介層窗(Vm)的製造方法,且 特別是有關於一種可改善介層窗污染(Poisoned Via)之 介層窗的製造方法。 在超大型積體電路(VLSI)的製程上,可以在1〜2平 方公分面積的矽表面上配置數量多達數十萬的電晶體。並 且,爲了增加積體電路的積集度,將提高連接各個電晶體 或是其他元件的金屬線之密度。所以,以往單一金屬層的 設計,將無法完成整個積體電路的連線工作,兩層以上的 金屬層設計,便逐漸的成爲許多積體電路所必需採用的方 式。因此在金屬層之間須以內金屬介電層(Inter-metal Delectnc)力口以隔離,以避免元件之間產生非預期性的導 通,並在內金屬介電層中形成介層窗,接著覆蓋導電材料 以形成導線,在半導體工業上稱之爲插塞(Plug),用來 連接上下兩層金屬層。 然多重金屬層的製作需要非常平坦的介電層,而旋塗 式玻璃(Spm-On-Glass,S0G)製程是一種常用的平坦化 技術,此外SOG的溝塡能力(Gap FH1)亦非常好。 第1A圖至第1B圖所示,係繪示習知一種介層窗的 製造流程剖面圖。 請參照第1A圖,首先提供一半導體基底10,並在其 上形成一已定義的金屬層12,金屬層12以K的M0S兀件 未繪示出。金屬層12的定義比如以傳統的微影蝕刻製程 進行,並同時形成開口 Π,接著於整個半導體基底10表 1234230 ()272()t\vfl.doc/006 修正日期 92.9.4 面形成一層與金屬層12共形的襯氧化層15。之後,例如 使用塗佈法(Coating)形成一層SOG層16塡入開口 13 並覆蓋襯氧化層1 5。 之後在S0G層16上形成一層覆頂氧化層(Cap Oxide Layer) 18,其形成方法是電漿增強化學氣相沈積(PECVD) 法,當沈積完覆頂氧化層18後,須經平坦化製程,比如 化學機械硏磨(CMP)法,以提供全面性平坦的覆頂氧化 層18 〇 當進行完平坦化製程後,於覆頂氧化層18上形成一 層光阻層20,此光阻層20已定義出開口 14,此開口 14 是做爲後續形成介層窗之用。 接著請參照第1B圖,利用完成定義的光阻層20當罩 幕(Mask),依序蝕刻覆頂氧化層18、SOG層16和襯氧 化層15,並以金屬層12爲蝕刻終止層(Etchmg Stop Layer),使形成覆頂氧化層18a、SOG層16a和襯氧化層 15a,以及介層窗24。 之後須將光阻層20去除,但習知在利用氧電漿 (Oxygen Plasma)進行蝕刻(Ashing),用以移除光阻的 過程中,S0G 的有機官能基(Organic Functional Group) 部份會被氧化(Oxidize),所發生的反應如下:
Si-R + 〇2 Si-OH + H20个 + C02个 (未平衡) 其中Si-R代表S0G的結構,R代表S0G的有機官能基, 因此C02的散逸會使S0G層16a變得較具多孔性 (Porous),且會造成S0G層16a體積的縮減,另外,反 1234230 02720twfl.doc/006 修正日期 92.9.4 應產生的水氣也會容易滯留於SOG層16a中。因而在後 續金屬化製程(Metallization Process)期間,SOG 層 16a 所吸收水氣會被釋放,導致介層窗污染,使得金屬的沈積 不易進行,而造成非預期的斷路情形發生。 爲了改善介層窗污染的情形,習知改善介層窗污染的 方法有 Furusawa 等氏於 “Extended Abstracts of the 1996 International Conference on Solid State Devices and Materials” pp. 145-147 中發表的 “Reliability of Low-Parasitic-Capacitance Multievel Interconnection Using Surface-Densified Low-ε Organic Spin-on Glass”,提出在 低壓下利用氧反應離子蝕刻(Oxygen-Reactwe-Ion· Etchmg),於介層窗所暴露出之SOG的表面形成一薄且 緻密的保護層。 1997年Kwon等氏於“Planar 97” ρρ· 1-5中發表的 “Prevention of 02 Plasma Damage on Siloxane SOG by Applying E-beam Curing”,提出利用電子束固化(E-beam Curing),來降低氧電漿對介層窗的污染。1994年Wang 等氏於 “VMIC” pp. 10卜107 中發表的 “A Study of Plasma Treatments on Siloxane SOG”,提出利用氬(Ar)電獎來 強化(Strengthen) SOG薄膜。這些改善的方法是降低氧 電漿對介層窗污染的影響,但僅能降低介層窗污染的問 題。 因此本發明的第'-目的,就是在提供…種介層窗的製 造方法,以避免介層窗污染及其所衍生的問題, 1234230 02720t\\fl.doc/006 修正日期 92.9.4 本發明的第二目的,在提供一種介層窗的製造方法, 以簡化製程,並降低成本。 爲達成本發明之上述目的,一種介層窗的製造方法, 包括:利用阻障層做爲介層窗的蝕刻罩幕,而於使用光阻 完成阻障層的定義後,採用傳統氧電漿製程將光阻剝除。 此時,做爲內金屬介電層的SOG材質,並不會暴露於氧 電漿的環境中,因此可以有效避免介層窗污染的情形發 生。此外所選用阻障層並非高介電常數(Hlgh Dwlectnc Constant)材質,因此完成介層窗的蝕刻後,不須將做爲 蝕刻罩幕之用的阻障層剝除,而可直接繼續後續金屬化的 製程,因此可以簡化製程,並降低成本。 爲讓本發明之上述和其他目的、特徵、和優點能更明 顯易懂,下文特舉一較佳實施例,並配合所附圖式,作詳 細說明如下: 圖式之簡單說明: 第1A圖至第1B圖,係顯示習知一種介層窗的製造 流程剖面圖;以及 第2A圖至第2C圖係顯示根據本發明一較佳實施例 之一種介層窗的製造流程剖面圖。 其中,各圖標號與構件名稱之關係如下: 10、100 半導體基底 12、 102 金屬層 13、 14、105、103 開匚丨 15、15a 襯氧化層 1234230 02720tvvfl doc/006 修正日期 92.9.4 16 、 16a 、 106 、 106a S0G層 18 、 18a 、 108 、 108a 覆頂氧化層 20 、 112 光阻層 24 、 114 介層窗 101 抗反射塗佈層 104 、 104a 襯氧化層 110 、 110a 阻障層 實施例 第2A圖至第2C圖所示,爲根據本發明一較佳實施 例之一種介層窗的製造流程剖面圖。 首先請參照第2A圖,首先提供一半導體基底100, 並在其上形成一已定義的金屬層102,金屬層102以下的 MOS元件未繪示出。金屬層102的定義比如以傳統的微影 蝕刻製程進行,並同時形成開口 1〇5。金屬層102的材質 比如是錫銅(AlCu)。此外,金屬層102的上方更包括形 成一薄層抗反射塗佈(Arid-reflection Coating, ARC)層 101,其材質比如是氮化鈦(TiN)。 之後於整個半導體基底〗〇〇結構的表面形成一層襯氧 化(Liner Oxide)層104,其較佳的材質是氧化矽,厚度 約爲500〜1500A,較佳的形成方法是電漿增強化學氣相沈 積法。襯氧化層104直接覆蓋於金屬層102和抗反射塗佈 層101的表面,其目的是爲了提供高品質的附著性 (Adhesion)及絕緣性。 接著於襯氧化層104上方利用習知的方法塗佈一層 1234230 〇272()twfl.doc/⑻6 修正日期 92.9.4
SOG層106,其較佳的厚度約爲4,000〜8,000A。之後在SOG 層106上形成一層覆頂氧化層108,其較佳的材質是氧化 矽,較佳的形成方法是電漿增強化學氣相沈積法。當沈積 完覆頂氧化層108後,須經平坦化製程,較佳的平坦化方 法是化學機械硏磨法,以提供全面性平坦的覆頂氧化層 108,經平坦化製程後之覆頂氧化層108的較佳厚度約爲 2,000〜6,000A。覆頂氧化層108的目的,是爲了提供好的 附著性並確保後續沈積之金屬層與金屬層102之間的絕緣 性。 當進行完平坦化製程後,於覆頂氧化層108上形成一 層阻障層(Barrier Layer) 110,較佳的材質是氮化鈦或鈦, 較佳的厚度是300〜1,500A,其形成方法可以是化學氣相沈 積法或是物理氣相沈積法。阻障層11〇是用於後續介層窗 的蝕刻製程中,做爲蝕刻罩幕之用。接著於阻障層110上 形成一光阻層112,此光阻層112已定義出開口 103,此 開口 103是做爲後續形成介層窗之用。 接著請參照第2B圖,利用完成定義的光阻層112當 罩幕,繼續定義阻障層11〇,使阻障層形成阻障層 110a,其方法比如是非等向性反應離子蝕刻(Anisotropic Reactive Ion Etching)製程,並以覆頂氧化層108爲触刻 終止層。當完成阻障層〗10a的蝕刻後,接著利用氧電漿 將光阻層112剝除。由於此時尙未進行覆頂氧化層108、SOG 層106和襯氧化層104的蝕刻,所以SOG層106未暴露 在氧電漿的環境下,因此可以避免SOG層106與氧產生 1234230 02720t\vfl.doc/006 修正日期 92.9.4 反應,所以可以有效避免習知介層窗污染的情形發生。 接著請參照第2C圖,利用阻障層110a當蝕刻罩幕, 進行鈾刻覆頂氧化層108、SOG層106和襯氧化層104, 使形成覆頂氧化層l〇8a、SOG層106a和襯氧化層104a, 其方法比如是非等向性反應離子蝕刻法,並以抗反射塗佈 層101爲蝕刻終止層,於是形成如第2C圖中之介層窗114, 介層窗114是用以做爲後續形成導電插塞之用。在某些特 定的蝕刻條件下,金屬層102上的抗反射塗佈層101亦會 被去除,此時金屬層102便會直接暴露在介層窗114中。 最後,繼續習知形成導電插塞的製程。而做爲蝕刻罩 幕之用的阻障層ll〇a可以不用剝除,因此可以簡化製程, 並節省成本。接著比如先於整個半導體基底100結構表面 再形成一層薄薄的氮化鈦,之後塡入導電材質比如鎢金屬 於介層窗114中,最後利用化學機械硏磨法使於介層窗114 處形成金屬插塞。 本發明的特徵如下= (1) 本發明提供一種介層窗的製造方法,利用阻障層 做爲蝕刻罩幕,並於進行介層窗的蝕刻製程前,利用氧電 漿將光阻剝除,以避免SOG暴露於氧電漿的環境中,於 是可以避免介層窗污染及其衍生的問題產生。 (2) 本發明於利用阻障層做爲触刻罩幕完成蝕刻製程 後,因所選用阻障層爲金屬材質,不須將附障層剝除,因 此可以簡化製程,並降低成本。 雖然本發明已以一較佳實施例揭露如丨:,然其並非用 1234230 02720t\vfl.doc/006 修正日期 92.9.4 以限定本發明,任何熟習此技藝者,在不脫離本發明之精 神和範圍內,當可作各種之更動與潤飾,因此本發明之保 護範圍當視後附之申請專利範圍所界定者爲準。

Claims (1)

1234230 02720tvvf2.doc/006 日 修正日期 92.9.25 第87105989號專利範圍修正本 \Wt7 拾、申請專利範圍· 1. 一種介層窗的製造方法,包括下列步驟: 形成已定義之一金屬層覆蓋一半導體基底,其中該金 屬層的上方更包括形成有一薄層抗反射塗佈層; 形成一旋塗式玻璃層覆蓋該金屬層; 形成一介電層覆蓋該旋塗式玻璃層; 形成一阻障層覆蓋該介電層;以及 定義該阻障層,並以該阻障層爲罩幕,繼續定義該介 電層和該旋塗式玻璃層,直至暴露出該抗反射塗佈層,以 形成一介層窗。 2. 如申請專利範圍第1項所述之介層窗的製造方法, 其中於形成一旋塗式玻璃層覆蓋該金屬層之前,更包括形 成一襯氧化層覆蓋該金屬層和該半導體基底。 3. 如申請專利範圍第1項所述之介層窗的製造方法, 其中該介電層的材質包括氧化物。 4. 如申請專利範圍第3項所述之介層窗的製造方法, 其中形成該介電層覆蓋該旋塗式玻璃層的方法,包括利用 增強電漿化學氣相沈積法。 5. 如申請專利範圍第1項所述之介層窗的製造方法, 其中該薄層抗反射塗佈層的材質包括氮化鈦。 6. 如申請專利範圍第1項所述之介層窗的製造方法, 其中該阻障層爲非高介電常數材質。 7. 如申請專利範圍第1項所述之介層窗的製造方法, 其中該阻障層爲金屬材質。 1234230 02720twf2.doc/006 修正日期 92.9.25 第87105989號專利範圍修正本 8. 如申請專利範圍第1項所述之介層窗的製造方法’ 其中該阻障層爲非高介電常數的金屬材質。 9. 如申請專利範圍第1項所述之介層窗的製造方法’ 其中該阻障層的材質包括鈦金屬。 10. 如申請專利範圍第1項所述之介層窗的製造方 法,其中該阻障層的材質包括氮化鈦。 Π.如申請專利範圍第1項所述之介層窗的製造方 法,其中該阻障層的厚度約爲300〜1500A。 12. 如申請專利範圍第1項所述之介層窗的製造方 法,其中定義該阻障層的方法,包括利用已定義的一光阻 層進行蝕刻製程。 13. 如申請專利範圍第12項所述之介層窗的製造方 法,其中完成該阻障層的定義後,須將該光阻層剝除,再 以該阻障層爲罩幕,繼續定義該介電層和該旋塗式玻璃 層,直至暴露出該金屬層,以形成該介層窗。 14. 一種介層窗的製造方法,包括下列步驟: 形成一金屬層覆蓋一半導體基底; 形成一薄層抗反射塗佈層於該金屬層上方; 定義該薄層抗反射塗佈層以及該金屬層以形成一第一 開口; 形成一旋塗式玻璃層塡入該第一開口; 形成一介電層覆蓋該旋塗式玻璃層; 形成一阻障層覆蓋該介電層; 形成已定義的一光阻層覆蓋該阻障層; 1234230 02720twf2.doc/006 修正日期 92.9.25 第87105989號專利範圍修正本 利用該光阻層定義該阻障層; 剝除該光阻層; 以該阻障層爲罩幕並以該薄層抗反射塗佈層爲蝕刻終 止層,蝕刻該介電層和該旋塗式玻璃層,以形成一介層窗。 15. 如申請專利範圍第14項所述之介層窗的製造方 法,其中於形成一旋塗式玻璃層塡入該第一開口之前,更 包括形成一襯氧化層覆蓋該金屬層和該半導體基底。 16. 如申請專利範圍第14項所述之介層窗的製造方 法,其中該介電層的材質包括氧化物。 1 7.如申請專利範圍第16項所述之介層窗的製造方 法,其中形成該介電層覆蓋該旋塗式玻璃層的方法,包括 利用增強電漿化學氣相沈積法。 1 8.如申請專利範圍第14項所述之介層窗的製造方 法,其中該薄層抗反射塗佈層的材質包括氮化鈦。 19. 如申請專利範圍第14項所述之介層窗的製造方 法,其中該阻障層爲非高介電常數材質。 20. 如申請專利範圍第14項所述之介層窗的製造方 法,其中該阻障層爲金屬材質。 21. 如申請專利範圍第14項所述之介層窗的製造方 法,其中該阻障層爲非高介電常數的金屬材質。 22. 如申請專利範圍第14項所述之介層窗的製造方 法,其中該阻障層的材質包括鈦金屬。 23. 如申請專利範圍第14項所述之介層窗的製造方 法,其中該阻障層的材質包括氮化鈦。 1234230 02720twf2.doc/006 修正日期 92.9.25 第87105989號專利範圍修正本 24. 如申請專利範圍第14項所述之介層窗的製造方 法,其中該阻障層的厚度約爲3〇〇〜1500A。 25. —種介層窗的製造方法,包括下列步驟: 形成已定義之一金屬層覆蓋一半導體基底,其中該金 屬層的上方更包括形成有一薄層抗反射塗佈層; 形成一旋塗式玻璃層覆蓋該金屬層; 形成一介電層覆蓋該旋塗式玻璃層; 形成一鈦阻障層覆蓋該介電層;以及 定義該鈦阻障層; 以該鈦阻障層作爲蝕刻罩幕,定義該介電層和該旋塗 式玻璃層,直至暴露出該抗反射塗佈層,以形成一介層窗。 26. 如申請專利範圍第25項所述之介層窗的製造方 法,其中該薄層抗反射塗佈層的材質包括氮化鈦。 27. 如申請專利範圍第25項所述之介層窗的製造方 法,其中於形成一旋塗式玻璃層覆蓋該金屬層之前,更包 括形成一襯氧化層覆蓋該金屬層和該半導體基底。 28. 如申請專利範圍第25項所述之介層窗的製造方 法,其中該介電層的材質包括氧化物。 29. 如申請專利範圍第28項所述之介層窗的製造方 法,其中形成該介電層覆蓋該旋塗式玻璃層的方法,包括 利用增強電漿化學氣相沈積法。 30. 如申請專利範圍第25項所述之介層窗的製造方 法,其中該鈦阻障層的厚度約爲300〜1500A。 31. 如申請專利範圍第25項所述之介層窗的製造方 1234230 02720twf2.doc/006 修正日期 92.9.25 第87105989號專利範圍修正本 法,其中定義該鈦阻障層的方法,包括利用已定義的一光 阻層進行蝕刻製程。 32.如申請專利範圍第31項所述之介層窗的製造方 法,其中定義該鈦阻障層之後,更包括將該光阻層剝除。
TW87105989A 1998-04-20 1998-04-20 Manufacturing method of via TWI234230B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW87105989A TWI234230B (en) 1998-04-20 1998-04-20 Manufacturing method of via

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW87105989A TWI234230B (en) 1998-04-20 1998-04-20 Manufacturing method of via

Publications (1)

Publication Number Publication Date
TWI234230B true TWI234230B (en) 2005-06-11

Family

ID=36592779

Family Applications (1)

Application Number Title Priority Date Filing Date
TW87105989A TWI234230B (en) 1998-04-20 1998-04-20 Manufacturing method of via

Country Status (1)

Country Link
TW (1) TWI234230B (zh)

Similar Documents

Publication Publication Date Title
JP3248492B2 (ja) 半導体装置及びその製造方法
US6319821B1 (en) Dual damascene approach for small geometry dimension
US6358842B1 (en) Method to form damascene interconnects with sidewall passivation to protect organic dielectrics
TWI228792B (en) Process for producing semiconductor device and semiconductor device
CN101593689B (zh) 光刻图案的形成方法和双镶嵌结构的制造方法
JP2000068267A (ja) 半導体デバイス、半導体基板上にパタ―ン化された導電性層を作成する方法、半導体製造におけるウェハ―基板の処理方法及び処理された製品
CN1093688C (zh) 介层窗的制造方法
TW200414352A (en) Side wall passivation films for damascene cu/low k electronic devices
CN101364565A (zh) 半导体器件的制造方法
US6432843B1 (en) Methods of manufacturing integrated circuit devices in which a spin on glass insulation layer is dissolved so as to recess the spin on glass insulation layer from the upper surface of a pattern
TW383462B (en) Manufacturing method for via
US6790772B2 (en) Dual damascene processing method using silicon rich oxide layer thereof and its structure
KR100219562B1 (ko) 반도체장치의 다층 배선 형성방법
US5966632A (en) Method of forming borderless metal to contact structure
TWI234230B (en) Manufacturing method of via
KR20030000137A (ko) 반도체소자의 제조방법
CN101625992A (zh) 双镶嵌结构的制作方法
JP2004006708A (ja) 半導体装置の製造方法
JPH11330077A (ja) デュアル・ダマスク技術
US6800558B1 (en) Photoresist scum for copper dual damascene process
TWI278966B (en) Alternative interconnect structure for semiconductor device
KR100935188B1 (ko) 반도체 소자의 금속 배선 형성 방법
US6340638B1 (en) Method for forming a passivation layer on copper conductive elements
KR101181271B1 (ko) 반도체 소자의 금속 배선 형성 방법
CN101740474B (zh) 半导体器件、双镶嵌结构的制作方法

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent