TW580801B - Charge pump structure for reducing capacitance in loop filter of a phase locked loop - Google Patents

Charge pump structure for reducing capacitance in loop filter of a phase locked loop Download PDF

Info

Publication number
TW580801B
TW580801B TW091136576A TW91136576A TW580801B TW 580801 B TW580801 B TW 580801B TW 091136576 A TW091136576 A TW 091136576A TW 91136576 A TW91136576 A TW 91136576A TW 580801 B TW580801 B TW 580801B
Authority
TW
Taiwan
Prior art keywords
current
node
charge pump
pulse wave
capacitor
Prior art date
Application number
TW091136576A
Other languages
English (en)
Other versions
TW200408198A (en
Inventor
Ching-San Wu
Chien-Ming Chen
Original Assignee
Mediatek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mediatek Inc filed Critical Mediatek Inc
Application granted granted Critical
Publication of TW580801B publication Critical patent/TW580801B/zh
Publication of TW200408198A publication Critical patent/TW200408198A/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
    • H03L7/0893Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump the up-down pulses controlling at least two source current generators or at least two sink current generators connected to different points in the loop

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

五、發明說明(1) 發明所屬之技術領域 本發明係相關於一種鎖相迴路中 4石 pump) ’尤指一種具有改良式結構之 電何果(charge 鎖相迴路中所需之電容值„ 、何泵’其可降低該 先前技術 〇ckeH 1 、 知Mi θθΡ)都用於頻 12,用目=上U塊 依據:人 翰入虎IN1及 “一下降訊號DN輸出至 收自相位伯測器12之 一控制電流傳送至一 听傳來之控制電流, 甲的電容充、放電, ’迴路濾波器1 6將一 ,壓控振盪器1 8依據 鎖相迴路1 0就是由相 if 16及壓控振蘯器18 請參考圖 圖二為鎖相迴路1 0之相位偵測器1 2於 580801 五、發明說明(2) 產生提昇訊號UP時之運作示意圖。正如先前所述,相位 偵測器1 2係依據輸入訊號I N1及I N 2之間的相位比較結果 而輸出提昇訊號UP或下降訊號DN,其中假設輸入訊號I n 1 之相位領先輸入號I N 2之相位達θ 1,也就是輸入訊號 I Ν1及I Ν2間的相位差為0 1。相位偵測器丨2能夠偵測出輸 入訊號I N1及I N 2之間的相位差0 i並依據相位差0 i輸出 提昇訊號UP。提昇訊號UP之脈波寬度(pulse width)係正 比於輸入訊號I N1及I N2間的相位差0 1之值。提昇訊號up 係用來增加輸入訊號I N2之頻率,以使輸入訊號! N丨及I N2 之間無相位差。 請參考圖三,圖三為習知之相位偵測器1 2於產生下 降訊號DN時之運作示意圖。在圖三中,輸入訊號丨N2之相 位領先輸入訊號1 N 1之相位達0 2,也就是輸入訊號I N 1及 I N 2間的相位差為0 2。相位偵測器1 2能夠偵測出相位差 <9 2並據以產生下降訊號d N。同樣的,下降訊號d n的脈波 寬度正比於相位差Θ 2。下降訊號DN係用來減少輸入訊號 I N 2之頻率’以使輸入訊號I n 1及輸入訊號I n 2具有相同之 相位。 請參考圖四,圖四為習知鎖相迴路丨〇中電荷泵丨4及 迴路濾波器1 6之電路圖。電荷泵1 4包含一輸入電流源2 0 及一輸出電流源2 2,輸入電流源2 0係連接於電荷泵1 4之 節點NA,而輸出電流源22連接於電荷泵之節點NB,輸入
580801 五、發明說明(3) 電流源2 0所輸出之電流值為I,而輸出電流源2 2所輸出之 電流源亦為I。電荷泵1 4另包含連接於節點NA及輸出節點 VC0NA之間的提昇脈波開關swUP、及連接於輸出節點 VC0NA及節點NB之間的下降脈波開關swdN。迴路濾波器16 包含連接於輸出節點VC0NA及一中繼節點VC0N之間的電阻 R、及連接於中繼節點VC0N及接地點(ground)之間的電容 Ο 當提昇脈波開關SWUP接收到相位偵測器1 2所傳來之 提昇訊號UP時,提昇脈波開關swup會導通(ci〇se)以使電 容C充電,而提昇脈波開關swUp在其餘未接收到相位偵測 器1 2所傳來之提昇訊號UP的時候,提昇脈波開關swup會 一直保持在不導通(open)的狀態。而在另一方面,當下 降脈波開關swDN接收到相位偵測器1 2所傳來之下降訊號 DN時,下降脈波開關swDN會導通(cl〇se)以使電容〇放 電’而下降脈波開關s w D N在其餘未接收到相位偵測器1 2 所傳來之下降訊號DN的時候,下降脈波開關swdn也會一 直保持在不導通(open)的狀態。圖四中所示之提昇脈波 開關swUP及下降脈波開關swDN皆處於不導通之狀態,因 為電荷泵1 4此時並未接收到任何提昇訊號ϋρ或下降訊號 D Ν。所以’此時也就不會有任何用來對電容◦充、放電之 電流從電荷泵1 4流向迴路濾波器1 6。 請參考圖五,圖五為習知電荷泵丨4及迴路濾波器1 6
處於充電模式時之電路 相位偵測器1 2所傳來之二。在圖五中’電荷泵1 4接收到 關swUP會導通,而下政叔昇訊號UP,因此,提昇脈波開 之狀態。圖五中虛It脈波開關SWDN則會保持在不導通 後流向電容c之電产丨的:為一從輸入電流源20流向電阻R 至電容C,所以路徑。因為電會持續地流 加,而電容端Λ之間的電位差會持續增 為 的兩鳊點之間的電位差與電流I間之關係式 /At N ,, (公式一),
A式一中可看出,電流丨流至電容c的時間越長,電容C 所增加的電荷量也越多,於是電容c的兩端點之間的電位 差V⑶也會越大。由公式一可推衍出 i»£ k (公式二), 其中k為常數,也就是電流I會正比於電容值c。公式二在 本發明中的地位相當重要,其詳細的意義容後再述。 正如先前所述,電壓V VC0N係一從迴路濾波器1 6輸出 至壓控振盪器18且用來控制壓控振盪器18運作之輸出電 壓’凊參考以下的公式二’公式三為電壓V VCQNA電壓V 間的關係式 ^Voqiw** ^ + ^vcm (公式三), 由公式三中可看出,電壓V VC0N係與流經電阻R之電流及電 壓V vc〇有關。
第9頁 580801
五、發明說明(5) 明參考圖六,圖六為習知電荷泵1 4及迴路濾波器1 6 處於放電模式時之電路圖。在圖六中,電荷泵1 4接收到 相位偵測器1 2所傳來之下降訊號DN,如此一來,下降脈 波開關swfN會導通,而提昇脈波開關swUP則會保持在不 導通之狀態。圖六中虛線所示為一從電容C流經電阻財灸 流至輸出電流源2 2之電流I的電流路徑。因為電流I會持 續自電容C流出,所以電容c的兩端點之間的電位差會才夺 續減少,而電容C會依據公式一放電。 恨不幸地,當將習知電荷泵丨4及迴路濾波器1 6整合 至一積體電路上時,迴路濾波器丨6中的電容C往往會佔據 該積體電路相當大的面積。如此一來,不僅包含習知鎖 相迴路10之積體電路的製造費用會大幅上揚,並且因電 容C的關係’該積體電路的面積也不可能縮小。 發明内容 因此’本發明之目的在於提供一種電荷泵,其可用 來縮小鎖相迴路的迴路濾波器中的電容,以改善習知技 術的缺點。 本發明之電荷泵可用於一鎖相迴路,以減小該鎖相 迴路中一迴路濾波器所需之電容值,該迴路濾波器包含
第10頁 580801 五、發明說明(6) 一電阻,電連接於該電荷泵之輸出節點、及一電容,電 連接該電阻於中繼節點,該電荷泵包含一第一輸入電流 源 > 一第二輸入電流源、一第一輸出電流源、一第二輸 出電流源、複數個提昇脈波開關及複數個下降脈波開 關。該第"輸入電流源係電連接於該電何果之第' ^節 點,用來提供一第一電流流至該電荷泵,該第一電流等 於一預定電流乘以一第一因數;該第二輸入電流源係電 連接於該電荷泵之第二節點,用來提供一第二電流流至 該電荷泵,該第二電流等於該預定電流乘以一第二因 數;該第一輸出電流源係電連接於該電荷泵之第三節 點’用來接收從該電何果所流來之第一電流,該弟一輸 出電流源係電連接於該電荷泵之第四節點,用來接收從 該電荷泵所流來之第二電流;該複數個提昇脈波開關係 受控於一提昇訊號,該提昇訊號係用來控制電流的流 向,當該電荷泵被該提昇訊號切換成一充電模式時,該 第一電流與該第二電流會會聚至該第一節點並流經該輸 出節點及該電阻後流至該中繼節點,該第一電流會再自 該中繼節點流至該第三節點並從該第一輸出電流源流 出,而該第二電流會再自該中繼節點流經該電容以對該 電容充電;而該複數個下降脈波開關則係受控於一下降 訊號,該下降訊號係用來控制電流的流向,當該電荷泵 被該下降訊號切換成一放電模式時,該第一電流會自該 第一節點流至該中繼節點,該第二電流會自該電容流至 該中繼節點以對該電容放電,而該第一電流與該第二電
580801 五、發明說明(7) 流之和會自該中繼節點流經該電阻、該輸出節點、及該 第三節點後從該第一輸出電流源及該第二輸出電流源流 出0 實施方式 請參考圖七,圖七為本發明之電荷泵3 4及迴路遽波 器3 6的電路圖。本發明之電荷泵3 4係用來取代習知電荷 泵1 4,而本發明之迴路濾波器3 6則係用來取代習知迴路 濾波器1 6,圖一中所示之相位偵測器1 2及壓控振盪器1 8 仍適用於本發明,由於相位偵測器1 2及壓控振盡器18已 於之前介紹過,所以於此不再贅述。 本發明之迴路濾波器3 6與習知迴路濾波器1 6大致相 同,而其中的差異點僅在於習知迴路濾波器丨6中的電容 被重新命名為電容C/10,如此重新命名的用意係在於強 調使用本發明之電荷泵34,迴路濾波器36中的電容c/10 的面,土習知技術中所使用之電容〇的面積小。迴路滤波 器=電連接於電荷栗之輸出節點VC0NA的電阻R、及 於中繼郎點VC0N處電連接於電阻R的電容c/1〇。 本發明之電荷泵3 4包含一i 、由祕a番从 第—輪入電流源40,其電 泵34之 丨’且用來提供一電流91/1〇。電 流91/10為習知輸入電流源20所輪出之電流丨的9/1〇倍。 580801 五、發明說明(8) 此處所採用之9 / 1 0倍僅係為了說明方便,也就是說,任 何介於0與1之值皆可適用於本發明。電荷泵3 4另包含一 第二輸入電流源42,其電連接於電荷泵34之節點N2處, 且用來提供一電流I / 1 0。電流I / 1 〇為電流I的1 /1 〇,同樣 的,此處所引用之1 / 1 0也僅係為了說明方便。本發明之 電荷泵34之較佳實施例中係包含兩個輸入電流源4〇及 4 2。因此從兩輸入電流源4 0及4 2所流出的電流和會等於 電流I。第二輸入電流源I / 1 〇會與迴路濾波器3 6中的電容 C / 1 0有密切的關係,稱後會有詳細的說明。 電荷泵3 4另包含一第一輸出電流源4 4,其電連接於 電荷泵3 4之節點N 3,且用來接收從第一輸入電流源4 〇所 流來之電流9 I / 1 0。電荷泵3 4另包含一第二輸出電流源 4 6,其電連接於電荷泵3 4之節點N 4,且用來接收從第二 輸入電流源4 2所流來之電流I / 1 〇。在本發明之較佳實施 例中,第一輸入電流源4 0所提供之電流9丨/丨〇應等於第一 輸出電流源4 4所接收之電流,而第二輸入電流源4 2所提 供之電流I / 1 0應等於第二輸出電流源4 6所接收之電流。 與習知電荷泵1 4中的提昇脈波開關swup相同,本發 明之電荷泵34也包含一第一提昇脈波開關swupi、一第二 提昇脈波開關s w U P 2及一第三提昇脈波開關s w J p 3。第一 提昇脈波開關swUPl係連接於節點N2與節點N1之間,第二 提昇脈波開關swUP2係連接於節點N1與輸出節點Vc〇NA之
第13頁 580801 五、發明說明(9) 間’而第三提昇脈波開關swUP3則係連接於中繼節點VC0N 與節點N3之間。每一提昇脈波開關SwUPl、swUP2及swUP3 皆係受控於從相位偵測器1 2所輸出之提昇訊號UP。當電 荷泵34接收到提昇訊號UP時,電荷泵34内所有的提昇脈 波開關swUPl、SWUP2及swUP3皆會導通,如此一來,電荷 栗34及迴路濾波器36就會處於充電模式,而電容c就會被 充電。而在電荷泵34未接收到任何從相位偵測器1 2所輸 出之提昇訊號UP的時候,提昇脈波開關swUP卜SWUP2及 swUP3皆會處於不導通之狀態。 不僅如此,與習知電荷泵1 4中的下降脈波開關swDn 相同,本發明之電荷泵34也包含一第一下降脈波開關 swDNl、一第二下降脈波開關swdn 2及一第三下降膦波開 關swDN3。第一下降脈波開關swDNl係連接於節點N1與中 繼節點VC0N之間,第二下降脈波開關SWDN2係連接於節點 N3與輸出節點VC0NA之間,而第三下降脈波開關swdn3係 連接於節點N3與節點N4之間。每一下降脈波開關swDNl、 swDN2及swDN3皆係受控於從相位偵測器12所輸出之下降 訊號DN。當電荷泵34接收到下降訊號DN時,電荷泵34内 所有的下降脈波開關swDNl、swDN2及swDN3皆會導通,如 此一來,電荷泵3 4及迴路濾波器3 6就會處於放電模式, 而電容C就會被持續地放電。而當電荷泵3 4未接收任何從 相位偵測器1 2所輸出之下降訊號DN的時候,下降脈波開 關swDNl、swDN2及swDN3皆會處於不導通之狀態。
580801 五、發明說明(ίο) 圖七中所示之提昇脈波開關swUPl、swUP2及swUP3與 下降脈波開關swDNl、swDN2及swDN3皆係處於不導通之狀 態’因為電荷泵34此時並沒有接收到任何提昇訊號up或 下降號D N。此時’也就不會有任何用來對電容◦充放電 之電流,會從電荷泵34流向迴路濾波器36。 請參考圖八,圖八為本發明電荷泵34及迴路遽波器 36處於充電模式時之電路圖。在圖八中,電荷果^4接收 到相位偵測器1 2所傳來之提昇訊號u P,此時,提昇脈波 開關swUPl、swUP2及swUP3會導通,而下降脈波開關 swDIU、swDN2及swDN3則會保持在不導通之狀態。 圖八中虛線所示為三種電流之電流路徑。從第一輸 入電流源4 0及第二輸入電流源4 2所流出之電流會聚於節 點N1處,並且電流9 I / 1 0及I / 1 0會聚為電流I。之後,電 流I會流經輸出節點VC0NA並流至中繼節點VCON。而從中 繼節點VC0N處會流出一電流值為9 I / 1 〇之電流,並流經節 點N3後流至第一輸出電流源44。而剩餘的電流之電流值 為1/10( 1-9 1/10),此電流會從中繼節點VC0N流向電容 C/10並對電容C/10充電。關於流入及流出中繼節點VCON 之電流可用克希荷夫定理來加以驗證:流入中繼節點 VCON之電流的電流值為I,流出中繼節點VCON之電流的電 流值為9I/10 + I/10,很明顯的,從中繼節點VCON流出之
第15頁 580801 五、發明說明(11) 電流的電流值等於從中繼節點vc〇N流出之電流的電流 值。 明參考,九’圖九為本發明電荷泵3 4及迴路濾波器 3 6處於放電模式時之電路圖。在圖九中,電掎泵3 4接收 到相位偵測器1 2所傳來之下降訊號dn,此時,下降脈波 開關swDNl、swDN2及SWDN3會導通,而提昇脈波開關 swUP卜swUP2及SWUP3則會保持在不導通之狀態。 圖九中虛線所示為三種電流之電流路徑。從第一輸 入電流源4 0所流出之電流9 I / 1 〇會從節點n 1處流至中繼節 點VC0N。而從中繼節點VC0N處會流出一具有電流值I之電 流’此電流會流至第一輸出電流源4 4及第二輸出電流源 46。而不足之電流的電流值為I/1〇(9I/1〇 —丨),此電流會 由電容C / 1 0之放電過程所提供,並從電容c / 1 〇流向中繼 節點VC0N。關於流入及流出中繼節點vc〇N之電流亦可用 克希荷夫定理來加以驗證:從中繼節點vc〇N流出之唯一 電流的電流值為I,而流入中繼節點VC0N之電流的電流值 為9 I / 1 0 + I / 1 0 ’很明顯的,流入中繼節點vc〇N之電流的 電流值等於從中繼節點V C 0 N流出之電流的電流值。 如之前所提1的,輸出節點vc〇N^之電壓vv_會被 輸出至壓控振遭器1 8以控制壓控振盪器丨8之運作,也就 是說’本發明之電荷泵3 4及迴路濾波器3 6需被設計成使
第16頁 580801 五、發明說明(12) 得本發明中電壓v VC0N之特性與習知技術中電壓v VC刪之特 性完全相同才可以。請再參考公式三,由公式三中可看 出’電壓V v⑽與I R及V Vc〇的和有關。請再參考圖五及圖 八’在圖五及圖八中,流經電阻R之電流的值為丨,因 此,本發明中之IR與習知技術中之IR具有相同的值。為 證明本發明中之電壓Vv_與習知技術中之電壓v謂具 有相同/的值,可參考公式一及公式二中i及C間的關係。 因,1係正比於C,因此c可被除以任何常數k,.而公式 二卻仍然成立。因此,圖八中電容c/1〇2電容值為圖五 中電谷C之電容值的1 /丨〇。同樣的,流經電容c/丨〇之電流 I / 1 〇的電流值也會是流經電容c之電流j的電流值的 !/1 〇1在重新驗證過公式一後所得到的結論為,因為本 發明I之i及C與習知技術中之丨及c的相對比值皆相=, 戶ί以羽充電的過程中所改變的電壓值也必然相等。因 t雷ΐ ί術於充電過程中電壓V⑽να之特性與本發明於 技術中Ϊ :電壓VVC°‘特性完全相同,也就是說,習知 相同。V之特性與本發明中電壓Vvc‘特性完全 壓v上關習知技術中電壓Vvc嶋之特性與本發明中電 術及圖九本發明之放電六習知技 容C/10及電阻R的電流之^唯的差異僅在於流經電 電過程中雷壓v ^ ^. 不同而已,而省知技術於放 電壓VVC()NA之特性與本發明於放電過程中電壓v
580801 五、發明說明(13) vconA特性亦完全相同。 本發明可使用較小之電容C/ 1 0就能產生用於控制壓 控振盪器1 8之具有相同特性的輸出電壓V VCGNA。請注意, 如前所述,電容C/10僅是為了方便說明才選用的電容 值。在本發明之電荷泵34中之提昇脈波開關SWUP1、 swUP2及swUP3與下降脈波開關SWDN卜swDN2及swDN3可利 用金氣半電晶體(M0S)或其它任何作為開關之用的電路所 構成。 相較於習知之電荷 兩個可輸出不同電流之 不同電流之輸出電流源 swUPl、swUP2及 swUP3 swDN2及swDN3。本發明 不導通來控制電流源之 確保流經電容C/1 0之電 發明之電荷泵34所特有 容C/10之面積僅為習知 本發明之電何系3 4及迴 上時,電容C / 1 0所佔據 所佔據該積體電路的面 3 4確能使内含鎖相迴路 泵1 4,本發明之電荷泵34係包含 輸入電流源4 0及4 2 '兩個可輸入 4 4及4 6、三個提昇脈波開關 、以及三個下降脈波開關swDNl、 之電荷泵34係藉由開關之導通或 電流流向,本發明之電荷泵3 4可 流為流經電阻R之電流的1 / 1 〇。本 的性質可使迴路濾波器3 6内的電 技術中的電容C之面積的1 / 1 〇。當 路滤波器3 6被整合至一積體電路 該積體電路的面積會為習知電容C 積的1 / 1 0。因此本發明之電荷泵 的積體電路具有更小的面積。
第18頁 580801 五、發明說明(14) 以上所述僅為本發明之較佳實施例,凡依本發明申 請專利範圍所做之均等變化與修飾,皆應屬本發明專利 之涵蓋範圍。
II·!! 第19頁 580801 圖式簡單說明 圖示簡單說明 圖一為一習4 圖二為圖一所i相迴路之方塊圖。 1提昇訊號時之運作=^ g相迴路中的相位偵測器於產生 為習知之相位、挪器於產生下降訊號時之運作 圖四為習知鎖相迴路中的電荷泵及迴路滤波器之電 y為習知電荷泵及迴路攄波器處於充電模式時之 電路為習知電荷…路渡波器處於放電模式時之 ^ t i 1明之電荷泵及迴路濾波器的電路圖 |之電路圖。 ,慮波裔處於充電模式時 I之電路圖 圖九為本發明電荷泵及迴㈣波器處於放電模式時 圖式之符號說明 1 0 鎖相迴路 14、3 4電荷泵 18 壓控振盪器 2 6 0 ΙΑ IX OL· 相位偵測器 ® 36迴路濾波器 輪入電流源
第20頁 580801 I圖式簡單說明 22 輸出電流源 40 第一輸入電流源 42 第二輸入電流源44 第一輸出電流源 46 第二輸出電流源 ΙΙ·Ι11 第21頁

Claims (1)

  1. 580801 六 、申請專利範圍 種用於 迴路濾 電連接 路中一電阻, 接於該 一鎖相 波器戶斤 於該電 電阻之中繼節 第一輸入電流 用 來提供 於一預定電流 一第二輸 用來提供 於該預定電流 ,用 點,用 複 提昇訊 訊號切 會聚至 中繼節 點並從 中繼節 複 下降訊 訊號切 一第一 乘以一 入電流 一第·二 乘以一 第一輸出電流 從該電 出電流 從該電 昇脈波 號係用來控制 充電模 來接收 第二輸 來接收 數個提 換成一 該第一 節點並 點,該第一電 該第一輸出電 該電容 降脈波 號係用來控制 換成一放電模 點流經 數個下 迴路之電 需之電容 荷泵之輸 點,該電 源,電連 電流流至 第一因數 源,電連 電流流至 第二因數 源,電連 荷泵所流 源,電連 荷系所流 開關,其 電流的流 式時,該 流經該輸 流會再自 流源流出 以對該電 開關,其 電流的流 式時,該 荷泵,其可減小該鎖相迴 值,該迴路濾波器包含一 出節點、及一電容,電連 荷泵包含: 接於該電荷泵之第一節 該電荷泵,該第一電流等 y 接於該電何系之第^一卽 該電荷泵,該第二電流等 接於該電何栗 來之第一電流 接於該電荷泵 來之第二電流 係受控於一提 向,當該電荷 第一電流與該 及該電 節點流 第二電 之第三節 之第四節 昇訊號,該 泵被該提昇 第二電流會 阻後流至該 至該第三節 流會再自該 降訊號,該 泵被該下降 出節點 該中繼 ,而該 容充電;以及 係受控於一下 向,當該電何 第一電流會自該第一節點
    第22頁 580801 六、申請專利範圍 流至該中繼節點,該第二電流會自該電容流至該中繼節 點以對該電容放電,而該第一電流與該第二電流之和會 自該中繼節點流經該電阻、該輸出節點、及該第三節點 後從該第一輸出電流源及該第二輸出電流源流出。
    2. 如申請專利範圍第1項所述之電荷泵,其中該等提昇 脈波開關包含一第一提昇脈波開關、一第二提昇脈波開 關及一第三提昇脈波開關,該第一提昇脈波開關係連接 於該第二節點與該第一節點之間,該第二提昇脈波開關 係連接於該第一節點與該輸出節點之間,該第三提昇脈 波開關係連接於該中繼節點與該第三節點之間。 3. 如申請專利範圍第2項所述之電荷泵,其中該等下降 脈波開關包含一第一下降脈波開關、一第二下降脈波開 關及一第三下降脈波開關,該第一下降脈波開關係連接 於該中繼節點與該第一節點之間,該第二下降脈波開關 係連接於該第三節點與該輸出節點之間,該第三下降脈 波開_係連接於該第四節點與該第三節點之間。
    4. 如申請專利範圍第3項所述之電荷泵,其中當該提昇 脈波訊號已產生並進而將該電荷泵切換至該充電模式 時,該第一、第二及第三提昇脈波開關係導通(close), 而該第一、第二及第三下降脈波開關則係不導通 (open ) °
    第23頁 580801 六、申請專利範圍 5. 如申請專利範圍第3項所述之電荷泵,其中當該下降 脈波訊號已產生並進而將該電荷泵切換至該放電模式 時,該第一、第二及第三提昇脈波開關係不導通,而該 第一、第二及第三下降脈波開關則係導通。 6. 如申請專利範圍第1項所述之電荷泵,其中該第一因 數及該第二因數皆小於1,且該第一因數及該第二因數之 和為1。
    7. 如申請專利範圍第6項所述之電荷泵,其中該第二因 數係小於該第一因數。 8. 如申請專利範圍第1項所述之電荷泵,其中該等提昇 脈波開關及該複數個下降脈波開關皆為電晶體。 9. 一種減小一迴路濾波器中所需之電容值的方法,該 迴路濾波器係設於一鎖相迴路,該迴路濾波器包含一電 阻,電連接於一電荷泵之輸出節點、及一電容電連接於 該電阻之中繼節點,該方法包含:
    提供一電連接於該電荷泵的第一節點之第一輸入電 流源,其係用來提供一第一電流流至該電荷泵,該第一 電流等於一預定電流乘以一第一因數; 提供一電連接於該電荷泵的第二節點之第二輸入電
    第24頁 580801 六、申請專利範圍 流源,其係用來提供一第二電流流至該電荷泵,該第二 電流等於該預定電流乘以一第二因數; 提供一電連接於該電荷泵的第三節點之第一輪出電 流源,其係用來接收從該電荷泵所流來之第一電流; 提供一電連接於該電荷泵的第四節點之第二輸出電 流源,其係用來接收從該電荷泵所流來之第二電流; 以一提昇訊號控制複數個提昇脈波開關之運作以控 制電流的流向,當該電荷泵被該提昇訊號切換成一充t 模式時,該第一電流與該第二電流會會聚至該第一節點 並流經該輸出節點及該電阻後流至該中繼節點,該第一 電流會再自該中繼節點流至該第三節點並從該第一輸出 電流源流出,而該第二電流會再自該中繼節點流經該電 容以對該電容充電;以及 以一下降訊號控制複數個下降脈波開關之運作以控 制電流的流向,當該電荷泵被該下降訊號切換成一放電 模式時,該第一電流會自該第一節點流至該中繼節點, 該第二電流會自該電容流至該中繼節點以對該電容放 電,而該第一電流與該第二電流之和會自該中繼節點流 經該電阻、該輸出節點、及該第三節點後從該第一輸出 電流源及該第二輸出電流源流出。 1 0.如申請專利範圍第9項所述之方法,其中該複數個提 昇脈波開關包含一第一提昇脈波開關、一第二提昇脈波 開關及一第三提昇脈波開關,該第一提昇脈波開關係連
    第25頁 580801 六、申請專利範圍 1 5.如申請專利範圍第1 4項所述之方法,其中該第二因 數係小於該第一因數。 1 6.如申請專利範圍第9項所述之方法,其中該等提昇脈 波開關及該等下降脈波開關皆為電晶體。 _画_ 第27頁
TW091136576A 2002-11-07 2002-12-18 Charge pump structure for reducing capacitance in loop filter of a phase locked loop TW580801B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/065,658 US6710666B1 (en) 2002-11-07 2002-11-07 Charge pump structure for reducing capacitance in loop filter of a phase locked loop

Publications (2)

Publication Number Publication Date
TW580801B true TW580801B (en) 2004-03-21
TW200408198A TW200408198A (en) 2004-05-16

Family

ID=31975663

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091136576A TW580801B (en) 2002-11-07 2002-12-18 Charge pump structure for reducing capacitance in loop filter of a phase locked loop

Country Status (3)

Country Link
US (1) US6710666B1 (zh)
CN (1) CN1226827C (zh)
TW (1) TW580801B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7161436B2 (en) * 2002-11-27 2007-01-09 Mediatek Inc. Charge pump structure for reducing capacitance in loop filter of a phase locked loop
US6940324B2 (en) * 2003-11-21 2005-09-06 International Business Machines Corporation Variation of effective filter capacitance in phase lock loop circuit loop filters
JP4371893B2 (ja) * 2004-04-27 2009-11-25 セイコーNpc株式会社 チャージポンプ回路及びこのチャージポンプ回路を用いたpll回路
TWI266484B (en) * 2004-12-07 2006-11-11 Via Tech Inc A fast-switch charge pump and loop filter for high-speed dual-power phase lock loop
US7839203B1 (en) * 2005-01-24 2010-11-23 National Semiconductor Corporation Adaptive capacitor charge/discharge network
US7170322B2 (en) * 2005-05-28 2007-01-30 Motorola, Inc. System and method for reducing transient response in a fractional N phase lock loop
JP4683088B2 (ja) * 2008-07-31 2011-05-11 ソニー株式会社 位相同期回路並びに記録再生装置および電子機器
JP2010035098A (ja) * 2008-07-31 2010-02-12 Sony Corp 位相同期回路並びに記録再生装置および電子機器
US8766683B2 (en) 2012-08-17 2014-07-01 St-Ericsson Sa Double output linearized low-noise charge pump with loop filter area reduction
US9831766B2 (en) * 2015-11-19 2017-11-28 Mediatek Inc. Charge pump and associated phase-locked loop and clock and data recovery
US10797500B2 (en) * 2016-09-20 2020-10-06 Richtek Technology Corporation Charger circuit and capacitive power conversion circuit and charging control method thereof

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5594390A (en) * 1995-11-27 1997-01-14 National Semiconductor Corporation Reduced area, first order R-C filters using current conveyors
JP2914310B2 (ja) * 1996-08-21 1999-06-28 日本電気株式会社 チャージポンプ回路及びそれを用いたpll回路
US5949264A (en) * 1996-11-29 1999-09-07 Lo; Dennis C. Digital phase detector and charge pump system reset and balanced current source matching methods and systems
JP3356136B2 (ja) * 1999-10-19 2002-12-09 日本電気株式会社 Pll回路
US6329882B1 (en) * 1999-12-20 2001-12-11 Intel Corporation Third-order self-biased phase-locked loop for low jitter applications
JP2001274682A (ja) * 2000-03-27 2001-10-05 Toshiba Corp フェーズロックドループ回路
EP1282234A1 (en) * 2001-07-31 2003-02-05 Texas Instruments Incorporated Loop filter architecture

Also Published As

Publication number Publication date
US6710666B1 (en) 2004-03-23
CN1226827C (zh) 2005-11-09
CN1499727A (zh) 2004-05-26
TW200408198A (en) 2004-05-16

Similar Documents

Publication Publication Date Title
TWI358883B (en) Apparatus and method for transient control in a mu
TWI439028B (zh) 具有不受突波干擾之端子電流的充電泵電路及其操作方法
US10075074B2 (en) DC to DC converters and controllers thereof
TW580801B (en) Charge pump structure for reducing capacitance in loop filter of a phase locked loop
JP4539977B2 (ja) 容量性チャージ・ポンプ
US6980060B2 (en) Adaptive method and apparatus to control loop bandwidth of a phase lock loop
US8159203B2 (en) DC-DC converter with switchable estimators
KR101202582B1 (ko) 위상 전류를 분배하는 다상 스위칭 레귤레이터
US11955897B2 (en) Resonant DC-DC converter with average half cycle control
US7078946B2 (en) Analog PLL with switched capacitor resampling filter
TWI295125B (en) Low-jitter charge-pump phase-locked loop
US7659760B2 (en) PLL circuit and semiconductor integrated device
JP2008079274A (ja) 周波数比較器、周波数合成器及び関連方法
TW200409467A (en) Charge pump structure for reducing capacitance in loop filter of a phase locked loop
JPH02276311A (ja) 信号遅延回路及び該回路を用いたクロック信号発生回路
CN103248357A (zh) 校准电路
US6587006B2 (en) Oscillator circuit
JP2005165828A (ja) クロックジェネレータ
US20080122491A1 (en) Frequency comparator, frequency synthesizer, and related methods thereof
CN111103550A (zh) 用于电池阻抗测量的设备和方法
CN109494981B (zh) 具有可控升压因子的无变压器的开关式稳压器
US11152919B1 (en) Mathematical function circuit
JP2004328280A (ja) スペクトラム拡散クロック発生回路
Chen An active current-sensing constant-frequency HCC buck converter using phase-frequency-locked techniques
TW201929400A (zh) 電荷泵和鎖相環

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees