TW201916338A - 單光子崩潰二極體影像感測器以及相關製造方法 - Google Patents

單光子崩潰二極體影像感測器以及相關製造方法 Download PDF

Info

Publication number
TW201916338A
TW201916338A TW107120209A TW107120209A TW201916338A TW 201916338 A TW201916338 A TW 201916338A TW 107120209 A TW107120209 A TW 107120209A TW 107120209 A TW107120209 A TW 107120209A TW 201916338 A TW201916338 A TW 201916338A
Authority
TW
Taiwan
Prior art keywords
layer
substrate
image sensor
conductivity type
dopant
Prior art date
Application number
TW107120209A
Other languages
English (en)
Other versions
TWI665796B (zh
Inventor
山下雄一郎
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW201916338A publication Critical patent/TW201916338A/zh
Application granted granted Critical
Publication of TWI665796B publication Critical patent/TWI665796B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1463Pixel isolation structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • H01L27/14605Structural or functional details relating to the position of the pixel elements, e.g. smaller pixel elements in the center of the imager compared to pixel elements at the periphery
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1462Coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1462Coatings
    • H01L27/14621Colour filter arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14625Optical elements or arrangements associated with the device
    • H01L27/14627Microlenses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14634Assemblies, i.e. Hybrid structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1464Back illuminated imager structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • H01L27/14645Colour imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14689MOS based technologies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/1469Assemblies, i.e. hybrid integration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0352Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/08Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors
    • H01L31/10Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors characterised by potential barriers, e.g. phototransistors
    • H01L31/101Devices sensitive to infrared, visible or ultraviolet radiation
    • H01L31/102Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier
    • H01L31/107Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier the potential barrier working in avalanche mode, e.g. avalanche photodiodes

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

本發明實施例揭露一種單光子崩潰二極體(SPAD)影像感測器。該SPAD影像感測器包含:一基板,其具有一前表面及一後表面;一溝槽隔離,其在該基板中,該溝槽隔離自該基板之該前表面朝向該基板之該後表面延伸,該溝槽隔離具有一第一表面及與該第一表面對置之一第二表面,該第一表面與該基板之該前表面共面,該第二表面與該基板之該後表面相距大於0之一距離;其中該基板包含:一第一層,其摻雜有一第一導電類型之摻雜物,該第一層自該基板之該後表面朝向該溝槽隔離延伸且橫向圍繞該溝槽隔離之側壁之至少一部分。

Description

單光子崩潰二極體影像感測器以及相關製造方法
本發明實施例係有關單光子崩潰二極體影像感測器以及相關製造方法。
數位相機及光學成像裝置採用影像感測器。影像感測器將光學影像轉換為數位資料,數位資料可表示為數位影像。一影像感測器通常包含像素感測器陣列,其等係用於將一光學影像轉換為電訊號之單元裝置。像素感測器通常顯現為電荷耦合裝置(CCD)或互補式金屬氧化物半導體(CMOS)裝置。 崩潰光電二極體(APD)係與傳統CMOS裝置相容之固態裝置。當一反向偏壓之p-n接面接收額外載子(諸如由入射輻射產生之載子)時,可觸發一崩潰程序。舉例而言,為了偵測具有低強度之輻射,p-n接面經加偏壓而高於其崩潰電壓,藉此容許一單光生載子觸發可偵測之一崩潰電流。在此模式中操作之影像感測器被稱為單光子崩潰二極體(SPAD)影像感測器,或蓋格(Geiger)模式崩潰光電二極體或G-APD。
本發明的一實施例係關於一種單光子崩潰二極體(SPAD)影像感測器,其包括:一基板,其具有一前表面及一後表面;一溝槽隔離,其在該基板中,該溝槽隔離自該基板之該前表面朝向該基板之該後表面延伸,該溝槽隔離具有一第一表面及與該第一表面對置之一第二表面,該第一表面與該基板之該前表面共面,該第二表面與該基板之該後表面相距大於0之一距離;其中該基板包含:一第一層,其摻雜有一第一導電類型之摻雜物,該第一層自該基板之該後表面朝向該溝槽隔離延伸且橫向圍繞該溝槽隔離之側壁之至少一部分;一感測節點,其重度摻雜有與該第一導電類型相反之一第二導電類型之摻雜物,該感測節點係在該基板內且毗連該基板之該前表面;及一共同節點,其重度摻雜有該第一導電類型之摻雜物,該共同節點介於該溝槽隔離之該第二表面與該基板之該後表面之間。 本發明的一實施例係關於一種單光子崩潰二極體(SPAD)影像感測器,其包括:一基板,其具有一前表面及一後表面,該基板包含:一第一層,其摻雜有一第一導電類型之摻雜物,該第一層毗連該基板之該後表面;一第二層,其摻雜有與該第一導電類型相反之一第二導電類型之摻雜物,該第二層毗連該基板之該前表面;一第三層,其摻雜有該第一導電類型之摻雜物,該第三層係在該第一層內且毗連該第二層;一感測節點,其摻雜有該第二導電類型之摻雜物,該感測節點係在該第二層內;及一共同節點,其摻雜有該第一導電類型之摻雜物,該共同節點係在該第一層內且相對於垂直於該基板之該前表面之一第二方向之一第一方向與該第二層相距大於0之一距離,且該第三層相對於該第一方向介於該感測節點與該共同節點之間。 本發明的一實施例係關於一種單光子崩潰二極體(SPAD)影像感測器,其包括:一像素陣列,其配置於一基板中,該基板具有一前表面及一後表面,且各像素包含:一第一層,其摻雜有一第一導電類型之摻雜物,該第一層係在該基板內且毗連該基板之該後表面;一第二層,其摻雜有與該第一導電類型相反之一第二導電類型之摻雜物,該第二層係在該基板內且介於該基板之該前表面與該第一層之間;一第三層,其摻雜有該第一導電類型之摻雜物,該第三層係在該第一層內且毗連該第二層;一感測節點,其摻雜有該第二導電類型之摻雜物,該感測節點係在該第二層內;及一共同節點,其摻雜有該第一導電類型之摻雜物,該共同節點係在該第一層內且相對於垂直於該基板之該前表面之一第二方向之一第一方向與該第二層相距一距離,且該第三層在該第一方向上介於該感測節點與該共同節點之間;及一隔離器,其在對應於該像素陣列之鄰近像素之鄰近共同節點之間。
以下揭露內容提供用於實施本揭露之不同特徵之許多不同實施例或實例。下文描述組件及配置之特定實例以簡化本揭露。當然,此等僅為實例且不旨在限制。舉例而言,在下列描述中之一第一構件形成於一第二構件上方或上可包含其中該第一構件及該第二構件經形成直接接觸之實施例,且亦可包含其中額外構件可形成在該第一構件與該第二構件之間,使得該第一構件及該第二構件可不直接接觸之實施例。另外,本揭露可在各種實例中重複元件符號及/或字母。此重複出於簡化及清楚之目的,且本身不指示所論述之各項實施例及/或組態之間之一關係。 此外,為便於描述,可在本文中使用諸如「在…下面」、「在…下方」、「下」、「在…上方」、「上」及類似者之空間相對術語來描述一個元件或構件與另一(些)元件或構件之關係,如圖中繪示。空間相對術語旨在涵蓋除在圖中描繪之定向以外之使用或操作中之裝置之不同定向。設備可以其他方式經定向(旋轉90度或按其他定向)且本文中使用之空間相對描述符同樣可相應地解釋。 儘管闡述本揭露之廣範疇之數值範圍及參數係近似值,但儘可能精確地報告在具體實例中闡述之數值。然而,任何數值固有地含有必然源自在各自測試量測中發現之標準偏差之某些誤差。又,如本文中使用,術語「約」通常意謂在一給定值或範圍之10%、5%、1%或0.5%內。替代地,術語「約」意謂在由一般技術者考量時在平均值之一可接受標準誤差內。除了在操作/工作實例中之外,或除非另外明確指定,否則全部數值範圍、量、值及百分比(諸如針對材料數量、持續時間、溫度、操作條件、量之比率及本文中揭示之其類似者之數值範圍、量、值及百分比)應理解為在全部例項中由術語「約」修飾。因此,除非相反地指示,否則本揭露及隨附發明申請專利範圍中闡述之數值參數係可視需要變動之近似值。至少,各數值參數應至少依據所報告有效數字之數目且藉由應用普通捨入技術而理解。可在本文中將範圍表達為自一個端點至另一端點或在兩個端點之間。除非另外指定,否則本文中揭示之全部範圍皆包含端點。 SPAD (單光子崩潰二極體)影像感測器可偵測具有非常低強度之入射輻射(例如,單光子)。SPAD影像感測器包含配置成一陣列之複數個SPAD胞元。SPAD胞元分別包含一p-n接面、一滅弧電路及一讀取電路。p-n接面在遠高於其崩潰電壓之一反向偏壓下操作。在操作期間,光生載子移動至p-n接面之一空乏區(即,一倍增區)且觸發一崩潰效應使得可偵測一訊號電流。使用滅弧電路來切斷崩潰效應且重設SPAD胞元。讀取電路接收且傳輸訊號電流。 一現有平面SPAD影像感測器經組態以包含在一感測節點與一共同節點之間之一防護環。在無防護換來鬆弛在感測節點與共同節點之間附近之電場之情況下,可在光電偵測部分處發生崩潰之前發生一邊緣崩潰。若首先發生邊緣崩潰,則無法充分提高光電偵測部分處之電場強度,此係因為電壓之增加僅引起電流流動。特定言之,若邊緣崩潰在低於光電偵測部分處之崩潰電壓之一電壓下發生,則無法在光電偵測部分處獲得一足夠倍增因數,此係因為無法充分提高光電偵測部分處之電場強度且無法確保足夠高的光電偵測靈敏度,因此,無法充分充當SPAD。此外,若已發生一邊緣崩潰,則因此引起出現過量雜訊,且此亦引發一問題。 然而,防護環消耗一大面積且因此限制充填因數、特性化光電二極體面積對總像素面積之一比率之一參數。因此,對於現有SPAD影像感測器,難以達成收縮一像素面積且保持效能。本揭露係關於一種相較於現有SPAD影像感測器消耗較小面積而不犧牲效能之SPAD影像感測器。 圖1係繪示根據本揭露之一第一實施例之包含接合在一起之一CMOS (互補式金屬氧化物半導體)晶片103及一成像晶片101之一SPAD影像感測器100之一剖面圖之一圖式。SPAD影像感測器100包含如圖1中為了闡釋性目的展示之像素101a至101b之一陣列。針對許多例項,SPAD影像感測器100可包含兩個以上像素。CMOS晶片103具有複數個主動裝置105。在一些實施例中,CMOS晶片103包含放置於一基板206上方之一互連結構212。在一些實施例中,互連結構212包含放置於一層間介電(ILD)層203內之複數個金屬層201。主動裝置105至少放置於基板206中。成像晶片101包含放置於CMOS晶片103之互連結構212與成像晶片101之一基板109之間之一互連結構124。互連結構124包含放置於一ILD層128內之複數個金屬層111。 像素101a及101b之各者包含放置於基板109內之一SPAD胞元。基板109包含面向互連結構124之一前表面100a及背朝互連結構124之一後表面100b。一介電層129介於基板109與互連結構124之間。每兩個鄰近SPAD胞元由一溝槽隔離117分離。在一些實施例中,溝槽隔離117可包含自前表面100a朝向後表面100b延伸之一主要結構108。主要結構108可具有一長形矩形輪廓。主要結構108之一第一表面與前表面100a共面,且主要結構108之一第二表面108b係在基板109中且不與後表面100b接觸或重疊。針對許多例項,溝槽隔離117可視情況包含一內間隔件106及一外間隔件104。 內間隔件106可具有沿著主要結構108之一側壁108a自前表面100a朝向後表面100b延伸之一長形直角三角形輪廓。內間隔件106之長形直角三角形輪廓包含一斜邊、一第一腿及長於第一腿之一第二腿。內間隔件106之第一腿與前表面100a共面且內間隔件106之第二腿緊鄰溝槽隔離117之側壁108a。內間隔件106之第二腿可具有與溝槽隔離117之側壁108a相同之一長度。以此方式,內間隔件106能夠完全覆蓋溝槽隔離117之側壁108a且側壁108a不與基板109直接接觸。 外間隔件104可具有沿著內間隔件106之一側壁106a自前表面100a朝向後表面100b延伸之一長形三角形輪廓。外間隔件104之長形三角形輪廓包含一斜邊、一第一腿及長於第一腿之一第二腿。外間隔件104之第一腿與前表面100a共面且外間隔件104之第二腿緊鄰內間隔件106之斜邊。外間隔件104之第二腿之一長度可短於內間隔件106之斜邊之一長度。以此方式,外間隔件104可僅覆蓋內間隔件106之斜邊之一部分,且未由外間隔件104覆蓋之內間隔件106之斜邊之一部分可與基板109直接接觸。 溝槽隔離117可由一介電材料(諸如氧化物(例如,氧化矽)、氮化物(例如,氮化矽或氮氧化矽)、一低介電係數介電質及/或另一適合介電材料)形成。 基板109可包含摻雜有一第一導電類型(例如,p型)之摻雜物之一第一層114。第一導電類型之第一層114之一摻雜物濃度可處於約1e16/cm3 之一位準。第一層114自基板109之後表面100b朝向溝槽隔離117延伸且包圍溝槽隔離117之鄰近後表面100b之至少一部分。基板109可進一步包含在像素101a及101b之各者中之一第二層102。第二層102可摻雜有一第二導電類型(例如,n型)之摻雜物,該第二導電類型與第一層114之導電類型相反。第二層102之一摻雜物濃度可處於約1e17/cm3 至約1e19/cm3 之一位準。第二層102介於第一層114與基板109之前表面100a之間。特定言之,第二層102緊鄰基板109之前表面100a及溝槽隔離117。針對許多例項,像素101a之第二層102藉由溝槽隔離117與像素101b之第二層102分離,且像素101a之第二層102不與像素101b之第二層102接觸。在一些實施例中,第二層102可省略,即,由第一層114取代。 像素101a及101b之各者進一步包含重度摻雜有第二導電類型(例如,n型)之摻雜物之一感測節點110,該第二導電類型與第二層102之導電類型相同。感測節點110之一摻雜物濃度可重於第二層102之摻雜物濃度。在一些實施例中,感測節點110之摻雜物濃度對第二層102之摻雜物濃度之一比率可在自約10至約1000之一範圍中。在一實施例中,感測節點110之摻雜物濃度可處於約1e20/cm3 之一位準。感測節點110形成於基板109中且緊鄰基板109之前表面100a。特定言之,感測節點110形成於第二層102內且由第二層102包圍。換言之,感測節點110藉由第二層102與第一層114分離。透過一接觸插塞122,感測節點110能夠經由互連結構124及ILD層203而耦合至CMOS晶片103之主動裝置105。在一些實施例中,主動裝置105可包含主動滅弧電路以停止SPAD胞元之崩潰效應及重設偏壓。主動裝置105亦可包含讀取電路及其他控制或邏輯電路。舉例而言,主動裝置105可包含具有一閘極結構202及源極/汲極區204之一電晶體裝置。感測節點110可透過一接觸插塞208耦合至電晶體之一源極/汲極區204。 像素101a及101b之各者可進一步包含摻雜有第一導電類型(例如,p型)之摻雜物之一第三層112,該第一導電類型與第一層114之導電類型相同。第三層112之一摻雜物濃度可重於第一層114之摻雜物濃度。在一些實施例中,第三層112之摻雜物濃度對第一層114之摻雜物濃度之一比率可在自約1至約100之一範圍中。在一實施例中,第三層112之摻雜物濃度可處於約1e17/cm3 之一位準。第三層112形成於第一層114中且緊鄰第二層102。特定言之,第三層112形成於第一層114內且由第一層114包圍。特定言之,第三層112藉由第二層102與感測節點110分離。 一共同節點116鄰近溝槽隔離117之各者之第二表面108b。針對許多例項,共同節點116緊鄰溝槽隔離117之各者之第二表面108b。共同節點116重度摻雜有第一導電類型(例如,p型)之摻雜物,該第一導電類型與第一層114及第三層112之導電類型相同。共同節點116之一摻雜物濃度可重於第一層114及第三層112之摻雜物濃度。在一些實施例中,共同節點116之摻雜物濃度對第三層112之摻雜物濃度之一比率可在自約10至約1000之一範圍中。在一實施例中,共同節點116之摻雜物濃度可處於約1e20/cm3 之一位準。共同節點116形成於第一層114內且由第一層114包圍。特定言之,共同節點116相對於垂直於基板之前表面或後表面之一方向之一垂直方向與第二層102分離一距離D1。在一些實施例中,距離D1可在自約0.5 um至約1 um之一範圍中。透過一接觸插塞120,共同節點116能夠經由互連結構124及ILD層203而耦合至CMOS晶片103之主動裝置105。 根據本揭露之各項實施例,在圖1中描繪在第三層112及第二層102之一介面周圍之一所要崩潰區119。由於第三層112與第二層102之間之一距離短於共同節點116與第二層102之間之垂直距離D1,故相較於在所要崩潰區119處發生之崩潰,一邊緣崩潰較不可能發生。換言之,共同節點116與第二層102之間之垂直距離D1能夠取代現有SPAD胞元之防護換之一功能。藉由將共同節點116之位置自基板109之前表面100a調整至基板109內部深處,可節省原始在前表面100a處且在感測節點110與共同節點116之間之防護環。因此,可改良本揭露之填充因數。當崩潰在崩潰區119處成功發生時,電洞流動至感測節點110且由感測節點110收集,且電子由共同節點116吸收。在一實施例中,共同節點116及接觸插塞120之各者由鄰近SPAD胞元共用。 在一些實施例中,藉由一混合接合(包含一金屬間接合及一介電質間接合)將成像晶片101及CMOS晶片103接合在一起。金屬間接合(例如,一擴散接合)可在複數個金屬層111之一頂部金屬層126與複數個金屬層201之一頂部金屬層210之間。介電質間接合可在ILD層128與ILD層203之間使得ILD層128及ILD層203彼此直接接觸。頂部金屬層126及210充當一對接墊且可包含重佈層(RDL)。在一些實施例中,介電質間接合係氧化物間接合。 在一些實施例中,成像晶片101亦可具有在基板109之周邊區中像素101a至101b之陣列周圍之複數個主動裝置。舉例而言,主動滅弧電路、讀取電路及上文提及之其他控制或邏輯電路之一部分或全部可放置於成像晶片101之基板109中而非CMOS晶片103中。 在一些實施例中,SPAD影像感測器100進一步包含放置於基板109之後表面100b上方之一高介電係數介電層214及/或一抗反射塗層(ARC)層216,其經組態以促進將入射光子115自後表面100b透射至SPAD胞元。SPAD影像感測器100可進一步包含在ARC層216上方之一彩色濾波器層217。針對許多例項,彩色濾波器層217含有經定位使得傳入輻射被引導於其上且穿過其之複數個彩色濾波器。彩色濾波器包含用於對傳入輻射之一特定波長帶濾波之一基於染料(或基於顏料)之聚合物或樹脂,該特定波長帶對應於一色譜(例如,紅色、綠色及藍色)。含有複數個微透鏡之一微透鏡層218形成於彩色濾波器層217上方。微透鏡218引導且聚焦傳入輻射115朝向SPAD胞元。取決於用於微透鏡218之一材料之一折射率及距一感測器表面之距離,微透鏡218可以各種配置定位且具有各種形狀。針對許多例項,自一俯視圖,微透鏡218之各者之一中心與對應SPAD胞元之各者之一中心重疊。 圖2係繪示根據本揭露之一第二實施例之包含接合在一起之CMOS晶片103及一成像晶片301之一SPAD影像感測器200之一剖面圖之一圖式。成像晶片301與成像晶片101相同,惟成像晶片301之基板109進一步包含一第一阻擋區302及/或一第二阻擋區304除外。 第一阻擋區302可摻雜有第一導電類型(例如,p型)之摻雜物,該第一導電類型與共同節點116之導電類型相同。在一些實施例中,共同節點116之摻雜物濃度對第一阻擋區302之一摻雜物濃度之一比率可在自約10至約100之一範圍中。舉例而言,第一阻擋區302之摻雜物濃度可處於約1e19/cm3 之一位準。第一阻擋區302係在第一層114內。特定言之,第一阻擋區302緊鄰且包圍共同節點116及溝槽隔離117之一部分。針對許多例項,第一阻擋區302未延伸至後表面100b及第二層102。第一阻擋區302可用作用於電場鬆弛以進一步防止SPAD胞元之過早邊緣崩潰之一防護環。 第二阻擋區304可摻雜有第二導電類型(例如,n型)之摻雜物,該第二導電類型與第二層102之導電類型相同。在一些實施例中,第二層102之摻雜物濃度對第二阻擋區304之一摻雜物濃度之一比率可在自約10至約100之一範圍中。舉例而言,第二阻擋區304之摻雜物濃度可處於約1e16/cm3 至約1e18/cm3 之一位準。第二阻擋區304係在第一層114內。特定言之,第二阻擋區304緊鄰且包圍溝槽隔離117之一部分。針對許多例項,第二阻擋區304介於第一阻擋區302與第二層102之間。在一些實施例中,第二阻擋區304緊鄰第一阻擋區302及第二層102。如同第一阻擋區302,第二阻擋區304亦可用作用於電場鬆弛以進一步防止SPAD胞元之過早邊緣崩潰之一防護環。 圖3係繪示根據本揭露之一第三實施例之包含接合在一起之CMOS晶片103及一成像晶片401之一SPAD影像感測器300之一剖面圖之一圖式。如上文提及,成像晶片101及成像晶片301之共同節點116及接觸插塞120由鄰近SPAD胞元共用。在成像晶片401中展示一替代組態,其中成像晶片101及成像晶片301之共同節點116被分割成兩個共同節點116a及116b,且接觸插塞120被分割成兩個接觸插塞120a及120b。接觸插塞120a及120b分別耦合至共同節點116a及共同節點116b。特定言之,溝槽隔離117可進一步包含在共同節點116a與共同節點116b之間之一隔離器306。在一些實施例中,隔離器306自溝槽隔離117之第二表面108b朝向後表面100b延伸且分離第一阻擋區302。在一些實施例中,隔離器306與後表面100b接觸以進一步防止鄰近像素之間之串擾。如同溝槽隔離117之其他部分,隔離器306可由一介電材料(諸如氧化物(例如,氧化矽)、氮化物(例如,氮化矽或氮氧化矽)、一低介電係數介電質及/或另一適合介電材料)形成。針對許多例項,可視情況在SPAD影像感測器300中省略第一阻擋區302及/或第二阻擋區304。 如上文提及,成像晶片101亦可具有在基板109之周邊區中像素101a至101b之陣列周圍之複數個主動裝置。舉例而言,主動滅弧電路、讀取電路及上文提及之其他控制或邏輯電路之一部分或全部可放置於成像晶片101之基板109中而非CMOS晶片103中。針對許多例項,主動滅弧電路、讀取電路及其他控制或邏輯電路以及像素全部整合在相同基板中且可省略CMOS晶片103。圖4係繪示根據本揭露之一第四實施例之包含一成像晶片501之一SPAD影像感測器400之一剖面圖之一圖式。成像晶片501與成像晶片101相同,惟成像晶片501透過一緩衝層502接合至一載體基板504除外。緩衝層502可包含一介電材料,諸如氧化矽。替代地,緩衝層502可視情況包含氮化矽。 載體基板504可包含矽材料。替代地,載體基板504可包含一玻璃基板或其他適合材料。載體基板504可藉由分子力(即,稱為直接接合或光學熔合接合之一技術)或藉由此項技術中已知之其他接合技術(諸如金屬擴散或陽極接合)接合至緩衝層502。緩衝層502提供對於形成於基板109之前表面100a上之各種特徵之電隔離及保護。載體基板504亦提供用於處理SPAD影像感測器400之機械強度及支撐。在一些實施例中,複數個主動裝置506及508可整合在成像晶片501中。主動裝置可形成於基板109中像素101a至101b之陣列周圍。舉例而言,主動裝置506及508可包含主動滅弧電路、讀取電路及其他控制或邏輯電路。 圖5至圖11係繪示根據本揭露之一較佳實施例之在製造之各個階段之SPAD影像感測器200之片段剖面圖之圖式。應理解,為了更佳理解本揭露之發明概念,圖5至圖11已經簡化且可不按比例繪製。參考圖5,提供基板109。基板109包含第一層114。第一層114可摻雜有第一導電類型之摻雜物,且具有處於約1e16/cm3 之一位準之摻雜物濃度。第一層114自基板109之前表面100a延伸至後表面100b。隔離結構404經形成於第一層114中且分別具有一矩形形狀、某種程度梯形形狀或另一適合形狀。隔離結構404之各者具有一底表面404a及側壁404b。 參考圖6,可在基板109之前表面100a上使用與第一層114之導電類型相反之第二導電類型之摻雜物(例如,n型摻雜物)執行一離子植入以形成第二層102。第二層102之摻雜物濃度可處於約1e17/cm3 至約1e19/cm3 之一位準。第二層102介於隔離溝槽404之間。特定言之,第二層102自基板109之前表面100a朝向基板109之後表面100b延伸,且不超出隔離結構404之底表面404a。換言之,第二層102緊鄰隔離結構404之側壁404b之至少一部分。 在第二層102之後,亦可藉由離子植入形成第三層112及感測節點110。第三層112可摻雜有第一導電類型(例如,p型)之摻雜物,該第一導電類型與第一層114之導電類型相同。第三層112之摻雜物濃度可重於第一層114之摻雜物濃度。在一些實施例中,第三層112之摻雜物濃度對第一層114之摻雜物濃度之一比率可在自約1至約100之一範圍中。在一實施例中,第三層112之摻雜物濃度可處於約1e17/cm3 之一位準。第三層112形成於第一層114中且緊鄰第二層102。特定言之,第三層112形成於第一層114內且由第一層114包圍。感測節點110可重度摻雜有第二導電類型(例如,n型)之摻雜物,該第二導電類型與第二層102之導電類型相同。感測節點110之摻雜物濃度可重於第二層102之摻雜物濃度。在一些實施例中,感測節點110之摻雜物濃度對第二層102之摻雜物濃度之一比率可在自約10至約1000之一範圍中。在一實施例中,感測節點110之摻雜物濃度可處於約1e20/cm3 之一位準。感測節點110形成於基板109中且緊鄰基板109之前表面100a。特定言之,感測節點110形成於第二層102內且由第二層102包圍。 在一些實施例中,可藉由離子植入形成第一阻擋區302及第二阻擋區304。第一阻擋區302可摻雜有第一導電類型(例如,p型)之摻雜物。在一些實施例中,第一阻擋區302之摻雜物濃度可處於約1e19/cm3 之一位準。第一阻擋區302係在第一層114內。特定言之,第一阻擋區302包圍凹槽結構107之至少一部分。第二阻擋區304可摻雜有第二導電類型(例如,n型)之摻雜物。在一些實施例中,第二阻擋區304之摻雜物濃度可處於約1e16/cm3 至約1e18/cm3 之一位準。第二阻擋區304係在第一層114內。特定言之,第二阻擋區304介於第一阻擋區302與第二層102之間,且第二阻擋區304包圍凹槽結構107之至少一部分。應注意,可如本揭露之第一實施例之SPAD影像感測器100般視情況省略第一阻擋區302及第二阻擋區304。 參考圖7,可執行一蝕刻程序以在前表面100a處獲得凹槽結構107。特定言之,凹槽結構107分別通過隔離結構404之底表面404a,且進一步通過第二阻擋區304且延伸至第一阻擋區302。針對許多例項,可有意地保留而不蝕除隔離結構404之一部分,且剩餘部分可被稱為外間隔件104。外間隔件104可能夠在後續程序期間保護感測節點110或基板109中之其他植入區。在一些實施例中,蝕刻程序包含一乾式蝕刻程序。可在執行蝕刻程序之前形成一蝕刻遮罩(例如,一硬遮罩,本文中未繪示)以界定凹槽結構107之大小及位置。凹槽結構107可經形成以分別具有矩形形狀,某種程度梯形形狀或另一適合形狀。 參考圖8,可在基板之前表面100a上沉積一保護層702以覆蓋表面100a處之第二層102及感測節點110之曝光部分。在一些實施例中,保護層702可係一介電材料,諸如氧化物(例如,氧化矽)、氮化物(例如,氮化矽或氮氧化矽)、一低介電係數介電質及/或另一適合介電材料。在一些實施例中,保護層702可係由選自由倍半矽氧烷旋塗玻璃(SOG)材料及非晶碳材料組成之群組之一材料形成之一硬遮罩。在一些實施例中,可視情況形成一內間隔件106以覆蓋凹槽結構107之側壁。特定言之,內間隔件106至少覆蓋基板109之透過凹槽結構107曝光之部分。內間隔件106可能夠在後續程序期間進一步保護感測節點110或基板109中之其他植入區。以此方式,基板109之唯一曝光區係凹槽結構107之底部。 接著,可在凹槽結構107之底部上執行一離子植入以產生共同節點116。共同節點116可重度摻雜有第一導電類型(例如,p型)之摻雜物,該第一導電類型與第一層114及第三層112之導電類型相同。共同節點116之一摻雜物濃度可重於第一層114及第三層112之摻雜物濃度。 參考圖9,使用一介電材料108 (諸如氧化物(例如,氧化矽)、氮化物(例如,氮化矽或氮氧化矽)、一低介電係數介電質及/或另一適合介電材料)填充凹槽結構107。接著,可執行一化學機械拋光(CMP)以移除保護層702以及內間隔件106及介電材料108之一部分以曝光感測節點110。 如圖10中展示,針對重度摻雜之共同節點116及感測節點110形成接觸插塞120及122。在一些實施例中,可藉由在基板109之前表面100a上方形成一介電層129而形成接觸插塞120及122。隨後蝕刻介電層129以形成通孔及/或金屬溝槽。接著使用一導電材料填充通孔及/或金屬溝槽以形成接觸插塞122。在一些實施例中,接觸插塞120及122可由(例如)鎢、銅或鋁銅構成。在基板109上方形成互連結構124,從而形成成像晶片101。在一些實施例中,可藉由在介電層129上方形成ILD層128 (其包含一或多個ILD材料層)而形成互連結構124。隨後蝕刻ILD層128以形成通孔及/或金屬溝槽。接著使用一導電材料填充通孔及/或金屬溝槽以形成複數個金屬層111。在一些實施例中,可藉由一物理氣相沉積技術(例如,PVD、CVD等)沉積ILD層128。可使用一沉積程序及/或一鍍覆程序(例如,電鍍、無電式電鍍等)形成複數個金屬層111。在各項實施例中,複數個金屬層111可由(例如)鎢、銅或鋁銅構成。在一些實施例中,複數個金屬層111之一頂部金屬層126具有與ILD層128之一上表面對準之一上表面。 如圖11中展示,將成像晶片101接合至CMOS晶片103。CMOS晶片103包含基板206。在基板206內形成主動裝置105。在各項實施例中,基板206可包含任何類型之半導體本體(例如,矽/CMOS塊體、SiGe、SOI等),諸如一半導體晶圓或一晶圓上之一或多個晶粒,以及任何其他類型之半導體及/或形成於其上及/或以其他方式與其相關之磊晶層。在一些實施例中,主動裝置105可包含藉由以下者形成之電晶體:在基板206上方沉積閘極結構202且藉由植入或磊晶生長而形成源極/汲極區204。在基板206上方形成互連結構212以形成CMOS晶片103。在一些實施例中,可藉由在基板206上方形成ILD層203 (其包含一或多個ILD材料層)而形成互連結構212。隨後蝕刻ILD層203以形成通孔及/或金屬溝槽。接著使用一導電材料填充通孔及/或金屬溝槽以形成複數個金屬層201。在一些實施例中,可藉由一物理氣相沉積技術(例如,PVD、CVD等)沉積ILD層203。可使用一沉積程序及/或一鍍覆程序(例如,電鍍、無電式電鍍等)形成金屬層201。在各項實施例中,複數個金屬層201可由(例如)鎢、銅或鋁銅構成。在一些實施例中,複數個金屬層201之頂部金屬層210具有與ILD層203之一上表面對準之一上表面。 在一些實施例中,接合程序可形成一混合接合,該混合接合包含一金屬間接合及一介電質間接合。頂部金屬層210及頂部金屬層126可直接接合在一起。ILD層128及ILD層203可彼此毗連以定義混合接合之一介電質間接合。在一些實施例中,介電質間接合係氧化物間接合。在一些其他實施例中,接合程序可使用配置於ILD層128與ILD層203之間之一中間接合氧化物層(未展示)。 再次參考圖2,在基板109之後表面100b上方形成高介電係數介電層214。可在高介電係數介電層214上方形成一ARC層216。在一些實施例中,可使用一物理氣相沉積技術沉積高介電係數介電層214及ARC層216。在一些實施例中,可在基板109之後表面100b上方形成高介電係數介電層214之前降低經接合成像晶片101之一厚度。在一些實施例中,可藉由蝕刻基板109之後表面100b而使基板109薄化。在其他實施例中,可藉由機械研磨基板109之後表面100b而使基板109薄化。在一些實施例中,可使基板109薄化但不曝光磊晶層108。 可在基板109之後表面100b上方形成彩色濾波器217。在一些實施例中,可藉由形成一彩色濾波器層且圖案化該彩色濾波器層而形成彩色濾波器217。彩色濾波器層係由容許透射具有一特定波長範圍之輻射(例如,光)同時阻擋具有在指定範圍之外之波長之光之一材料形成。此外,在一些實施例中,彩色濾波器層在形成之後經平坦化。亦可在彩色濾波器217上方形成微透鏡218。在一些實施例中,可藉由在複數個彩色濾波器上方沉積一微透鏡材料(例如,藉由一旋塗方法或一沉積程序)而形成微透鏡218。在微透鏡材料上方圖案化具有一彎曲上表面之一微透鏡模板(未展示)。在一些實施例中,微透鏡模板可包含一光阻劑材料,其使用分散曝光劑量進行曝光(例如,針對一負光阻劑,在曲面之底部處曝光較多光且在曲面之頂部處曝光較少光)、顯影且烘烤以形成一圓形形狀。接著藉由根據微透鏡模板選擇性地蝕刻微透鏡材料而形成微透鏡218。 本揭露之一些實施例提供一種單光子崩潰二極體(SPAD)影像感測器。該SPAD影像感測器包含:一基板,其具有一前表面及一後表面;一溝槽隔離,其在該基板中,該溝槽隔離自該基板之該前表面朝向該基板之該後表面延伸,該溝槽隔離具有一第一表面及與該第一表面對置之一第二表面,該第一表面與該基板之該前表面共面,該第二表面與該基板之該後表面相距大於0之一距離;其中該基板包含:一第一層,其摻雜有一第一導電類型之摻雜物,該第一層自該基板之該後表面朝向該溝槽隔離延伸且橫向圍繞該溝槽隔離之側壁之至少一部分;一感測節點,其重度摻雜有與該第一導電類型相反之一第二導電類型之摻雜物,該感測節點在該基板內且毗連該基板之該前表面;及一共同節點,其重度摻雜有該第一導電類型之摻雜物,該共同節點介於該溝槽隔離之該第二表面與該基板之該後表面之間。 本揭露之一些實施例提供一種單光子崩潰二極體(SPAD)影像感測器。該SPAD影像感測器包含:一基板,其具有一前表面及一後表面,該基板包含:一第一層,其摻雜有一第一導電類型之摻雜物,該第一層毗連該基板之該後表面;一第二層,其摻雜有與該第一導電類型相反之一第二導電類型之摻雜物,該第二層毗連該基板之該前表面;一第三層,其摻雜有該第一導電類型之摻雜物,該第三層係在該第一層內且毗連該第二層;一感測節點,其摻雜有該第二導電類型之摻雜物,該感測節點係在該第二層內;及一共同節點,其摻雜有該第一導電類型之摻雜物,該共同節點係在該第一層內且相對於垂直於該基板之該前表面之一第二方向之一第一方向與該第二層相距大於0之一距離,且該第三層相對於該第一方向介於該感測節點與該共同節點之間。 本揭露之一些實施例提供一種單光子崩潰二極體(SPAD)影像感測器。該SPAD影像感測器包含:一像素陣列,其配置於一基板中,該基板具有一前表面及一後表面,且各像素包含:一第一層,其摻雜有一第一導電類型之摻雜物,該第一層係在該基板內且毗連該基板之該後表面;一第二層,其摻雜有與該第一導電類型相反之一第二導電類型之摻雜物,該第二層係在該基板內且介於該基板之該前表面與該第一層之間;一第三層,其摻雜有該第一導電類型之摻雜物,該第三層係在該第一層內且毗連該第二層;一感測節點,其摻雜有該第二導電類型之摻雜物,該感測節點係在該第二層內;及一共同節點,其摻雜有該第一導電類型之摻雜物,該共同節點係在該第一層內且相對於垂直於該基板之該前表面之一第二方向之一第一方向與該第二層相距一距離,且該第三層在該第一方向上介於該感測節點與該共同節點之間;及一隔離器,其在對應於該像素陣列之鄰近像素之鄰近共同節點之間。 上文概述若干實施例之特徵,使得熟習此項技術者可較佳理解本揭露之態樣。熟習此項技術者應瞭解,其等可容易使用本揭露作為用於設計或修改用於實行相同目的及/或達成本文中介紹之實施例之相同優點之其他程序及結構之一基礎。熟習此項技術者亦應意識到此等等效構造不脫離本揭露之精神及範疇且其等可在本文中做出各種改變、替代及更改而不脫離本揭露之精神及範疇。
100‧‧‧單光子崩潰二極體(SPAD)影像感測器
100a‧‧‧前表面
100b‧‧‧後表面
101‧‧‧成像晶片
101a‧‧‧像素
101b‧‧‧像素
102‧‧‧第二層
103‧‧‧互補式金屬氧化物半導體(CMOS)晶片
104‧‧‧外間隔件
105‧‧‧主動裝置
106‧‧‧內間隔件
106a‧‧‧側壁
107‧‧‧凹槽結構
108‧‧‧主要結構/介電材料/磊晶層
108a‧‧‧側壁
108b‧‧‧第二表面
109‧‧‧基板
110‧‧‧感測節點
111‧‧‧金屬層
112‧‧‧第三層
114‧‧‧第一層
115‧‧‧入射光子/傳入輻射
116‧‧‧共同節點
116a‧‧‧共同節點
116b‧‧‧共同節點
117‧‧‧溝槽隔離
119‧‧‧崩潰區
120‧‧‧接觸插塞
120a‧‧‧接觸插塞
120b‧‧‧接觸插塞
122‧‧‧接觸插塞
124‧‧‧互連結構
126‧‧‧頂部金屬層
128‧‧‧層間介電(ILD)層
129‧‧‧介電層
200‧‧‧單光子崩潰二極體(SPAD)影像感測器
201‧‧‧金屬層
202‧‧‧閘極結構
203‧‧‧層間介電(ILD)層
204‧‧‧源極/汲極區
206‧‧‧基板
208‧‧‧接觸插塞
210‧‧‧頂部金屬層
212‧‧‧互連結構
214‧‧‧高介電係數介電層
216‧‧‧抗反射塗層(ARC)層
217‧‧‧彩色濾波器層
218‧‧‧微透鏡層
300‧‧‧單光子崩潰二極體(SPAD)影像感測器
301‧‧‧成像晶片
302‧‧‧第一阻擋區
304‧‧‧第二阻擋區
306‧‧‧隔離器
400‧‧‧單光子崩潰二極體(SPAD)影像感測器
401‧‧‧成像晶片
404‧‧‧隔離結構/隔離溝槽
404a‧‧‧底表面
404b‧‧‧側壁
501‧‧‧成像晶片
502‧‧‧緩衝層
504‧‧‧載體基板
506‧‧‧主動裝置
508‧‧‧主動裝置
702‧‧‧保護層
D1‧‧‧距離
當結合附圖閱讀時自以下詳細描述最佳理解本揭露之態樣。應注意,根據業界中之標準實踐,各種構件未按比例繪製。事實上,為了清楚論述起見,可任意增大或減小各種構件之尺寸。 圖1係繪示根據本揭露之一第一實施例之包含接合在一起之一CMOS (互補式金屬氧化物半導體)晶片及一成像晶片之一SPAD影像感測器之一剖面圖之一圖式; 圖2係繪示根據本揭露之一第二實施例之包含接合在一起之CMOS晶片及一成像晶片之一SPAD影像感測器之一剖面圖之一圖式; 圖3係繪示根據本揭露之一第三實施例之包含接合在一起之CMOS晶片及一成像晶片之一SPAD影像感測器之一剖面圖之一圖式; 圖4係繪示根據本揭露之一第四實施例之包含一成像晶片之一SPAD影像感測器之一剖面圖之一圖式;及 圖5至圖11係繪示根據本揭露之一較佳實施例之在製造之各個階段之SPAD影像感測器之片段剖面圖之圖式。

Claims (20)

  1. 一種單光子崩潰二極體(SPAD)影像感測器,其包括: 一基板,其具有一前表面及一後表面; 一溝槽隔離,其在該基板中,該溝槽隔離自該基板之該前表面朝向該基板之該後表面延伸,該溝槽隔離具有一第一表面及與該第一表面對置之一第二表面,該第一表面與該基板之該前表面共面,該第二表面與該基板之該後表面相距大於0之一距離; 其中該基板包含: 一第一層,其摻雜有一第一導電類型之摻雜物,該第一層自該基板之該後表面朝向該溝槽隔離延伸且橫向圍繞該溝槽隔離之側壁之至少一部分; 一感測節點,其重度摻雜有與該第一導電類型相反之一第二導電類型之摻雜物,該感測節點係在該基板內且毗連該基板之該前表面;及 一共同節點,其重度摻雜有該第一導電類型之摻雜物,該共同節點介於該溝槽隔離之該第二表面與該基板之該後表面之間。
  2. 如請求項1之SPAD影像感測器,其中該基板進一步包括: 一第二層,其摻雜有該第二導電類型之摻雜物,該第二層介於該基板之該前表面與該第一層之間;及 一第三層,其摻雜有該第一導電類型之摻雜物,該第三層係該第一層內且毗連該第二層。
  3. 如請求項2之SPAD影像感測器,其中該共同節點與該第二層之間之一距離在自約0.5 um至約1 um之一範圍中。
  4. 如請求項2之SPAD影像感測器,其中該感測節點之一摻雜物濃度對該第二層之一摻雜物濃度之一比率在自約10至約1000之一範圍中。
  5. 如請求項2之SPAD影像感測器,其中該第三層之一摻雜物濃度對該第一層之一摻雜物濃度之一比率在自約1至約100之一範圍中。
  6. 如請求項2之SPAD影像感測器,其中該共同節點之一摻雜物濃度對該第三層之一摻雜物濃度之一比率在自約10至約1000之一範圍中。
  7. 如請求項1之SPAD影像感測器,其中該基板進一步包含在該第一層內之一第一阻擋區,該第一阻擋區毗連且包圍該共同節點。
  8. 如請求項7之SPAD影像感測器,其中該共同節點之一摻雜物濃度對該第一阻擋區之一摻雜物濃度之一比率在自約10至約100之一範圍中。
  9. 如請求項2之SPAD影像感測器,其中該基板進一步包含在該第一層內之一第二阻擋區,該第一阻擋區毗連且包圍該溝槽隔離之一部分。
  10. 如請求項9之SPAD影像感測器,其中該第二層之一摻雜物濃度對該第二阻擋區之一摻雜物濃度之一比率在自約10至約100之一範圍中。
  11. 一種單光子崩潰二極體(SPAD)影像感測器,其包括: 一基板,其具有一前表面及一後表面,該基板包含: 一第一層,其摻雜有一第一導電類型之摻雜物,該第一層毗連該基板之該後表面; 一第二層,其摻雜有與該第一導電類型相反之一第二導電類型之摻雜物,該第二層毗連該基板之該前表面; 一第三層,其摻雜有該第一導電類型之摻雜物,該第三層係在該第一層內且毗連該第二層; 一感測節點,其摻雜有該第二導電類型之摻雜物,該感測節點係在該第二層內;及 一共同節點,其摻雜有該第一導電類型之摻雜物,該共同節點係在該第一層內且相對於垂直於該基板之該前表面之一第二方向之一第一方向與該第二層相距大於0之一距離,且該第三層相對於該第一方向介於該感測節點與該共同節點之間。
  12. 如請求項11之SPAD影像感測器,其進一步包括自該基板之該前表面朝向該基板之該後表面延伸之一溝槽隔離,該溝槽隔離具有一第一表面及與該第一表面對置之一第二表面,該第一表面與該基板之該前表面共面,該第二表面與該基板之該後表面相距大於0之一距離。
  13. 如請求項12之SPAD影像感測器,其中該溝槽隔離包含一主要結構及一內間隔件,該主要結構具有一矩形輪廓,且該內間隔件具有一直角三角形輪廓,該直角三角形輪廓包含一斜邊、一第一腿及長於該第一腿之一第二腿;其中: 該內間隔件之該第一腿與該基板之該前表面共面,且該內間隔件之該第二腿毗連該主要結構之一側壁。
  14. 如請求項13之SPAD影像感測器,其中該溝槽隔離進一步包含具有一直角三角形輪廓之一外間隔件,該直角三角形輪廓包含一斜邊、一第一腿及長於該第一腿之一第二腿;其中: 該外間隔件之該第一腿與該基板之該前表面共面,且該外間隔件之該第二腿毗連該內間隔件之該斜邊,且該外間隔件之該第二腿之一長度短於該內間隔件之該斜邊一之長度。
  15. 如請求項11之SPAD影像感測器,其進一步包括在該基板之該前表面處之一第一層間介電(ILD)層,該第一ILD層包含複數個金屬層。
  16. 如請求項15之SPAD影像感測器,其進一步包括一晶片,該晶片包含複數個主動裝置及接合至該第一ILD層之一第二ILD層。
  17. 如請求項11之SPAD影像感測器,其進一步包括在該基板之該後表面處之一透鏡。
  18. 一種單光子崩潰二極體(SPAD)影像感測器,其包括: 一像素陣列,其配置於一基板中,該基板具有一前表面及一後表面,且各像素包含: 一第一層,其摻雜有一第一導電類型之摻雜物,該第一層係在該基板內且毗連該基板之該後表面; 一第二層,其摻雜有與該第一導電類型相反之一第二導電類型之摻雜物,該第二層係在該基板內且介於該基板之該前表面與該第一層之間; 一第三層,其摻雜有該第一導電類型之摻雜物,該第三層係在該第一層內且毗連該第二層; 一感測節點,其摻雜有該第二導電類型之摻雜物,該感測節點係在該第二層內;及 一共同節點,其摻雜有該第一導電類型之摻雜物,該共同節點係在該第一層內且相對於垂直於該基板之該前表面之一第二方向之一第一方向與該第二層相距一距離,且該第三層在該第一方向上介於該感測節點與該共同節點之間;及 一隔離器,其在對應於該像素陣列之鄰近像素之鄰近共同節點之間。
  19. 如請求項18之SPAD影像感測器,其中相對於該第一方向該共同節點與該第二層之間之該距離在自約0.5 um至約1 um之一範圍中。
  20. 如請求項18之SPAD影像感測器,其中該第一導電類型係n型且該第二導電類型係p型。
TW107120209A 2017-09-29 2018-06-12 單光子崩潰二極體影像感測器以及相關製造方法 TWI665796B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201762566138P 2017-09-29 2017-09-29
US62/566,138 2017-09-29
US15/872,712 2018-01-16
US15/872,712 US10204950B1 (en) 2017-09-29 2018-01-16 SPAD image sensor and associated fabricating method

Publications (2)

Publication Number Publication Date
TW201916338A true TW201916338A (zh) 2019-04-16
TWI665796B TWI665796B (zh) 2019-07-11

Family

ID=65241829

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107120209A TWI665796B (zh) 2017-09-29 2018-06-12 單光子崩潰二極體影像感測器以及相關製造方法

Country Status (5)

Country Link
US (1) US10204950B1 (zh)
KR (1) KR102102426B1 (zh)
CN (1) CN109585468B (zh)
DE (1) DE102018122392B4 (zh)
TW (1) TWI665796B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI752636B (zh) * 2020-02-27 2022-01-11 台灣積體電路製造股份有限公司 圖像感測器、其形成方法及積體晶片

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11101311B2 (en) * 2018-06-22 2021-08-24 Ningbo Semiconductor International Corporation Photodetector and fabrication method, and imaging sensor
EP3667721A1 (en) * 2018-12-10 2020-06-17 IMEC vzw Method for fabricating an optical device
KR102662233B1 (ko) * 2019-02-28 2024-05-02 삼성전자주식회사 이미지 센서
WO2020203222A1 (ja) * 2019-03-29 2020-10-08 ソニーセミコンダクタソリューションズ株式会社 固体撮像装置及び電子機器
EP3998641A4 (en) * 2019-07-12 2022-09-07 Sony Semiconductor Solutions Corporation OPTICAL DETECTION DEVICE
CN114586181A (zh) * 2019-07-12 2022-06-03 索尼半导体解决方案公司 光电探测器
JP7445397B2 (ja) * 2019-07-31 2024-03-07 ソニーセミコンダクタソリューションズ株式会社 受光素子および電子機器
JP7362352B2 (ja) * 2019-08-23 2023-10-17 キヤノン株式会社 光電変換装置、光電変換システム、および移動体
TW202125795A (zh) * 2019-11-19 2021-07-01 日商索尼半導體解決方案公司 固態攝像裝置及電子機器
US11508867B2 (en) * 2020-01-28 2022-11-22 Adaps Photonics Inc. Single photon avalanche diode device
FR3109018A1 (fr) 2020-04-06 2021-10-08 Commissariat A L'energie Atomique Et Aux Energies Alternatives Dispositif a matrice de diodes photo-emettrices et/ou photo-receptrices
JP2022047438A (ja) * 2020-09-11 2022-03-24 ソニーセミコンダクタソリューションズ株式会社 固体撮像装置及び電子機器
FR3115158B1 (fr) * 2020-10-12 2022-10-14 St Microelectronics Res & Dev Ltd Pixel à SPAD
EP3993042A3 (en) * 2020-10-28 2022-06-22 Canon Kabushiki Kaisha Photoelectric conversion apparatus and photoelectric conversion system
US11776833B2 (en) 2020-12-22 2023-10-03 Canon Kabushiki Kaisha Method for improving accuracy of imprint force application in imprint lithography
JP2022113371A (ja) * 2021-01-25 2022-08-04 ソニーセミコンダクタソリューションズ株式会社 光検出装置
IT202100009434A1 (it) * 2021-04-14 2022-10-14 Fond Bruno Kessler Un sensore di radiazioni
US20220406823A1 (en) * 2021-06-16 2022-12-22 Taiwan Semiconductor Manufacturing Company, Ltd. Image sensor with photosensitivity enhancement region
US20230065063A1 (en) * 2021-08-24 2023-03-02 Globalfoundries Singapore Pte. Ltd. Single-photon avalanche diodes with deep trench isolation

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060276014A1 (en) * 2005-06-07 2006-12-07 Taiwan Semiconductor Manufacturing Co., Ltd. Self-aligned high-energy implantation for deep junction structure
EP2455985A3 (en) * 2008-07-10 2013-07-17 STMicroelectronics (Research & Development) Limited Improvements in single photon avalanche diodes
KR101824123B1 (ko) * 2009-11-06 2018-02-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US8455971B2 (en) * 2011-02-14 2013-06-04 Taiwan Semiconductor Manufacturing Company, Ltd. Apparatus and method for improving charge transfer in backside illuminated image sensor
US9356061B2 (en) * 2013-08-05 2016-05-31 Apple Inc. Image sensor with buried light shield and vertical gate
JP6090060B2 (ja) * 2013-08-23 2017-03-08 株式会社豊田中央研究所 シングルフォトンアバランシェダイオード
US9299732B2 (en) * 2013-10-28 2016-03-29 Omnivision Technologies, Inc. Stacked chip SPAD image sensor
TWI556419B (zh) * 2014-01-02 2016-11-01 晶相光電股份有限公司 影像感測裝置及其製造方法
CN103779437A (zh) * 2014-02-17 2014-05-07 苏州超锐微电子有限公司 一种基于标准cmos工艺的单光子级分辨率传感器单元结构
US9954022B2 (en) * 2015-10-27 2018-04-24 Taiwan Semiconductor Manufacturing Co., Ltd. Extra doped region for back-side deep trench isolation
KR20230167135A (ko) * 2015-12-03 2023-12-07 소니 세미컨덕터 솔루션즈 가부시키가이샤 고체 촬상 소자 및 촬상 장치
US10014340B2 (en) * 2015-12-28 2018-07-03 Taiwan Semiconductor Manufacturing Co., Ltd. Stacked SPAD image sensor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI752636B (zh) * 2020-02-27 2022-01-11 台灣積體電路製造股份有限公司 圖像感測器、其形成方法及積體晶片

Also Published As

Publication number Publication date
CN109585468B (zh) 2021-02-05
US10204950B1 (en) 2019-02-12
KR20190038428A (ko) 2019-04-08
KR102102426B1 (ko) 2020-04-21
CN109585468A (zh) 2019-04-05
DE102018122392A1 (de) 2019-04-04
DE102018122392B4 (de) 2023-06-22
TWI665796B (zh) 2019-07-11

Similar Documents

Publication Publication Date Title
TWI665796B (zh) 單光子崩潰二極體影像感測器以及相關製造方法
TWI675494B (zh) 單光子崩潰二極體影像感測器以及相關製造方法
TWI669813B (zh) 單光子崩潰二極體影像感測器和單光子崩潰二極體影像感測器製造方法
US11735619B2 (en) Semiconductor image sensor device having back side illuminated image sensors with embedded color filters
CN109728007B (zh) 图像传感器
TWI669812B (zh) 影像感測器和影像感測器製造方法
KR20190037186A (ko) 핀형 포토다이오드 이미지 센서에 대한 후방 측 깊은 트렌치 격리(bdti) 구조물
US9484376B2 (en) Semiconductor isolation structure and manufacturing method thereof
US11239383B2 (en) SPAD image sensor and associated fabricating method
TWI674669B (zh) 影像感測器裝置結構及其形成方法
CN109216494B (zh) 新型单光子雪崩二极管、光电探测器及其制造方法