TW201528291A - 透明導電性積層體及觸控面板 - Google Patents

透明導電性積層體及觸控面板 Download PDF

Info

Publication number
TW201528291A
TW201528291A TW103138176A TW103138176A TW201528291A TW 201528291 A TW201528291 A TW 201528291A TW 103138176 A TW103138176 A TW 103138176A TW 103138176 A TW103138176 A TW 103138176A TW 201528291 A TW201528291 A TW 201528291A
Authority
TW
Taiwan
Prior art keywords
layer
sio
transparent conductive
thickness
transparent
Prior art date
Application number
TW103138176A
Other languages
English (en)
Inventor
Kazuhisa Yoshioka
Masayuki Morino
Michihisa Tomida
Original Assignee
Asahi Glass Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Asahi Glass Co Ltd filed Critical Asahi Glass Co Ltd
Publication of TW201528291A publication Critical patent/TW201528291A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B27/00Layered products comprising a layer of synthetic resin
    • B32B27/06Layered products comprising a layer of synthetic resin as the main or only constituent of a layer, which is next to another layer of the same or of a different material
    • B32B27/08Layered products comprising a layer of synthetic resin as the main or only constituent of a layer, which is next to another layer of the same or of a different material of synthetic resin
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B27/00Layered products comprising a layer of synthetic resin
    • B32B27/28Layered products comprising a layer of synthetic resin comprising synthetic resins not wholly covered by any one of the sub-groups B32B27/30 - B32B27/42
    • B32B27/283Layered products comprising a layer of synthetic resin comprising synthetic resins not wholly covered by any one of the sub-groups B32B27/30 - B32B27/42 comprising polysiloxanes
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2255/00Coating on the layer surface
    • B32B2255/10Coating on the layer surface on synthetic resin layer or on natural or synthetic rubber layer
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2255/00Coating on the layer surface
    • B32B2255/20Inorganic coating
    • B32B2255/205Metallic coating
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2307/00Properties of the layers or laminate
    • B32B2307/20Properties of the layers or laminate having particular electrical or magnetic properties, e.g. piezoelectric
    • B32B2307/202Conductive
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2307/00Properties of the layers or laminate
    • B32B2307/40Properties of the layers or laminate having particular optical properties
    • B32B2307/412Transparent
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2307/00Properties of the layers or laminate
    • B32B2307/70Other properties
    • B32B2307/714Inert, i.e. inert to chemical degradation, corrosion
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2457/00Electrical equipment
    • B32B2457/20Displays, e.g. liquid crystal displays, plasma displays

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Laminated Bodies (AREA)
  • Non-Insulated Conductors (AREA)

Abstract

本發明提供一種透明導電性積層體,其於基材上積層有透明導電膜,該透明導電性積層體不僅可確保基材與透明導電膜之黏著性同時亦可保持有透明導電膜之電性,並且光穿透特性良好且具有優良之化學抗性。又提供一種具備有前述透明導電性積層體之可靠性高的觸控面板。一種透明導電性積層體及具備該透明導電性積層體之觸控面板,該透明導電性積層體具有:透明基材;SiOx1層,其係設於前述透明基材之一側主面上且厚度為3~60nm(但是,x1為1.8以上且小於2.0);SiOx2層,其係設於前述SiOx1層上且厚度為0.2~5nm(但是,x2為1.9以上且2.0以下,且大於x1);及導電層,其係設於前述SiOx2層上且以銦錫氧化物為主體。

Description

透明導電性積層體及觸控面板 發明領域
本發明係有關於一種透明導電性積層體及具有該透明導電性積層體之觸控面板。
發明背景
於透明之基材上積層有透明導電膜之透明導電性積層體,以具有導電性與光學上的透明性來說,係被當作透明電極膜、電磁波遮蔽膜、面狀發熱膜及反射防止膜等來使用,而近年來則是作為觸控面反用電極而受到矚目。觸控面板有電阻膜式、電容耦合式及光學式等存在有多樣的方式。而透明導電膜則可用於例如藉由上下電極接觸來特定觸控位置之電阻膜式、及可感知靜電容量變化之電容耦合式。用於電阻膜式之透明導電膜,以動作原理上透明導電膜彼此會機械式接觸來看則尋求高耐久性。
為了賦予作為透明導電膜使用之透明導電性積層體所述之高耐久性,自以往即係在基材與銦錫氧化物等之透明導電膜之間設置氧化矽層來強化對基材之透明導電膜的黏著性。在此,於使用了SiO2層作為氧化矽層的情況 時,雖然可謀求某種程度之黏著性的提升,但黏著性及耐鹼性等之化學抗性卻不充分,故不可謂有滿足所求之耐久性。又,於使用了SiOx(x小於2)層的情況時,雖然可獲得高黏著性但以會招致透明導電膜之表面電阻變化的觀點來說卻有問題。
因此,為了使黏著性與透明導電膜之電性的維持並存,舉例來說,於專利文獻1中記載有一透明導電性積層體之技術,該透明導電性積層體係自基材側起依序設置相對折射率在1.6~1.9之範圍的SiOx(x為1.5以上且小於2)與SiO2層,並於其上設有透明導電膜者。然而,以專利文獻1所載之透明導電性積層體來說,雖可兼顧黏著性與透明導電膜之電性的維持,但卻有會對透射光之色調帶來變化的情形,並且層的厚度厚,由此可知在生產性及光穿透性方面仍期望改善。
先行技術文獻 專利文獻
專利文獻1:日本專利第4508074號公報
發明概要
本發明之目的在於提供一種透明導電性積層體,其於基材上積層有透明導電膜,該透明導電性積層體可確保基材與透明導電膜之黏著性之同時亦可保持透明導電膜之電性,並且光穿透特性良好且具有優異之化學抗 性。並且,本發明之目的在於提供一種具備有前述透明導電性積層體之可靠性高的觸控面板。
本發明之透明導電性積層體具有:透明基材;SiOx1層,其係設於前述透明基材之一側主面上且厚度為3~60nm(但是,x1為1.8以上且小於2.0);SiOx2層,其係設於前述SiOx1層上且厚度為0.2~5nm(但是,x2為1.9以上且2.0以下,且大於x1);及導電層,其係設於前述SiOx2層上且以銦錫氧化物為主體。
又,本發明之觸控面板具備有前述本發明之透明導電性積層體。
依據本發明可提供一種透明導電性積層體,其於基材上積層有透明導膜,該透明導電性積層體可於確保基材與透明導電膜之黏著性同時亦可保持有透明導電膜之電性,並且光穿透特性良好且具有優異之化學抗性。並且,依據本發明可提供一種具備有前述透明導電性積層體之可靠性高的觸控面板。
10‧‧‧透明導電性積層體
4‧‧‧導電層
1‧‧‧透明基材
5a,5b‧‧‧樹脂層
2‧‧‧SiOx1
3‧‧‧SiOx2
圖1係顯示本發明透明導電性積層體之實施形態之一例的截面圖。
圖2係顯示本發明透明導電性積層體之實施形態之另一例的截面圖。
用以實施發明之形態
以下,將一邊參照圖式一邊說明本發明之實施形態。另外,本發明非受限於下述說明而作解釋者。
[透明導電性積層體]
圖1及圖2係分別顯示本發明透明導電性積層體之實施形態之一例及另一例的截面圖。
於圖1及圖2中,透明導電性積層體10具有:透明基材1;SiOx1層2,其係設於透明基材1之一側主面上且厚度為3~60nm(但是,x1為1.8以上且小於2.0);SiOx2層3,其係設於SiOx1層2上且厚度為0.2~5nm(但是,x2為1.9以上且2.0以下,且大於x1);及導電層4,其係設於SiOx2層3上且以銦錫氧化物為主體。
圖2所示之透明導電性積層體10之構造如下:透明基材1於兩主面上具有樹脂層5a、5b,且於其中一側之樹脂層5a上依序設有SiOx1層2、SiOx2層3及導電層4。另外,於本發明之透明導電性積層體中,如圖2所示之樹脂層5a及5b般之樹脂層為可隨意設置之層。
由於導電層4係透過前述構造之SiOx1層2及SiOx2層3而形成於透明基材1上,故與透明基材1牢固地緊密黏著而具有高耐久性。又,由於以銦錫氧化物為主體之導電層4是以與SiOx2層3相接之形式來形成,故可以與直接形成於透明基材1上之情況時相同之結晶狀態來形成。藉此,於導電層4,薄片電阻值等之電性可保持於預定的值。又,透明導電性積層體10具有可見光穿透率高且穿透光之色調變化少 等之良好的光穿透特性。
以下,將就構成透明導電性積層體10之各要素進行說明。
作為透明基材1並無特別限制可使用通常用於透明導電性積層體之透明基材,例如由透明性高的材料構成之薄膜狀或板狀的基材。作為所述之透明基材1,舉例來說,宜為由選自如下之聚合物或共聚物所構成之塑膠薄膜:聚乙烯及聚丙烯等之聚烯;聚對酞酸乙二酯、聚對苯二甲酸丁二酯及聚萘二甲酸乙二醇酯等之聚酯;尼龍6及尼龍66等之聚醯胺;聚醯亞胺;聚芳香酯;聚碳酸酯;聚(甲基)丙烯酸酯;聚醚碸;及聚碸等。該塑膠薄膜可為經延伸之薄膜亦可為無延伸之薄膜。作為透明基材1,於該等之中又特別以由聚對酞酸乙二酯所構成之塑膠薄膜為宜。
另外,於本說明書中「(甲基)丙烯酸酯」係作為總稱丙烯酸酯與甲基丙烯酸酯之用語來使用。以下,「(甲基)丙烯醯…」係以同前述之意思來使用。
透明基材1之厚度係依據透明導電性積層體10所用之用途來適當地選擇。用於觸控面板的情況時,基於可撓性及耐久性等之觀點,透明基材1之厚度宜為10~200μm,且20~150μm較佳。
又,透明基材1其至少於配置有SiOx1層2之側的主面上,在使與SiOx1層2之黏著性提升等之目的下,亦可預先施有易接著處理、底漆處理及電暈處理等之表面處理。另外,該表面處理亦可施於透明基材1之兩側主面上。
並且,透明基材1亦可依所需在無損本發明效果之範圍內,至少於配置有SiOx1層2之側的主面上具有樹脂層。另外,樹脂層亦可設於透明基材1之兩主面上。圖2係一顯示如所述之於透明基材1之兩主面上具有樹脂層5a及5b之透明導電性積層體10的截面圖者。作為樹脂層宜為具有可使SiOx1層2之黏著性提升之機能或光學調整之機能等之樹脂層或為透明且堅韌之樹脂層的硬塗層。
硬塗層之厚度宜為1~15μm,且1.5~10μm較佳。藉由將硬塗層之膜厚設在1μm以上,可藉由硬塗層之形成獲得所期待之效果。又,藉由將膜厚設在15μm以下,則於可抑制硬塗層之成膜效率降低的同時,還可抑制裂痕之發生。
硬塗層,舉例來說,係由會因游離輻射或熱而硬化之硬化性樹脂的硬化物所構成。會因游離輻射而硬化之硬化性樹脂可含有丙烯酸系材料,而亦可使用如多元醇之(甲基)丙烯酸酯之多官能的(甲基)丙烯酸酯化合物,以及如由二異氰酸酯與多元醇及(甲基)丙烯酸之羥酯等合成而成之多官能的胺甲酸酯(甲基)丙烯酸酯化合物。又,除該等之外,亦可使用具有丙烯酸酯系之官能基例如(甲基)丙烯醯基之聚醚樹脂、聚酯樹脂、環氧樹脂、醇酸樹脂、螺縮醛(spiroacetal)樹脂、聚丁二烯樹脂及聚硫醇多烯(polythiol polyene)樹脂等。又,亦可使用熱硬化型之聚矽氧烷樹脂等。
作為對透明基材之塗布面進行之前述硬化性樹脂之塗布方法係以濕式成膜法為宜,且以使用輥式塗佈 機、逆轉輥式塗佈機、凹版塗佈機、微凹版塗佈機、刀式塗佈機、棒式塗佈機、線棒塗佈機、模具式塗佈機、及浸沾式塗佈機之塗布方法為宜。
作為前述硬化性樹脂之硬化所用的游離輻射可使用例如紫外線及電子束。為紫外線硬化的情況時,可利用高壓水銀燈、低壓水銀燈、超高壓水銀燈、金屬鹵素燈、碳弧及氙弧等之光源。又,為電子束硬化的情況時則可利用自柯克勞夫-沃耳吞(Cockcroft-Walton)型、凡德格拉夫(Van de Graaff)型、共振變壓型、絕緣芯變壓器型、直線型、地那米(Dynamitron)型、高頻型等各種電子束加速器所釋出之電子束。
SiOx1層2(但是,x1為1.8以上且小於2.0)係配置於前述透明基材1之一側主面上且厚度為3~60nm的層。透明基材1如圖2所示具有前述硬塗層等之樹脂層的情況時,SiOx1層2係透過該樹脂層來配置,例如於圖2的情況時,係透過經配置於透明基材1之兩主面上之樹脂層5a及5b中之其中一側的樹脂層5a來配置。而如圖1所示當透明基材1不具有樹脂層的情況時,SiOx1層2係直接設置於透明基材1上。
只要SiOx1層2之SiOx1之x1及SiOx1層2之厚度在前述範圍,則以所製得之透明導電性積層體來說,不但各層間可獲得充分之黏著性且同時光穿透特性會良好,並且耐鹼性亦會變得良好。
進而言之,於透明導電性積層體被使用於各種用途之際,當於構成為透明導電性積層體與電光元件相接的 情況時,係對透明導電性積層體要求對水蒸氣及氧等具有良好之氣體障蔽性。只要SiOx1層2之SiOx1之x1及SiOx1層2之厚度在前述範圍,則於確保黏著性之同時氣體障蔽性亦會變得良好。
透明導電性積層體之氣體障蔽性,舉例來說,針對水蒸氣障蔽性可將依以下方法測定之水蒸氣滲透率作為指標來評價。即,只要該水蒸氣滲透率較預定的值低,則可謂具有優異之水蒸氣障蔽性。水蒸氣滲透率可依據由JIS Z0208所規定之透濕度試驗(圓筒平板法(cup method)),或是,由JIS K7129 B法所規定之紅外線感測器法等來測定。透明導電性積層體之水蒸氣滲透率根據JIS K7129 B法,於溫度40℃且濕度90%RH下所測定之水蒸氣滲透率宜為1g/m2/day以下,更佳為0.5g/m2/day以下。
又,基於該等之觀點,SiOx1層2之SiOx1之x1宜為較SiOx2之x2更小的值而且在1.9以上且小於2.0之範圍內。且SiOx1層2之厚度宜為3~10nm,更佳則為4~7nm。
在透明基材1之主面上形成SiOx1層2,係只要能形成前述厚度之SiOx1層則方法並無特別限制。可為乾式成膜法,亦可為濕式成膜法。SiOx1層2通常係以耐濕熱性優異之乾式成膜法來形成。乾式成膜法則以濺鍍法、離子鍍著法或真空蒸鍍法為宜,且濺鍍法特別理想。
適用濺鍍法的情況時,宜使用硼摻雜多晶矽靶材作為濺鍍靶材。而SiOx1層2之成膜,舉例來說可以下述方式進行:一邊將氬氣中混合有氧氣之混合氣體導入濺鍍裝置 內,一邊以0.1~0.8Pa之壓力來濺鍍硼摻雜多晶矽靶材。於前述濺鍍中,藉由調整功率密度與濺鍍時間,可將SiOx1層2之厚度調整至前述範圍內之預定的厚度,且可藉由電壓與氧氣流量調整x1。
依此方式而得之SiOx1層2之SiOx1對波長550nm的光之折射率宜大致在1.43~1.55之範圍,且在1.46~1.53更佳。以下,折射率只要無特別之說明則係指對波長550nm的光之折射率。另外,SiOx1層2之SiOx1的折射率,會於進一步於SiOx1層2上形成SiOx2層3時受到影響而改變。於本說明書中,SiOx1層之SiOx1的折射率係指形成於透明基材1上,且於其上未形成有任何東西之狀態下的SiOx1層之SiOx1的折射率。
設置於SiOx1層2上之SiOx2層3係一厚度為0.2~5nm,且SiOx2之x2為1.9以上且2.0以下,並且x2大於x1的層。
只要SiOx2層3之SiOx2之x2及SiOx2層3之厚度在前述範圍,則以所製得之透明導電性積層體來說,不但各層間可獲得充分之黏著性且同時光穿透特性會變得良好。並且,可使形成於SiOx2層3上且以銦錫氧化物為主體之導電層4的成膜性與直接成膜於透明基材1上之情況相等,藉此可使導電層4之電性充分。
又,基於該等之觀點,SiOx2層3之SiOx2之x2宜為較SiOx1之x1更大的值而且在1.95~2.0之範圍內,且為2.0更佳。SiOx2層3之厚度宜為0.5~5nm,更佳則為1~3nm。
在此,於透明導電性積層體10中,前述SiOx1層2之厚度與SiOx2層3之厚度合計宜在20nm以下,且10nm以下更佳。藉由SiOx1層2與SiOx2層3之合計厚度在該範圍可使透明導電性積層體10之光穿透特性變得更加良好。即,於透明導電性積層體10中,可達成可見光穿透率高且透射光之色調變化少的光穿透特性。又,SiOx1層2與SiOx2層3之合計厚度在前述範圍的話於生產性的觀點上亦是有利的。
另外,透射光之色調可將依據JIS Z8729(2004年)之使用C光源之L*a*b*表色系統中之b*的值作為指標來進行評價。b*的值係被當作黄度之指標來使用。於本說明書中,將依據JIS Z8729(2004年)之使用C光源之L*a*b*表色系統中之b*的值僅稱「b*的值」。以本發明之透明導電性積層體來說,b*的值宜在1.5以下。
SiOx2層3之形成,只要為能形成前述厚度之SiOx2層的方法則並無特別限制。可為乾式成膜法,亦可為濕式成膜法。SiOx2層3通常係以耐濕熱性優異之乾式成膜法來形成。乾式成膜法則以濺鍍法、離子鍍著法或真空蒸鍍法為宜,且特別以濺鍍法為佳。
適用濺鍍法的情況時,宜使用硼摻雜多晶矽靶材作為濺鍍靶材。而SiOx2層3之成膜,舉例來說可以下述方式來進行:一邊將於氬氣中混合有氧氣之混合氣體導入濺鍍裝置內,一邊以0.1~0.8Pa之壓力來濺鍍硼摻雜多晶矽靶材。於前述濺鍍中,藉由調整功率密度與濺鍍時間,可將SiOx2層3之厚度調整至前述範圍內之預定厚度。又,可藉由 調整電壓與氧氣流量來調整x2。
依此方式而得之SiOx2層3之SiOx2對波長550nm的光之折射率宜大致在1.46~1.54之範圍,且在1.47~1.52更佳。另外,SiOx2層之SiOx2的折射率與前述SiOx1層之SiOx1的折射率同樣地,係指形成於SiOx1層上,且於其上未形成有任何東西之狀態下之SiOx2層之SiOx2的折射率。
比較前述已說明之SiOx1的折射率與所述之SiOx2的折射率的話可知其差小。藉由SiOx1與SiOx2的折射率差小,SiOx1層2與SiOx2層3之界面的反射會受到抑制,而可將透明導電性積層體中之b*的值壓低。
設於SiOx2層3上且以銦錫氧化為主體之導電層4,作為透明導電膜,則為透明導電性積層體所用之以銦錫氧化為主體的層可無特別限制地使用。
於本發明之透明導電性積層體,舉例來說係於將以非晶質狀態之銦錫氧化物為主體之非晶質層積層於前述SiOx2層3之上後,利用熱處理(退火)使該非晶質層結晶化而獲得結晶性的透明導電膜,並將該結晶性的透明導電膜作為導電層4使用。以下,將就依此方式形成之導電層4進行說明。於以下之說明中,係將非晶質狀態之以銦錫氧化物為主體的非晶質層僅稱「非晶質層」。
於此處,非晶質及結晶質係以電阻值變化率來作評價,該電阻值變化率係於浸漬於HCl溶液(濃度1.5mol/L)5分鐘之前後測定電阻值而求得者,具體來說,係由(浸漬後之電阻值/浸漬前之電阻值)×100(%)而求得者。該電阻值變 化率超過200%的情況時評價為「非晶質」,而電阻值變化率為200%以下的情況時則評價為「結晶質」。
主要構成非晶質層或是該非晶質層經結晶化之導電層4的銦錫氧化物係銦與錫之氧化物,該氧化物可舉例如氧化銦及氧化錫之混合物、及氧化銦與氧化錫之複合氧化物。銦錫氧化物之組成不論於非晶質狀態下或於結晶化狀態下均不會有所改變。
本發明所用之銦錫氧化物中之錫以氧化物換算計之含量,以SnO2換算計宜為5.5~10質量%。另外,以下,有將銦錫氧化物中之錫以氧化物換算(以SnO2換算)計之含量記為「錫氧化物含量」的情形。銦錫氧化物中之錫氧化物含量宜在5.8質量%以上,較佳為超過6質量%,且在6.5質量%以上更佳。又,該含量宜在8.9質量%以下,較佳為在8.5質量%以下,且在8.3質量%以下更佳。銦錫氧化物中之錫氧化物含量在前述範圍內的話,則容易自非晶質狀態利用熱處理來結晶化,而可製成一已使結晶化時之薄片電阻值低,且膜厚之增加亦已受抑制者。
導電層4係以銦錫氧化物為主體的層。「以銦錫氧化物為主體」具體來說係指導電層4之銦錫氧化物之含有比率在90質量%以上。即,非晶質層或導電層4亦可依所需且於不違反本發明宗旨之限度內,在10質量%以內之範圍含有銦錫氧化物以外之成分。銦錫氧化物以外之成分,可舉例如鋁、鋯、鎵、矽、鎢、鋅、鈦、鎂、鈰及鍺等之氧化物。非晶質層或導電層4中之該等銦錫氧化物以外之成分的 含量宜在5質量%以下,較佳在3質量%以下,更佳則在1質量%以下。而非晶質層或導電層4僅由銦錫氧化物構成尤佳。
於此處,以銦錫氧化物為主體之非晶質層與導電層4之厚度係約略相同的。導電層4之厚度,從將非晶質層進行熱處理來結晶化時之容易度及穿透率等之光學特性之觀點來看,宜為10~50nm,更佳為15~35nm。
以上,就已使以銦錫氧化物為主體之非晶質層結晶化之導電層進行了說明,但是,以本發明之透明導電性積層體來說,亦可依所需將經如前述積層之以銦錫氧化物為主體之非晶質層於未熱處理狀態下作為導電層使用來當作透明導電性積層體。
將以銦錫氧化物為主體之非晶質層利用熱處理以使結晶化來作為導電層的情況時,所使用之非晶質層之薄片電阻值,基於結晶化之容易度的觀點,宜為200~500Ω/□,更佳為300~450Ω/□。又,將如所述之以銦錫氧化物為主體之非晶質層進行結晶化所得之導電層的薄片電阻值宜為50~200Ω/□,更佳為70~160Ω/□。
本發明之透明導電性積層體中之導電層的薄片電阻值,基於抑制隨著觸控面板等電子機器大型化之操作時的傳輸速度降低之觀點,則宜為50~500Ω/□,更佳為70~450Ω/□。又,據此亦可使蝕刻性良好。而前述理想之導電層薄片抵抗值之範圍中,係包含前述能利用熱處理來製成導電層之非晶質層的薄片抵抗值。因此,以本發明之 透明導電性積層體來說,係可將該非晶質層本身作為導電層使用。
為了形成已將以銦錫氧化物為主體之非晶質層結晶化之導電層4,首先係於上述已說明之SiOx2層3上成膜非晶質狀態之以銦錫氧化物為主體之非晶質層。成膜方法雖然未限制,但宜為濺鍍法、離子鍍著法或真空蒸鍍法,且以濺鍍法尤佳。
適用濺鍍法的情況時,宜使用由下述銦錫氧化物之燒結體構成之濺鍍靶材,該銦錫氧化物之燒結體係混合氧化錫(SnO2)與氧化銦(In2O3)並經燒結而成者。非晶質層之成膜宜使用該濺鍍靶材,並譬如一邊將已於氬氣中混合有0.5~10體積%之氧氣、且宜為混合有0.8~6體積%之氧氣的混合氣體導入濺鍍裝置內,一邊進行濺鍍。藉由一邊將所述之混合氣體導入一邊進行濺鍍,可成膜一非晶質、且容易利用熱處理來結晶化,並且於已使結晶化時的薄片電阻值低之非晶質層。
又,在非晶質層成膜之前,宜設為下述氣體環境:進行排氣使濺鍍裝置內之真空度成為至5×10-4Pa以下,且宜為9×10-5Pa以下,並去除濺鍍裝置內之水分或是自透明基材等產生之水分或有機氣體等之雜質。藉由減低成膜中之水分及有機氣體之存在,可易獲得一容易利用熱處理來結晶化,且於已使結晶化時的薄片電阻值低之非晶質層。
成膜非晶質層時之氧氣的流量,相對於結晶化後之薄片電阻值成為最低值時之流量宜在0.6~1.4倍之範圍, 較佳為0.7~1.3倍之範圍,且特別以0.8~1.2倍之範圍為佳。因此,於實際之非晶質層之成膜中,宜事先依所述方式求出結晶化後之薄片電阻值成為最低值之時的氧氣流量,並以使相對於該氧氣流量可在前述範圍內之方式來調整氧氣之流量。由最佳流量亦會因成膜裝置而有些許不同來看,則特別藉由依據所述之方法可有效成膜結晶化後之薄片電阻值低的非晶質層。
依所述方式成膜之非晶質層之薄片電阻值,大致會在前述非晶質層之理想範圍內,且亦可依所需將以下未施行熱處理所得之非晶質層本身作為導電層。於如所述般將非晶質層本身作為導電層的情況時,無須實行將於以下作說明之熱處理,即可製得透明導電性積層體。
已將非晶質層結晶化之導電層4,可藉由將所述之非晶質層進行熱處理並使結晶化來製成結晶性透明導電膜。熱處理,舉例來說,宜於大氣中在100~150℃下進行10~180分鐘。藉由將熱處理溫度設在100℃以上,並且將熱處理時間設在10分鐘以上,可有效地使非晶質層結晶化。又,藉由將熱處理溫度設在150℃以下,並且將熱處理時間設在180分鐘以下,可充分地結晶化,且藉由設在此以下可抑制透明基材等的損傷,又可使生產性提升。另外,經結晶化之銦錫氧化物宜具有氧化銦(In2O3)之結晶構造,且銦的位置宜取代成錫。
如此一來,即可製得圖1所示之於透明基材1之一側主面上依序積層有SiOx1層2、SiOx2層3及導電層4的透明 導電性積層體10,或是,圖2所示之於透明基材1之兩主面上具有樹脂層5a、5b,且於樹脂層5a上依序積層有SiOx1層2、SiOx2層3及導電層4的透明導電性積層體10。
以上,就圖1及圖2所示之透明導電性積層體10進行了說明,但本發明之透明導電性積層體並不受限於此。於無脫離本發明主旨及範圍之情況的範圍內可將透明導電性積層體10進行變更或變形。本發明之透明導電性積層體適宜用於電子機器。電子機器可舉液晶顯示器、電漿顯示器及觸控面板等,且觸控面板特別理想。
[觸控面板]
本發明之觸控面板具備有前述本發明之透明導電性積層體。觸控面板,舉例來說,具有顯示部與配置於該顯示部前面的觸控面板部。透明導電性積層體則係作為所述之觸控面板部中具有透明電極的透明電極基板來使用。觸控面板部可為藉由上下電極之接觸來特定觸控位置之電阻膜式,或可偵測靜電容量變化之靜電容量耦合方式中之任一者。
實施例
以下,將舉實施例來具體說明本發明之實施形態。另外,本發明不受該等實施例限制。又,例1為實施例,例2及例3則為比較例。而厚度係自光學特性或自濺鍍成膜速率與濺鍍時間所求出的值,並非實際測出的厚度。另外,厚度係幾何學上的厚度。
(例1)
使用兩面具有硬塗層(壓克力樹脂層,8μm)之合計厚度100μm的聚對酞酸乙二酯(PET)薄膜作為附硬塗層之透明基材。於該附硬塗層之透明基材的硬塗層上,形成了厚度7nm的SiOx1層(x1=1.95)。SiOx1層係使用硼摻雜多晶矽靶材,且一邊導入已於氬氣中混合有氧氣的混合氣體,一邊以0.2Pa之壓力進行AC磁控濺鍍而形成。另外,SiOx1層之厚度的調整係調整功率密度及濺鍍時間來進行,而x1之調整則係調整電壓與氧氣流量來進行。
於前述SiOx1層上形成厚度3nm之SiOx2層(x2=2.0)。SiOx2層係使用硼摻雜多晶矽靶材,且一邊導入已於氬氣中混合有氧氣的混合氣體,一邊以0.2Pa之壓力進行AC磁控濺鍍而形成。SiOx2層之厚度的調整係調整功率密度及濺鍍時間來進行,而x2之調整則係調整電壓與氧氣流量來進行。
於前述已形成有SiOx1層及SiOx2層之PET薄膜的SiOx2層上,使用由銦錫氧化物構成之靶材,一邊導入已於氬氣中混合有1.4體積%之氧氣的混合氣體,一邊以0.25Pa之壓力進行DC磁控濺鍍而形成了厚度23nm之非晶質層。銦錫氧化物靶材係由混合了10質量%之氧化錫(SnO2)與90質量%之氧化銦(In2O3)並經燒結而成之燒結體所構成。又,非晶質層之厚度的調整,係調整功率密度及濺鍍時間來進行。另外,非晶質層中之錫以氧化物換算計之含量推算大約為10質量%。
將所得之積層體切割成100nm×100nm之尺寸,且 以後述之方法測出薄片電阻值。雖然可將所得之積層體直接作為透明導電性積層體,但於本例中,係對該積層體於大氣中進行150℃下且30分鐘之熱處理而製出透明導電性積層體。
(例2)
在與例1相同之透明基材上,形成厚度10nm的SiOx1層(x1=1.95)。SiOx1層係使用硼摻雜多晶矽靶材,且一邊導入已於氬氣中混合有氧氣的混合氣體,一邊以0.2Pa之壓力進行AC磁控濺鍍而形成。另外,SiOx1層之厚度的調整係調整功率密度及濺鍍時間來進行,而x1之調整則係以調整電壓與氧氣流量來進行。於SiOx1層之上,不形成SiOx2層而是直接依與例1同樣方式形成以銦錫氧化物為主體之導電層。
於形成導電層之際,係與例1同樣地在將以銦錫氧化物為主體之非晶質層進行熱處理前將其切割成100nm×100nm之尺寸,並於測定薄片電阻值之後,進行熱處理而製造出透明導電性積層體。
(例3)
在與例1相同之透明基材上,不形成SiOx1層而直接形成厚度10nm之SiOx2層(x2=2.0)。SiOx2層係使用硼摻雜多晶矽靶材,且一邊導入已於氬氣中混合有氧氣的混合氣體,一邊以0.2Pa之壓力進行AC磁控濺鍍而形成。SiOx2層之厚度的調整係調整功率密度及濺鍍時間來進行,而x2之調整則係調整放電電壓與氧氣流量來進行。並於SiOx2層上依與例1同樣方式形成以銦錫氧化物為主體之導電層。
於形成導電層之際,係與例1同樣地在將以銦錫氧化物為主體之非晶質層熱處理前將其切割成100nm×100nm之尺寸,並於測定薄片電阻值之後,進行熱處理而製造出透明導電性積層體。
針對於前述各例中所製得之透明導電性積層體進行以下之評價。並將結果示於表1。
(b*值)
根據JIS Z8729(2004年),使用分光光度計(Tokyo Denshoku Co.,Ltd.製,TC-1800 MK Ⅲ)測定利用C光源自透明導電性積層體之導電層側入射的光的透射光譜(380~780nm),而算出L*a*b*值。並將b*值示於表1。
(薄片電阻值)
將尺寸100mm×100mm之各透明導電性積層體使用Lorester(三菱化學公司製,商品名稱),依據四探針法測出薄片電阻值。
(耐鹼性)
將各透明導電性積層體浸漬於5.6質量%之氫氧化鉀水溶液(40℃)3分鐘後,以目視確認透明導電性積層體之導電層側表面有無裂痕,並依以下之基準進行判定。
○:完全未確認有裂痕。
×:即便少亦確認有裂痕。
(水蒸氣障蔽性)
使用水蒸氣滲透率測定裝置(MOCON公司製,製品名稱「PERMATRAN-W 3/33MG」),並按照JIS K7129 B法(紅 外線感測器法)於溫度40℃且濕度90%RH之氣體環境下測定各透明導電性積層體之水蒸氣滲透率。另外,對透明導電性積層體之濕度調節係水蒸氣自成膜面側朝基材側滲透之方向。只要水蒸氣滲透率在0.5g/m2/day以下,則可謂具有良好之水蒸氣障蔽性。
從表1可明白例1之透明導電性積層體,其色調、電阻值、耐鹼性及水蒸氣障蔽性中之任一者均得到良好之結果。另外,關於水蒸氣障蔽性,即便氧化矽層之總膜厚同為10nm,具有SiOx1層與SiOx2層之積層構造的透明導電性積層體(例1)結果最為良好。氧化矽層原本以如例3所示般成為完全之氧化物(SiO2)會具有較優異之蔽障性,但於使障蔽性以及與基材之黏著性二者兼顧的情況時,則SiOx(x<2)從結果上來看會變得較佳。因此,可推測SiOx1層與SiOx2層之積層體黏著性最高,且具有優異之障蔽性。
10‧‧‧透明導電性積層體
1‧‧‧透明基材
2‧‧‧SiOx1
3‧‧‧SiOx2
4‧‧‧導電層

Claims (5)

  1. 一種透明導電性積層體,具有:透明基材;SiOx1層,其係設於前述透明基材之一側主面上且厚度為3~60nm(但是,x1為1.8以上且小於2.0);SiOx2層,其係設於前述SiOx1層上且厚度為0.2~5nm(但是,x2為1.9以上且2.0以下,且大於x1);及導電層,其係設於前述SiOx2層上且以銦錫氧化物為主體。
  2. 如請求項1之透明導電性積層體,其中前述SiOx1層之厚度為3~10nm。
  3. 如請求項1或2項之透明導電性積層體,其中前述SiOx1層之厚度與前述SiOx2層之厚度合計在10nm以下。
  4. 如請求項1至3項中任一項之透明導電性積層體,其係於前述透明基材與前述SiOx1層之間具有樹脂層。
  5. 一種觸控面板,具備有如請求項1至4項中任一項之透明導電性積層體。
TW103138176A 2013-11-14 2014-11-04 透明導電性積層體及觸控面板 TW201528291A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013235856 2013-11-14

Publications (1)

Publication Number Publication Date
TW201528291A true TW201528291A (zh) 2015-07-16

Family

ID=53057260

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103138176A TW201528291A (zh) 2013-11-14 2014-11-04 透明導電性積層體及觸控面板

Country Status (4)

Country Link
JP (1) JPWO2015072321A1 (zh)
CN (1) CN105723473A (zh)
TW (1) TW201528291A (zh)
WO (1) WO2015072321A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7469852B2 (ja) * 2019-04-22 2024-04-17 東友ファインケム株式会社 タッチセンサパネル及び光学積層体
US11676739B2 (en) 2020-02-03 2023-06-13 Nitto Denko Corporation Transparent electroconductive layer, transparent electroconductive sheet, touch sensor, light control element, photoelectric conversion element, heat ray control member, antenna, electromagnetic wave shield member, and image display device

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4484347B2 (ja) * 2000-10-12 2010-06-16 尾池工業株式会社 透明導電性フイルムおよびタッチパネル
JP2003021826A (ja) * 2001-07-10 2003-01-24 Nippon Sheet Glass Co Ltd Ito被膜付き基板及びその製造方法
JP2005294084A (ja) * 2004-04-01 2005-10-20 Oike Ind Co Ltd 透明導電フィルム
JP5116004B2 (ja) * 2006-08-03 2013-01-09 日東電工株式会社 透明導電性積層体及びそれを備えたタッチパネル
JP5245893B2 (ja) * 2009-02-13 2013-07-24 凸版印刷株式会社 多層フィルムおよびその製造方法
JP5505840B2 (ja) * 2010-05-31 2014-05-28 株式会社麗光 耐久性に優れた透明導電フイルム
EP2680111A4 (en) * 2011-11-11 2014-02-26 Kaneka Corp SUBSTRATE HAVING TRANSPARENT ELECTRODE, PRODUCTION METHOD THEREFOR, AND TOUCH SCREEN
TWI544500B (zh) * 2011-12-27 2016-08-01 Sekisui Chemical Co Ltd Transparent conductive film and electrostatic capacity type touch panel having the same, and a method for manufacturing a translucent conductive film
CN102776476B (zh) * 2012-07-24 2014-05-07 深圳南玻显示器件科技有限公司 触摸屏用复合薄膜及其制造方法

Also Published As

Publication number Publication date
CN105723473A (zh) 2016-06-29
WO2015072321A1 (ja) 2015-05-21
JPWO2015072321A1 (ja) 2017-03-16

Similar Documents

Publication Publication Date Title
WO2012161095A1 (ja) 導電膜用素材、導電膜積層体、電子機器、及びそれらの製造方法
JP4575384B2 (ja) 透明導電性積層体および透明タッチパネル
KR101007169B1 (ko) 결정성 투명 도전성 박막, 그 제조 방법, 투명 도전성 필름및 터치 패널
WO2015159799A1 (ja) 透明導電性フィルム
WO2013172354A1 (ja) 導電膜用素材、導電膜積層体、電子機器、ならびに導電膜用素材および導電膜積層体の製造方法
JP2011194679A (ja) 透明導電性積層体およびその製造方法ならびにタッチパネル
JP2011134464A (ja) 透明導電性積層体およびその製造方法ならびにタッチパネル
WO2017131202A1 (ja) 導電性積層フィルム
JP2022001437A (ja) 積層体、電子デバイスの製造方法、積層体の製造方法
JPWO2014115770A1 (ja) 透明導電性基材ならびにその製造方法
JP2014168938A (ja) 透明積層体
TW201528291A (zh) 透明導電性積層體及觸控面板
JP2017224409A (ja) 透明導電体
JP5951372B2 (ja) タッチパネルおよびその製造方法
US10076030B2 (en) Flexible hybrid substrate for display and method for manufacturing same
TWI609301B (zh) Laminated body and stack manufacturing method for manufacturing electronic parts, film sensor, touch panel device with thin film sensor, and film forming method for forming metal layer with concentration gradient
WO2015159805A1 (ja) 積層体、導電性積層体、および電子機器
CN108292541B (zh) 导电透明膜
JP2011161892A (ja) 透明導電膜付ガスバリアフィルム
JP6097117B2 (ja) 積層体およびフイルム
WO2015125677A1 (ja) 透明導電体
JP2016169420A (ja) 透明導電部材の製造装置、及び、透明導電部材の製造方法
WO2015133007A1 (ja) 透明導電体の製造方法
JP2016177940A (ja) 透明導電体の製造方法
WO2015159804A1 (ja) 積層体、導電性積層体、および電子機器