TW200931494A - Method for reducing pillar structure dimensions of a semiconductor device - Google Patents

Method for reducing pillar structure dimensions of a semiconductor device Download PDF

Info

Publication number
TW200931494A
TW200931494A TW097137350A TW97137350A TW200931494A TW 200931494 A TW200931494 A TW 200931494A TW 097137350 A TW097137350 A TW 097137350A TW 97137350 A TW97137350 A TW 97137350A TW 200931494 A TW200931494 A TW 200931494A
Authority
TW
Taiwan
Prior art keywords
photoresist
layer
pattern
photoresist layer
photoresist pattern
Prior art date
Application number
TW097137350A
Other languages
English (en)
Inventor
Yung-Tin Chen
Michael Chan
Paul Poon
Steven J Radigan
Original Assignee
Sandisk 3D Llc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sandisk 3D Llc filed Critical Sandisk 3D Llc
Publication of TW200931494A publication Critical patent/TW200931494A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • H01L21/0274Photolithographic processes
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/26Processing photosensitive materials; Apparatus therefor
    • G03F7/40Treatment after imagewise removal, e.g. baking

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Semiconductor Memories (AREA)

Description

200931494 九、發明說明: 【發明所屬之技術領域】 本發明大體係關於用以增大形成於半導體晶圓上之裝置 .的密度之方法。更特定地,本發明係關於用以縮小形成於 半導體晶圓上之裝置的尺寸之方法。 ' 【先前技術】 由半導體材料製成之裝置用以在電氣組件及系統中產生 f己憶體電路。記憶體電路由於資料及指令集儲存於其中而 力此種裝置之主幹。最小化由記憶體電路消耗之自然資源 及空間的置為設計此種電路中之主要動機。隨著記憶體電 路之設計已自二維設計變為三維設計,更多地強調最小化 建置結構所需要之空間,且同時維持其完整性及堅固度, 由於愈多元件合併於-空間中,若其中一個元件出故障則 必須替換組件之成本愈大,故維持其完整性及堅固度變得 更加重要。 〇 介電質層與積體電路之電氣組件之間的電氣連接需要為 堅固的。類似的,電It組件本身必須足夠堅固以在連續之 製造過程及隨後的使用壽命期間耐受苛刻之環境條件。因 . 此,電氣組件與晶圓之間的連接必須為堅固的。
Ik著形成於半導體晶圓上之結構之尺寸變小,產生此等 裝置之當前可用之工具達到了其極限。舉例而言,對於柱 狀結構之32奈米圖案化而言,當前可用之193奈米沉浸式 工具將不能夠產生此種小裝置。為使用此種工具(其使用 期望最小化製造新較小裝置之加工成本),需要向製造過 134878.doc 200931494 程中引入額外步驟。一個此種製程為雙曝光/雙圖案化技 術。 已提議使用負性抗蝕劑在線/空間結構上執行雙曝光。 已藉由在使用負性抗蝕劑的情況下使用接觸遮罩結構來印 刷柱狀結構而將類似概念應用於柱狀結構。具有負性抗蚀 劑之193奈米沉浸式工具之解析能力缺少預測性及可靠 性。 ^ 【發明内容】 ❹ 一方法在半導體晶圓上產生柱狀結構且包括提供半導體 層之步驟。光阻劑層塗覆於半導體層上方,將光阻劑層曝 露於光之初始圖案以影響光阻劑層。接著將光阻劑層钱刻 掉以提供光阻劑圖案來產生柱狀結構。在曝露光阻劑層的 步驟之後及在蝕刻步驟之前在光阻劑層中處理光阻劑圖案 以縮小光阻劑層中光阻劑圖案的尺寸。 【實施方式】 ❹ 由於本發明之優點在結合隨附圖式考慮時參考以下詳細 描述變得更好被理解,本發明之優點將易於瞭解。 參看圖1 ’頒予給Herner等人且標題為"High-Density . "Three-Dimensional Memory Cell"(下文稱"丨〇3〇專利"且特 此以引用的方式併入)之美國專利6,952,030揭示通常以20 指示之非揮發性記憶體單元,其包括垂直定向之接面二極 體22及***於頂部導體26與底部導體28之間的介電質破裂 反熔絲24 ^垂直定向之接面二極體22包括重摻雜之第一導 電性類型的半導體層30,未經摻雜之半導體材料或輕微摻 134878.doc 200931494 雜之半導體材料的中間層32,及重摻雜之第二導電性類型 的半導體層34。接面二極體22之半導體材料通常為矽、鍺 或矽及/或鍺之合金。接面二極體22及介電質破裂反熔絲 -24在底部導體28與頂部導體26(其可由諸如鎢之金屬形成) 之間串聯地排列。 m 術語接面二極體在本文中係用來指代具有非歐姆導電性 質具有兩個端電極,及在一電極處由p型半導電材料製 0 成而在另一電極處由η型半導電材料製成的半導體裝置。 實例包括:具有相接觸之Ρ型半導體材料及η型半導體材料 之ρ-η二極體及η-ρ二極體(諸如,曾納(Zener)二極體及 p-i-n二極體,在p-i_n二極體中,本質(未經摻雜之)半導體 材料***於ρ型半導體材料與η型半導體材料之間。 在圖1之記憶體單元20之初始狀態中,當在頂部導體26 與底部導體2 8之間施加讀取電壓時,極小之電流流動經過 接面二極體22。反熔絲24阻礙電流流動,且在大多實施例 ❹ 中’ 一極體22之多晶半導體材料係以相對高電阻狀態形 成’如描述於由Herner等人於2004年9月29日申請之美國 專利申請案第 10/955,549 號"Nonvolatile Memory Cell . Without a Dielectric Antifuse Having High- and Low-
Impedance States”(且下文稱",549申請案")及由Herner等 人於2005年6月8曰申請之美國專利申請案第11/148,53〇號 "Nonvolatile Memory Cell Operating by Increasing Order in Polycrystalline Semiconductor Material"(且下文稱"·53〇申 請案π)中’其兩個申請案藉此以引用的方式併入。程式化 134878.doc 200931494 電塵在頂部導體26與底部導體28之間的施加導致反溶絲材 料之介電質擊穿,永久地形成通過反熔絲24之導電路徑。 二極體22之半導體材料也發生變化,其被改變成較低之電 •阻狀態。在程式化後,一施加讀取電壓,易於偵測之電流 .便在頂部導體26與底部導體28之間流動。以此方式,可區 分程式化單元與未程式化單元。 參看圖2,展示類似於圖j之單元2〇的記憶體單元2〇之第 〇 —記憶體層級36的部分。可形成兩個、三個、四個或四個 以上之此等記憶體級且將一層級迭於另一層級上,以形成 較佳地在半導體基板(諸如,多晶矽晶圓)上方形成的單塊 三維記憶體陣列,且如專利,〇3〇及申請案,M9及申請案,53〇 中所描述。 半導體裝置中諸如記憶體單元2〇之特徵通常藉由消減或 鎮嵌方法形成。在消減方法令,材料經圖案化且蚀刻為所 要形狀。接著在特徵之間蝕刻間隙且用介電質進行填充。 ❹ 在鑲嵌方法中’藉由在介電質中形成空隙’接著以導電或 半導體材料填充彼等空隙來形成特徵。 舉例而s,為使用消減方法形成如圖3 a中展示之金屬軌 .條形狀之導體,沈積金屬層40,且一光阻劑層42旋塗於其 .上。如圖财所展示,光阻劑層42接著經光微影地圖案化 為所要形式。如圖3c中所展示,蝕刻步驟移除金屬層4〇之 不受經蝕刻之光阻劑層42保護之部分。如圖3d中所展示, 在蝕刻之後,光阻劑層42經剝離,留下金屬軌條4〇,軌條 4〇之間具有可由介電質44填充之間隙。若必要,可(例如 134878.doc 200931494 藉由化學機械平坦化(CMP)來移除介電質44之任何過度填 充以使金屬軌條40在平坦化表面處暴露。 為對比圖3a至圖3d中展示之實例,圖4a說明使用鑲嵌方
法形成金屬軌條形狀之導體46中之第一步驟。首先,將一 光阻劑層48旋塗於經沈積之氧化物層5〇上。如圖4b中所展 示’光阻劑層48經圖案化。蝕刻步驟接著在氧化物層5〇中 形成溝槽52。在圖4c中’在移除光阻劑層48之後,金屬層 46經沈積以填充溝槽52 ’且藉由(例如)CMP移除過度填 充’以形成圖4d中展示之軌條46。 在圖1中展示之,030專利之實施例中,藉由消減方法形 成底部導體28及頂部導體26。在一些實施例中,使用鑲嵌 方法來形成此等導體可能係合意的。 參看圖5a,整體在100處展示所要遮罩組態之圖形表 不。遮罩組態100具有極緊密之”構形”,亦即,存在極靠 近於一起地間隔之許多結構。在此實施例中,預 軍組態1〇〇之圖案之特徵為32奈米構形或圖案。如上文所 述,由於彼等複現工具(emersi〇n t〇〇1)達到其大約45太米 之極限,故所要遮罩組態刚使用可用之當前工具係= 達到的。 解決方案之部分併入了雙曝光之使用。參看圖 使用兩個單獨遮罩組態⑴、112執行雙曝光 期間使用第一遮罩組態!丨❹,而在第— “ ^ 9 ^ ^ 隹第—曝先期間使用第二 遮罩組態.在圖5b中展示之實施例中, 110及第二遮罩組態112係不同的。 沮心 頂朋早個遮罩組態可用 134878.doc -10· 200931494 於對光阻劑之兩次曝光(隨後加以論述)。在此使用單個遮 罩組態之情況下,遮罩在曝光之間空間地移動以實現兩個 遮罩組態模擬。然而,若遮罩之部分為唯一的,則將需要 - 第一遮罩組態110及第二遮罩組態112。 . 參看圖6a至圖6e,展示大體展示於114處之半導體裝置 的製造之階段。希望產生半導體裝置或晶圓114,其包括 自其處垂直延伸之柱狀結構116,藉此柱狀結構116之尺寸 ❹ 在32奈米或更小之等級上。儘管預期柱狀結構116將最終 導致上文論述之接面二極體22之製造,然而柱狀結構ιΐ6 可用於所要之任何電子組件或裝置。 在圖6a至圖6e中,底部層118為金屬導體。自金屬導體 118開始之第二層為矽層12〇。矽層12〇為用以產生接面二 極體22之層《在矽層12〇之上為硬遮罩層122。且最後,在 硬遮罩層122之上為光阻劑層124。隨著半導體晶圓114經 處理,將移除層之部分或完整層。因此,在每一圖中未展 Ο 不所有上文論述之層。另外,矽層120為複數個區域之彙 集,該複數個區域不同地進行摻雜以在柱狀結構116中產 生所要之電氣效果。 - 具體參看圖6a,展示移除掉光阻劑124之部分之半導體 .晶圓114。光阻劑層124充當正性抗蝕劑,藉此方法在其中 產生開孔或通道126。歸因於沉浸式工具及(因此)曝光圖案 之限制,通道126之尺寸足夠小以用以產生柱狀結構116。 然而,由於通道126以一自彼此之大於所要距離之距離而 安置,故沉浸式工具之能力不令人滿意。 134878.doc 200931494 參看圖6b,展示光阻劑層124包括第二組開孔或通道 128。在進一步在光阻劑層124中處理光阻劑圖案之處理步 驟期間產生第二組通道丨28。此處理步驟在第一次曝露光 • 阻劑層124以產生第一組通道126之步驟之後發生。產生第 二組通道128之此處理步驟在蝕刻之步驟(圖7中之步驟131 及丨33)之前發生且因此縮小光阻劑層124中光阻劑圖案之 尺寸。光之第二圖案用以形成第二組通道128。如上文所 q 提及’光之此第二圖案可與用以產生第一組通道126的光 之第一圖案完全相同’藉此光之第二圖案僅自光的圖案首 先經展示以產生第一組通道126處空間地移位。或者,光 之第二圖案可為完全不同之圖案以再現通道126、128之所 得圖案之所要解析度。 參看圖6c ’所有之通道126、128以矽材料130填充(圖7 中之步驟135) »在矽材料13〇已填充通道126、128之後, 於137處’蝕刻掉光阻劑層124。此步驟展示於圖6(1中。石夕 〇 材料13 0係用以在餘刻硬遮罩層12 2及梦層12 0時保護柱狀 結構116之形成。一旦形成柱狀結構,便移除矽材料13〇。 此等兩個步驟(圖7中之步驟139)表示圖6(1中之半導體晶圓 . 114與圖6e中之半導體晶圓114之間的轉變。 . 選擇所使用之矽材料13〇以提供對所得柱狀結構116之額 外的尺寸控制《在上文論述之實施例中,通道126、128界 定幾乎如所希望一樣小之CDe舉例而言,在所要CD為32 奈米之情形下,通道126、128達到35奈米至45奈米範圍之 CD。矽材料13〇係用以採用由通道126、128提供之尺寸且 134878.doc •】2- 200931494 進一步將其收縮至所要尺寸。 石夕材料130為矽氧烷基旋塗式玻璃(s〇G)。如下文所展 不’此等SOG由在澆鑄溶劑中懸浮之矽氧化物籠狀結構組 - 成’且經設計以形成具有極佳塗層及通道填充性質之類氧 化物的薄膜。當經烘烤時,S〇g材料130經由移除羥基 (OH)以形成水作為副產物之水解反應而收縮,藉此濃縮 SOG且形成Si-O鏈之高度交聯的網路,其可用作用於隨後 ❹ 柱狀結構蝕刻之硬遮罩。所形成之氧化物亦選擇性地與來 自雙曝光之預定抗蝕劑對準,且在經緩衝HF溶液中可容易 地移除。通道126、128中之S0G的收縮在通道126、128中 產生硬遮罩類型結構,其具有小於通道126、128之的 CD。
〇 R OH 〇 — SI — 0 — Si — 〇 — 3i — 〇 ❹ O O d
I I I R (Si)02 O-Si - O -Si-〇 I i O 0 . S0G材料130包括由R描繪之有機端基以改良塗層及薄膜 張應力性質。有機端基由ch3或c2h5衍生物組成。彼等熟 習此項技術者應瞭解亦可使用此等組合物之變體。其他實 例可包括表現為酸裂性或酸生成化合物形式之官能端其。 此等有機基團之黏度的範圍經設計以增強通道填充性質以 I34878.doc -13- 200931494
產生儘可能均句之通道填充的硬遮罩,且_維持则之 堅固度以經受住隨後之蝕刻步驟。在—實施例中,綱材 料130由大約1〇%至5〇%之石夕組成。在—些情況下石夕含量 將大於50。/。。合併於主幹聚合物鏈中之矽含量決定氧電漿 中之餘刻率。過切可能導致其他不合意性質,諸如缺陷 及性能折衷。有機端基用以改良薄膜塗層性f且縮小s〇G ,其使破裂最小化◦理想s〇G材料13〇為 材料130之張應力 Ο
容易地流動且填充小開口之_材料。儘f有機材料之百 分比經設計以產生具有高應力性質之s〇G以縮小破裂,但 其亦經遮蓋以便防止S0G材料13〇黏結至光阻劑,其將不 利地影響隨後之蝕刻步驟。 參看圖7’闡述上文論述之步驟,其各自影響_至圖 6e中之半導體晶圓114。圖7中之步驟以直接關係經安置於 鄰近展示為發生於半導體晶圓114中之步驟。 參看圖8a至圖8d及圖9,展示用於縮小半導體晶圓214上 之柱狀結構的尺寸第一替代方法,其中類似結構具有自所 論述之第一實施例偏移1〇〇之參考數字。總之,光阻劑層 224在硬遮罩層222上方延伸,硬遮罩層222又沈積於矽層 220上方。金屬導體層218在矽層220下方延伸。 在第一步驟232(圖9)中,光阻劑層224經曝露至光之第 一及第二圖案。此結果為通道226、228之形成。如根據上 文論述之實施例,光阻劑層224由光之圖案之曝露視作半 導體晶圓214之第一處理步驟。此實施例與第一實施例不 同’不同之處在於處理光阻劑圖案之第二步驟包括在包括 134878.doc •14- 200931494 填充通道226、228的光阻劑圖案上方塗覆非導電塗層之步 驟。因此,如與第一實施例相區分,SOG材料130尚未塗 覆至半導體晶圓214。 . 非導電塗層234由將與光阻劑層224交聯之材料形成。非 導電塗層234在236處(圖9)之塗覆導致光阻劑CD之縮小。 此步驟236亦在圖8c中以通道226之經縮小之尺寸來表示。 可能在非導電塗層236與光阻劑層234之間出現的交聯之量 ❹ 主要取決於非導電塗層236與光阻劑層224接觸多久及半導 體晶圓214所處之溫度。可使用於此實施例中之一個此種 非導電塗層由 AZ Electronic Materials 出售(經 Mitsubishi
Chemicals許可)。此產品以RELACS®商標出售。RELACS⑧ 藉由在光阻劑層224中選擇性地與剩餘酸反應以形成有效 縮小相鄰特徵之間的距離之交聯材料層而起作用。舉例而 言,可在140°C與180°C之範圍中之溫度下使用RELACS⑧達 一分鐘之時段。彼等熟習此項技術者應瞭解,若 〇 RELACS®之組合物或任何其他非導電塗層236由供應者改 變’則時間及溫度之範圍可能也改變。 旦疋成父聯,便將基於界面活性劑之去離子化溶液塗 . 覆於240處以移除仍然未交聯至光阻劑層224之非導電塗層 .236。在使用一些較新等級之RELACS®的情況下,僅需要 去離子化水(DI水)來移除仍然未交聯之非導電塗層。自此 階段開始’方法與在由圖6c及圖7中以石夕材料(圖“至圖“ 中之130)填充通道226之步驟135表示之點處的較佳實施例 中閣述之過程完全相同。因此’儘管此等步驟用以完成此 134878.doc 200931494 第一替代實施例,但出於簡仆太_ 1化本揭不案之目的此等步驟在 此不作展示。在此步驟之後,將_掉光阻劑且執行產生 柱狀結構116之料硬遮罩的_以完成柱狀、结構116之形 成。 參看圖10a、圖l〇b及囷u,屦千★欢nn ^ 口 a展不本發明之第二替代實施 Ο
例。在此實施例中,參考數字自針對類似結構展示之第一 實施例偏移200。在此實施例中,處理光阻劑層324之第一 步驟包括在332處將光阻劑層324曝露於光之第一及第二圖 案以產生通道326、328。一旦產生了通道326、328,光阻 劑層324在圖11中之340處經回焊。藉由以僅高於用以製造 光阻劑之聚合物的玻璃轉移溫度的提高溫度向半導體晶圓 3 I4施加一溫度來回焊光阻劑層324。舉例而言,持續一分 鐘與兩分鐘之間的範圍令之時段在15〇。(:與18〇^:的範圍中 之溫度將提供光阻劑之足夠回焊以充分地將CD縮小至所 要尺寸。此溫度為足夠高以允許光阻劑層324再次流動, 但足夠低從而不將光阻劑層324熔固至純剛性之點之溫 度。由於此方法不向過程增加新材料且僅需要光阻劑層 324之溫度的提高以便經由回焊過程縮小通道326、328之 CD ’故此方法係合意的。 一旦通道326、328之CD經縮小,則像第一替代實施例 一樣’該方法與較佳實施例中闡述的過程完全相同且返回 至圖6c至圖6e中說明之步驟及圖7中的步驟13 5-139。方法 接著繼續經歷圖6c、圖6d及圖6e中所識別之用於柱狀結構 116的形成之步驟。 134878.doc •16- 200931494 參看圖12a至圖12f及圖13,展示縮小柱狀結構41 6之CD 的方法之第三替代實施例。此實施例為與先前實施例相反 之方法。在此等圖中,自第一實施例之類似結構偏移 300。類似於第一實施例,光阻劑層424在432處經曝露至 光之第一及第二圖案。一旦自光阻劑層424藉由光之圖案 曝露而產生通道426、428,便在435處將SOG材料430塗覆 於通道426、428及光阻劑層424上方。SOG材料430之塗覆 為在向光阻劑層424曝露光之後處理半導體晶圓414的步驟 〇 中之第一子步驟。 在444處藉由CMP製程將SOG材料430拋光。在圖13中之 446處表示之此步驟曝露光阻劑層424。一旦光阻劑層424 經曝露,便在448處將其移除。在灰化製程中移除光阻劑 層424 ’其允許填充通道426、428之SOG材料430保留。將 SOG材料430使用作基底’在450處姓刻掉各處(除s〇G材料 43 0之下)之硬遮罩層422。在除所要硬遮罩層422之外的硬 ❹ 遮罩層422被移除的情況下,在452處藉由蝕刻硬遮罩層 422下之石夕而形成柱狀結構416。此姓刻過程亦移除s〇G材 料430,如圖12f中所表示。 . 在該描述之全篇中,將一個層描述為在另一層"之上"或 之下。應理解,此等術語描述層及元件相對於在其上形 成該等層及元件之基板(在大多數實施例中,為單晶矽晶 圓基板)的位置;當一特徵更遠離晶圓基板時,其在另一 特徵之上,且當其更接近基板時,其在另一特徵之下。儘 管很明顯,可在任何方向上旋轉晶圓或晶粒,但特徵在晶 134878.doc 200931494 圓或晶粒上之相對方位將不會改變《另外,圖式有意地未 按比例進行展示且僅表示層及經處理之層。 已以說明性方式描述本發明。應理解已被使用之術語意 欲具有描述詞而非限制詞之性質。 根據上文教示本發明之許多修改及改變係可能的。因 此’在隨附申請專利範圍之範疇内’可以與如所明確描述 之方式不同之方式實踐本發明》
【圖式簡單說明】 圖1為非揮發性記憶體單元之透視圖; 圖2為圖1之第一記憶體單元的部分之透視圖; 圖3a至圊3d為說明藉由消減方法形成導電軌條之過程中 的步驟之橫截面側視圖; 圖钝至圖切為說明藉由鑲嵌方法形成導電軌條之過程中 的步驟之橫截面側視圖; 圖5a為所要光阻劑圖案之俯視圖;
圖5 b為兩個光阻劑圖案 光阻劑圖案; 之圖形表示,其合成物為圖化之 之2至圖心為半導體晶圓之說明形成柱狀結構的過” 步驟的截面側視圖; 流程 圖7為用於圖6a至圖6e中說明之方法中的步驟之 固 , 8a至圖8d為半導體晶圓之橫截面側 明方法的第-替代實施财之步^ ^明本發 圖9為說明製造圖8a至圖咐 乃疋、構的步驟之流程 134878.doc •18· 200931494 圖; 圖l〇a及1 〇b為隨著半導體晶圓經歷本發明方法之第二替 代實施例中步驟的半導體晶圓之橫截面側視圖; 圖11為產生圖10a及l〇b中說明之裝置所採取的步驟之流 程圖; 圖12a至圖I2f為隨著半導體晶圓經歷使用本發明方法之
第二替代實施例形成元件的過程中之步驟的半導體晶圓之 橫截面側視圖;及 圖13為說明使用圖i2a至圖i2f中說明之替代方法處理半 導體晶圓所採取的步驟之流程圖。 【主要元件符號說明】 20 非揮發性記憶體單元 22 接面二極體 24 介電質斷裂反熔絲 26 頂部導體 28 底部導體 30 半導體層 32 中間層 34 半導體層 36 第一記憶體層級 40 金屬層 42 光阻劑層 44 介電質 46 導體 134878.doc -19- 200931494 48 光阻劑層 50 氧化物層 52 溝槽 100 遮罩組態 110 單獨遮罩組態 112 單獨遮罩組態 114 半導體裝置或晶圓 118 底部層 〇 120 矽層 122 硬遮罩層 124 光阻劑層 126 第一組通道 128 第二組通道 130 矽材料 214 半導體晶圓 © 218 金屬導體層 220 矽層 222 硬遮罩層 224 光阻劑層 226 通道 228 通道 234 非導電塗層 314 半導體晶圓 324 光阻劑層 134878.doc -20- 200931494 ❹ 326 通道 328 通道 414 半導體晶圓 416 柱狀結構 422 硬遮罩層 424 光阻劑層 426 通道 428 通道 134878.doc -21 ·

Claims (1)

  1. 200931494 ❹ ❹ •、申請專利範圍: 一種用於在一半導體晶圓上產生柱狀 狀〜構之方法,該方 法包含以下步驟: 提供一半導體層; 塗覆一光阻劑層; 將該光阻劑層曝露於光之一初始 劑層; 固系以景,響该光阻 蚀刻掉該光阻劑層以提供一光阻劑 柱狀結構;及 在該曝露該光阻劑層的步驟 .^ 哪又便及在該蝕刻步驟之 前,處理該光阻劑層中之該光 丨劑圖案以縮小該光阻劑 層中之該光阻劑圖案之尺寸。 % 如請求項1之方法,立中坊, #1圖宏沾丰 〃中該處理該光阻劑層中之該光阻 1。括隨後將該光阻劑層曝露於不同於光之 該初始圖案之光之一第1垒m 个丨J於先之 小咳光阻料 第m修改該光阻_案以縮 ϋ光阻劑t之該光阻劑时 咽 如請求項2之方法,其該等尺寸的步驟。 為-正性抗敍:_該光阻劑層中之該光阻劑圖案 中。 圖案,使得開孔形成於該光阻劑圖案 4·如請求項3之方法,甘士 等開孔。 ”中以1材料填充光阻劑中之該 5. 如請求項4之 6. 如請求項5之方法 括該敍刻該光阻劑層之步驟。 等柱狀結構之步1:括蝕刻該半導體晶圓以產生該 之步驟,其中該等柱狀結構界定頂部,而該 1. 2. 3. I34878.doc 200931494 夕材料覆蓋該等柱狀結構之 。 7·如請求項〗之方、土 „ 其中該處理該光阻劑層中之該光阻 …步驟包括塗覆與該光阻㈣案交聯之—非導電 s心咬的—層以縮小該光阻#1圖案之該等尺寸之步驟。 〇. 如請求 7 > ^ 為— 法,其中該光阻劑層中之該光阻劑圖案 中。 抗蝕劑圖案,使得開孔形成於該光阻劑圖案 9·如請求項8之方法,其 #中該等開孔界疋—在該非導電塗 曰y该光阻劑圖案交聯時縮小之直徑。 ::求項9之方法’其包括藉由向該非導電塗層塗覆— 子化溶液而移除未與該光阻_案交聯之該非導電 变層之步驟。 11 ·如請求項j 0之方法,甘 等開孔。 &其中以一石夕材料填充光阻劑中之該 12·如π求項n之方法’其包括該㈣該光 1 3 .如請求垣〗9今士、1 ^ ^ ^ ^ ° 、之方法,其包括自該等柱狀結構 移除該料料之㈣。 等頂部 括:二:1之方法’其中該處理該光阻劑圖案之步驟包 劑圖宰it:::圓以藉由回焊該光阻劑以縮小該光阻 劑圖案之以尺寸而縮小該光阻劑圖案之尺寸的 15·如請求項14之方法,其中 二 盔一 T . WΤ之該光阻劑圖案 ·,、、正性抗蝕劑圖案,使得開孔 中。 V〇茨九阻劑圖案 16·如請求項15之方法,其 Τ 乂 *材枓填充光阻劑中之該 134878.doc 200931494 等開孔。 17. 如請求項16之方法,其包括該蝕刻該光阻劑層之步驟。 18. —種用於在一半導體晶圓上產生柱狀結構之方法,該方 法包含以下步驟: 提供一半導體層; 9 塗覆一光阻劑層; 將該光阻劑層曝露於光之一初始圖案以影響該光阻劑 層; ❹ 蝕刻掉該光阻劑層以提供一光阻劑圓案,以產生該等 柱狀結構; 在钱刻步驟之前,曝露該光阻劑層以縮小該光阻劑層 中之該光阻劑圖案之尺寸; 隨後將該光阻劑層♦露於不同於光之該初#圖案之光 之-第二圖案以修改該光阻劑圖案,以縮小該光阻劑中 之該光阻劑圖案之該等尺寸,其中該光阻劑層中之之該 〇 光阻劑圖案為-正性抗㈣圖案,使得開孔形成於該光 阻劑圖案中;及 用一旋塗式玻壤材料填充該光阻劑_之該等開孔。 • 19.如4求項18之方法,其包括拋光該旋塗式玻璃材料之步 20. 如請求項19之方法, 式玻璃材料之步驟。 21. 如請求項2〇之方法, 2 2.如請求項21之方法, 其包括使用一 CMP製程拋光該旋塗 其包括該蝕刻該光阻劑層之步驟。 其包括蝕刻該半導體晶圓以產生該 134878.doc 200931494 "狀、’口構之步驟,其争該等柱狀結構界定頂 石夕材料覆箸马亥 復盘该等柱狀結構之該等頂部。 23. —種用於在—主道磁s π . 該方 +導體晶圓上產生柱狀結構之方法, 法包含以下步驟: 提供一半導體層; 塗覆一光阻劑層; 劑 將該光阻劑層曝露於光之—初始圖案以影響該光阻 層, 狀=掉及該光阻刺層《提供一光阻劑圏案以產生該等柱 在該曝露該光阻劑層之步驟之後及在該㈣步驟之前 處理該光阻劑層中之該光阻劑圖案,以藉由塗覆與該光 阻劑圖案交聯之-非導電塗層的—層來縮小該光阻劑圖 案之等尺寸而縮小s彡光阻劑層巾之該光阻劑圖案的尺 寸。 ❹24.如凊求項23之方法,其中該光阻劑層中之該光阻劑圖案 為一正性抗飯劑囷t,使得開孔形成於該光阻劑圖案 中〇 I34878.doc
TW097137350A 2007-09-28 2008-09-26 Method for reducing pillar structure dimensions of a semiconductor device TW200931494A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/864,205 US7682942B2 (en) 2007-09-28 2007-09-28 Method for reducing pillar structure dimensions of a semiconductor device

Publications (1)

Publication Number Publication Date
TW200931494A true TW200931494A (en) 2009-07-16

Family

ID=40042753

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097137350A TW200931494A (en) 2007-09-28 2008-09-26 Method for reducing pillar structure dimensions of a semiconductor device

Country Status (3)

Country Link
US (1) US7682942B2 (zh)
TW (1) TW200931494A (zh)
WO (1) WO2009045347A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7746680B2 (en) 2007-12-27 2010-06-29 Sandisk 3D, Llc Three dimensional hexagonal matrix memory array
US7732235B2 (en) * 2008-06-30 2010-06-08 Sandisk 3D Llc Method for fabricating high density pillar structures by double patterning using positive photoresist
WO2015132997A1 (en) * 2014-03-06 2015-09-11 Keisuke Nakatsuka Magnetoresistive memory device
US10847376B2 (en) 2018-06-28 2020-11-24 Sandisk Technologies Llc In-situ deposition and etch process and apparatus for precision patterning of semiconductor devices
US10957648B2 (en) 2018-07-20 2021-03-23 Sandisk Technologies Llc Three-dimensional memory device containing contact via structure extending through source contact layer and dielectric spacer assembly
CN111968985B (zh) * 2020-08-26 2023-08-15 长江存储科技有限责任公司 三维存储器的制造方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3385325B2 (ja) * 1998-11-09 2003-03-10 日本電気株式会社 格子パターンの露光方法および露光装置
US6221562B1 (en) * 1998-11-13 2001-04-24 International Business Machines Corporation Resist image reversal by means of spun-on-glass
US6492075B1 (en) * 2000-06-16 2002-12-10 Advanced Micro Devices, Inc. Chemical trim process
US20020182549A1 (en) 2001-05-31 2002-12-05 Ya-Hui Chang Alternate exposure method for improving photolithography resolution
AU2003296988A1 (en) 2002-12-19 2004-07-29 Matrix Semiconductor, Inc An improved method for making high-density nonvolatile memory
US8637366B2 (en) * 2002-12-19 2014-01-28 Sandisk 3D Llc Nonvolatile memory cell without a dielectric antifuse having high- and low-impedance states
JP3774713B2 (ja) * 2003-10-15 2006-05-17 株式会社東芝 コンタクトホールの形成方法
KR100520240B1 (ko) * 2004-01-08 2005-10-11 삼성전자주식회사 포토레지스트 패턴 및 그의 형성방법
US7390616B2 (en) * 2005-01-12 2008-06-24 International Business Machines Corporation Method for post lithographic critical dimension shrinking using post overcoat planarization

Also Published As

Publication number Publication date
US20090087963A1 (en) 2009-04-02
WO2009045347A1 (en) 2009-04-09
US7682942B2 (en) 2010-03-23

Similar Documents

Publication Publication Date Title
TWI357638B (en) A method for forming a semiconductor device and a
TW201005873A (en) Method for fabricating self-aligned complimentary pillar structures and wiring
US8298931B2 (en) Dual damascene with amorphous carbon for 3D deep via/trench application
TWI588986B (zh) 具奈米管區塊、奈米管軌跡和奈米管平面的nram陣列及其製法
KR100727710B1 (ko) 저항성 반도체 메모리 소자 및 그 제조 방법
TWI500070B (zh) 藉由利用正型光阻以雙重圖案化用於製造高密度柱結構之方法
JP5695575B2 (ja) 柱状構造のためのレジストフィーチャおよび除去可能スペーサピッチを倍増するパターニング法
US8759176B2 (en) Patterning of submicron pillars in a memory array
JP2011527114A (ja) 三角形二次元相補的柱パターニング
JP2005159350A (ja) 多層の記憶構造を形成する方法、クロスポイントメモリ構造、並びにメモリスタック
TW200931494A (en) Method for reducing pillar structure dimensions of a semiconductor device
TW201010015A (en) Method of making a nonvolatile memory device
KR20100015477A (ko) 자체 정렬 다마신 메모리 구조를 제조하는 방법
TW201131701A (en) Cross-point diode arrays and methods of manufacturing cross-point diode arrays
US8802561B1 (en) Method of inhibiting wire collapse
JP2008016837A (ja) 半導体素子のコンタクトプラグの製造方法
KR102573736B1 (ko) 퓨즈 구조체 및 그것의 제조방법
JP4995968B2 (ja) 半導体素子を製作する方法
US20110244683A1 (en) Fabricating Voids Using Slurry Protect Coat Before Chemical-Mechanical Polishing