TW200924165A - Method for preventing gate oxide damage of a trench MOSFET during wafer processing while adding an ESD protection module atop - Google Patents

Method for preventing gate oxide damage of a trench MOSFET during wafer processing while adding an ESD protection module atop Download PDF

Info

Publication number
TW200924165A
TW200924165A TW097144772A TW97144772A TW200924165A TW 200924165 A TW200924165 A TW 200924165A TW 097144772 A TW097144772 A TW 097144772A TW 97144772 A TW97144772 A TW 97144772A TW 200924165 A TW200924165 A TW 200924165A
Authority
TW
Taiwan
Prior art keywords
layer
damage
gate
insulating layer
oxide
Prior art date
Application number
TW097144772A
Other languages
English (en)
Other versions
TWI360879B (en
Inventor
Meng-Yu Pan
Zeng-Yi He
kai-yu Chen
Original Assignee
Alpha & Amp Omega Semiconductor Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alpha & Amp Omega Semiconductor Ltd filed Critical Alpha & Amp Omega Semiconductor Ltd
Publication of TW200924165A publication Critical patent/TW200924165A/zh
Application granted granted Critical
Publication of TWI360879B publication Critical patent/TWI360879B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0255Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using diodes as protective elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/66734Vertical DMOS transistors, i.e. VDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7803Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device
    • H01L29/7808Vertical DMOS transistors, i.e. VDMOS transistors structurally associated with at least one other device the other device being a breakdown diode, e.g. Zener diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7811Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8221Three dimensional integrated circuits stacked in different levels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Element Separation (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Description

200924165 六、發明說明: 【發明所屬之技術領域】 本發明總體涉及半導體器件製造領域。更具體地,本 發明涉及提高半導體器件製造效率的技術和相應的器件結 構。 【先前技術】 MOSFET (金屬氧化物半導體場效應電晶體)器件具 有許多工業應用,諸如功率放大器,功率開關和低雜訊放 大器等。對於許多這樣的應用,柵極漏電流是器件具有關 鍵重要性的性能芩數之一,因為該參數可能影響m〇sfet 為件的驅動能力及其相關的靜態功率損耗。在實際操作中 不可此實現理想的零柵極漏電流。通過調整現有晶片處理 工藝參數設定在實質上減少柵極漏 電流被認為是很困難 的。減少漏電流的另一個常規技術是通過器件設計減小閾 值電壓以減小靜態功率損耗。但是閾值電壓的減小具有其 他衍生的系統問題,諸如相應減小的可抵抗虛假導通的器 件雜訊容限。因此,持續地存在相容協調地製造低柵極漏 ^:流的]VIOSFET器件的需要。當將額外的功能集成到同一 晶片上的製造工藝可能誘發對溝槽M0SFET尤其對柵氧化 的才貝壞從而造成過大的栅極漏電流時,這一點對於溝槽 MOSFET晶片尤為重要。 【發明内容】 本發明提出一種在溝槽M0SFET器件的頂部增設靜電 放電(ESD)保護模組時防止溝槽M〇SFET的栅氧化損壞 200924165 工蓺二組具有一個底層,該底層的圖案化 法=抑為曰引起對溝槽MOSFET的栅氧化的損壞。該方 a) 製造其上具有若干溝槽M〇SFET的晶片。 b) 確定能防止挪保麵組的底層圖案化工 槽MOSFET的柵氧化造成損壞的絕緣層 =二 部形成該絕緣層。 牡曰曰片的頂 c) 在該輯層的蘭增設賴案化咖賴模組。 Φ移除該絕緣層的不位於ESD保護模組下方的部分。 可選地,在步驟b)和c)之間,該絕緣層的位於溝样 MOSFET上部主體頂部的其材料損壞不會影響溝^ MOSFET的功能的部分可被移除。 i. 在底層的圖案化工藝使用第一刻领劑的實施例中,形 成絕緣層的步驟b)進—步包括選擇使用第—刻賴時與底 層相比較呈現實質上更低的祕速率的絕緣層材料。 在、、、邑緣層的移除工藝使用第二刻敍劑的另一個實施例 中。形成絕緣層的步驟b)進一步包括選擇使用第二刻兹劑 時與襯塾氧化和栅氧化她較呈現實質上更高的刻敍速率 的絕緣層材料。 在更多特定的實施例中,溝槽M〇SFET的上部主體由 熱生長在®案化的栅氧化頂部的襯塾氧化的雙層構成。該 襯墊氧化也在晶片的其他部分上延伸。經選擇的絕緣層材 料為Si#4,a亥S^N4通過低壓化學氣相殺積(LpcvD)工 藝形成在襯絲化的頂部。所述底層由圖案化的低溫氧化 200924165 (LTO)構成,該低溫氧化通過低溫澱積工藝澱積在絕緣層 的頂部。 在更多特定的實施例中,選擇氫氟酸(HF)刻蝕LT〇, 而選擇熱磷酸(H3P〇4)刻蝕si3N4。 作為根據上述方法製成的更特定的半導體器件,該特 定器件包括: ~’ i·具有有源區和終端區的半導體襯底; 2. 在有源區中製作的若干溝槽]^〇|51^丁單元; 3. 在終端區的半導體襯底的頂部製作的若干esd保 護二極體; η 4. 夾在保護二極體和半導體襯底之間由氧化物/氮化 物/氧化物(ΟΝΟ)構成的絕緣層,該氮化物層在製造工藝 中具有氧化刻敍阻播的功能。 本發明可以提高半導體器件製造效率。 通過下文的描述,本發明的各個方面及其若干實施例 對於本領_普通麟技術人㈣更域而易見。、 【實施方式】 上文和下文參考本文包含的關進行的描述僅集中於 本發明的-個或多個當前的優選實施例,同時也描述一些 不例性的可麵徵和/或替代實施例。所呈現_述和附圖 用作說明的目的而不是對本發明的_。因此,本領域的 普通熟練技術人員可以容易地意識到各種變化,修改和替 代^樣的各種變化,修改和替代應被認為也處於本發明 200924165 第1圖是在溝槽MOSFET 5〇的頂部具有挪保護模 組62的半導體器件10的透視圖。該溝槽MOSFET 50具有 朝向其底部的P_外延層59,料延層59上_具斜延 MOSFET主騎53⑼或N型),p+_區域%和觀塾氧 化103。為了簡化,此處省略了溝槽Μ〇_τ π的底部觀 &溝槽MOSFET 5〇的栅極結構具有通過薄栅氧化⑽與 外延MOSFET主體層53分離的溝槽栅多晶石夕電極ι〇ι。觀 塾氧化103的頂部是ESD保護模組62,該挪保護额 62具有若干串聯的齊納(Zene〇二極體,該齊納二極體嵌 入在帶有低溫氧化(LTO)1〇5基底的多晶销基質1〇6中。 這—點用低溫氧化(LT0) 105頂部的交替的_〇p+區域 的水準序_示。第2圖是第! _半導體器件1()的等效 電路圖’第3圖顯示第1 _ESD保護模組的簡化w曲 線特性。至此本領域的熟練技術人員應該清楚的是,咖 保濩模組62具有多重串聯的齊納二極體,用於針對靜電放 電的各個能量轉保麟槽MQSFET %的栅極。在圖中, ,保她組62具有PNPNP結構,但是可以制任何數 里的串聯齊納二極體。當電壓達到一定的閾值時,電流通 二SD 4呆5蒦模、組62轉移’因此保護脆弱的柵氧化⑽。從 ::功能的觀點看,溝槽M〇SFET5〇因此可被描述為位: 2體器件日日日片10的麵_,而ESD賴模組6皮 田述為位於半導體器件晶片1G的終端區内。 玉第4圖是第1圖的半導體器件的晶片製造統計資料的 政佈圖’圖中顯示相當數量的已製造晶片卻是不可接受的 200924165 二片、’且84 „亥曰曰片呈現挪的柵-源電塵下不可接受的高 槽M0㈣栅觸電流恤。這裏,每一個圖示(菱形, 正方^,圓形,十字形等)都代表一片已製造晶片。以安 培為早位’每片晶片所测出的栅極漏電流ζ脚都沿橫轴授 不。相對於顯不為零⑻的晶片總體中值資料,晶片資 ^累積概率沿縱轴以西格瑪(_ (標準偏差))為單位 標示。在該航下’可龄度⑽奴在丨.嶋安培 微安h從而將可接受晶片組82與不可接受晶片組J區 分。注意,作為栅極漏電流測試裝置的一部分功能,不可 接受晶片組84的所有Igss資料都被人為籍制在安全的 1息5安培(1〇微安)的健以防止測微置自身損壞。 基於若干系統實驗(本文未敍述)’不可接受晶片組84 的高溝槽MOSFET柵極漏電流顯示出了與LT〇刻餘過程的 較高的關聯性’所述的LTO刻敍過程圖案化咖保麵組 62的LTO層105。進-步的故障分析揭示了表現出由於[丁〇 刻姓工藝引起其材料損壞的柵極溝道的頂部邊緣的拇氧化 102的糟糕品質。因此,本發明提出增設夾在溝槽以〇8卩£丁 50和LTO 105之間的絕緣層以防止LT〇圖案化工藝損壞拇 氧化102。具體地,選擇_4作為該絕緣層的材&,、因為 在使用LTO刻蝕劑時與LT0 105相比較別3凡顯示實質上 較低的刻餘速率。 第5圖到第11圖顯示本發明的詳盡的晶片製造工藝, 其中si^絕緣層增設在溝槽MOSFET 50的頂部和esd保 護模組的底部之間以防止溝槽M〇SFET 5〇的柵氧化損 200924165 =還有為了簡化,圖中省略了溝槽以⑽et5〇的底部 在第5圖中’在經過處理的外延服主體層幻 層59的雙層的頂部溝槽内熱生長然後圖案化栅氧化 '、、遷在栅氧化1()2 _部殿積溝槽柵多㈣ι〇ι並進 2蝕在其生長過程中可以調整栅氧化撤的厚度以適 應各種產品的要求。 在第6 W中,在頂部熱生長約2〇〇人厚度的襯整氧化 103以保護溝槽栅多晶石夕1〇1和拇氧化1〇2。 a如第7圖所不’本發明提出的&凡絕緣層谢形成在 頁相保遵襯墊氧化1〇3及隨後的柵氧化撤免受刻 蝕,a的衫響。可以利用低壓化學氣相澱積(LpcvD)工
藝形,絕緣層顺。作為對於高器件效率的工藝一致 i1 生的心示’ShN4絕緣層1〇4的厚度保持在<3%容限的晶片 内均勻性和< 1〇%容限的晶片間均勾性。 ”在第8圖中,ESD保護模組62的製造開始於在si3N4 絕緣層104頂部、約15〇〇A厚度的LT〇 1〇5的殿積以進一步 使增《•又的上部ESD保護模組層62與矽襯底絕緣。可以利 用低溫殿積工藝_ LT〇 1〇5,作為實例通常在獨。⑽溫 度下進行化學氣相澱積(CVD)。 在弟9圖中’多晶矽層1〇6澱積在頂部’成為ESD保 濩模組62的基質材料。ESD多晶矽注入,ESD二極體背景 摻雜’ ESD多晶石夕掩模設置,形成ESD二極體區域,ESD 多晶矽幹法刻蝕和在LTO 105處停止的過刻蝕的若千更詳 200924165 細的步驟沒有在文中顯示,是為了避免使對於理解本發明 不重要的細郎不必要地权糊本發明的基本原理。總之,其 後ESD保護模組62被完全形成。
第10圖圖示本發明的高度重要的步驟,該步驟中圖案 化ESD保護模組62外的LTO 105,然後利用濕法氧化刻蝕 將其移除。這裏,化學刻蝕劑應該在LTO 105和Si3N4絕緣 層104之間進行良好選擇,從而實現使刻餘在進行到Si3N4 絕緣層104時停止。也就是說,LT〇化學刻蝕劑應該進一 步最大化LTO 1〇5和S^N4絕緣層1〇4之間刻儀速率的差 別,從而保證在LTO圖案化過程完成時仍留下足夠數量的 Sis%保護其下方的襯墊氧化層1〇3。作為一個特定的實施 例,氫_ (HF)被用於刻飢τ〇 1()5。職開始時,初 始SisN4絕緣層1〇4的厚度大約為6〇A,在LT〇刻蝕後仍 然留下大約34A的餘留厚度。 弟u圓圖示本發明的另 利用氮化物触韻最終絲咖賴做62區域外的 _4絕緣層1〇4 ’這裏,化學刻_應該在_4絕緣層 綱和襯墊氧化103之間進行良好選擇,從而實現使刻 進行到襯絲化⑽時停止,也就是說,氮化物化學刻触 劑應該進一步最大化啊絕緣層HH和襯墊氧化103之間 難速率的錢,保證錄化_ 下足夠數量的祕魏保難下方物氧成= 緣層⑽。在祕絕緣;T〇〇44=擇用於_机絕 增104的移除完成之後,h3p〇j 200924165 從下方的襯墊氧化103 (生長時約為2〇〇A)移除約祕的 厚度,從而保護栅氧化102的臨界損壞保護區12〇免受損 壞。作為關於臨界損壞保護區120的側面注釋,在如第7 圖中所示的處理步驟之後,本發明允許圖案化的靈活 性,然後移除位於溝槽MOSFET5〇上部頂表面上的拓队 絕緣層104,因為該絕緣層1〇4的材料損壞不會影響到溝槽 MOSFET50的功能,即_絕緣層1〇4的不直接位於臨界 損壞保護區120上方的部分。 第12圖是具有絕緣層的半導體器件12的結構透視 圖:其中’增設的別批絕緣層1(H現在夾在㈣1〇5和襯 塾氧化103之間。因此,留下的襯塾氧化仍然覆蓋並 保善其下方的6™界損壞保護區12()。注意,LTq⑽⑸凡 絕緣層谢_襯墊氧化而⑽〇)三層結構也在腦保護 模組62和料舰底之_成有效的絕緣層。再次為了簡 化’在這裏f略了溝槽M〇SFET5㈣底部襯底。 雖然這裏沒有圖解,但是遵循本發明的溝槽m〇sfet 5〇的若干其他H件參數縣發明之_錄相比較以確認 不會引進其他不希財㈣Φ效應。龍賴(vth)被發 現僅比之前概,平均漏鱗通電阻(Rd_)顯示與之前 沒有區別。Vth ’ Rdson和Bvdss (栅源短路時的漏源擊穿 電壓)的最後統計錢料1件參數_移完全在其可 允許的容限之内。 第13圖顯示製造效率(%)相對於晶片組序號的曲線 圖’分界晶片組86 (序號#12)表示本發明的引進。注意分 11 200924165 界晶片組86之前效率在59%和99%之間波動。分界晶片組 86之後效率始終簡在約94%。在平均鱗方面顯:,本 發明將其從82%提高到96.2%。 ^最後’第14圖圖示了利用本發明在襯底6〇上產生的 最後產品的纖面示賴。龍则FET5G _極結構用 柵接觸溝槽66構成,其頂部是栅接觸金屬67。溝槽柵多晶 矽101在第三維上連接到栅接觸溝槽的(未顯示)。溝道阻 塞64界定溝槽Mosfet 5〇的有源溝道區域。源接觸金屬 65從頂部接觸若干源極區域58。在需要絕緣的地方,所設 置_磷石夕玻璃層(BPSG) 63被用於絕緣源接觸金屬& 和柵接觸金屬67。在任何需要之處,頂部鈍化層%對最後 產品進行純化。 雖然上文的描述包含許多特定内容,但是這些特定内 容不應被認為相應限制了本發明的範圍,而僅是對本發明 =個當前的優選實施例提供了說明。本領域的熟練髓 人貝應該清楚,本發明也可應用於在單個晶片上华成的半 夕^體器件的多種其他變化。除了如本文所述的栅氧化以 二本發明料進-步祕保辭導體科的其他部分, :淺多晶_極。本㈣也_可顧顺如錯(㈤, WGaAs)等的其他類型的半導體襯底 所处襯底的相應的材料也為絕緣層和刻軸進行設定。 性,參考特定的結構給出若干示例 。本倾的鱗技術人铜,本發明可 以夕種其他的特定形式實施,本領域的熟練技術人員不 200924165 需要過多的經驗就可以實現這樣的其他實施例。例如,雖 然在本申請中表述的是P-溝道MOSFET,但本發明同樣可 應用於N-溝道M0SFET。因此,為了本專利檔的目的,本 發明的範圍不限於前文描述的特定示例性實施例,而是由 附後的權利要求限定。在權利要求的等效内容的意義和範 圍内的任何及全部修改都被視為包括在本發明的精 = 圍内。 軏 13 200924165 【圖式簡單說明】 為了更完整地描述本發明的若干實施例,本文參照附圖 進行說明。但是關不應被料是對本發_範圍的限 制,而僅是用於說明性的目的。 第1圖是在溝槽MOSFET的頂部具有咖 導體器件的透視圖; 幻千 第2圖是第1圖的半導體器件的等效電路圖; ★第3圖是第丨圖的;ESD保翻組㈣化的w曲線特性; 弟4圖是第! _半導體器件的⑼製造統計資料的散 =,^顯示呈現不可接受的高溝槽Μ〇_τ柵 流的相當數量的晶片; 电 =_第11關示本發明的詳盡的晶片製造工藝,1 H^__QSFET_部和咖保護模組的底 巧間,防止溝槽M〇SFET的栅氧化損壞;
的终的具有增魏緣層的經改進料導體器件 示是f造效料目躲晶版錢㈣_,圖中顯 H私翻財法麟鱗的重大提高;以及 r主i圖圖示了應用本發_最終產品的橫截面。 要元件符號說明】 10 半導體器件 1 具有絕緣層的半導體器件 溝槽金屬氧化物半導體場效 應電晶體 14 50 200924165 53 外延金屬氧化物半導體場效 應電晶體主體層 58 P+源極區域 59 外延層 62 靜電放電保護模組 63 硼磷矽玻璃層 64 溝道阻塞 65 源接觸金屬 66 柵極結構用柵接觸溝槽 67 柵接觸金屬 70 頂部鈍化層 86 分界晶片組 101 溝槽柵多晶矽 102 薄柵氧化 103 襯墊氧化 104 SijN4絕緣層 105 低溫氧化 106 多晶矽層基質 120 臨界損壞保護區 15

Claims (1)

  1. 200924165 七、申請專利範圍: 1.—種在溝槽]V[OSFET器件的頂部增設靜電放電ESD保 護模組時在晶片處理工藝期間防止溝槽MOSFET的柵 氧化損壞的方法,所述ESD保護模組具有一個底層,該 底層的圖案化工藝被認為會引起對溝槽MOSFET的柵 氧化的損壞,其特徵在於,該方法包括: a) 提供具有製造於其上的若干溝槽M〇SFET的晶片; b) 在晶片的頂部增設絕緣層,該絕緣層能防止底層圖案 化工藝損壞溝槽MOSFET的栅氧化; c) 在該絕緣層上增設並圖案化ESD保護模組。 2·如申清專利範圍第1項所述的防止拇氧化損壞的方法, 其特徵在於,該方法進一步包括: d) 移除所述絕緣層的不位於保護模組下方的部分。 3.如申請專利範圍帛1項所述的防止栅氧化損壞的方法刀,
    其特徵在於,在步驟b)和之間,該方法進—步包括· bi)移除所述絕緣層的位於溝槽]^081?£:1上主體部分的 ,並且其材料損壞不會影響溝槽M0SFET的功二 I如甲4利範圍第2項所述的防止柵氧化損壞的 其特徵在於,其t底層_案化讀伽帛—刻 亚且相應地,增設絕緣層的步驟進一步包括 : ::與所述底層相繼現實質上更低二 5.如申請翔翻第4項所述的·柵氧化損壞的方法 16 200924165 其特徵在於,其中絕緣層的移除工藝使用第二刻蝕劑, 並且相應地,增設絕緣層的步驟進一步包括選擇使用第 二刻蝕劑時與栅氧化相比較呈現實質上更高的刻蝕速率 的絕緣層。 6. 如申請專利範圍第2項所述的防止柵氧化損壞的方法, 其特徵在於,其中所述栅氧化損壞會引起通過溝槽 MOSFET的過大的漏電流,並且相應地,増設絕緣層的 步驟進一步包括選擇能防止底層圖案化工藝造成對栅氧 化的損壞的絕緣層。 7. 如申請專利範圍第6項所述的防止柵氧化損壞的方法, 其特徵在於,其中晶片由矽製成。 δ.如申請專利範圍第7項所述的防止栅氧化損壞的方法, 其特徵在於’其中溝槽MOSFET是Ν-溝道M0SFET或 P-溝道 MOSFET。 9.如申請專利範圍第8項所述的防止柵氧化損壞的方法, 其特徵在於’其中溝槽MOSFET的上主體由柵氧化頂部 的襯墊氧化的雙層構成。 瓜如申請專利範圍帛9項所述的防止4冊氧化損壞的方法, 其特徵在於,其中所述柵氧化在晶片處理工藝中在晶片 的頂部熱生長。 11.如申吻專利範圍第10項所述的防止栅氧化損壞的方 法,其特徵在於,其中所述襯墊氧化在柵氧化的頂部熱 生長。 12·如申5胃專_圍第9項所述的防止栅氧化損壞的方法, 17 200924165 其特徵在於,其中所述底層由用低溫澱積工藝搬積的低 溫氧化LTO構成。 13. 如申請專利範圍第12項所述的防止柵氧化損壞的方 法,其特徵在於,其中LTO的圖案化工藝使用刻蝕劑, 並且相應地,增設絕緣層的步驟進一步包括選擇與LT〇 相比較呈現實質上更低的刻蝕速率的絕緣層材料。 14. 如申·請專利範圍第13項所述的防止柵氧化損壞的方 法,其特徵在於,其中選擇絕緣層的步驟進一步包括將 &3队層用作絕緣層。 B·如申請專利範圍第14項所述的防止柵氧化損壞的方 法’其特徵在於,其中增設絕緣層的步驟進一步包括通 過低壓化學氣相澱積LPCVD工藝在襯墊氧化的頂部形 成SigN#層。 16.如申請專利範圍第15項所述的防止柵氧化損壞的方 法,其特徵在於,其中圖案化LTO的步驟進—步包括選 擇進一步最大化LTO和SisN4之間刻蝕速率的差別從而 保證在LT〇圖案化過程完成時仍留下足夠數量的Si3N4 保護其下方的襯墊氧化層的LTO化學刻蝕劑。 π.如申請專利範圍第16項所述的防止栅氧化損壞的方 法,其特徵在於,其中選擇LTO化學刻蝕劑的步驟進一 步包括用氫氟酸HF刻蝕LTO。 18.如申請專利範圍第16項所述的防止栅氧化損壞的方 法,其特徵在於,其中移除絕緣層的不位於ESD保護模 組下方的部分的步驟進一步包括選擇呈現別3队和襯墊 18 200924165 乳匕之間充分不同的刻钱速率從 程完成時仍留下足夠數量的 緣層移除過 化的Si3N4化1保觀下方的栅氧 19==,第乂8項所述的防止柵氧化損壞的方 一步包括使用熱猶H3P〇4咖· _的步驟進 2〇二種在具有有源區和終端區的半導體概底上 濩的溝槽 MOSFET H#&## " ’、 括: 糾牛的方法,其特徵在於,該方法包 =在半導馳朗有職巾形縣干溝槽拇極; )在半導體襯底的卿形成第—氧化層; c)在第一氧化層上形成氮化層; Φ在氮化層上形成第二氧化層; e) 在第二氧化層上澱積多晶矽層; f) 在多砂層的位於終端區域内的第—部分中來成多 個ESD保護二極體,和移除多晶石夕層的位於有源區内的 第二部分; g) 移除位於有源區内的第二氧化層;和 h) 移除位於有源區内的氮化層。 21.-種功率半導體器件,其特徵在於,該器件包括: 具有有源區和終端區的半導體襯底; δ又置在所述有源區中的多個溝槽M〇SFET單元; 設置在所述半導體襯底上所述終端區中的多個靜電放電 ESD二極體;和 19 200924165 包括夾在所述esd二極雜和所述半導體襯底之間的氧 化物/氮化物/氧化物ΟΝΟ的絕緣層。 22. 如申請專利範圍第21項所述的功率半導體器件,其特徵 在於,其中所述有源區不包含任何氮化層。 23. 如申請專利範圍第2丨項所述的功率半導體器件,其特徵 在於,其中所魏化層的作暇作騎化職阻擔/ 20
TW097144772A 2007-11-29 2008-11-19 Method for preventing gate oxide damage of a trenc TWI360879B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/947,750 US7585705B2 (en) 2007-11-29 2007-11-29 Method for preventing gate oxide damage of a trench MOSFET during wafer processing while adding an ESD protection module atop

Publications (2)

Publication Number Publication Date
TW200924165A true TW200924165A (en) 2009-06-01
TWI360879B TWI360879B (en) 2012-03-21

Family

ID=40674849

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097144772A TWI360879B (en) 2007-11-29 2008-11-19 Method for preventing gate oxide damage of a trenc

Country Status (3)

Country Link
US (3) US7585705B2 (zh)
CN (1) CN101447453B (zh)
TW (1) TWI360879B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI509809B (zh) * 2012-12-21 2015-11-21 Alpha & Omega Semiconductor 帶有自對準有源接觸的基於高密度溝槽的功率mosfet及其制備方法
TWI567921B (zh) * 2014-12-30 2017-01-21 杰力科技股份有限公司 功率開關元件

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8021563B2 (en) * 2007-03-23 2011-09-20 Alpha & Omega Semiconductor, Ltd Etch depth determination for SGT technology
TW200924109A (en) * 2007-11-21 2009-06-01 Promos Technologies Inc Method for forming shallow trench isolation structure and method for preparing recessed gate structure using the same
US7585705B2 (en) * 2007-11-29 2009-09-08 Alpha & Omega Semiconductor, Inc. Method for preventing gate oxide damage of a trench MOSFET during wafer processing while adding an ESD protection module atop
US7825431B2 (en) * 2007-12-31 2010-11-02 Alpha & Omega Semicondictor, Ltd. Reduced mask configuration for power MOSFETs with electrostatic discharge (ESD) circuit protection
JP5331497B2 (ja) * 2008-11-27 2013-10-30 株式会社東芝 半導体装置およびその製造方法
US8004009B2 (en) * 2009-05-18 2011-08-23 Force Mos Technology Co., Ltd. Trench MOSFETS with ESD Zener diode
CN102263105B (zh) * 2010-05-26 2013-04-03 茂达电子股份有限公司 沟渠式半导体组件及其制作方法
CN102299102B (zh) * 2010-06-22 2013-11-20 茂达电子股份有限公司 具备漏极电压保护的功率半导体组件及其制作方法
US8354315B2 (en) * 2010-06-23 2013-01-15 Great Power Semiconductor Corp. Fabrication method of a power semicondutor structure with schottky diode
CN102034715A (zh) * 2010-10-12 2011-04-27 上海宏力半导体制造有限公司 功率金属氧化物半导体场效应晶体管的制作方法
CN102005450A (zh) * 2010-10-12 2011-04-06 浙江大学 一种应用于vdmos器件的静电放电保护结构
US8476676B2 (en) * 2011-01-20 2013-07-02 Alpha And Omega Semiconductor Incorporated Trench poly ESD formation for trench MOS and SGT
CN102593125A (zh) * 2012-03-09 2012-07-18 上海宏力半导体制造有限公司 沟槽式mos静电释放结构以及集成电路
US9418983B2 (en) * 2012-10-12 2016-08-16 Chengdu Monolithic Power Systems Co., Ltd. Semiconductor device and associated method for manufacturing
CN103022015B (zh) * 2012-12-27 2015-07-01 成都芯源***有限公司 静电放电保护单元及半导体器件
US9595587B2 (en) * 2014-04-23 2017-03-14 Alpha And Omega Semiconductor Incorporated Split poly connection via through-poly-contact (TPC) in split-gate based power MOSFETs
DE102014115464B4 (de) * 2014-10-23 2019-10-24 Infineon Technologies Austria Ag Leistungs-halbleitervorrichtung mit temperaturschutz
DE102014117954B4 (de) * 2014-12-05 2020-09-24 Infineon Technologies Ag Halbleitervorrichtungen mit Transistorzellen und thermoresistivem Element
CN105097697B (zh) * 2015-06-15 2019-04-05 上海新储集成电路有限公司 一种实现高电压集成cmos器件的器件结构和制备方法
CN107230631A (zh) * 2016-03-23 2017-10-03 北大方正集团有限公司 沟槽型半导体器件的制作方法
CN109728070A (zh) * 2017-10-31 2019-05-07 华润微电子(重庆)有限公司 一种mos静电防护沟槽器件及其制造方法
CN108091573B (zh) * 2017-12-20 2020-12-18 西安龙腾新能源科技发展有限公司 屏蔽栅沟槽mosfet esd结构的制造方法
CN108389859A (zh) * 2018-03-30 2018-08-10 上海华虹宏力半导体制造有限公司 沟槽栅mosfet中集成esd多晶硅层的结构和方法
CN109065532B (zh) * 2018-07-17 2021-02-26 眉山国芯科技有限公司 一种功率器件及其制作方法
EP4170728A1 (en) * 2021-10-21 2023-04-26 Nexperia B.V. A trench gate metal oxide semiconductor field effect transistor, mosfet, as well as a corresponding method of manufacture

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6291285B1 (en) * 1998-12-16 2001-09-18 United Microelectronics Corp. Method for protecting gate oxide layer and monitoring damage
US6514839B1 (en) * 2001-10-05 2003-02-04 Taiwan Semiconductor Manufacturing Company ESD implantation method in deep-submicron CMOS technology for high-voltage-tolerant applications with light-doping concentrations
US6710418B1 (en) * 2002-10-11 2004-03-23 Fairchild Semiconductor Corporation Schottky rectifier with insulation-filled trenches and method of forming the same
DE102004026100B4 (de) * 2004-05-25 2007-10-25 Infineon Technologies Ag ESD-Schutzstrukturen für Halbleiterbauelemente
US20080042208A1 (en) * 2006-08-16 2008-02-21 Force Mos Technology Co., Ltd. Trench mosfet with esd trench capacitor
US7511357B2 (en) * 2007-04-20 2009-03-31 Force-Mos Technology Corporation Trenched MOSFETs with improved gate-drain (GD) clamp diodes
US7585705B2 (en) * 2007-11-29 2009-09-08 Alpha & Omega Semiconductor, Inc. Method for preventing gate oxide damage of a trench MOSFET during wafer processing while adding an ESD protection module atop

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI509809B (zh) * 2012-12-21 2015-11-21 Alpha & Omega Semiconductor 帶有自對準有源接觸的基於高密度溝槽的功率mosfet及其制備方法
TWI567921B (zh) * 2014-12-30 2017-01-21 杰力科技股份有限公司 功率開關元件
US9659921B2 (en) 2014-12-30 2017-05-23 Excelliance Mos Corporation Power switch device

Also Published As

Publication number Publication date
US8084304B2 (en) 2011-12-27
US20090140333A1 (en) 2009-06-04
US20090278199A1 (en) 2009-11-12
TWI360879B (en) 2012-03-21
US7728385B2 (en) 2010-06-01
US20110018054A1 (en) 2011-01-27
US7585705B2 (en) 2009-09-08
CN101447453B (zh) 2011-02-16
CN101447453A (zh) 2009-06-03

Similar Documents

Publication Publication Date Title
TW200924165A (en) Method for preventing gate oxide damage of a trench MOSFET during wafer processing while adding an ESD protection module atop
US8440533B2 (en) Self-aligned contact for replacement metal gate and silicide last processes
KR101276440B1 (ko) 직접 트렌치 폴리실리콘 접촉을 포함한 수평 트렌치 mosfet 및 이를 형성하는 방법
TWI484567B (zh) 半導體結構與其製造方法
US8004009B2 (en) Trench MOSFETS with ESD Zener diode
TWI525821B (zh) Mosfet元件與其形成方法
CN100578787C (zh) 半导体装置及其制造方法
KR101778502B1 (ko) 서로 연결되는 트랜지스터를 포함한 집적 회로를 포함하는 전자 장치
US9006748B2 (en) Semiconductor device and method for manufacturing same
TW201246390A (en) Semiconductor device and manufacturing method thereof
TW201232760A (en) Semiconductor device and fabrication method thereof
JP2009535844A5 (zh)
US9184163B1 (en) Low cost transistors
CN108400166A (zh) 在端子降低表面电场区域中具有端子沟槽的功率晶体管
TW200917376A (en) Source/drain stressors formed using in-situ epitaxial growth
US6847086B2 (en) Semiconductor device and method of forming the same
US7851310B2 (en) Method for forming semiconductor device
CN103762177A (zh) 具有嵌入式硅锗源漏区域的场效应晶体管中邻近效应的减少
US20110241156A1 (en) Semiconductor device and method for manufacturing the same
CN105981144B (zh) 终止结构及其制作方法
KR100442854B1 (ko) 반도체장치의 제조방법
CN114093950B (zh) 一种阶梯型sti辅助式场板的ldmos器件及其制造方法
JP2018207031A (ja) 半導体装置およびその製造方法
KR20080084258A (ko) 반도체 소자의 형성 방법
TWI647747B (zh) 功率場效電晶體、功率場效電晶體裝置及製造功率場效電晶體之方法