TH45596A - The network revives the digital symbol timing. - Google Patents

The network revives the digital symbol timing.

Info

Publication number
TH45596A
TH45596A TH1002500A TH0001002500A TH45596A TH 45596 A TH45596 A TH 45596A TH 1002500 A TH1002500 A TH 1002500A TH 0001002500 A TH0001002500 A TH 0001002500A TH 45596 A TH45596 A TH 45596A
Authority
TH
Thailand
Prior art keywords
circuit
signal
network
digital
clock signal
Prior art date
Application number
TH1002500A
Other languages
Thai (th)
Inventor
ริล โบยิลเล็ต นายเอรอน
ซิดนีย์ สตีวาร์ด นายจอห์น
Original Assignee
นายโรจน์วิทย์ เปเรร่า
นายธเนศ เปเรร่า
นางดารานีย์ วัจนะวุฒิวงศ์
นางสาวสนธยา สังขพงศ์
Filing date
Publication date
Application filed by นายโรจน์วิทย์ เปเรร่า, นายธเนศ เปเรร่า, นางดารานีย์ วัจนะวุฒิวงศ์, นางสาวสนธยา สังขพงศ์ filed Critical นายโรจน์วิทย์ เปเรร่า
Publication of TH45596A publication Critical patent/TH45596A/en

Links

Abstract

DC60 (23/05/49) เครื่องรับโทรทัศน์จะประมวลผลสัญญาณมอดูเลต VSB สัญญาณดังกล่าวนี้จะมี ข้อมูลข่าวสารโทรทัศน์ที่มีความคมชัดสูง และกระจายไปในระดับพื้นโลกบรรจุอยู่ด้วย เครื่องรับโทร ทัศน์ดังกล่าวนี้จะประกอบด้วย วงจรแปลงผันแอนาลอกให้เป็นดิ จิตอล สำหรับนำไปใช้สร้างกระแสข้อมูลดิจิตอล เครือข่ายฟื้น การจับเวลาสัญลักษณ์และ เครือข่ายฟื้นการซิง โครไนซ์เซ็กเม็นท์ จะพัฒนาสัญญาณนาฬิกาให้กับวงจรแปลงผัน ดิจิตอล สัญญาณนาฬิกาจะมีการสุ่มตัวอย่างการจับเวลาได้อย่างถูกต้อง การฟื้นการจับ เวลาสัญลักษณ์จะรวมถึงวงจรตรวจจับเฟสที่ตอบ สนองกับเอาต์พุต ที่ออกมาจากวงจร กำเนิดการฟื้นการซิง โครไนซ์เซ็กเม็นท์ ซึ่งวงจรกำเนิดการฟื้นการซิงโครไนซ์เซ็กเม็นท์นี้ ก็จะตอบสนองกับสัญญาณปรับ เท่าที่ออกมาจากวงจรปรับเท่าช่องสัญญาณที่เหมาะสม วงจรออส ซิลเลเตอร์ที่ถูกควบคุมจะให้กำเนิดสัญญาณนาฬิกาสุ่มตัวอย่างให้กับวงจรแปลง ผันดิจิตอล เครือข่ายควบคุมจะเลื่อนช่วง ระยะความถี่ของวงจรออสซิลเลเตอร์ให้คง รักษาการทำงานเป็น เชิงเส้น ตามที่ต้องการไว้เพื่อเป็นการยกระดับการได้มาของการ จับ เวลาสัญลักษณ์ เครื่องรับโทรทัศน์จะประมวลผลสัญญาณมอดูเลต VSB สัญญาณดังกล่าวนี้จะมีข้อมูลข่าว สารโทรทัศน์ที่มีความคมชัดสูงและมี กระจายเสียงไปในระดับพื้นโลกบรรจุอยู่ด้วย เครื่องรับโทร ทัศน์ ดังกล่าวนี้จะประกอบด้วย วงจรแปลงผันแอนาลอกให้เป็นดิ จิตอลสำหรับนำไปใช้สร้างกระแสข้อมูล ดิจิตอล เครือข่ายฟื้น การจับเวลาสัญลักษณ์และเครือข่ายฟื้นการซิง โครไนซ์เซ็กเม็นท์จะพัฒนา สัญญาณนาฬิกาให้กับวงจรดิจิตอล สัญญาณนาฬิกาจะมีการสุ่มตัวอย่างการจับเวลาได้อย่างถูกต้อง การฟื้นการจับเวลาสัญลักษณ์จะรวมถึงวงจรตรวจจับเฟสที่ตอบ สนองกับเอาต์พุตที่ออกมาจากวงจร กำเนิดการฟื้นการซิง โครไนซ์เซ็กเม็นท์ ซึ่งในทางกลับกันจะตอบสนองกับสัญญาณปรับ เท่าที่ออกมา จากวงจรปรับเท่าช่องสัญญาณที่เหมาะสม วงจรออส ซิลเลเตอร์ของวงจรควบคุมจะให้กำเนิดสัญญาณ นาฬิกาสุ่มตัว อย่างกับวงจรแปลงผันดิจิตอล เครือข่ายควบคุมจะเลื่อนช่วง ระยะความถี่ของวงจรออส ซิลเลเตอร์ให้คงรักษาการทำงานเป็น เชิงเส้นตามที่ต้องการไว้ จึงเป็นการยกระดับการให้ได้การ จับเวลา สัญลักษณ์มา DC60 (23/05/49) A television receiver processes a VSB modulated signal. Television news with high definition. And spread to the global level contained Call receiver This vision will consist of An analog-to-digital conversion circuit for generating digital data streams. Revive network Symbol timing and Synchronization network Synchronize gender The clock signal will be developed for the digital conversion circuit, the clock signal will have accurate timing sampling. Regaining the grip The symbol time will include the response phase detection circuit. Respond to the output That came out of the cycle The birth of the resurrection Synchronize gender The cycle of resurgence of this segment synchronization It will respond to the signal. As far out of the appropriate channel equalization circuit, the controlled oscillator circuit generates a sampling clock signal to the digital converter circuit, the control network shifts the range. The frequency range of the oscillator circuit to be constant. Maintains the desired linear operation to enhance the acquisition of symbolic timing. A television receiver processes a VSB modulated signal. This signal contains news information. Television with high definition and Broadcasting to the world level is contained with This telephoto receiver will consist of Analog-to-Di conversion circuit Psychol is used to create digital streams, networks, and revive. Symbol timing and network resurgence Synchronized segment will develop. Clock signal to digital circuit The clock signal is sampled for accurate timing. To revive the timer, the symbol will include the reactive phase detection circuit. Responding to the output coming out of the circuit. The birth of the resurrection Synchronize gender Which, in turn, responds to the modulation signals that come out of the appropriate channel equalization circuit, the control circuit's oscillator produces the signal. Random clock Like a digital converter circuit The control network will shift the range. Oss cycle frequency range The sailor will keep working as Linear as desired Thus raising the level of obtaining the symbol timing

Claims (1)

1. ในระบบประมวลผลกระแสข้อมูลรับและมีสัญญาณแสดงเงาภาพบรรจุอยู่ด้วยนั้น จะมี เครื่องมือที่ประกอบด้วย เครือข่ายฟื้นการซิงโครไนซ์ที่ตอบสนองกับสัญญาณรับสำหรับ นำไปใช้สร้างส่วนประกอบ ในการซิงโครไนซ์ที่ฟื้นตัวแล้ว เครือข่ายฟื้นการจับเวลาสัญลักษณ์ที่ตอบสนองกับสัญญาณรับ และตอบสนองกับส่วน ประกอบในการซิงโครไนซ์ที่ฟื้นตัวแล้ว สำหรับนำไปใช้สร้างสัญญาณสุ่มตัวอย่างสัญลักษณ์ และ วงจรปรับเท่าช่องสัญญาณ (34) ที่ตอบสนองกับสัญญาณรับ สำหรับนำไปใช้สร้างสัญญาณ ปรับเท่า แท็ก :1.In the receiving stream processing system and there is a shadow display signal, there are tools that include The network regains synchronization that responds to the receiving signal for Used to create components In the restored synchronization The network revives the symbol timer that responds to the received signal. And meet with Assembled in the restored synchronization. For use in generating symbolic sampling signals and channel equalization circuits (34) that respond to the receiving signal. For use in creating a tag-equaling signal:
TH1002500A 2000-07-06 The network revives the digital symbol timing. TH45596A (en)

Publications (1)

Publication Number Publication Date
TH45596A true TH45596A (en) 2001-06-01

Family

ID=

Similar Documents

Publication Publication Date Title
KR970004743A (en) Symbol Timing Recovery Circuit and Method
AU656098B2 (en) Carrier frequency error detector capable of accurately detecting a carrier frequency error
MY125524A (en) Digital symbol timing recovery network.
KR960032957A (en) Symbols and frame synchronization in TDMA and CDMA systems
KR960003192A (en) Synchronous transmission and reception device of spread spectrum communication method
WO2000041521A3 (en) Psk burst receiver with phase adjustment and timing and data recovery
CN105119702B (en) Time synchronization method and device for signal processing
JPH05219016A (en) Transmitting and receiving circuit
JPH10294711A (en) Ofdm demodulator
CN109462421A (en) Signal timing recovery method and recovery device, signal demodulating method and demodulating system
EP1067785A3 (en) Controlled oscillator in a digital symbol timing recovery network
EP0797314A3 (en) Synchronizer for receiver of spread spectrum communication apparatus
TH45596A (en) The network revives the digital symbol timing.
JP2006254412A (en) Pulse modulation radio communication apparatus
KR100845319B1 (en) system and apparatus for generating GPS sync clock
KR19980077667A (en) Symbol Timing Recovery Device
Souissi et al. Software efficient implementation of GMSK modem for an automatic identification system transceiver
JP2770995B2 (en) Receiver for spread spectrum communication
JP2006186439A (en) Optical communications apparatus
JP3518764B2 (en) Orthogonal frequency division multiplex signal receiving apparatus and orthogonal frequency division multiplex signal receiving method
KR100595837B1 (en) Phase detector of input signal in communication system
JPH04196936A (en) Frame synchronizing circuit
WO2003084080A2 (en) System and method for signal time alignment using programmable matched filter coefficients
JP3518762B2 (en) Orthogonal frequency division multiplex signal receiving apparatus and orthogonal frequency division multiplex signal receiving method
JP3972094B2 (en) Pulse signal communication system