TH12675A - Synced horizontal sweep at horizontal frequency combination - Google Patents

Synced horizontal sweep at horizontal frequency combination

Info

Publication number
TH12675A
TH12675A TH9001000993A TH9001000993A TH12675A TH 12675 A TH12675 A TH 12675A TH 9001000993 A TH9001000993 A TH 9001000993A TH 9001000993 A TH9001000993 A TH 9001000993A TH 12675 A TH12675 A TH 12675A
Authority
TH
Thailand
Prior art keywords
frequency
signal
locked loop
aforementioned
sync
Prior art date
Application number
TH9001000993A
Other languages
Thai (th)
Other versions
TH12675EX (en
TH18949B (en
Inventor
ยูจีน เฟอร์สเลอร์ นายโรแนลด์
โรดริเกซ-คาวาซอส นายเอ็นริคิว
Original Assignee
นายธเนศ เปเรร่า
นายโรจน์วิทย์ เปเรร่า
Filing date
Publication date
Application filed by นายธเนศ เปเรร่า, นายโรจน์วิทย์ เปเรร่า filed Critical นายธเนศ เปเรร่า
Publication of TH12675A publication Critical patent/TH12675A/en
Publication of TH12675EX publication Critical patent/TH12675EX/en
Publication of TH18949B publication Critical patent/TH18949B/en

Links

Abstract

วงจรเฟสล็อกลูปอันดับแรกจะทำการสร้างสัญญาณเวลาอันดับแรกที่ความถี่ การซิงค์แนวนอนอันดับแรก ตามองค์ประกอบการซิงค์แนวนอนในสัญญาณภาพ วงจรตัวเปลี่ยนจะทำการรับจากสัญญาณเวลาอันดับแรกเป็นอันดับสอง จะมีความถี่อันดับสองที่การคูณของความถี่อันดับแรก และให้ไปยังการสั่งในความถี่ที่อัตราตามความถี่อันดับแรก วงจรเฟสล็อกลูปอันดับสองจะรับสัญญาณเวลาอันดับสอง ซึ่งจะไม่สมมาตรภายในควบเวลาของสัญญาณเวลาอันดับแรกและสัญญาณป้อนกลับในแบบพร้อมกับความถี่อันดับสอง จะประกอบด้วยตัวกำเนิดความถี่ที่สามารถควบคุมได้สำหรับการสร้างสัญญาณการซิงค์ที่เรียบที่ความถี่อันดับสอง วงจรเฟสล็อกลูปอันดับสอง จะมีลักษณะส่อการตอบสนองวงรอบที่ถูกกำหนดโดยตัวกรองช่วงต่ำ เพื่อป้องกันตัวกำเนิดความถี่ที่มีการควบคุมแรงดันจากการเปลี่ยนความถี่ที่เร็วเท่ากับอัตราการสั่นของสัญญาณเวลาอันดับสอง ซึ่งจะทำให้มีการรับสัญญาณค่าผิดพลาดสำหรับตัวกำเนิดความถี่ที่ควบคุมได้ไปยังค่าเฉลี่ย เป็นผลให้มีการแก้ไขสัญญาณการซิงค์ที่สมมาตรที่ความถี่อันดับสอง สถานะการหักเหที่ออกตามแนวนอนจะถูกต่อกับวงจรเฟสล็อกลูปอันดับสองสำหรับการกวาดแนวนอนที่มีการซิงค์ตามความถี่อันดับสอง ไม่มีความจำเป็นในการเพิ่มวงจรสร้างสัญญาณ เพื่อแก้ไขการสมมาตรของสัญญาณเวลาอันดับแรกที่สร้างโดยวงจรเฟสล็อกลูปอันดับแรก หรือการสมมาตรของสัญญาณเวลาอันดับสองที่รับโดยตัวเปลี่ยน The first phase locked loop circuit generates a first time signal at a frequency. First horizontal sync According to the horizontal sync component in the video signal The commutator circuit receives from the first to the second time signal. There will be a second frequency at the multiplication of the first frequency. And go to the order in the frequency at the first frequency rate The second phase locked loop will receive a second time signal. It is asymmetric within the timing of the first time signal and feedback signal in a combination with the second frequency. It contains a controllable frequency generator for generating a smooth sync signal at a second frequency. Second-order phase-locked loop It is characterized by an indication of the cyclic response determined by the low-range filter. To prevent the voltage regulated frequency generator from changing the frequency as fast as the oscillation rate of the second time signal. This will cause an error signal for the controllable frequency generator to be taken to the mean value. As a result, symmetrical sync signal is corrected at the second frequency. The horizontally released refraction state is connected to the second order phase-locked loop for the second-order sync-up horizontal sweep. There is no need for an additional signal generator circuit. To correct the symmetry of the first time signal generated by the first phase locked loop circuit. Or the symmetry of the second time signal received by the changer

Claims (8)

1. ระบบการซิงค์ประกอบด้วย วงจรเฟสล็อกลูป (phase locked loop) อันดับแรกที่มีตัวกำเนิดความถี่ที่สามารถควบคุมได้อันดับแรกและตัวเปรียบเทียบอันดับแรกสำหรับทำการสร้างสัญญาณเวลาอันดับแรกที่ความถี่การซิงค์อันดับแรกตามองค์ประกอบการซิงค์ในสัญญาณภาพ วิถีทางสำหรับการได้รับจากสัญญาณเวลาอันดับแรกดังกล่าว และจากตัวกำเนิดความถี่อันดับแรกดังกล่าวเป็นสัญญาณเวลาอันดับสองที่มีความถี่อันดับสองที่เป็นทวีคูณของความถี่อันดับแรกดังกล่าว และถูกเปลี่ยนแปลงความถี่ที่อัตราตามความถี่อันดับแรกดังกล่าว วงจรเฟสล็อกลูป อันดับสองที่มีตัวเปรียบเทียบอันดับสองสำหรับการรับสัญญาณเวลาอันดับสองดังกล่าว และสัญญาณป้อนกลับตามความถี่อันดับสองดังกล่าว และตัวกำเนิดความถี่ที่สามารถควบคุมได้อันดับสองสำหรับทำการสร้างสัญญาณซิงค์ที่ความถี่อันดับสองดังกล่าวและ สถานการณ์หักเหออก (output deflection stage) ที่ถูกต่อสำหรับการรับสัญญาณการซิงค์ดังกล่าวที่ความถี่อันดับสองดังกล่าว และสำหรับการสร้างสัญญารซ้ำแนว ซึ่งสัมพันธ์กับสัญญาณป้อนกลับดังกล่าวสำหรับการกวาดที่มีการซิงค์ตามความถี่อันดับสองดังกล่าว วงจรเฟสล็อกลูป อันดับสองดังกล่าวจะมีการตอบสนองวงรอบที่มีลักษณะส่อเพื่อป้องกันตัวกำเนิดความถี่ที่สามารถควบคุมได้อันดับสองดังกล่าวจากการเปลี่ยนความถี่ที่เร็วเท่ากับอัตราการเปลี่ยนแปลงดังกล่าวของสัญญาณเวลาอันดับสองดังกล่าว 2. ระบบของข้อถือสิทธิที่ 1 ในที่ซึ่ง วงจรเฟสล็อกลูป อันดับแรกดังกล่าวประกอบด้วยแนวป้อนกลับสำหรับสัญญาณป้อนกลับที่สัมพันธ์กับสัญญาณเวลาอันดับแรกดังกล่าว 3. ระบบของข้อถือสิทธิที่ 1 ในที่ซึ่ง วิถีทางสำหรับการรับสัญญาณเวลาอันดับสองดังกล่าวถูกต่อระหว่างวงจรเฟสล็อกลูป อันดับแรกและอันดับสองดังกล่าว 4. ระบบของข้อถือสิทธิที่ 1 ในที่ซึ่ง วงจรเฟสล็อกลูป อันดับสองประกอบด้วยตัวกรองช่วงต่ำสำหรับการควบคุมตัวกำเนิดความถี่ที่มีการควบคุมแรงดันตัวกรองช่วงต่ำดังกล่าวที่มีลักษณะกำหนดความถี่ที่ตอบสนองต่อวงรอบดังกล่าว 5. ระบบของข้อถือสิทธิที่ 1 ในที่ซึ่งสัญญาณป้อนกลับดังกล่าวของวงจรเฟสล็อกลูปอันดับสองดังกล่าวจะได้รับพัลส์ซ้ำแนวดังกล่าวจากสถานะการหักเหออก 6. ระบบของข้อถือสิทธิที่ 1 ในที่ซึ่งสัญญาณเวลาอันดับแรกดังกล่าวมีความถี่ตามองค์ประกอบการซิงค์แนวนอนในสัญญาณภาพดังกล่าว และสัญญาณป้อนกลับดังกล่าวที่สัมพันธ์กับพัลล์ซ้ำแนวในแนวนอน 7. ระบบของข้อถือสิทธิที่ 1 ในที่ซึ่งผลรวมของคาบเวลาของพัลส์ที่ติดกันของสัญญาณเวลาอันดับสองดังกล่าวในแต่ละคาบเวลาพัลส์ของสัญญาณเวลาอันดับแรกดังกล่าวจะคงที่ 8. ระบบการซิงค์ประกอบด้วย วงจรเฟสล็อกลูป อันดับแรก รวมถึงตัวกำเนิดความถี่และการสร้างสัญญาณเวลา fH ที่ซึ่งกับองค์ประกอบการซิงค์ fH ในสัญญาณภาพ วงจรเฟสล็อกลูป อันดับสองที่มีตัวเปรียบเทียบสำหรับการรับสัญญาณเวลา 2fH และสัญญาณป้อนกลับ 2fH ตัวกำเนิดความถี่อันดับสองสำหรับการสร้างสัญญาณการซิงค์ในแนวนอน 2fH และสถานะการหักเหออกสำหรับการกวาดที่มีการซิงค์ 2fH ที่ต่อกับตัวกำเนิดความถี่อันดับสองดังกล่าว และถูกต่อกับตัวเปรียบเทียบดังกล่าว และ วิถีทางที่ถูกต่อระหว่างวงจรเฟสล็อกลูป อันดับแรกและอันดับสองดังกล่าวตอบสนองต่อสัญญาณเวลา fH ดังกล่าว และตัวกำเนิดความถี่อันดับแรกจากวงจรเฟสล็อกลูป อันดับแรกดังกล่าวสำหรับการสร้างสัญญาณเวลา 2fH ดังกล่าว เป็นอินพุทไปยังตัวเปรียบเทียบดังกล่าวของวงจรเฟสล็อกลูป อันดับสองดังกล่าว 9. ระบบของข้อถือสิทธิที่ 8 ในที่ซึ่งสัญญาณเวลา 2fH ดังกล่าวถูกเปลี่ยนแปลงคาบเวลาของความถี่ที่อัตรา fH ดังกล่าว และวงจรเฟสล็อกลูป อันดับสองดังกล่าวมีการตอบสนองวงจรรอบที่มีลักษณะส่อเพื่อป้องกันตัวกำเนิดความถี่อันดับสองดังกล่าวจากการเปลี่ยนความถี่ที่เร็วเท่ากับอัตราการเปลี่ยนแปลงดังกล่าวของสัญญาณเวลา fH ดังกล่าว 1 0. ระบบขอข้อถือสิทธิที่ 9 ในที่ซึ่งวิถีทางดังกล่าวต่อระหว่างวงจรเฟสล็อกลูปอันดับแรกและอันดับสองดังกล่าวประกอบด้วยวงจรดิจิตัล 1 1. ระบบของข้อถือสิทธิที่ 9 ในที่ซึ่ง วงจรเฟสล็อกลูปอันดับสองดังกล่าวประกอบด้วยตัวกรองช่วงต่ำสำหรับควบคุมตัวกำเนิดความถี่อันดับสองดังกล่าว ตัวกรองช่วงต่ำดังกล่าวจะมีลักษณะการกำหนดความถี่ที่ตอบสนองต่อวงจรรอบดังกล่าว 1 2. ระบบของข้อถือสิทธิที่ 8 ในที่ซึ่งสัญญาณป้อนกลับดังก่าวจะได้รับพัลส์ซ้ำแนวจากสถานะการหักเหออกดังกล่าว 1 3. ระบบขอข้อถือสิทธิที่ 8 ในที่ซึ่งสัญญาณป้อนกลับ 2fH ดังกล่าวสัมพันธ์กับพัลส์ซ้ำแนวในแนวนอน 1 4. ระบบของข้อถือสิทธิที่ 8 ในที่ซึ่งผลรวมของคาบเวลาของพัลส์ที่ติดกันของสัญญาณเวลา 2fH ดังกล่าว ในแต่ละคาบเวลาของพัลส์ของสัญญาณเวลา fH ดังกล่าวจะคงที่ 1 5. ระบบการหักเหและการซิงค์ประกอบด้วย วงจรเฟสล็อกลูป อันดับแรกที่มีตัวกำเนิดความถี่ nfH และตัวหาร l/n สำหรับการสร้างสัญญาณเวลาอันดับแรกที่ fH และสัมพันธ์กับองค์ประกอบการซิงค์แนวนอนในสัญญาณภาพ วิถีทางการนับที่เซ็ตไว้ล่วงหน้าโดยสัญญาณเวลาอันดับแรกดังกล่าว และตอบสนองต่อตัวกำเนิดความถี่ nfH ดังกล่าว สำหรับการได้รับสัญญาณเวลาอันดับสองที่ mfH สถานะการหักเหออกตามแนวนอน และ วงจรเฟสล็อกลูป อันดับสองที่มีตัวเปรียบเทียบสำหรับการรับสัญญาณเวลาอันดับสองดังกล่าว และสัญญาณป้อนกลับที่ได้รับจากสถานะการหักเหออกตามแนวนอนดังกล่าวและตัวเนิดความถี่อันดับสองสำหรับการสร้างสัญญาณการซิงค์การกวาดที่ mfH สถานะการหักเหออกแนวนอนดังกล่าวจะถูกต่อกับตัวกำเนิดความถี่อันดับสองดังกล่าวสำหรับการกวาดแนวนอนที่มีการซิงค์ที่ mfH 1 6. ระบบของข้อถือสิทธิที่ 15 ในที่ซึ่ง n และ m เป็นจำนวนเต็มที่เป็นคู่ และ n มีค่า มากกว่า m 1 7. ระบบของข้อถือสิทธิที่ 15 ในที่ซึ่ง n คือ 32 และ m คือ 2 1 8. ระบบของข้อถือสิทธิที่ 15 ในที่ซึ่ง วงจรเฟสล็อกลูปอันดับสองดังกล่าวประกอบด้วยตัวกรองช่วงต่ำสำหรับการสร้างสัญญาณควบคุมสำหรับตัวกำเนิดความถี่อันดับสองดังกล่าว ซึ่งจะป้องกันตัวกำเนิดความถี่อันดับสองดังกล่าวจากการเปลี่ยนแปลงความถี่ที่เร็วเท่ากับการเปลี่ยนที่เกิดในความถี่ของสัญญาณอันดับสองดังกล่าว 1 9. ระบบของข้อถือสิทธิที่ 15 ในที่ซึ่งสัญญาณป้อนกลับดังกล่าวสัมพันธ์กับพัลส์ซ้ำแนวของสถานะการหักเหออกแนวนอนดังกล่าว 2 0. ระบบของข้อถือสิทธิที่ 15 ในที่ซึ่งผลรวมของคาบเวลาพัลล์ที่ติดกันของสัญญาณเวลาอันดับสองดังกล่าว ในแต่ละคาบเวลาพัลส์ของสัญญาณเวลาอันดับแรกดังกล่าวจะคงที่ 21. The sync system consists of A first phase locked loop with a first controllable frequency generator and a first comparator for generating the first time signal at the first sync frequency according to the sync component in the video signal. A path for obtaining from such a first time signal. And from the aforementioned first frequency generator it is a second time signal with a second frequency that is a multiple of that first frequency. And was changed at the aforementioned first frequency rate Phase locked loop circuit Second place with a second comparator for such second time signal reception. And feedback signal according to the second frequency And a second controllable frequency generator for generating a sync signal at that second frequency and The output deflection stage connected for receiving such a sync signal at the aforementioned second frequency. And for creating repeating contracts This is related to the feedback signal for the aforementioned second frequency sync sweep. Phase locked loop circuit The aforementioned second order has a hinted loop response to prevent such second-order controllable frequency generators from changing the frequency as fast as the aforementioned rate of change of the second time signal 2. The system of claim 1, where the phase-locked loop The first priority consists of a feedback line for the feedback signal relative to the aforementioned first time signal. 3. A system of claim 1 where the path for the second time signal is connected during phase locked circuits. Loops Such first and second. 4. System of claim 1 where the phase-locked loop The second order consists of a low-range filter for the control of a pressure-regulated frequency generator, such a low-range filter that has a characteristic that determines the frequency that responds to that loop 5. System of claim 1, where The feedback signal of the aforementioned second-order phase-locked loop receives the same pulses from the deflection state. 6. System of claim 1 where the first time signal has a frequency. According to the horizontal sync component in the said signal And that feedback signal relative to horizontal repeating pulses 7. System of claim 1 where the periodic sum of the consecutive pulses of the second time signal in each The pulse interval of the said first time signal is constant. 8. The sync system consists of The first phase-locked loop circuit includes a frequency generator and fH time signal generation, where with the fH sync element in the phase-locked loop image signal. Second with a comparator for 2fH time gain and 2fH feedback, second frequency generator for generating a 2fH horizontal sync signal and deflection state for a 2fH synced sweep connected to the generator. The second such frequency And is connected to the comparator and the path connected between the phase-locked loop. Such first and second responds to the aforementioned fH time signal and the first frequency generator from the phase-locked loop circuit. The above first for generating the aforementioned 2fH time signal is the input to the aforementioned comparator of the phase-locked loop circuit. The second claim 9. System of claim 8 where the aforementioned 2fH time signal is changed, the period of frequency at the fH rate and the phase locked loop. The second order has an implicit cyclic response to prevent the second frequency generator from changing the frequency as fast as the said rate of change of the fH time signal. 1 0. 9 where the path is connected between the aforementioned first and second phase-locked loops consists of a digital circuit 1. 1. System of claim 9, where such second-order phase-locked loop Contains a low-range filter for controlling the aforementioned second frequency generator. The low-range filter is characterized by determining the frequency that responds to that cycle 1 2. The system of claim 8, where such a feedback signal is received a repeating pulse from the state of 1 3. Claim 8 system where the 2fH feedback signal is associated with horizontal repeating pulses 1 4. System of claim 8 where the sum of the period The time of the corresponding pulses of the aforementioned 2fH time signals for each period of the said fH time pulses is constant. 1. 5. Refraction and sync systems consist of: Phase locked loop circuit First with an nfH frequency generator and l / n divider for generating a first time signal at fH and relative to the horizontal sync component in the video signal. The counting path pre-set by the aforementioned first time signal. And responds to the aforementioned nfH frequency generator for obtaining second-time signal at mfH, horizontal deflection state and phase-locked loop. Second place with a comparator for such second time reception. And the feedback signal received from the said horizontal deflection state and the second order frequency generator for generating the sweep sync signal at mfH, that horizontal deflection state is connected to the rated frequency generator. Such two for horizontal sweep are synced at mfH 1. 6. System of claim 15, where n and m are even integers and n is greater than m 1. 7. System of claim at 15 where n is 32 and m is 2. 1. 8. System of claim 15, where such a second-order phase-locked loop circuit consists of a low-range filter for generating a control signal for a second-order frequency generator as say This will protect the second-order frequency generator from the change in frequency as fast as the shift that occurs in the frequency of the second-order signal. 1 9. System of claim 15 where the feedback signal is relative to the pulses. The repeating pulses of the aforementioned horizontal deflection state 2 0. System of the 15th claim, where the sum of the consecutive pulses of the second time signal. For each period, the above first time signal pulses are fixed by 2. 1. ระบบการซิงค์ประกอบด้วย แหล่งจ่ายขององค์ประกอบการซิงค์แนวนอนของสัญญาณภาพที่ความถี่อันดับแรก วิถีทางที่ต่อกับแหล่งจ่ายดังกล่าว สำหรับการสร้างสัญญาณเวลาซึ่งจะถูกซิงค์กับองค์ประกอบการซิงค์แนวนอนดังกล่าว และที่ความถี่อันดับสองที่มากกว่าความถี่อันดับแรกดังกล่าวสัญญาณเวลาดังกล่าวจะขึ้นกับความผิดพลาดของเวลาจากการยุ่งของคาบเวลาของสัญญาณเวลาดังกล่าวที่ความถี่อันดับแรกดังกล่าว สถานะการหักเหแนวนอน และ วงจรเฟสล็อกลูป สำหรับการสร้างสัญญาณการซิงค์ที่มีการกวาดที่ความถี่อันดับสองดังกล่าว สำหรับการกวาดแนวนอนที่มีการซิงค์โดยสถานะการหักเหแนวนอนดังกล่าว ที่มีส่วนสำหรับเปรียบเทียบสัญญาณเวลาดังกล่าวและสัญญาณป้อนกลับที่สัมพันธ์กับการทำงานของสถานะการหักเหแนวนอนดังกล่าว วงจรเฟสล็อกลูป ดังกล่าวที่มีการตอบสนองที่มีลักษณะส่อ ซึ่งทำการเฉลี่ยค่าผิดพลาดของเวลาดังกล่าวอย่างแท้จริงในเวลาดังกล่าวเพื่อการกำจัดการชี้นำของการยุ่งของคาบเวลาดังกล่าวให้กับสัญญาณการซิงค์ที่มีการตรวจดังกล่าวอย่างแท้จริง 21. The sync system consists of The source of the horizontal sync element of the video signal at the first frequency. The way to connect to the said source For generating a time signal which will be in sync with that horizontal sync element. And at the second-order frequency greater than the aforementioned first frequency, the aforementioned signal is subject to the time error due to the interruption of the said period. Horizontal refraction state and phase locked loop For generating a sync signal swept at the aforementioned second frequency For a synced horizontal sweep by such horizontal deflection state There is a section for comparing the aforementioned timing signals and feedback signals relative to the operation of the horizontal refraction state. Phase locked loop circuit Such a response that is implied. Which literally averaged the said time error at that time in order to truly eliminate the suggestion of such period interference to the said sync signal. 2. ระบบของข้อถือสิทธิที่ 21 ในที่ซึ่งความถี่อันดับสองดังกล่าวจะเป็นทวีคูณของความถี่อันดับแรกดังกล่าว 22. System of claim 21 where the second frequency is a multiple of the said first frequency 2 3. ระบบของข้อถือสิทธิที่ 21 ในที่ซึ่งความถี่อันดับสองดังกล่าวจะเป็นตัวคูณคู่ของความถี่อันดับแรกดังกล่าว 23. The system of claim 21 where the second frequency is the pair multiplier of the said first frequency 2. 4. ระบบของข้อถือสิทธิที่ 21 ในที่ซึ่งวงจรเฟสล็อกลูป ดังกล่าวประกอบด้วยตัวกำเนิดความถี่ที่สามารถควบคุมได้ และตัวกรองช่วงต่ำสำหรับควบคุมตัวกำเนิดความถี่ดังกล่าวและตัวกรองช่วงต่ำดังกล่าวจะกำหนดลักษณะส่อของการตอบสนองดังกล่าว 24.The system of claim 21, where the phase-locked loop It consists of a controllable frequency generator. And a low-range filter for controlling the frequency generator, and such a low-range filter determines the implicit nature of the response. 5. ระบบของข้อถือสิทธิที่ 21 ในที่ซึ่งสัญญาณป้อนกลับดังกล่าวจะสัมพันธ์กับพัลส์ซ้ำแนว 25. System of claim 21 where the feedback signal is associated with a repeating pulse of line 2. 6. ระบบของข้อถือสิทธิที่ 21 ในที่ซึ่งส่วนดังกล่าวสำหรับการสร้างสัญญาณเวลาดังกล่าว ประกอบด้วย วงจรเฟสล็อกลูป อันดับสองที่ถูกซิงค์กับองค์ประกอบการซิงค์แนวนอนดังกล่าว และ ตัวเปลี่ยนแปลงความถี่ถูกซิงค์กับวงจรเฟสล็อกลูป อันดับสองดังกล่าว 26. The system of claim 21, where such a section for generating the said time signal consists of a phase-locked loop. The second is in sync with the aforementioned horizontal sync elements and the frequency modulator is in sync with the phase-locked loop. Second number 2 7. ระบบของข้อถือสิทธิที่ 21 ในที่ซึ่งผลรวมของคาบเวลาพัลส์ที่ติดกันของเวลาดังกล่าว ในแต่ละคาบเวลาพัลส์ขององค์ประกอบการซิงค์ดังกล่าวจะมีค่าคงที่อย่างแท้จริง 27. The system of claim 21, where the sum of consecutive pulse periods of that time For each period, the pulses of the aforementioned sync elements are literally constant 2. 8. ระบบของข้อถือสิทธิที่ 26 ในที่ซึ่งตัวเปลี่ยนแปลงความถี่ดังกล่าวประกอบด้วยตัวนับที่สามารถเซ็ตค่าล่วงหน้า สำหรับการแบ่งสัญญาณตัวกำเนิดความถี่จากวงจรเฟสล็อกลูปอันดับสองดังกล่าว8. The system of claim 26 where the frequency modulator consists of a counter that can be preset. For dividing the frequency generator signal from the aforementioned second-order phase-locked loop
TH9001000993A 1990-07-06 Synced horizontal sweep at horizontal frequency combination TH18949B (en)

Publications (3)

Publication Number Publication Date
TH12675A true TH12675A (en) 1993-05-10
TH12675EX TH12675EX (en) 1993-05-10
TH18949B TH18949B (en) 2005-09-01

Family

ID=

Similar Documents

Publication Publication Date Title
GB2228840A (en) Frequency synthesisers
US4679005A (en) Phase locked loop with frequency offset
US4706040A (en) Frequency synthesizer circuit
GB2039695A (en) Synchronizing signal generators
PL165610B1 (en) Synchronized display time control signals for video processing
FI103241B (en) Horisontalavböjningssystem
US5565928A (en) Circuit for generating a scan at a multiple of a synchronizing signal
TH18949B (en) Synced horizontal sweep at horizontal frequency combination
TH12675A (en) Synced horizontal sweep at horizontal frequency combination
US5349613A (en) Digital phase locked loop, and digital oscillator arranged to be used in the digital phase locked loop
FI104775B (en) Synchronous horizontal scan with multiple horizontal frequency
EP0966103B1 (en) Frequency synthesiser
EP0344856B1 (en) Video signal processing circuit
TH12675EX (en) Synced horizontal sweep at horizontal frequency combination
KR100215188B1 (en) Deflection circuit and monitor
MXPA95002546A (en) Synchronized exploration circuit
KR950007610B1 (en) Double speed deflection-sync signal system of television
KR950012248B1 (en) Horizontal sync. signal doubling system for tv receiver
RU2010422C1 (en) Selector of pulses by duration
GB2098372A (en) Improvements in television circuits
RU2215372C2 (en) Horizontal deflection yoke
JP2573727B2 (en) PLL circuit for video signal
SU987817A1 (en) Digital frequency synthesizer
KR0175038B1 (en) Digital synchronous correction circuit and method for operating for on-screen display
SU389608A1 (en) FREQUENCY SYNTHESIZER