SU951283A1 - Устройство дл ввода информации - Google Patents
Устройство дл ввода информации Download PDFInfo
- Publication number
- SU951283A1 SU951283A1 SU802985748A SU2985748A SU951283A1 SU 951283 A1 SU951283 A1 SU 951283A1 SU 802985748 A SU802985748 A SU 802985748A SU 2985748 A SU2985748 A SU 2985748A SU 951283 A1 SU951283 A1 SU 951283A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- register
- output
- information
- encoder
- Prior art date
Links
Landscapes
- Storage Device Security (AREA)
Description
Устройство относится к вычислительной технике и предназначено для . ввода информации в ЭВМ.
Известно устройство, содержащее послёдовательно соединенные регистр, ввода, шифратор и регистр обмена при помощи сумматора, порогового элемента и ключа £1].
Недостатком устройства является его сложность и зависимость работы от стабильности источников питания.
Наиболее близким по технической сущности является устройство для ввода информации, содержащее последовательно соединенные регистр ввода, шифратор и регистр обмена, а также блок индикации, первый вход которого подключен к первому выходу шифратора и первому входу регистра обмена, и блок управления сдвигом, вход которого подключен к второму выходу шифратора, а выход - к второму вхо- ду регистра обмена, выход которого соединен с третьим его входом £2j.
Однако это устройство не обеспечивает защиты от ввода в ЭВМ искаженной информации при возникновении неисправности регистра обмена.
Цель изобретения- повышение надежности устройства.
Поставленная цель достигается тем, что в устройство для ввода информации, содержащее первый регистр, выходы которого соединены с входами шифратора, выходы группы которого соединены с.входами группы второго регистра, первый вход которого соединен с первым входом индикатора, второй вход которого соединен с вторым входом второго регистра и с первым выходом шифратора, второй выход которого соединен с входом блока синхронизации, выход которого соединен с третьим входом второго регистра, выход которого соединен с четвертым входом второго регистра, введены счетчик, первый и второй элементы И, элемент ИЛИ и элемент ИЛИ-НЕ, выход которого соединен с первым входом первого элемента И, выход которого соединен с пятым входом второго регистра, выходы группы которого соединены с входами элемента ИЛИ-НЕ, выходы первого регистра соединены с входами элемента ИЛИ, выход которого соединен с вторым входом первого элемента И, выход блока синхрониза-,. ции соединен с входом счетчика,выход которого соединён с первым входом второго элемента И, выход которого соединён с первым входом индикатора, выход второго регистра соединен с вторым входом второго элемента И.
На чертеже представлена структурная схема устройства для ввода информации . 5
Устройство содержит первый регистр 1, шифратор 2, второй регистр 3, блок синхронизации 4, индикатор 5, элемент ИЛИ-НЕ б, первый элемент И 7, второй элемент и 8, элемент 10 (ИЛИ 9, счетчик 10.
Устройство работает следующим образом. »
При переключении одного из разрядов первого регистра 1 (например, 15 переключателем) ' возбуждается соответствующий вход шифратора 2, на ин-< формационных выходах которого уста-, навливается код вводимой величины (символа), который записывается вс 2Q старшие разряды второго регистра 3. : Кроме того, шифратор 2 проверяет достоверность кодируемой информации, обнаруживая запрещенные кодовые комбинации, возникающие, например, при 25’ одновременном переключении двух или более разрядов первого регистра 1.
В случае обнаружения ошибки шифратор 2 выдает импульс по первому управляющему выходу, который стирает искаженную информацию в старших раз- 30 рядах второго регистра 3, соединенных с информационными выходами шифратора. Одновременно этот же импульс поступает на вход индикатора 5, сигнализируя о.необходимости повторить ввод. 35
Если ошибка во входной информации не обнаружена, то шифратор 2 выдает импульс по второму управляющему выходу и запускает блок синхронизации 4. Блок синхронизации 4 генерирует 40‘ пачку из сдвигающих импульсов, подсчитываемых счетчиком 10 и осуществляющих циклический сдвиг информации во втором регистре 3, в результате чего освобождается место для записи 45 кода очередного символа. При отсутствии информации во втором регистре 3 возникает сигнал на выходе элемента ИЛИ-НЕ 6, поступающий на один из входов первого элемента И 7. При вводе первого символа сигнал с выхода элемента ИЛИ 9 поступает на второй вход первого элемента И 7,-что приводит к записи 1 в первый (.младший) разряд второго регистра 3. При вводе следующих символов записи 1 в младший разряд второго регистра 3 не происходит, так как отсутствует сигнал на выходе элемента ИЛИ-НЕ б..
1, записанная при вводе первого символа, перемещается по кольцу и при условии, что второй регистр 3 исправен, поступает с его выхода на первый вход второго элемента И 8 в тот момент, когда полностью завершено заполнение второго регистра 3. Одновременно на второй вход второго элемента И 8 подается сигнал с выхода счетчика 10, что приводит к появлению сигнала на выходе второго элемента И 8, поступающего на второй' вход индикатора 5. При нарушении нормальной работы второго регистра 3, ' разрешение на считывание информации сформировано не будет. Информация, которая в этом’ случае искажена при формировании массива во втором регистре 3, в ЭВМ не поступает.
Использование новых элементов счетчика, элементов И, ИЛИ и ИЛИ-НЕ '.в отличие от прототипа в ряде случаев исключает возможность ввода в ЭВМ информации, искаженной из-за неисправности регистра обмена.
Claims (2)
- соединён с пврвьил входом индикатора, выход второго регистра соединен с вторым входом второго элемента И. На чертеже представлена структурна схема устройства дл ввода информации . Устройство содержит первый регистр 1, шифратор 2, второй регистр 3, блок синхронизации 4, индикатор 5, элемент ИЛИ-НЕ б, первый элемент И 7, второй элемент И 8, элемент ИЛИ 9, счетчик 10. Устройство работает следующим образом . . При переключении одного из разр дов первого регистра 1 (например, переключателем) возбуждаетс соответствующий вход шифратора 2, на информационных выходах которэго уста-. навливаетс код вводимой величины (символа), который записываетс в с старшие разр ды второго регистра 3. Кроме того, шифратор 2 провер ет достоверность кодируемой информации, обнаружива запрещенные кодовые комбинации , возникающие, например, при одновременном переключении двух или более разр дов первого регистра 1. В случае обнаружени ошибки шифратор 2 выдает импульс по первому управл ющему выходу, который стирает искаженную информацию в старших разр дах второго регистра 3, соединенны с информационными выходами шифратора Одновременно этот же импульс поступа ет на вход индикатора 5, сигнализиру о-необходимости повторить ввод. Если ошибка во входной информации не обнаружена, то шифратор 2 выдает импульс по второму управл ющему выходу и запускает блок синхронизации 4, Блок синхронизации 4 генерирует пачку из сдвигающих импульсов, подсчитываемых счетчиком 10 и осуществл ющих циклический сдвиг информации во втором регистре 3, в результате чего освобождаетс место дл записи кода очередного символа. При отсутс вии информации во втором регистре 3 возникает сигнал на выходе элемента ИЛИ-НЕ 6, поступающий на один.из вхо дов первого элемента И 7. При вводе первого символа сигнал с выхода элемента ИЛИ 9 поступает на второй вход первого элемента И 7,что приводит записи 1 в первый tмладший 7 разр д второго регистра 3. При вводе следую щих символов записи 1 в младший разр д второго регистра 3 не происх дит, так как отсутствует сигнал на выходе элемента ИЛИ-НЕ б.. 1, записанна при вводе первог символа, перемещаетс по кольцу и при условии, что второй регистр 3 исправен, поступает с его выхода на первый вход второго элемента И 8 в тот момент, когда полностью завершено заполнение второго регистра 3. Одновременно на второй вход второго элемента И 8 подаетс сигнал с выхода счетчика 10, что приводит к по влению сигнала на выходе второго элемента И 8, поступающего на второй вход индикатора 5. При нарушении нормальной работы второго регистра 3, разрешение на считывание информации сформировано не будет. Информаци , котора в этом случае искажена при формировании массива во втором регистре 3, в ЭВМ не поступает. Использование новых элементов счетчика , элементов И, ИЛИ и ИЛИ-НЕ B отличие от прототипа в р де случаев исключает возможность ввода в ЭВМ информации, искаженной из-за неисправности регистра обмена. Формула изобретени Устройство дл ввода информации, содержащее первый регистр,- выходы которого соединены со входами шифратора , выходы группы которого соединены со входами группы второго регистра , -первый вход которого соединен с первым входом индикатора, второй вход которого соединен со вторым входом второго регистра и с первым выходом шифратора, второй выход которого соединен со входом -блока синхронизации, выход которого соединен с третьим входом второго регистра , выход которого соединен с четвертым входом второго регистра, отличающеес тем, что, с целью повышени надежности устройства, в него введены счетчик, первый и второй элементы И, элемент ИЛИ и элемент ИЛИ-НЕ, выход KOTopo.ro соединен с первым входом первого элемента И, выход которого соединен с п тым входом второго регистра, выходы группы которого соединены со входами элемента ИЛИ-НЕ, выходы первого регистра соединены со входами элемента ИЛИ, выход которого соединен со вторым входом первого элемента И, выход блока синхронизации соединен со входом счетчика, выход которого соединен с первым входом-второгоэлемента И, выход которого соединен с первым входом индикатора, выход второго регистра соединен со вторым входом второго элемента И. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР №723558, кл. G Об F 3/02, 1979. .
- 2. Авторское свидетельство СССР №651334, кл. G Об F 3/02, 1977 (прототип ) .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802985748A SU951283A1 (ru) | 1980-09-23 | 1980-09-23 | Устройство дл ввода информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802985748A SU951283A1 (ru) | 1980-09-23 | 1980-09-23 | Устройство дл ввода информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU951283A1 true SU951283A1 (ru) | 1982-08-15 |
Family
ID=20919145
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802985748A SU951283A1 (ru) | 1980-09-23 | 1980-09-23 | Устройство дл ввода информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU951283A1 (ru) |
-
1980
- 1980-09-23 SU SU802985748A patent/SU951283A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1394101A (en) | Interpreting systems for coded records | |
SE432488B (sv) | Anordning for behandling av data med sekretess | |
US3384902A (en) | Circuit arrangement for detecting errors in groups of data by comparison of calculated check symbols with a reference symbol | |
GB1599157A (en) | Digital recognition circuits | |
SU951283A1 (ru) | Устройство дл ввода информации | |
US3949365A (en) | Information input device | |
GB988924A (en) | Error detection and correction apparatus | |
GB844308A (en) | Data transfer apparatus | |
CA1078969A (en) | Method and apparatus for transfer of asynchronously altering data words | |
GB1581685A (en) | Check character detection in data processing system | |
SU1510006A1 (ru) | Устройство дл контрол канала цифровой магнитной записи-воспроизведени | |
SU1485307A2 (ru) | Устройство для контроля синхронизма воспроизведенных сигналов | |
SU1080132A1 (ru) | Устройство дл ввода информации | |
SU656107A2 (ru) | Устройство сдвига цифровой информации | |
SU1262472A1 (ru) | Устройство дл ввода информации | |
SU942001A1 (ru) | Устройство дл сортировки чисел | |
RU1805466C (ru) | Устройство микропрограммного управлени с контролем | |
SU951695A1 (ru) | Измеритель временных характеристик переходных процессов | |
US2961944A (en) | Digital computer | |
SU1010632A1 (ru) | Устройство дл задани тестов | |
SU824178A1 (ru) | Генератор потоков случайных событий | |
SU1483449A1 (ru) | Устройство дл сортировки чисел | |
SU703842A1 (ru) | Устройство дл считывани информации | |
SU943728A1 (ru) | Микропрограммное устройство управлени | |
JPS58115956A (ja) | デ−タ受信方式 |