SU949839A1 - Switching system for asynchronous digital signals - Google Patents

Switching system for asynchronous digital signals Download PDF

Info

Publication number
SU949839A1
SU949839A1 SU782631152A SU2631152A SU949839A1 SU 949839 A1 SU949839 A1 SU 949839A1 SU 782631152 A SU782631152 A SU 782631152A SU 2631152 A SU2631152 A SU 2631152A SU 949839 A1 SU949839 A1 SU 949839A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
code
block
blocks
Prior art date
Application number
SU782631152A
Other languages
Russian (ru)
Inventor
Владимир Павлович Чуркин
Original Assignee
Предприятие П/Я М-5308
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5308 filed Critical Предприятие П/Я М-5308
Priority to SU782631152A priority Critical patent/SU949839A1/en
Application granted granted Critical
Publication of SU949839A1 publication Critical patent/SU949839A1/en

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Description

(54) КОММУТАЦИОННАЯ СИСТЕМА ДЛЯ АСИНХРОННЫХ ЦИФРОВЫХ СИГНАЛОВ(54) COMMUTATION SYSTEM FOR ASYNCHRONOUS DIGITAL SIGNALS

Claims (1)

Изобретение относитс  к электросв зи и может использоватьс  в системах цифровой коммутации. Известна , коммутационна  система дл  асинхронных цифровых сигналов содержаща  абонентские блоки, выход каждого из которых соединен с соответствующим входом входного преобразовател  кода, а вход каждого абонентского блока соединен с выходом выходного преобразовател  кода, а также содержаща  блок считывани , выход которого соединен с первым входом блока управлени , второй вход и первый выход которого соединены соответственно с выходом и входом блока пам ти, а второй выход блока управлени  соединен со входом распределител  1. Однако известна  система имеет недостаточную пропускную способность. Цель изобретени  - повышение пропускной способности. Дл  достижени  поставленной цели в коммутационной системе дл  асинхронных цифровых сигналов, содержащей абонентские блоки, выход каждого из которых соединен с соответствующим входом входного преобразовател  кода, а вход каждого абонентского блока соединен с выходом выходного преобразовател  кода, а также содержащий блок считывани , выход которого соединен с первым входом блока управлени , второй вход и первый выход которого соединены соответственно с выходом и входом блока пам ти, а второй выход блока управлени  соединен со входом распределител , введен формирователь кода времени, выход которого соединен с первым входом блока фиксации времени, второй вход которого соединен с выходом входного преобразовател  кода, а выход блока фиксации времени соединен с соответствующим входом блока считывани , при этом выходы рас пределител  соединены через соответствующий блок первичной пам ти с первым входом блока вторичной пам ти, второй вход которого соединен с выходом блока блокировки записи, первый выход блока вторим ной пам ти соединен с первым входом выходного преобразовател  кода через блок сравнени  кодов времени, второй вход которого соединен с выходом формировател  кода времени, второй выход блока вторичной пам ти соединен со вторым входом выходного преобразовател  кода. На чертеже приведена структурна  электрическа  схема предлагаемой коммутаиионной системы. Ком.мутационна  система содержит абонентские блоки 1, входные и выходные преобразователи 2 и 3 кода, блоки 4 фиксации времени, формирователи 5 кода времени, блок 6 считывани , блок 7 управлени , блок 8 пам ти, распределитель 9, блоки 10 и 11 первичной и вторичной пам ти, блоки 12 блокировки записи и блоки 13 сравнени  кодов времени. Предлагаема  коммутационна  система работает следующим образом. Блок управлени  получает из устройства унолн.нмш  (УУ) коммутационной системы fiOMi-ji.i (адреса) линий св зи, которые необходи.мо скоммутировать между собой, и записывает их в  чейки блока 8 пам ти. При этом кажда  вход ща  лини  св зи имеет свою  чейку пам ти в блоке 8, в которую записываетс  адрес коммутируемой с пей исход щей линии св зи. Абонентские блоки 1 принимают ко.ммутируемые сигналы из линий св зи и выдают их во входные преобразователи 2 кода, которые кодируют передний фронт сигналов кодо.м «1«, а зданий - «О. Абонентские блоки 1 обслуживают по п, а входные преобразователи 2 - по ш линий св зи. Код сигналов («I, «О) из входных преобразователей 2 выдаетс  далее в сопровождении адресов вход щих линий св зи, по которым поступили передний или задний фронт коммутируемых сигналов, в блоки 4 фиксации времени поступлени  сигналов, в которые поступает также и код времени из формировател  5 кода времени. Блоки 4 записывают в свои  чейки код сигнала и код времени . При этом кажда  вход ща  лини  св зи имеет свою  чейку пам ти в блоках 4. Код времени, записываемый в  чейки блока 4, фиксирует момеНтБ времени поступлени  кода сигналов в блоки 4. Блок б считывани  циклически считывает информацию из  чеек пам ти блоков 4 и выдает ее в блок 7 управлени . Кажда   чейка считываетс  в определенном интервале времени работы группового тракта коммутационной системы. В этом интервале производитс  также передача кода сигнала и кода времени из блока 6 в блок 7 и далее в распределитель 9. В этом же интервале производитс  считывание из соответствующей  чейки блока 8 пам ти адреса исход щей линии св зи, в которую необходимо выдать код сигнала, поступающий из блока 6. Этот адрес вместе с кодом сигнала и кодом времени поступает из блока 7 в распределитель 9. С помощью этого адреса распределитель 9 распредел ет информацию по выходным направлени м и выдает ее в блоки 10 первичной пам ти, которые имеют число  чеек пам ти, соответствующее числу исход щих линий св зи. Номера  чеек пам ти и исход щих линий совпадают. Блоки 11 вторичной пам ти имеют  чейки , аналогичные  чейкам блоков 10 первичной пам ти. Информаци  из  чеек блоков 10 считываетс  циклически и выдаетс  на входы блоков 11. При этом из блоков 12 блокировки записи на входы блоков 11 поступает также код состо ни  исход щих линий св зи, дл  которых в данный момент времени поступает информаци  из блоков 10. В блоке 11 производитс  сравнение кода состо ни  линии и кода фронта коммутируемого сигнала. Если эти коды одинаковые , то производитс  блокировка записи поступившей информации в блок 11. А вместо операции записи производитс  считывание информации из той же  чейки блока 11, в которую должна была производитьс  запись. Если же коды отличаютс  друг от друга, то операци  записи не блокируетс . Запись информации в . чейки пам ти блоков 11 производитс  с одновременной выдачей этой информации, а также адреса  чейки, в которую записываетс  информаци , на входы выходных преобразователей 3 кода. При этом код времени выдаетс  на входы блоков 13 сравнени . На другой вход блоков 13 поступает код времени с выхода формировател  5 кодов времени. В блоках 13 производитс  сравнение этих кодов времени . Если коды одинаковые, то вырабатываетс  сигнал ot 1, а если различные, то сЛ 0. Сигнал oi 1 обеспечивает распределение с помощью выходных преобразователей 3 кода кодов сигналов и адресов исход щих линий ( чеек пам ти), поступивщих из блоков 11 по абонентским блокам 1 и далее в соответствии с адресом по абонентским комплектам, обслуживающим исход щие линии св зи. Формула изобретени  Коммутационна  система дл  асинхронных цифровых сигналов, содержаща  абонентские блоки, выход каждого из которых соединен с соответствующим входом входного преобразовател  кода, а вход каждого абонентского блока соединен с выходом выходного преобразовател  кода, а также блок считывани , выход которого соединен с первым входом блока управлени , второй вход и первый выход которого соединены соответственно с выходом и входо.м блока пам ти, а второй выход блока управлени  соединен со входом распределител , отличающа с  тем, что, с целью повышени  пропускной способности, в нее введен формирователь кода времени, выход которого соединен с первым входом блока фиксации времени, второй вход которого соединен с выходом входного преобразовател  кода, а выход блока фиксации времени соединен с соответствующим входом блока считывани , при этом выходы распределител  соединены через соответствующий блок первичной пам ти с первым входом блока вторичной пам ти, второй вход которого соединен с выходом блока блокировки записи, первый выход блока вторичной пам ти соеЫThe invention relates to telecommunications and can be used in digital switching systems. The known switching system for asynchronous digital signals contains subscriber units, the output of each of which is connected to the corresponding input of the input code converter, and the input of each subscriber unit is connected to the output of the output code converter, and also contains a read unit whose output is connected to the first input of the control unit , the second input and the first output of which are connected respectively to the output and input of the memory unit, and the second output of the control unit is connected to the input of the distributor 1. However, and A known system has insufficient bandwidth. The purpose of the invention is to increase throughput. To achieve this goal in a switching system for asynchronous digital signals containing subscriber units, the output of each of which is connected to the corresponding input of the input code converter, and the input of each subscriber unit is connected to the output of the output code converter, as well as containing the reading unit, the output of which is connected to the first input of the control unit, the second input and the first output of which are connected respectively to the output and the input of the memory unit, and the second output of the control unit is connected to the input the distributor, a time code driver was inserted, the output of which is connected to the first input of the time latching unit, the second input of which is connected to the output of the input code converter, and the output of the time latching unit is connected to the corresponding input of the reading unit, while the outputs of the distributor are connected through the corresponding primary memory block ti with the first input of the secondary memory block, the second input of which is connected to the output of the write lock block, the first output of the secondary memory block is connected to the first input of the output preset the code generator through the time code comparison unit, the second input of which is connected to the output of the time code generator, the second output of the secondary memory block is connected to the second input of the output code converter. The drawing shows a structural electrical circuit of the proposed switching system. The commutation system contains subscriber units 1, input and output converters 2 and 3 codes, time hold blocks 4, time code generators 5, read block 6, control block 7, memory block 8, distributor 9, blocks 10 and 11 of the primary and secondary memory, write lock blocks 12, and time code comparison blocks 13. The proposed switching system works as follows. The control unit receives the fiOMi-ji.i (addresses) of the communication lines, which must be connected to each other, from the device unoln.nmsh (CU) of the switching system fiOMi-ji.i and writes them into the cells of memory block 8. In this case, each incoming link has its own memory cell in block 8, in which the address of the dial-up link is written to. Subscriber units 1 receive co-muted signals from communication lines and output them to input transducers 2 codes that encode the leading edge of the code 1 signal, and the buildings “O. Subscriber units 1 are serviced by n, and input converters 2 - by w communication lines. The code of the signals ("I," O) from the input converters 2 is issued further, accompanied by the addresses of the incoming lines of communication through which the leading or trailing edge of the switched signals has arrived, to the blocks 4 of fixing the time of arrival of signals, which also receives the time code from Shaper 5 time code. Blocks 4 write the signal code and time code into their cells. At the same time, each incoming link has its own memory cell in blocks 4. The time code recorded in the cells of block 4 records the moment of arrival of the code of signals in blocks 4. The read block b reads information cyclically from the memory cells of blocks 4 and issues her in control unit 7. Each cell is read in a certain time interval of the group path of the switching system. In this interval, the signal code and time code are also transferred from block 6 to block 7 and further to distributor 9. In the same interval, the address of the outgoing communication line is read from the corresponding cell of block 8, in which the signal code must be output arriving from block 6. This address, together with the signal code and time code, enters from block 7 to distributor 9. With this address, distributor 9 distributes information along output directions and outputs it to blocks 10 of the primary memory, which have the number of cells memory corresponding to the number of outgoing lines of communication. The numbers of memory cells and outgoing lines are the same. The secondary memory blocks 11 have cells similar to the cells of the primary memory blocks 10. Information from the cells of blocks 10 is read cyclically and outputted to the inputs of blocks 11. At the same time, from the write-blocking blocks 12, the status code of the outgoing communication lines for which information from the blocks 10 is received at the moment of time is received. In the block Figure 11 compares the line status code and the edge code of the switched signal. If these codes are the same, then the recording of the received information is blocked in block 11. Instead of a write operation, information is read from the same cell of block 11, to which recording was to be made. If the codes are different from each other, the write operation is not blocked. Record information in. The memory cells of the blocks 11 are produced with the simultaneous output of this information, as well as the address of the cell into which the information is written, to the inputs of the output converters 3 of the code. In this case, a time code is output to the inputs of the comparison units 13. To another input of blocks 13 receives the time code from the output of the imaging unit 5 time codes. In blocks 13, these time codes are compared. If the codes are the same, then the signal ot 1 is generated, and if it is different, then SL 0. The signal oi 1 provides for the distribution using the output converters 3 of the code of the signal codes and the addresses of the outgoing lines (memory cells) received from blocks 11 via subscriber units 1 and further in accordance with the address of subscriber sets serving outgoing communication lines. The invention is a switching system for asynchronous digital signals containing subscriber units, the output of each of which is connected to the corresponding input of the input code converter, and the input of each subscriber unit is connected to the output of the output code converter, as well as the readout unit whose output is connected to the first input of the control unit , the second input and the first output of which are connected respectively to the output and input of the memory unit, and the second output of the control unit is connected to the distributor input, differing So that, in order to increase throughput, a time code driver has been entered into it, the output of which is connected to the first input of the time latching unit, the second input of which is connected to the output of the input code converter, and the output of the time latching unit is connected to the corresponding input of the reading unit , while the outputs of the distributor are connected through the corresponding primary memory block to the first input of the secondary memory block, the second input of which is connected to the output of the write lock block, the first output of the secondary block m ti soeY динен с первым входом выходного преобразовател  кода через блок сравнени  кодов времени, второй вход которого соединен с выходом формировател  кода времени, второй выход блока вторичной пам ти соединен со вторым входом выходного преобразовател  кода.It is connected to the output of the time code generator, the second output of the secondary memory block is connected to the second input of the output code converter. Источники информации, прин тые во внимание при экспертизе 1. Прагер Э. и др. Электронные телефонные станции. М., «Св зь, 1976, с. 263 (прототип).Sources of information taken into account during the examination 1. Prager E. et al. Electronic telephone exchanges. M., “Holy, 1976, p. 263 (prototype). // /7/ 7 ЫS
SU782631152A 1978-06-05 1978-06-05 Switching system for asynchronous digital signals SU949839A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782631152A SU949839A1 (en) 1978-06-05 1978-06-05 Switching system for asynchronous digital signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782631152A SU949839A1 (en) 1978-06-05 1978-06-05 Switching system for asynchronous digital signals

Publications (1)

Publication Number Publication Date
SU949839A1 true SU949839A1 (en) 1982-08-07

Family

ID=20771207

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782631152A SU949839A1 (en) 1978-06-05 1978-06-05 Switching system for asynchronous digital signals

Country Status (1)

Country Link
SU (1) SU949839A1 (en)

Similar Documents

Publication Publication Date Title
US4470139A (en) Switching network for use in a time division multiplex system
US4322843A (en) Control information communication arrangement for a time division switching system
US4280217A (en) Time division switching system control arrangement
US4093827A (en) Symmetrical time division matrix and a network equipped with this kind of matrix
GB2078059A (en) Switching network
IE48757B1 (en) Modular time division switching system
US4450557A (en) Switching network for use in a time division multiplex system
GB2083320A (en) Tdm telephone exchange
US4296492A (en) Continuity verification arrangement
US4207435A (en) Channel translators for use in time division digital exchangers
US4127742A (en) Time division telecommunication system
US3967070A (en) Memory operation for 3-way communications
US4825433A (en) Digital bridge for a time slot interchange digital switched matrix
WO1983002535A1 (en) Communication arrangements for distributed control systems
US4245339A (en) Telecommunication switching network having a multistage reversed trunking scheme
SU949839A1 (en) Switching system for asynchronous digital signals
US3311705A (en) Line concentrator and its associated circuits in a time multiplex transmission system
US3997874A (en) Time divided switching and concentration apparatus
US3426158A (en) Remote switch unit in a common control telephone system
US3906161A (en) Method for switching pulse code modulated signals using time-division multiplex principles
US4406005A (en) Dual rail time control unit for a T-S-T-digital switching system
US4509168A (en) Digital remote switching unit
EP0078634B1 (en) Switching network for use in a time division multiplex system
EP0085226A2 (en) Switching network for use in a time division multiplex system
EP0266416A1 (en) Apparatus and method for tdm data switching